JP2019195099A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2019195099A JP2019195099A JP2019133380A JP2019133380A JP2019195099A JP 2019195099 A JP2019195099 A JP 2019195099A JP 2019133380 A JP2019133380 A JP 2019133380A JP 2019133380 A JP2019133380 A JP 2019133380A JP 2019195099 A JP2019195099 A JP 2019195099A
- Authority
- JP
- Japan
- Prior art keywords
- oxide semiconductor
- semiconductor layer
- transistor
- drain electrode
- electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 399
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 35
- 230000003647 oxidation Effects 0.000 claims description 21
- 238000007254 oxidation reaction Methods 0.000 claims description 21
- 230000006870 function Effects 0.000 claims description 15
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 14
- 229910052802 copper Inorganic materials 0.000 claims description 14
- 239000010949 copper Substances 0.000 claims description 14
- 230000015654 memory Effects 0.000 abstract description 82
- 239000000463 material Substances 0.000 abstract description 37
- 230000014759 maintenance of location Effects 0.000 abstract description 8
- 238000009413 insulation Methods 0.000 abstract description 4
- 239000010410 layer Substances 0.000 description 410
- 238000010438 heat treatment Methods 0.000 description 99
- 239000003990 capacitor Substances 0.000 description 58
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 44
- 229910052760 oxygen Inorganic materials 0.000 description 44
- 239000001301 oxygen Substances 0.000 description 44
- 239000013078 crystal Substances 0.000 description 36
- 238000000034 method Methods 0.000 description 36
- 239000012298 atmosphere Substances 0.000 description 34
- 239000000758 substrate Substances 0.000 description 33
- 239000011229 interlayer Substances 0.000 description 32
- 239000007789 gas Substances 0.000 description 31
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 30
- 238000005530 etching Methods 0.000 description 30
- 229910052739 hydrogen Inorganic materials 0.000 description 27
- 239000001257 hydrogen Substances 0.000 description 26
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 22
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 20
- 229910007541 Zn O Inorganic materials 0.000 description 18
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 17
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 16
- 229910052786 argon Inorganic materials 0.000 description 15
- 238000004519 manufacturing process Methods 0.000 description 14
- 238000004544 sputter deposition Methods 0.000 description 13
- 229910044991 metal oxide Inorganic materials 0.000 description 12
- 150000004706 metal oxides Chemical class 0.000 description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 11
- 229910052757 nitrogen Inorganic materials 0.000 description 11
- 239000010703 silicon Substances 0.000 description 11
- 229910052710 silicon Inorganic materials 0.000 description 11
- 150000002431 hydrogen Chemical class 0.000 description 10
- 238000003860 storage Methods 0.000 description 10
- 229910052719 titanium Inorganic materials 0.000 description 10
- 239000010936 titanium Substances 0.000 description 10
- 239000011787 zinc oxide Substances 0.000 description 10
- 239000011261 inert gas Substances 0.000 description 9
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 8
- 125000004429 atom Chemical group 0.000 description 8
- 238000010586 diagram Methods 0.000 description 8
- 230000000694 effects Effects 0.000 description 8
- 239000012535 impurity Substances 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 8
- 229910052782 aluminium Inorganic materials 0.000 description 7
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 7
- 229910052814 silicon oxide Inorganic materials 0.000 description 7
- 239000002356 single layer Substances 0.000 description 7
- 208000005156 Dehydration Diseases 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- 230000018044 dehydration Effects 0.000 description 6
- 238000006297 dehydration reaction Methods 0.000 description 6
- 238000006356 dehydrogenation reaction Methods 0.000 description 6
- 229910052735 hafnium Inorganic materials 0.000 description 6
- 239000001307 helium Substances 0.000 description 6
- 229910052734 helium Inorganic materials 0.000 description 6
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 6
- 125000002887 hydroxy group Chemical group [H]O* 0.000 description 6
- 239000000203 mixture Substances 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- 239000011701 zinc Substances 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 230000007547 defect Effects 0.000 description 5
- 229910052733 gallium Inorganic materials 0.000 description 5
- 229910000449 hafnium oxide Inorganic materials 0.000 description 5
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 5
- 239000012299 nitrogen atmosphere Substances 0.000 description 5
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 5
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 5
- 229910001936 tantalum oxide Inorganic materials 0.000 description 5
- 238000001039 wet etching Methods 0.000 description 5
- BPQQTUXANYXVAA-UHFFFAOYSA-N Orthosilicate Chemical compound [O-][Si]([O-])([O-])[O-] BPQQTUXANYXVAA-UHFFFAOYSA-N 0.000 description 4
- 230000008901 benefit Effects 0.000 description 4
- 239000000460 chlorine Substances 0.000 description 4
- 238000002425 crystallisation Methods 0.000 description 4
- 230000008025 crystallization Effects 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 4
- 238000001312 dry etching Methods 0.000 description 4
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 4
- 238000011835 investigation Methods 0.000 description 4
- 150000002500 ions Chemical group 0.000 description 4
- 229910052754 neon Inorganic materials 0.000 description 4
- GKAOGPIIYCISHV-UHFFFAOYSA-N neon atom Chemical compound [Ne] GKAOGPIIYCISHV-UHFFFAOYSA-N 0.000 description 4
- 238000005240 physical vapour deposition Methods 0.000 description 4
- 230000005855 radiation Effects 0.000 description 4
- 230000000717 retained effect Effects 0.000 description 4
- QTBSBXVTEAMEQO-UHFFFAOYSA-N Acetic acid Chemical compound CC(O)=O QTBSBXVTEAMEQO-UHFFFAOYSA-N 0.000 description 3
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 3
- 206010021143 Hypoxia Diseases 0.000 description 3
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 3
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 3
- 230000009471 action Effects 0.000 description 3
- 239000000956 alloy Substances 0.000 description 3
- 229910045601 alloy Inorganic materials 0.000 description 3
- 229910052801 chlorine Inorganic materials 0.000 description 3
- -1 hafnium aluminate Chemical class 0.000 description 3
- 239000011810 insulating material Substances 0.000 description 3
- 239000011572 manganese Substances 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 229910052750 molybdenum Inorganic materials 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- 238000009832 plasma treatment Methods 0.000 description 3
- 230000002441 reversible effect Effects 0.000 description 3
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 2
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 2
- XPDWGBQVDMORPB-UHFFFAOYSA-N Fluoroform Chemical compound FC(F)F XPDWGBQVDMORPB-UHFFFAOYSA-N 0.000 description 2
- 229910005191 Ga 2 O 3 Inorganic materials 0.000 description 2
- DGAQECJNVWCQMB-PUAWFVPOSA-M Ilexoside XXIX Chemical compound C[C@@H]1CC[C@@]2(CC[C@@]3(C(=CC[C@H]4[C@]3(CC[C@@H]5[C@@]4(CC[C@@H](C5(C)C)OS(=O)(=O)[O-])C)C)[C@@H]2[C@]1(C)O)C)C(=O)O[C@H]6[C@@H]([C@H]([C@@H]([C@H](O6)CO)O)O)O.[Na+] DGAQECJNVWCQMB-PUAWFVPOSA-M 0.000 description 2
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 2
- 229910019092 Mg-O Inorganic materials 0.000 description 2
- 229910019395 Mg—O Inorganic materials 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- 229910006404 SnO 2 Inorganic materials 0.000 description 2
- 239000012300 argon atmosphere Substances 0.000 description 2
- 229910052799 carbon Inorganic materials 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 229910052804 chromium Inorganic materials 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 229910052736 halogen Inorganic materials 0.000 description 2
- 150000002367 halogens Chemical class 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- 238000009616 inductively coupled plasma Methods 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 229910052748 manganese Inorganic materials 0.000 description 2
- QSHDDOUJBYECFT-UHFFFAOYSA-N mercury Chemical compound [Hg] QSHDDOUJBYECFT-UHFFFAOYSA-N 0.000 description 2
- 229910052753 mercury Inorganic materials 0.000 description 2
- 229910001507 metal halide Inorganic materials 0.000 description 2
- 150000005309 metal halides Chemical class 0.000 description 2
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000011734 sodium Substances 0.000 description 2
- 229910052708 sodium Inorganic materials 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 229910052715 tantalum Inorganic materials 0.000 description 2
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 2
- VZGDMQKNWNREIO-UHFFFAOYSA-N tetrachloromethane Chemical compound ClC(Cl)(Cl)Cl VZGDMQKNWNREIO-UHFFFAOYSA-N 0.000 description 2
- 150000003608 titanium Chemical class 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 229910052724 xenon Inorganic materials 0.000 description 2
- FHNFHKCVQCLJFQ-UHFFFAOYSA-N xenon atom Chemical compound [Xe] FHNFHKCVQCLJFQ-UHFFFAOYSA-N 0.000 description 2
- VXEGSRKPIUDPQT-UHFFFAOYSA-N 4-[4-(4-methoxyphenyl)piperazin-1-yl]aniline Chemical compound C1=CC(OC)=CC=C1N1CCN(C=2C=CC(N)=CC=2)CC1 VXEGSRKPIUDPQT-UHFFFAOYSA-N 0.000 description 1
- 241000465531 Annea Species 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical group [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- CPELXLSAUQHCOX-UHFFFAOYSA-N Hydrogen bromide Chemical compound Br CPELXLSAUQHCOX-UHFFFAOYSA-N 0.000 description 1
- 108010083687 Ion Pumps Proteins 0.000 description 1
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 1
- PWHULOQIROXLJO-UHFFFAOYSA-N Manganese Chemical compound [Mn] PWHULOQIROXLJO-UHFFFAOYSA-N 0.000 description 1
- 229910052779 Neodymium Inorganic materials 0.000 description 1
- GRYLNZFGIOXLOG-UHFFFAOYSA-N Nitric acid Chemical compound O[N+]([O-])=O GRYLNZFGIOXLOG-UHFFFAOYSA-N 0.000 description 1
- 229910018503 SF6 Inorganic materials 0.000 description 1
- 229910003902 SiCl 4 Inorganic materials 0.000 description 1
- 229910020781 SixOy Inorganic materials 0.000 description 1
- 229910020923 Sn-O Inorganic materials 0.000 description 1
- QCWXUUIWCKQGHC-UHFFFAOYSA-N Zirconium Chemical compound [Zr] QCWXUUIWCKQGHC-UHFFFAOYSA-N 0.000 description 1
- AZWHFTKIBIQKCA-UHFFFAOYSA-N [Sn+2]=O.[O-2].[In+3] Chemical compound [Sn+2]=O.[O-2].[In+3] AZWHFTKIBIQKCA-UHFFFAOYSA-N 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- 229910052790 beryllium Inorganic materials 0.000 description 1
- ATBAMAFKBVZNFJ-UHFFFAOYSA-N beryllium atom Chemical compound [Be] ATBAMAFKBVZNFJ-UHFFFAOYSA-N 0.000 description 1
- 238000005513 bias potential Methods 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000008034 disappearance Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 150000004678 hydrides Chemical class 0.000 description 1
- 229910003437 indium oxide Inorganic materials 0.000 description 1
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 230000007787 long-term memory Effects 0.000 description 1
- 229910052749 magnesium Inorganic materials 0.000 description 1
- 239000011777 magnesium Substances 0.000 description 1
- 239000000696 magnetic material Substances 0.000 description 1
- WPBNNNQJVZRUHP-UHFFFAOYSA-L manganese(2+);methyl n-[[2-(methoxycarbonylcarbamothioylamino)phenyl]carbamothioyl]carbamate;n-[2-(sulfidocarbothioylamino)ethyl]carbamodithioate Chemical compound [Mn+2].[S-]C(=S)NCCNC([S-])=S.COC(=O)NC(=S)NC1=CC=CC=C1NC(=S)NC(=O)OC WPBNNNQJVZRUHP-UHFFFAOYSA-L 0.000 description 1
- 238000004949 mass spectrometry Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000011259 mixed solution Substances 0.000 description 1
- QKCGXXHCELUCKW-UHFFFAOYSA-N n-[4-[4-(dinaphthalen-2-ylamino)phenyl]phenyl]-n-naphthalen-2-ylnaphthalen-2-amine Chemical compound C1=CC=CC2=CC(N(C=3C=CC(=CC=3)C=3C=CC(=CC=3)N(C=3C=C4C=CC=CC4=CC=3)C=3C=C4C=CC=CC4=CC=3)C3=CC4=CC=CC=C4C=C3)=CC=C21 QKCGXXHCELUCKW-UHFFFAOYSA-N 0.000 description 1
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910017604 nitric acid Inorganic materials 0.000 description 1
- 229910052756 noble gas Inorganic materials 0.000 description 1
- 150000002835 noble gases Chemical class 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 230000000704 physical effect Effects 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 229910052706 scandium Inorganic materials 0.000 description 1
- SIXSYDAISGFNSX-UHFFFAOYSA-N scandium atom Chemical compound [Sc] SIXSYDAISGFNSX-UHFFFAOYSA-N 0.000 description 1
- 238000001004 secondary ion mass spectrometry Methods 0.000 description 1
- 239000005049 silicon tetrachloride Substances 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 238000000859 sublimation Methods 0.000 description 1
- 230000008022 sublimation Effects 0.000 description 1
- SFZCNBIFKDRMGX-UHFFFAOYSA-N sulfur hexafluoride Chemical compound FS(F)(F)(F)(F)F SFZCNBIFKDRMGX-UHFFFAOYSA-N 0.000 description 1
- 229960000909 sulfur hexafluoride Drugs 0.000 description 1
- 238000010408 sweeping Methods 0.000 description 1
- TXEYQDLBPFQVAA-UHFFFAOYSA-N tetrafluoromethane Chemical compound FC(F)(F)F TXEYQDLBPFQVAA-UHFFFAOYSA-N 0.000 description 1
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 1
- 229910001887 tin oxide Inorganic materials 0.000 description 1
- FAQYAMRNWDIXMY-UHFFFAOYSA-N trichloroborane Chemical compound ClB(Cl)Cl FAQYAMRNWDIXMY-UHFFFAOYSA-N 0.000 description 1
- 229910052720 vanadium Inorganic materials 0.000 description 1
- OYQCBJZGELKKPM-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O-2].[Zn+2].[O-2].[In+3] OYQCBJZGELKKPM-UHFFFAOYSA-N 0.000 description 1
- 229910052726 zirconium Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1255—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/84—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
- H01L27/11803—Masterslice integrated circuits using field effect technology
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/24—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
- H10B10/12—Static random access memory [SRAM] devices comprising a MOSFET load element
- H10B10/125—Static random access memory [SRAM] devices comprising a MOSFET load element the MOSFET being a thin film transistor [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/70—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
- G11C16/0433—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Ceramic Engineering (AREA)
- Thin Film Transistor (AREA)
- Semiconductor Memories (AREA)
- Electrodes Of Semiconductors (AREA)
- Non-Volatile Memory (AREA)
- Dram (AREA)
- Recrystallisation Techniques (AREA)
- Physical Vapour Deposition (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
Description
る。
ものと、電力の供給がなくなっても記憶内容は保持される不揮発性のものとに大別される
。
cess Memory)がある。DRAMは、記憶素子を構成するトランジスタを選択
してキャパシタに電荷を蓄積することで、情報を記憶する。
報の読み出しの度に、再度の書き込み動作が必要となる。また、記憶素子を構成するトラ
ンジスタにはリーク電流が存在し、トランジスタが選択されていない状況でも電荷が流出
、または流入するため、データの保持期間が短い。このため、所定の周期で再度の書き込
み動作(リフレッシュ動作)が必要であり、消費電力を十分に低減することは困難である
。また、電力の供給がなくなると記憶内容が失われるため、長期間の記憶の保持には、磁
性材料や光学材料を利用した別の記憶装置が必要となる。
Memory)がある。SRAMは、フリップフロップなどの回路を用いて記憶内容を
保持するため、リフレッシュ動作が不要であり、この点においてはDRAMより有利であ
る。しかし、フリップフロップなどの回路を用いているため、記憶容量あたりの単価が高
くなるという問題がある。また、電力の供給がなくなると記憶内容が失われるという点に
ついては、DRAMと変わるところはない。
ランジスタのゲート電極とチャネル形成領域との間にフローティングゲートを有し、当該
フローティングゲートに電荷を保持させることで記憶を行うため、データの保持期間は極
めて長く(半永久的)、揮発性記憶装置で必要なリフレッシュ動作が不要であるという利
点を有している(例えば、特許文献1参照)。
劣化するため、所定回数の書き込みによって記憶素子が機能しなくなるという問題が生じ
る。この問題の影響を緩和するために、例えば、各記憶素子の書き込み回数を均一化する
手法が採られるが、これを実現するためには、複雑な周辺回路が必要になってしまう。そ
して、このような手法を採用しても、根本的な寿命の問題が解消するわけではない。つま
り、フラッシュメモリは、情報の書き換え頻度が高い用途には不向きである。
には、高い電圧が必要であり、また、そのための回路も必要である。さらに、電荷の保持
、または除去のためには比較的長い時間を要し、書き込み、消去の高速化が容易ではない
という問題もある。
い状況でも記憶内容の保持が可能で、かつ、書き込み回数にも制限が無い、半導体装置を
提供することを目的の一とする。
化された酸化物半導体を用いて構成したトランジスタは、リーク電流が極めて小さいため
、長期間にわたって情報を保持することが可能である。
ス電極および第1のドレイン電極と電気的に接続され、酸化物半導体材料が用いられてい
る第1のチャネル形成領域と、第1のチャネル形成領域上の第1のゲート絶縁層と、第1
のゲート絶縁層上の第1のゲート電極と、を有する第1のトランジスタと、容量素子と、
を有し、第1のトランジスタの第1のソース電極または第1のドレイン電極の一方と、容
量素子の電極の一方とは、電気的に接続された半導体装置である。
第1のゲート絶縁層と、第1のゲート絶縁層上の容量素子用電極と、によって構成するこ
とができる。
電極および第2のドレイン電極と電気的に接続され、酸化物半導体材料が用いられた第2
のチャネル形成領域と、第2のチャネル形成領域上の第2のゲート絶縁層と、第2のゲー
ト絶縁層上の第2のゲート電極と、を有する第2のトランジスタと、ソース線と、ビット
線と、ワード線と、第1信号線と、第2信号線と、を有し、第2のゲート電極と、第1の
ソース電極または第1のドレイン電極の一方と、容量素子の電極の一方とは、電気的に接
続され、ソース線と、第2のソース電極とは、電気的に接続され、ビット線と、第2のド
レイン電極とは、電気的に接続され、第1信号線と、第1のソース電極または第1のドレ
イン電極の他方とは、電気的に接続され、第2信号線と、第1のゲート電極とは、電気的
に接続され、ワード線と、容量素子の電極の他方とは電気的に接続された構成とすること
ができる。
は「直下」であることを限定するものではない。例えば、「ゲート絶縁層上のゲート電極
」の表現であれば、ゲート絶縁層とゲート電極との間に他の構成要素を含むものを除外し
ない。また、「上」「下」の用語は説明の便宜のために用いる表現に過ぎず、特に言及す
る場合を除き、その上下を入れ替えたものも含む。
定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、
その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「配
線」が一体となって形成されている場合なども含む。
、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため
、本明細書等においては、「ソース」や「ドレイン」の用語は、入れ替えて用いることが
できるものとする。
」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの
」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。
などのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有す
る素子などが含まれる。
。酸化物半導体を用いたトランジスタはオフ電流が極めて小さいため、これを用いること
により極めて長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ
動作が不要となるか、または、リフレッシュ動作の頻度を極めて低くすることが可能とな
るため、消費電力を十分に低減することができる。また、電力の供給がない場合であって
も、長期にわたって記憶内容を保持することが可能である。
子の劣化の問題もない。例えば、従来の不揮発性メモリのように、浮遊ゲートへの電子の
注入や、浮遊ゲートからの電子の引き抜きを行う必要がないため、ゲート絶縁層の劣化と
いった問題が全く生じない。すなわち、開示する発明に係る半導体装置では、従来の不揮
発性メモリで問題となっている書き換え可能回数に制限はなく、信頼性が飛躍的に向上す
る。さらに、トランジスタのオン状態、オフ状態によって、情報の書き込みが行われるた
め、高速な動作も容易に実現しうる。また、情報を消去するための動作が不要であるとい
うメリットもある。
持が可能で、かつ、書込み回数にも制限がない、半導体装置を提供することができる。
の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および
詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下
に示す実施の形態の記載内容に限定して解釈されるものではない。
際の位置、大きさ、範囲などを表していない場合がある。このため、開示する発明は、必
ずしも、図面等に開示された位置、大きさ、範囲などに限定されない。
を避けるために付すものであり、数的に限定するものではない。
本実施の形態では、開示する発明の一態様に係る半導体装置の構成および作製方法につい
て、図1および図2を参照して説明する。なお、回路図においては、酸化物半導体を用い
たトランジスタであることを示すために、OSの符号を併せて付す場合がある。
図1は、半導体装置の構成の例である。図1(A)〜図1(D)に、半導体装置の断面を
示す。図1に示される半導体装置は、酸化物半導体を用いたトランジスタ162および容
量素子164を有するものである。
チャネル型トランジスタを用いることができるのはいうまでもない。また、開示する発明
の技術的な本質は、情報を保持するために酸化物半導体をトランジスタ162に用いる点
にあるから、半導体装置の具体的な構成をここで示すものに限定する必要はない。
れたソース電極またはドレイン電極142a、およびソース電極またはドレイン電極14
2bと、ソース電極またはドレイン電極142a、およびソース電極またはドレイン電極
142bと電気的に接続されている酸化物半導体層144と、ソース電極またはドレイン
電極142a、ソース電極またはドレイン電極142b、酸化物半導体層144を覆うゲ
ート絶縁層146と、ゲート絶縁層146上に酸化物半導体層144と重畳するように設
けられたゲート電極148aと、を有する。
は、十分な酸素が供給されることにより、高純度化されているものであることが望ましい
。具体的には、例えば、酸化物半導体層144の水素濃度は5×1019atoms/c
m3以下、望ましくは5×1018atoms/cm3以下、より望ましくは5×101
7atoms/cm3以下とする。なお、上述の酸化物半導体層144中の水素濃度は、
二次イオン質量分析法(SIMS:Secondary Ion Mass Spect
rometry)で測定したものである。このように、水素濃度が十分に低減されて高純
度化され、十分な酸素の供給により酸素欠乏に起因するエネルギーギャップ中の欠陥準位
が低減された酸化物半導体層144では、キャリア濃度が1×1012/cm3未満、望
ましくは、1×1011/cm3未満、より望ましくは1.45×1010/cm3未満
となる。例えば、室温でのオフ電流密度(オフ電流をトランジスタのチャネル幅で除した
値)は10zA/μmから100zA/μm(1zA(ゼプトアンペア)は1×10−2
1A)程度となる。このように、i型化(真性化)または実質的にi型化された酸化物半
導体を用いることで、極めて優れたオフ電流特性のトランジスタ162を得ることができ
る。
いため、加工の際のエッチングによる酸化物半導体層144の汚染を防止できる。
ート絶縁層146、および電極148b、で構成される。すなわち、ソース電極またはド
レイン電極142aは、容量素子164の一方の電極として機能し、電極148bは、容
量素子164の他方の電極として機能することになる。
積層させることにより、ソース電極またはドレイン電極142aと、電極148bとの間
の絶縁性を十分に確保することができる。
極142a、およびソース電極またはドレイン電極142b、および絶縁層143の端部
は、テーパー形状であることが好ましい。ここで、テーパー角は、例えば、30°以上6
0°以下とする。なお、テーパー角とは、テーパー形状を有する層(例えば、ソース電極
またはドレイン電極142a)を、その断面(基板の表面と直交する面)に垂直な方向か
ら観察した際に、当該層の側面と底面がなす傾斜角を示す。ソース電極またはドレイン電
極142a、ソース電極またはドレイン電極142bの端部をテーパー形状とすることに
より、酸化物半導体層144の被覆性を向上し、段切れを防止することができるためであ
る。
ており、層間絶縁層150上には層間絶縁層152が設けられている。
容量素子の変形例の一である。
成している点にある。つまり、図1(A)に示す構成では、酸化物半導体層144が、絶
縁層138、ソース電極またはドレイン電極142a、およびソース電極またはドレイン
電極142bの全体を覆っている。これに対して、図1(B)に示す構成では、島状の酸
化物半導体層144が、絶縁層138、ソース電極またはドレイン電極142a、および
ソース電極またはドレイン電極142bの一部を覆っている。ここで、島状の酸化物半導
体層144の端部は、テーパー形状であることが好ましい。テーパー角は、例えば、30
°以上60°以下とすることが好ましい。
ることにより、ソース電極またはドレイン電極142aと、電極148bとの間の絶縁性
を十分に確保することができる。
容量素子の変形例の一である。
極またはドレイン電極142a、およびソース電極またはドレイン電極142b上に形成
されている点にある。さらに、酸化物半導体層144が、絶縁層143、ソース電極また
はドレイン電極142a、およびソース電極またはドレイン電極142bを覆うように形
成されている点にある。また、酸化物半導体層144は、絶縁層143に設けられた開口
を介して、ソース電極またはドレイン電極142aに接して設けられている。
に形成される容量が低減され、トランジスタ動作の高速化を図ることができる。
ジスタおよび容量素子の変形例の一である。
43が、ソース電極またはドレイン電極142a、およびソース電極またはドレイン電極
142b上に形成されている点にある。さらに、酸化物半導体層144が、絶縁層143
、ソース電極またはドレイン電極142a、およびソース電極またはドレイン電極142
bを覆うように形成されている点にある。また、図1(D)に示す構成と、図1(C)に
示す構成との相違は、酸化物半導体層144が島状に形成されている点にある。当該構成
により、図1(B)の構成における効果と、図1(C)の構成における効果とを併せて得
ることができる。
次に、上記半導体装置の回路構成の例、およびその動作について説明する。図2は、図1
に示す半導体装置を用いた回路構成の例である。
も呼ぶ)とトランジスタ160のソース電極とは、電気的に接続され、第2の配線(2n
d Line:ビット線とも呼ぶ)とトランジスタ160のドレイン電極とは、電気的に
接続されている。また、第3の配線(3rd Line:第1信号線とも呼ぶ)とトラン
ジスタ162のソース電極またはドレイン電極の一方とは、電気的に接続され、第4の配
線(4th Line:第2信号線とも呼ぶ)と、トランジスタ162のゲート電極とは
、電気的に接続されている。そして、トランジスタ160のゲート電極と、トランジスタ
162のソース電極またはドレイン電極の他方は、容量素子164の電極の一方と電気的
に接続され、第5の配線(5th Line:ワード線とも呼ぶ)と、容量素子164の
電極の他方は電気的に接続されている。
たトランジスタが適用される。上述の酸化物半導体を用いたトランジスタは、オフ電流が
極めて小さいという特徴を有している。このため、トランジスタ162をオフ状態とする
ことで、トランジスタ160のゲート電極の電位を極めて長時間にわたって保持すること
が可能である。そして、容量素子164を有することにより、トランジスタ160のゲー
ト電極に与えられた電荷の保持が容易になり、また、保持された情報の読み出しが容易に
なる。なお、酸化物半導体を用いたトランジスタ162は、チャネル長(L)を10nm
以上1000nm以下としているため、消費電力が小さく、動作速度もきわめて大きいと
いう特徴を有する。
能という特徴を生かすことで、次のように、情報の書き込み、保持、読み出しが可能であ
る。
ランジスタ162がオン状態となる電位にして、トランジスタ162をオン状態とする。
これにより、第3の配線の電位が、トランジスタ160のゲート電極、および容量素子1
64に与えられる。すなわち、トランジスタ160のゲート電極には、所定の電荷が与え
られる(書き込み)。ここでは、異なる二つの電位レベルを与える電荷(以下Lowレベ
ル電荷、Highレベル電荷という)のいずれかが与えられるものとする。その後、第4
の配線の電位を、トランジスタ162がオフ状態となる電位にして、トランジスタ162
をオフ状態とすることにより、トランジスタ160のゲート電極に与えられた電荷が保持
される(保持)。
電荷は長時間にわたって保持される。
態で、第5の配線に適切な電位(読み出し電位)を与えると、トランジスタ160のゲー
ト電極に保持された電荷量に応じて、第2の配線は異なる電位をとる。一般に、トランジ
スタ160をnチャネル型とすると、トランジスタ160のゲート電極にHighレベル
電荷が与えられている場合の見かけのしきい値Vth_Hは、トランジスタ160のゲー
ト電極にLowレベル電荷が与えられている場合の見かけのしきい値Vth_Lより低く
なるためである。ここで、見かけのしきい値電圧とは、トランジスタ160を「オン状態
」とするために必要な第5の配線の電位をいうものとする。したがって、第5の配線の電
位をVth_HとVth_Lの中間の電位V0とすることにより、トランジスタ160の
ゲート電極に与えられた電荷を判別できる。例えば、書き込みにおいて、Highレベル
電荷が与えられていた場合には、第5の配線の電位がV0(>Vth_H)となれば、ト
ランジスタ160は「オン状態」となる。Lowレベル電荷が与えられていた場合には、
第5の配線の電位がV0(<Vth_L)となっても、トランジスタ160は「オフ状態
」のままである。このため、第2の配線の電位を見ることで、保持されている情報を読み
出すことができる。
読み出せることが必要になる。このように、所定のメモリセルの情報を読み出し、それ以
外のメモリセルの情報を読み出さないようにするには、各メモリセル間でトランジスタ1
60がそれぞれ並列に接続されている場合には、読み出しの対象ではないメモリセルの第
5の配線に対して、ゲート電極の状態にかかわらずトランジスタ160が「オフ状態」と
なるような電位、つまり、Vth_Hより小さい電位を与えればよい。また、各メモリセ
ル間でトランジスタ160がそれぞれ直列に接続されている場合には、読み出しの対象で
はないメモリセルの第5の配線に対して、ゲート電極の状態にかかわらずトランジスタ1
60が「オン状態」となるような電位、つまり、Vth_Lより大きい電位を第5の配線
に与えればよい。
保持と同様に行われる。つまり、第4の配線の電位を、トランジスタ162がオン状態と
なる電位にして、トランジスタ162をオン状態とする。これにより、第3の配線の電位
(新たな情報に係る電位)が、トランジスタ160のゲート電極および容量素子164に
与えられる。その後、第4の配線の電位を、トランジスタ162がオフ状態となる電位に
して、トランジスタ162をオフ状態とすることにより、トランジスタ160のゲート電
極は、新たな情報に係る電荷が与えられた状態となる。
情報を書き換えることが可能である。このためフラッシュメモリなどにおいて必要とされ
る消去動作が不要であり、消去動作に起因する動作速度の低下を抑制することができる。
つまり、半導体装置の高速動作が実現される。
ート電極と電気的に接続されることにより、不揮発性メモリ素子として用いられるフロー
ティングゲート型トランジスタのフローティングゲートと同等の作用を奏する。このため
、図中、トランジスタ162のソース電極またはドレイン電極とトランジスタ160のゲ
ート電極が電気的に接続される部位をフローティングゲート部FGと呼ぶ場合がある。ト
ランジスタ162がオフの場合、当該フローティングゲート部FGは絶縁体中に埋設され
たと見ることができ、フローティングゲート部FGには電荷が保持される。酸化物半導体
を用いたトランジスタ162のオフ電流は、シリコンなどで形成されるトランジスタの1
0万分の1以下であるため、トランジスタ162のリークによる、フローティングゲート
部FGに蓄積される電荷の消失を無視することが可能である。つまり、酸化物半導体を用
いたトランジスタ162により、不揮発性の記憶装置を実現することが可能である。
ア)は1×10−21A)程度であり、容量素子164の容量値が1pF程度である場合
には、少なくとも106秒以上のデータ保持が可能である。なお、当該保持時間が、トラ
ンジスタ特性や容量値によって変動することはいうまでもない。
ート絶縁膜(トンネル絶縁膜)の劣化という問題が存在しない。つまり、従来問題とされ
ていた、電子をフローティングゲートに注入する際のゲート絶縁膜の劣化を解消すること
ができる。これは、原理的な書き込み回数の制限が存在しないことを意味するものである
。また、従来のフローティングゲート型トランジスタにおいて書き込みや消去の際に必要
であった高電圧も不要である。
が抵抗および容量を含むものとして、図2(A−2)のような回路に置き換えることが可
能である。つまり、図2(A−2)では、トランジスタ160および容量素子164が、
それぞれ、抵抗および容量を含んで構成されると考えていることになる。R1およびC1
は、それぞれ、容量素子164の抵抗値および容量値であり、抵抗値R1は、容量素子1
64を構成する絶縁層による抵抗値に相当する。また、R2およびC2は、それぞれ、ト
ランジスタ160の抵抗値および容量値であり、抵抗値R2はトランジスタ160がオン
状態の時のゲート絶縁層による抵抗値に相当し、容量値C2はいわゆるゲート容量(ゲー
ト電極と、ソース電極またはドレイン電極との間に形成される容量)値に相当する。なお
、抵抗値R2は、トランジスタ160のゲート電極とチャネル形成領域との間の抵抗値を
示すものに過ぎないから、この点を明確にするために、接続の一部を点線で示している。
効抵抗とも呼ぶ)をROSとすると、R1およびR2が、R1≧ROS(R1はROS以
上)、R2≧ROS(R2はROS以上)を満たす場合には、電荷の保持期間(情報の保
持期間ということもできる)は、主としてトランジスタ162のオフ電流によって決定さ
れることになる。
も、保持期間を十分に確保することが困難になる。トランジスタ162以外において生じ
るリークが大きいためである。このことから、本実施の形態において開示する半導体装置
は、上述の関係を満たすものであることが望ましいといえる。
C1を大きくすることで、第5の配線によってフローティングゲート部FGの電位を制御
する際(例えば、読み出しの際)に、第5の配線の電位の変動を低く抑えることができる
ためである。
R1およびR2は、トランジスタ160やトランジスタ162のゲート絶縁層によって制
御される。C1およびC2についても同様である。よって、ゲート絶縁層の材料や厚さな
どを適宜設定し、上述の関係を満たすようにすることが望ましい。
構成の半導体装置である。図2(B)に示す半導体装置において、第1の配線(1st
Line:第1信号線とも呼ぶ)とトランジスタ162のソース電極またはドレイン電極
の一方とは、電気的に接続され、第2の配線(2nd Line:第2信号線とも呼ぶ)
と、トランジスタ162のゲート電極とは、電気的に接続されている。そして、トランジ
スタ162のソース電極またはドレイン電極の他方と、容量素子164の電極の一方とは
、電気的に接続され、第3の配線(3rd Line:容量線とも呼ぶ)と、容量素子1
64の電極の他方とは、電気的に接続されている。
る。上述の酸化物半導体を用いたトランジスタは、オフ電流が極めて小さいという特徴を
有している。このため、トランジスタ162をオフ状態とすることで、容量素子164に
与えられた電位を、極めて長時間にわたって保持することが可能である。なお、酸化物半
導体を用いたトランジスタ162は、チャネル長(L)を10nm以上1000nm以下
としているため、消費電力が小さく、動作速度もきわめて大きいという特徴を有する。
徴を生かすことで、次のように、情報の書き込み、保持、読み出しが可能である。
線の電位は固定されているものとする。まず、第2の配線の電位を、トランジスタ162
がオン状態となる電位にして、トランジスタ162をオン状態とする。これにより、第1
の配線の電位が、容量素子164の電極の一方に与えられる。すなわち、容量素子164
には、所定の電荷が与えられる(書き込み)。その後、第2の配線の電位を、トランジス
タ162がオフ状態となる電位にして、トランジスタ162をオフ状態とすることにより
、容量素子164に与えられた電荷が保持される(保持)。トランジスタ162は上述の
とおり、極めてオフ電流が小さいので、長時間にわたって電荷を保持できる。
態で、第2の配線の電位を、トランジスタ162がオン状態となる電位にすると、容量素
子164に保持されている電荷量に応じて、第1の配線は異なる電位をとる。このため、
第1の配線の電位を見ることで、保持されている情報を読み出すことができる。
を行う点に留意が必要である。
保持と同様に行われる。つまり、第2の配線の電位を、トランジスタ162がオン状態と
なる電位にして、トランジスタ162をオン状態とする。これにより、第1の配線の電位
(新たな情報に係る電位)が、容量素子164の電極の一方に与えられる。その後、第2
の配線の電位を、トランジスタ162がオフ状態となる電位にして、トランジスタ162
をオフ状態とすることにより、容量素子164は、新たな情報に係る電荷が与えられた状
態となる。
情報を書き換えることが可能である。このため、半導体装置の高速動作が実現される。
スタ)を用いる場合についてのものであるが、n型トランジスタに代えて、正孔を多数キ
ャリアとするp型トランジスタを用いることができるのはいうまでもない。
本実施の形態では、酸化物半導体を用いた半導体装置の作製方法、具体的にはトランジス
タ162の作製方法について、図3を用いて説明する。
し、該導電層を選択的にエッチングして、ソース電極またはドレイン電極142a、ソー
ス電極またはドレイン電極142bを形成する(図3(A)参照)。
板の他にも、セラミック基板、石英基板、サファイア基板等の絶縁体でなる絶縁性基板や
、シリコン等の半導体材料でなる半導体基板、金属やステンレス等の導電体でなる導電性
基板、これらの表面を絶縁材料で被覆したもの、などを用いることができる。また、プラ
スチック等の可撓性を有する基板は、耐熱温度が一般的に低い傾向があるが、後の作製工
程に耐えられるのであれば、基板200として用いることが可能である。
ることができる。また、絶縁層138は、酸化シリコン、酸窒化シリコン、窒化シリコン
、酸化ハフニウム、酸化アルミニウム、酸化タンタル等の無機絶縁材料を含む材料を用い
て形成することができる。なお、絶縁層138は、できるだけ水素や水を含まないように
形成することが望ましい。また、絶縁層138を設けない構成とすることも可能である。
いて形成することができる。また、導電層の材料としては、アルミニウム、クロム、銅、
タンタル、チタン、モリブデン、タングステンから選ばれた元素や、上述した元素を成分
とする合金等を用いることができる。マンガン、マグネシウム、ジルコニウム、ベリリウ
ムのいずれか、またはこれらを複数組み合わせた材料を用いてもよい。また、アルミニウ
ムに、チタン、タンタル、タングステン、モリブデン、クロム、ネオジム、スカンジウム
から選ばれた元素、またはこれらを複数組み合わせた材料を用いてもよい。
ン膜や窒化チタン膜の単層構造、シリコンを含むアルミニウム膜の単層構造、アルミニウ
ム膜上にチタン膜が積層された2層構造、窒化チタン膜上にチタン膜が積層された2層構
造、チタン膜とアルミニウム膜とチタン膜とが積層された3層構造などが挙げられる。な
お、導電層を、チタン膜や窒化チタン膜の単層構造とする場合には、テーパー形状を有す
るソース電極またはドレイン電極142a、およびソース電極またはドレイン電極142
bへの加工が容易であるというメリットがある。
ては酸化インジウム(In2O3)、酸化スズ(SnO2)、酸化亜鉛(ZnO)、酸化
インジウム酸化スズ合金(In2O3―SnO2、ITOと略記する場合がある)、酸化
インジウム酸化亜鉛合金(In2O3―ZnO)、または、これらの金属酸化物材料にシ
リコン若しくは酸化シリコンを含有させたものを用いることができる。
ス電極またはドレイン電極142bの端部が、テーパー形状となるように行うことが好ま
しい。ここで、テーパー角は、例えば、30°以上60°以下であることが好ましい。な
お、テーパー角とは、テーパー形状を有する層(例えば、ソース電極またはドレイン電極
142a)を、その断面(基板の表面と直交する面)に垂直な方向から観察した際に、当
該層の側面と底面がなす傾斜角を示す。ソース電極またはドレイン電極142a、ソース
電極またはドレイン電極142bの端部をテーパー形状となるようにエッチングすること
により、後に形成されるゲート絶縁層146の被覆性が向上し、段切れを防止することが
できる。
、およびソース電極またはドレイン電極142bの下端部との間隔によって決定される。
なお、チャネル長(L)が25nm未満のトランジスタを形成する場合に用いるマスク形
成の露光を行う場合には、数nm〜数10nmと波長の短い超紫外線(Extreme
Ultraviolet)を用いてマスク形成の露光を行うのが望ましい。超紫外線によ
る露光は、解像度が高く焦点深度も大きい。従って、後に形成されるトランジスタのチャ
ネル長(L)を、10nm以上1000nm(1μm)以下とすることも可能であり、回
路の動作速度を高めることが可能である。また、微細化によって、半導体装置の消費電力
を低減することも可能である。
42bの上には、絶縁層を形成しても良い。当該絶縁層を設けることにより、後に形成さ
れるゲート電極と、ソース電極またはドレイン電極142a、およびソース電極またはド
レイン電極142bとの間の寄生容量を低減することが可能である。
42bを覆うように、酸化物半導体層144を形成する(図3(B)参照)。
元系金属酸化物であるIn−Ga−Zn−O系、In−Sn−Zn−O系、In−Al−
Zn−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−O
系や、二元系金属酸化物であるIn−Zn−O系、Sn−Zn−O系、Al−Zn−O系
、Zn−Mg−O系、Sn−Mg−O系、In−Mg−O系や、一元系金属酸化物である
In−O系、Sn−O系、Zn−O系などの酸化物半導体を用いて形成することができる
。
フ電流を十分に小さくすることが可能であり、また、電界効果移動度も高いため、半導体
装置に用いる半導体材料としては好適である。
m(m>0、m:自然数とは限らない)で表記されるものがある。また、Gaに代えてM
を用い、InMO3(ZnO)m(m>0、m:自然数とは限らない)のように表記され
る酸化物半導体材料がある。ここで、Mは、ガリウム(Ga)、アルミニウム(Al)、
鉄(Fe)、ニッケル(Ni)、マンガン(Mn)、コバルト(Co)などから選ばれた
一の金属元素または複数の金属元素を示す。例えば、Mとしては、Ga、GaおよびAl
、GaおよびFe、GaおよびNi、GaおよびMn、GaおよびCoなどを適用するこ
とができる。なお、上述の組成は結晶構造から導き出されるものであり、あくまでも一例
に過ぎないことを付記する。
Zn=1:x:y(xは0以上、yは0.5以上5以下)の組成式で表されるものを用い
るのが好適である。例えば、In2O3:Ga2O3:ZnO=1:1:2[mol数比
]の組成比を有するターゲットなどを用いることができる。また、In2O3:Ga2O
3:ZnO=1:1:1[mol数比]の組成比を有するターゲットや、In2O3:G
a2O3:ZnO=1:1:4[mol数比]の組成比を有するターゲットや、In2O
3:ZnO=1:2[mol数比]の組成比を有するターゲットを用いることもできる。
属酸化物ターゲットを用いるスパッタ法により形成することとする。
さらに好ましくは99.9%以上である。相対密度の高い金属酸化物ターゲットを用いる
ことにより、緻密な構造の酸化物半導体層144を形成することが可能である。
気、または、希ガス(代表的にはアルゴン)と酸素との混合雰囲気とするのが好適である
。具体的には、例えば、水素、水、水酸基、水素化物などの不純物が、濃度1ppm以下
(望ましくは濃度10ppb以下)にまで除去された高純度ガス雰囲気を用いるのが好適
である。
保持し、基板の温度が100℃以上550℃未満、好ましくは200℃以上400℃以下
となるように基板を熱する。または、酸化物半導体層144の形成の際の基板の温度は、
室温としてもよい。そして、処理室内の水分を除去しつつ、水素や水などが除去されたス
パッタガスを導入し、上記ターゲットを用いて酸化物半導体層144を形成する。基板を
熱しながら酸化物半導体層144を形成することにより、酸化物半導体層144に含まれ
る不純物を低減することができる。また、スパッタによる損傷を軽減することができる。
処理室内の水分を除去するためには、吸着型の真空ポンプを用いることが好ましい。例え
ば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプなどを用いることが
できる。また、ターボポンプにコールドトラップを加えたものを用いてもよい。クライオ
ポンプなどを用いて排気することで、処理室から水素や水などを除去することができるた
め、酸化物半導体層144中の不純物濃度を低減できる。
70mm、圧力が0.4Pa、直流(DC)電力が0.5kW、雰囲気が酸素(酸素流量
比率100%)雰囲気、またはアルゴン(アルゴン流量比率100%)雰囲気、または酸
素とアルゴンの混合雰囲気、といった条件を適用することができる。なお、パルス直流(
DC)電源を用いると、成膜時に形成される粉状の物質(パーティクル、ゴミともいう)
を低減でき、膜厚分布も均一となるため好ましい。酸化物半導体層144の厚さは、1n
m以上50nm以下、好ましくは1nm以上30nm以下、より好ましくは1nm以上1
0nm以下とする。このような厚さの酸化物半導体層144を用いることで、微細化に伴
う短チャネル効果を抑制することが可能である。ただし、適用する酸化物半導体材料や、
半導体装置の用途などにより適切な厚さは異なるから、その厚さは、用いる材料や用途な
どに応じて選択することもできる。
てプラズマを発生させる逆スパッタを行い、形成表面(例えば絶縁層138の表面)の付
着物を除去するのが好適である。ここで、逆スパッタとは、通常のスパッタにおいては、
スパッタターゲットにイオンを衝突させるところを、逆に、処理表面にイオンを衝突させ
ることによってその表面を改質する方法のことをいう。処理表面にイオンを衝突させる方
法としては、アルゴン雰囲気下で処理表面側に高周波電圧を印加して、基板付近にプラズ
マを生成する方法などがある。なお、アルゴン雰囲気に代えて窒素、ヘリウム、酸素など
による雰囲気を適用してもよい。
。この第1の熱処理によって酸化物半導体層144中の、過剰な水素(水や水酸基を含む
)を除去し、酸化物半導体層の構造を整え、エネルギーギャップ中の欠陥準位を低減する
ことができる。第1の熱処理の温度は、例えば、300℃以上550℃未満、または40
0℃以上500℃以下とする。
450℃、1時間の条件で行うことができる。この間、酸化物半導体層144は大気に触
れさせず、水や水素の混入が生じないようにする。
によって、被処理物を加熱する装置を用いても良い。例えば、LRTA(Lamp Ra
pid Thermal Anneal)装置、GRTA(Gas Rapid The
rmal Anneal)装置等のRTA(Rapid Thermal Anneal
)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドランプ
、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ラン
プなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である。
GRTA装置は、高温のガスを用いて熱処理を行う装置である。ガスとしては、アルゴン
などの希ガス、または窒素のような、熱処理によって被処理物と反応しない不活性気体が
用いられる。
間熱した後、当該不活性ガス雰囲気から被処理物を取り出すGRTA処理を行ってもよい
。GRTA処理を用いると短時間での高温熱処理が可能となる。また、被処理物の耐熱温
度を超える温度条件であっても適用が可能となる。なお、処理中に、不活性ガスを、酸素
を含むガスに切り替えても良い。酸素を含む雰囲気において第1の熱処理を行うことで、
酸素欠乏に起因するエネルギーギャップ中の欠陥準位を低減することができるためである
。
)を主成分とする雰囲気であって、水、水素などが含まれない雰囲気を適用するのが望ま
しい。例えば、熱処理装置に導入する窒素や、ヘリウム、ネオン、アルゴン等の希ガスの
純度を、6N(99.9999%)以上、好ましくは7N(99.99999%)以上(
すなわち、不純物濃度が1ppm以下、好ましくは0.1ppm以下)とする。
に限りなく近い酸化物半導体層144を形成することで、極めて優れた特性のトランジス
タを実現することができる。
当該熱処理を、脱水化処理や、脱水素化処理などと呼ぶこともできる。当該脱水化処理や
、脱水素化処理は、酸化物半導体層の形成後やゲート絶縁層の形成後、ゲート電極の形成
後、などのタイミングにおいて行うことも可能である。また、このような脱水化処理、脱
水素化処理は、一回に限らず複数回行っても良い。
。ゲート絶縁層146は、CVD法やスパッタ法等を用いて形成することができる。また
、ゲート絶縁層146は、酸化シリコン、窒化シリコン、酸窒化シリコン、酸化アルミニ
ウム、酸化タンタル、酸化ハフニウム、酸化イットリウム、ハフニウムシリケート(Hf
SixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSix
OyNz(x>0、y>0、z>0))、窒素が添加されたハフニウムアルミネート(H
fAlxOyNz(x>0、y>0、z>0))、などを含むように形成するのが好適で
ある。ゲート絶縁層146は、単層構造としても良いし、積層構造としても良い。また、
その厚さは特に限定されないが、半導体装置を微細化する場合には、トランジスタの動作
を確保するために薄くするのが望ましい。例えば、酸化シリコンを用いる場合には、1n
m以上100nm以下、好ましくは10nm以上50nm以下とすることができる。
ークが問題となる。ゲートリークの問題を解消するには、ゲート絶縁層146に、酸化ハ
フニウム、酸化タンタル、酸化イットリウム、ハフニウムシリケート(HfSixOy(
x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSixOyNz(x
>0、y>0、z>0))、窒素が添加されたハフニウムアルミネート(HfAlxOy
Nz(x>0、y>0、z>0))、などの高誘電率(high−k)材料を用いると良
い。high−k材料をゲート絶縁層146に用いることで、電気的特性を確保しつつ、
ゲートリークを抑制するために膜厚を大きくすることが可能になる。なお、high−k
材料を含む膜と、酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、
酸化アルミニウムなどのいずれかを含む膜との積層構造としてもよい。
処理を行うのが望ましい。熱処理の温度は、200℃以上450℃以下、望ましくは25
0℃以上350℃以下である。例えば、窒素雰囲気下で250℃、1時間の熱処理を行え
ばよい。第2の熱処理を行うことによって、トランジスタの電気的特性のばらつきを軽減
することができる。また、ゲート絶縁層146が酸素を含む場合、酸化物半導体層144
に酸素を供給し、該酸化物半導体層144の酸素欠損を補填して、i型(真性半導体)ま
たはi型に限りなく近い酸化物半導体層を形成することもできる。
第2の熱処理のタイミングはこれに特に限定されない。例えば、ゲート電極の形成後に第
2の熱処理を行っても良い。また、第1の熱処理に続けて第2の熱処理を行っても良いし
、第1の熱処理に第2の熱処理を兼ねさせても良いし、第2の熱処理に第1の熱処理を兼
ねさせても良い。
148aを形成する(図3(D)参照)。ゲート電極148aは、ゲート絶縁層146上
に導電層を形成した後に、当該導電層を選択的にエッチングすることによって形成するこ
とができる。ゲート電極148aとなる導電層は、スパッタ法をはじめとするPVD法や
、プラズマCVD法などのCVD法を用いて形成することができる。詳細は、ソース電極
またはドレイン電極142aなどの場合と同様であり、これらの記載を参酌できる。なお
、ゲート電極148aの形成の際に、先の実施の形態における容量素子164の電極14
8bを併せて形成することができる。
絶縁層152を形成する(図3(E)参照)。層間絶縁層150および層間絶縁層152
は、PVD法やCVD法などを用いて形成することができる。また、酸化シリコン、酸窒
化シリコン、窒化シリコン、酸化ハフニウム、酸化アルミニウム、酸化タンタル等の無機
絶縁材料を含む材料を用いて形成することができる。なお、本実施の形態では、層間絶縁
層150と層間絶縁層152の積層構造としているが、開示する発明の一態様はこれに限
定されない。1層としても良いし、3層以上の積層構造としても良い。また、層間絶縁層
を設けなくてもよい。
表面が平坦になるように層間絶縁層152を形成することで、半導体装置を微細化した場
合などにおいても、層間絶縁層152上に、電極や配線などを好適に形成することができ
るためである。なお、層間絶縁層152の平坦化は、CMP(化学的機械的研磨)などの
方法を用いて行うことができる。
る(図3(E)参照)。
4と電気的に接続するソース電極またはドレイン電極142a、ソース電極またはドレイ
ン電極142bと、酸化物半導体層144、ソース電極またはドレイン電極142a、ソ
ース電極またはドレイン電極142bを覆うゲート絶縁層146と、ゲート絶縁層146
上のゲート電極148aと、ゲート絶縁層146およびゲート電極148a上の層間絶縁
層150と、層間絶縁層150上の層間絶縁層152とを有する。
れているため、その水素濃度は、5×1019atoms/cm3以下、望ましくは5×
1018atoms/cm3以下、より望ましくは5×1017atoms/cm3以下
である。また、酸化物半導体層144のキャリア密度は、一般的なシリコンウェハにおけ
るキャリア密度(1×1014/cm3程度)と比較して、十分に小さい値(例えば、1
×1012/cm3未満、より好ましくは、1.45×1010/cm3未満)をとる。
そして、これにより、オフ電流が十分に小さくなる。例えば、トランジスタ162の室温
でのオフ電流密度(オフ電流をトランジスタのチャネル幅で除した値)は10zA/μm
から100zA/μm(1zA(ゼプトアンペア)は1×10−21A)程度となる。
スタのオフ電流を十分に低減することができる。そして、このようなトランジスタを用い
ることで、極めて長期にわたり記憶内容を保持することが可能な半導体装置が得られる。
宜組み合わせて用いることができる。
本実施の形態では、酸化物半導体(特に非晶質構造を有する酸化物半導体)を用いたトラ
ンジスタの作製方法について、図4を用いて説明する。当該トランジスタは、先の実施の
形態におけるトランジスタ162などに代えて用いることができるものである。なお、本
実施の形態に係るトランジスタは、一部の構成が先の実施の形態に係るトランジスタと共
通している。このため、以下では、主として相違点について述べる。また、以下では、ト
ップゲート型のトランジスタを例に挙げて説明するが、トランジスタの構成はトップゲー
ト型に限られない。
層206を形成する(図4(A)参照)。
詳細については、先の実施の形態を参酌できる。なお、絶縁層202を設けない構成とす
ることも可能である。
いることができる材料、作製方法、その他の詳細については、先の実施の形態を参酌でき
る。
属酸化物ターゲットを用いるスパッタ法により形成する。
島状の酸化物半導体層206aを形成する。
れを用いても良い。もちろん、その両方を組み合わせて用いることもできる。酸化物半導
体層を所望の形状にエッチングできるように、材料に合わせてエッチング条件(エッチン
グガスやエッチング液、エッチング時間、温度等)は適宜設定する。
例えば、塩素(Cl2)、三塩化硼素(BCl3)、四塩化珪素(SiCl4)、四塩化
炭素(CCl4)など)がある。また、フッ素を含むガス(フッ素系ガス、例えば四弗化
炭素(CF4)、六弗化硫黄(SF6)、三弗化窒素(NF3)、トリフルオロメタン(
CHF3)など)、臭化水素(HBr)、酸素(O2)、これらのガスにヘリウム(He
)やアルゴン(Ar)などの希ガスを添加したガス、などを用いても良い。
ing)法や、ICP(Inductively Coupled Plasma:誘導
結合型プラズマ)エッチング法を用いることができる。所望の形状にエッチングできるよ
うに、エッチング条件(コイル型の電極に印加される電力量、被処理物側の電極に印加さ
れる電力量、被処理物側の電極温度等)は適宜設定する。
を用いることができる。また、ITO07N(関東化学社製)などのエッチング液を用い
てもよい。
しい。ここで、テーパー角は、例えば、30°以上60°以下であることが好ましい。な
お、テーパー角とは、テーパー形状を有する層(例えば、酸化物半導体層206a)を、
その断面(被処理物の表面と直交する面)に垂直な方向から観察した際に、当該層の側面
と底面がなす傾斜角を示す。酸化物半導体層206aの端部をテーパー形状となるように
エッチングすることにより、後に形成されるソース電極またはドレイン電極208a、ソ
ース電極またはドレイン電極208bの被覆性が向上し、段切れを防止することができる
。
い。この第1の熱処理によって酸化物半導体層206a中の、過剰な水素(水や水酸基を
含む)を除去し、酸化物半導体層の構造を整え、エネルギーギャップ中の欠陥準位を低減
することができる。詳細については先の実施の形態を参酌できる。なお、ここで示すよう
に、熱処理(第1の熱処理)をエッチング後に行う場合には、ウェットエッチングを用い
る場合であっても、エッチングレートが高い状態でエッチングを行うことができるため、
エッチングにかかる時間を短縮することができるというメリットがある。
06に行うこともできる。その場合には、第1の熱処理後に、加熱装置から基板200を
取り出し、フォトリソグラフィ工程を行うことになる。
当該熱処理を、脱水化処理、脱水素化処理などと呼ぶこともできる。当該脱水化処理、脱
水素化処理は、酸化物半導体層の形成後や、酸化物半導体層206a上にソース電極また
はドレイン電極を積層させた後、ゲート絶縁層を形成した後、などのタイミングにおいて
行うことも可能である。また、このような脱水化処理、脱水素化処理は、一回に限らず複
数回行っても良い。
的にエッチングして、ソース電極またはドレイン電極208a、ソース電極またはドレイ
ン電極208bを形成する(図4(B)参照)。導電層や、ソース電極またはドレイン電
極208a、ソース電極またはドレイン電極208b、その他の詳細については、先の実
施の形態における導電層や、ソース電極またはドレイン電極等に関する記載を参酌できる
。
)参照)。ゲート絶縁層212の詳細については、先の実施の形態におけるゲート絶縁層
等に関する記載を参酌できる。
処理を行うのが望ましい。第2の熱処理の詳細についても、先の実施の形態を参酌できる
。
第2の熱処理のタイミングはこれに特に限定されない。例えば、ゲート電極の形成後に第
2の熱処理を行っても良い。
極214を形成する(図4(D)参照)。ゲート電極214は、ゲート絶縁層212上に
導電層を形成した後に、当該導電層を選択的にパターニングすることによって形成するこ
とができる。詳細は、先の実施の形態を参酌すればよい。なお、ゲート電極214の形成
の際に、先の実施の形態における容量素子の電極を併せて形成することができる。
縁層218を形成する(図4(E)参照)。詳細は、先の実施の形態を参酌すればよい。
なお、層間絶縁層を設けなくてもよい。
250が完成する(図4(E)参照)。なお、熱処理の条件によっては、酸化物半導体層
206a中に、結晶成分が僅かに存在する場合もある。
ジスタのオフ電流を十分に低減することができる。そして、このようなトランジスタを用
いることで、極めて長期にわたり記憶内容を保持することが可能な半導体装置が得られる
。
レイン電極の下部と、酸化物半導体層の上部とが接触する構成について説明したが、本実
施の形態の構成を適用できるトランジスタはこれに限定されない。例えば、トップゲート
型のトランジスタであって、ソース電極およびドレイン電極の上部と、酸化物半導体層の
下部とが接触する構成(図1や図3に示す構成など)に、本実施の形態の構成の一部を適
用することができる。また、ボトムゲート型のトランジスタであって、ソース電極および
ドレイン電極の下部と、酸化物半導体層の上部とが接触する構成や、ボトムゲート型のト
ランジスタであって、ソース電極およびドレイン電極の上部と、酸化物半導体層の下部と
が接触する構成などに対しても、本実施の形態の構成の一部を適用することができる。つ
まり、本実施の形態により、非晶質構造の酸化物半導体を備えた様々なトランジスタを実
現することができる
宜組み合わせて用いることができる。
本実施の形態では、酸化物半導体を用いたトランジスタの作製方法について、図5を用い
て説明する。本実施の形態では、酸化物半導体層として、結晶領域を有する第1の酸化物
半導体層と、第1の酸化物半導体層の結晶領域から結晶成長させた第2の酸化物半導体層
を用いる場合について、詳細に説明する。当該トランジスタは、先の実施の形態における
トランジスタ162などに代えて用いることができるものである。なお、本実施の形態に
係るトランジスタは、一部の構成が先の実施の形態に係るトランジスタと共通している。
このため、以下では、主として相違点について述べる。
体層は不要である。また、以下では、トップゲート型のトランジスタを例に挙げて説明す
るが、トランジスタの構成はトップゲート型に限られない。
物半導体層を形成し、第1の熱処理によって少なくとも第1の酸化物半導体層の表面を含
む領域を結晶化させて、第1の酸化物半導体層304を形成する(図5(A)参照)。
施の形態を参酌すればよい。なお、絶縁層302を設けない構成としてもよい。
ができる。このため、第1の酸化物半導体層およびその成膜方法の詳細については、先の
実施の形態を参酌すればよい。ただし、本実施の形態では、第1の熱処理によって第1の
酸化物半導体層を意図的に結晶化させるため、結晶化が生じやすい酸化物半導体を用いて
第1の酸化物半導体層を形成することが望ましい。このような酸化物半導体としては、例
えば、ZnOなどが挙げられる。また、In−Ga−Zn−O系の酸化物半導体であって
も、例えば、Znの濃度の高いものは結晶化しやすく、金属元素(In、Ga、およびZ
n)においてZnの占める割合が60atom%以上のものは、この目的に用いるには望
ましい。また、第1の酸化物半導体層の厚さは、1nm以上10nm以下とするのが望ま
しい。本実施の形態では一例として3nmの厚さとする。ただし、適用する酸化物半導体
材料や半導体装置の用途などにより適切な厚さは異なるから、その厚さは、用いる材料や
用途などに応じて選択すればよい。
下とする。また、熱処理の時間は、1分以上24時間以下とすることが望ましい。なお、
熱処理の温度や、熱処理の時間は、酸化物半導体の種類などによって異なる。
例えば、水が十分に除去された、窒素、酸素、希ガス(ヘリウム、ネオン、アルゴン等)
雰囲気とすることができる。
って、被処理物を加熱する装置を用いることができる。例えば、LRTA(Lamp R
apid Thermal Anneal)装置、GRTA(Gas Rapid Th
ermal Anneal)装置等のRTA(Rapid Thermal Annea
l)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドラン
プ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ラ
ンプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である
。GRTA装置は、高温のガスを用いて熱処理を行う装置である。ガスとしては、アルゴ
ンなどの希ガス、または窒素のような、熱処理によって被処理物と反応しない不活性気体
が用いられる。
化する。当該結晶領域は、第1の酸化物半導体層表面から、第1の酸化物半導体層内部に
向かって結晶成長が進行することにより形成される領域である。なお、当該結晶領域は、
平均厚さが1nm以上10nm以下の板状結晶を含む場合がある。また、当該結晶領域は
、酸化物半導体層の表面に対して略垂直な方向にc軸配向する結晶を含む場合がある。こ
こで、略平行とは、平行方向から±10°以内の状態をいうものとし、略垂直とは、垂直
方向から±10°以内の状態を言うものとする。
(水や水酸基を含む)などを除去することが望ましい。水素などの除去を行う場合には、
純度が、6N(99.9999%)以上(即ち不純物の濃度が1ppm以下)の窒素、酸
素、希ガス(ヘリウム、ネオン、アルゴン等)雰囲気において第1の熱処理を行うと良い
。より望ましくは、純度が7N(99.99999%)以上(即ち不純物の濃度が0.1
ppm以下)の雰囲気である。また、H2Oが20ppm以下の超乾燥空気中で、好まし
くは、H2Oが1ppm以下の超乾燥空気中で、第1の熱処理を行っても良い。
給することが望ましい。例えば、熱処理の雰囲気を酸素雰囲気とすることで、第1の酸化
物半導体層に酸素を供給することができる。
って酸化物半導体層から水素などを除去した後、酸素雰囲気に切り替えることで、第1の
酸化物半導体層内部に酸素を供給する。なお、第1の熱処理の主たる目的は結晶領域の形
成にあるから、水素などの除去や、酸素の供給を目的とする処理は別に行うこともできる
。例えば、水素などを除去するための熱処理や、酸素を供給するための処理を行った後に
、結晶化のための熱処理を行うことが可能である。
去され、酸素が供給された第1の酸化物半導体層が得られる。
第2の酸化物半導体層305を形成する(図5(B)参照)。なお、第1の酸化物半導体
層304のみで必要な厚さを確保できる場合には、第2の酸化物半導体層305は不要で
ある。この場合、第2の酸化物半導体層305にかかる工程を省略することができる。
ることができる。このため、第2の酸化物半導体層305およびその成膜方法の詳細につ
いては、先の実施の形態を参酌すればよい。ただし、第2の酸化物半導体層305は、第
1の酸化物半導体層304より厚く形成することが望ましい。また、第1の酸化物半導体
層304と第2の酸化物半導体層305の厚さの和が1nm以上50nm以下、好ましく
は1nm以上10nm以下となるように、第2の酸化物半導体層305を形成することが
望ましい。本実施の形態では、一例として7nmの厚さとする。なお、適用する酸化物半
導体材料や、半導体装置の用途などにより適切な厚さは異なるから、その厚さは、用いる
材料や用途などに応じて選択すればよい。
って、結晶化後の格子定数が近接した材料(ミスマッチが1%以下)を用いることが望ま
しい。このような材料を用いる場合には、第2の酸化物半導体層305の結晶化において
、第1の酸化物半導体層304の結晶領域を種とする結晶成長を進行させやすくなるため
である。さらに、同一主成分材料である場合には、界面物性や電気的特性も良好になる。
の酸化物半導体層305を形成しても良い。
の結晶領域を種として結晶成長させて、第2の酸化物半導体層306を形成する(図5(
C)参照)。第2の酸化物半導体層305を形成しない場合、当該工程は省略することが
できる。
下とする。第2の熱処理の加熱時間は1分以上100時間以下とし、好ましくは5時間以
上20時間以下とし、代表的には10時間とする。なお、第2の熱処理においても、熱処
理の雰囲気には、水素や水などが含まれないことが望ましい。
ができる熱処理装置も、第1の熱処理の場合と同様である。例えば、第2の熱処理の昇温
時には炉の内部を窒素雰囲気とし、冷却時には炉の内部を酸素雰囲気とすることで、窒素
雰囲気で水素などの除去を、酸素雰囲気で酸素の供給を行うことができる。
結晶領域から第2の酸化物半導体層305全体に結晶成長を進行させて、第2の酸化物半
導体層306を形成することができる。また、水素(水や水酸基を含む)などが除去され
、酸素が供給された第2の酸化物半導体層306を形成することができる。また、第2の
熱処理によって、第1の酸化物半導体層304の結晶領域の配向性を高めることも可能で
ある。
いる場合、第2の酸化物半導体層306は、InGaO3(ZnO)m(m:自然数とは
限らない)で表される結晶や、In2Ga2ZnO7(In:Ga:Zn:O=2:2:
1:7[atom比])で表される結晶などを含み得る。このような結晶は、第2の熱処
理によって、そのc軸が、第2の酸化物半導体層306の表面と略垂直な方向をとるよう
に配向する。
ヤーの積層構造である。また、各レイヤーはIn、Ga、Znのいずれかを含有する。具
体的には、上述の結晶は、Inを含有するレイヤーと、Inを含有しないレイヤー(Ga
またはZnを含有するレイヤー)が、c軸方向に積層された構造を有する。
すなわち、a軸およびb軸に平行な方向に関する導電性は良好である。これは、In−G
a−Zn−O系の酸化物半導体結晶では電気伝導が主としてInによって制御されること
、一のInの5s軌道が、隣接するInの5s軌道と重なりを有することにより、キャリ
アパスが形成されること、などによる。
構造の場合、第2の熱処理を行うことにより、第1の酸化物半導体層304の表面に形成
されている結晶領域から第1の酸化物半導体層304の下方に向かって結晶成長が進行し
、該非晶質領域が結晶化される場合もある。なお、絶縁層302を構成する材料や、熱処
理の条件などによっては、該非晶質領域が残存する場合もある。
物半導体材料を用いる場合、図5(C)に示すように、第1の酸化物半導体層304と、
第2の酸化物半導体層306とが、同一の結晶構造を有する場合がある。このため、図5
(C)では点線で示したが、第1の酸化物半導体層304と第2の酸化物半導体層306
の境界が判別できなくなり、第1の酸化物半導体層304と第2の酸化物半導体層306
を同一の層と見なせる場合もある。
第2の酸化物半導体層306を加工して、島状の第1の酸化物半導体層304aおよび第
2の酸化物半導体層306aを形成する(図5(D)参照)。なお、ここでは、第2の熱
処理の後に、島状の酸化物半導体層への加工を行っているが、島状の酸化物半導体層への
加工後に、第2の熱処理を行っても良い。この場合、ウェットエッチングを用いる場合で
あっても、エッチングレートが高い状態でエッチングを行うことができるため、エッチン
グにかかる時間を短縮することができるというメリットがある。
イエッチング、ウェットエッチングのいずれを用いても良い。もちろん、その両方を組み
合わせて用いることもできる。酸化物半導体層を所望の形状にエッチングできるよう、材
料に合わせてエッチング条件(エッチングガスやエッチング液、エッチング時間、温度等
)は適宜設定する。第1の酸化物半導体層304および第2の酸化物半導体層306のエ
ッチングは、先の実施の形態における酸化物半導体層のエッチングと同様に行うことがで
きる。詳細については、先の実施の形態を参酌すればよい。
ことが望ましい。例えば、第2の酸化物半導体層306表面の高低差(P−V)は、ゲー
ト電極と重畳する領域(チャネル形成領域)において、1nm以下(好ましくは0.5n
m以下)であると好適である。なお、上述の高低差は、例えば、10μm×10μmの領
域で測定できる。
電層を選択的にエッチングして、ソース電極またはドレイン電極308a、ソース電極ま
たはドレイン電極308bを形成する(図5(D)参照)。詳細については、先の実施の
形態を参酌すればよい。
体層306aの、ソース電極またはドレイン電極308a、ソース電極またはドレイン電
極308bと接する結晶層が非晶質状態となることもある。このため、第1の酸化物半導
体層304aおよび第2の酸化物半導体層306aのすべての領域が結晶性とは限らない
。
細については、先の実施の形態を参酌すればよい。その後、ゲート絶縁層312上の、第
1の酸化物半導体層304aおよび第2の酸化物半導体層306aと重畳する領域にゲー
ト電極314を形成する。そして、ゲート絶縁層312およびゲート電極314上に、層
間絶縁層316および層間絶縁層318を形成する(図5(E)参照)。詳細については
、先の実施の形態を参酌すればよい。
処理を行うのが望ましい。第3の熱処理の温度は、200℃以上450℃以下、望ましく
は250℃以上350℃以下である。例えば、酸素を含む雰囲気下で250℃、1時間の
熱処理を行えばよい。第3の熱処理を行うことによって、トランジスタの電気的特性のば
らつきを軽減することができる。また、ゲート絶縁層312が酸素を含む絶縁層である場
合、第2の酸化物半導体層306aに酸素を供給することもできる。
第3の熱処理のタイミングはこれに限定されない。また、第2の熱処理など、他の処理に
よって第2の酸化物半導体層306aに酸素を供給している場合には、第3の熱処理は省
略しても良い。
用いたトランジスタ350が完成する(図5(E)参照)。
物半導体層306aを用いることで、トランジスタのオフ電流を十分に低減することがで
きる。そして、このようなトランジスタを用いることで、極めて長期にわたり記憶内容を
保持することが可能な半導体装置が得られる。
レイン電極の下部と、酸化物半導体層の上部とが接触する構成について説明したが、本実
施の形態の構成を適用できるトランジスタはこれに限定されない。例えば、トップゲート
型のトランジスタであって、ソース電極およびドレイン電極の上部と、酸化物半導体層の
下部とが接触する構成(図1や図3に示す構成など)に、本実施の形態の構成の一部を適
用することができる。また、ボトムゲート型のトランジスタであって、ソース電極および
ドレイン電極の下部と、酸化物半導体層の上部とが接触する構成や、ボトムゲート型のト
ランジスタであって、ソース電極およびドレイン電極の上部と、酸化物半導体層の下部と
が接触する構成などに対しても、本実施の形態の構成の一部を適用することができる。つ
まり、本実施の形態により、結晶領域を有する酸化物半導体層を備えた様々なトランジス
タを実現することができる。
体層304aと、第1の酸化物半導体層304aの結晶領域から結晶成長させた第2の酸
化物半導体層306aを用いているため、電界効果移動度を向上させ、良好な電気特性を
有するトランジスタを実現することができる。例えば、電界効果移動度μ>100cm2
/V・sを実現することも可能である。これにより、高速動作が求められる各種論理回路
に、上記トランジスタを適用することも可能である。
宜組み合わせて用いることができる。
本実施の形態では、酸化物半導体を用いたトランジスタの作製方法について、図6を用い
て説明する。当該トランジスタは、先の実施の形態におけるトランジスタ162などに代
えて用いることができるものである。なお、本実施の形態に係るトランジスタは、一部の
構成が先の実施の形態に係るトランジスタと共通している。このため、以下では、主とし
て相違点について述べる。また、以下では、トップゲート型のトランジスタを例に挙げて
説明するが、トランジスタの構成はトップゲート型に限られない。
体層406を形成する(図6(A)参照)。詳細については先の実施の形態を参酌すれば
よい。
島状の酸化物半導体層406aを形成し、当該酸化物半導体層406aを覆うように、導
電層408および絶縁層410を形成する(図6(B)参照)。なお、絶縁層410は必
須の構成要素ではないが、後に形成されるソース電極またはドレイン電極の側面を選択的
に酸化させるためには有効である。また、ゲート電極と、ソース電極またはドレイン電極
との間の容量を低減するという点においても有効である。
参酌することができる。また、導電層408の詳細についても、先の実施の形態を参酌す
ればよい。
絶縁層410は、酸化シリコン、窒化シリコン、酸窒化シリコン、酸化アルミニウム、酸
化ハフニウム、酸化タンタルなどを含むように形成するのが好適である。なお、絶縁層4
10は、単層構造としても良いし、積層構造としても良い。絶縁層410の厚さは特に限
定されないが、例えば、10nm以上200nm以下とすることができる。
レイン電極408a、ソース電極またはドレイン電極408b、絶縁層410a、絶縁層
410bを形成する(図6(C)参照)。詳細は、先の実施の形態におけるソース電極ま
たはドレイン電極の形成工程と同様である。なお、アルミニウム、チタン、モリブデン、
銅などの材料は、後に行われるプラズマ酸化処理に適しており、ソース電極またはドレイ
ン電極408a、ソース電極またはドレイン電極408bなどの材料として好適である。
)。当該酸化処理によって、ソース電極またはドレイン電極408aの一部(特に、その
側面に相当する部分)には酸化領域411aが、ソース電極またはドレイン電極408b
の一部(特に、その側面に相当する部分)には酸化領域411bが形成される(図6(D
)参照)。また、当該酸化処理によって、ソース電極またはドレイン電極408aや、ソ
ース電極またはドレイン電極408bの外周部にも、酸化領域が形成される。
マを用いた酸化処理(プラズマ酸化処理)とするのが好適である。マイクロ波によってプ
ラズマを励起することで、高密度プラズマが実現され、酸化物半導体層406aへのダメ
ージを十分に低減することができるからである。
Hz)、圧力を50Pa〜5000Pa(代表的には500Pa)、被処理物の温度を2
00〜400℃(代表的には300℃)とし、酸素とアルゴンとの混合ガスを用いて上記
処理を行うことができる。
酸化物半導体層406aへのダメージを十分に低減しつつ、酸素欠乏に起因するエネルギ
ーギャップ中の欠陥準位を減少させることができる。つまり、酸化物半導体層406aの
特性を一層向上させることができる。
aに酸素を供給することができる方法であれば、マイクロ波を用いたプラズマ酸化処理に
限定されない。例えば、酸素を含む雰囲気における熱処理などの方法を用いることもでき
る。
を行ってもよい。この場合、例えば、窒素やアルゴンなどのガスを用いたプラズマ処理を
用いることができる。
ジスタ450が微細化されている場合(例えば、チャネル長が1000nm未満である場
合)には、特に有効である。トランジスタの微細化に伴い、ゲート絶縁層に対してはその
厚みを小さくすることが要求されるが、当該酸化領域を有することで、ゲート絶縁層の薄
型化やカバレッジ不良などに起因して生じ得る、ゲート電極と、ソース電極またはドレイ
ン電極のショートを防止できるためである。なお、当該酸化領域は、5nm以上(好まし
くは10nm以上)の厚みを有していれば、十分に効果的である。
bの上部の酸化を防止する役割を有する点で、絶縁層410aおよび絶縁層410bは重
要である。エッチングの際に用いるマスクを残存させたまま、上記プラズマ処理をするに
は大きな困難が伴うからである。
412を形成する。そして、ゲート絶縁層412上の酸化物半導体層406aと重畳する
領域にゲート電極414を形成し、ゲート絶縁層412およびゲート電極414上に、層
間絶縁層416および層間絶縁層418を形成する(図6(E)参照)。詳細については
、先の実施の形態を参酌することができる。
06aに酸素プラズマ処理を施している。このため、トランジスタ450の特性はさらに
高いものとなる。また、ソース電極またはドレイン電極の側面に相当する領域が酸化され
ることになるため、ゲート絶縁層の薄膜化に起因して生じるおそれのある、ゲート電極−
ソース電極(またはドレイン電極)間の短絡を防止することができる。また、酸化領域4
11a、酸化領域411bによって、適度なオフセット領域ができるので、酸化物半導体
層から、ソース電極(またはドレイン電極)との界面にかけての電界の変化を、低く抑え
ることも可能である。
びドレイン電極と、ゲート電極との間に形成される容量(寄生容量)を低減し、さらなる
高速動作を実現することが可能である。
レイン電極の下部と、酸化物半導体層の上部とが接触する構成について説明したが、本実
施の形態の構成を適用できるトランジスタはこれに限定されない。例えば、ボトムゲート
型のトランジスタであって、ソース電極およびドレイン電極の下部と、酸化物半導体層の
上部とが接触する構成に、本実施の形態の構成の一部を適用することができる。つまり、
本実施の形態により、酸素が供給された酸化物半導体、酸化領域を有する電極、などを備
えた様々なトランジスタを実現することができる
宜組み合わせて用いることができる。
本実施の形態では、先の実施の形態に示す半導体装置の応用例につき、図7および図8を
用いて説明する。
90とも記載する)を複数用いて形成される半導体装置の回路図である。図7(A)は、
メモリセル190が直列に接続された、いわゆるNAND型の半導体装置の回路図である
。図7(B)は、メモリセル190が並列に接続された、いわゆるNOR型の半導体装置
の回路図である。
第2信号線S2、m本のワード線WLを有し、複数のメモリセル190(1、1)〜19
0(m、1)が縦m個(行)×横1個(列)に配置されている。なお、図7(A)では、
ソース線SLおよびビット線BLを1本ずつ有する構成となっているが、これに限られな
い。ソース線SLおよびビット線BLをn本有することで、縦m個(行)×横n個(列)
のメモリセルアレイを有する構成としてもよい。
のソース電極またはドレイン電極の一方と、容量素子164の電極の一方とは、電気的に
接続されている。また、第1信号線S1とトランジスタ162のソース電極またはドレイ
ン電極の他方とは、電気的に接続され、第2信号線S2と、トランジスタ162のゲート
電極とは、電気的に接続されている。そして、ワード線WLと、容量素子164の電極の
他方は電気的に接続されている。
ル190のトランジスタ160のドレイン電極と電気的に接続され、メモリセル190が
有するトランジスタ160のドレイン電極は、隣接するメモリセル190のトランジスタ
160のソース電極と電気的に接続される。ただし、直列に接続された複数のメモリセル
のうち、一方の端に設けられたメモリセル190が有するトランジスタ160のドレイン
電極は、ビット線と電気的に接続される。また、直列に接続された複数のメモリセルのう
ち、他方の端に設けられたメモリセル190が有するトランジスタ160のソース電極は
、ソース線と電気的に接続される。
込み動作は次のように行われる。書き込みを行う行の第2の信号線S2にトランジスタ1
62がオン状態となる電位を与え、書き込みを行う行のトランジスタ162をオン状態に
する。これにより、指定した行のトランジスタ160のゲート電極に第1の信号線S1の
電位が与えられ、該ゲート電極に所定の電荷が与えられる。このようにして、指定した行
のメモリセルにデータを書き込むことができる。
に、トランジスタ160のゲート電極の電荷によらず、トランジスタ160がオン状態と
なるような電位を与え、読み出しを行う行以外のトランジスタ160をオン状態とする。
それから、読み出しを行う行のワード線WLに、トランジスタ160のゲート電極が有す
る電荷によって、トランジスタ160のオン状態またはオフ状態が選択されるような電位
(読み出し電位)を与える。そして、ソース線SLに定電位を与え、ビット線BLに接続
されている読み出し回路(図示しない)を動作状態とする。ここで、ソース線SL−ビッ
ト線BL間の複数のトランジスタ160は、読み出しを行う行を除いてオン状態なので、
ソース線SL−ビット線BL間のコンダクタンスは、読み出しを行う行のトランジスタ1
60の状態によって決定される。つまり、読み出しを行う行のトランジスタ160のゲー
ト電極が有する電荷によって、読み出し回路が読み出すビット線BLの電位は異なる値を
とる。このようにして、指定した行のメモリセルからデータを読み出すことができる。
1と、m本の第2信号線S2およびワード線WLと、複数のメモリセル190(1、1)
〜190(m、n)が縦m個(行)×横n個(列)のマトリクス状に配置されたメモリセ
ルアレイ181を有する。各トランジスタ160のゲート電極と、トランジスタ162の
ソース電極またはドレイン電極の一方と、容量素子164の電極の一方とは、電気的に接
続されている。また、ソース線SLとトランジスタ160のソース電極とは、電気的に接
続され、ビット線BLとトランジスタ160のドレイン電極とは、電気的に接続されてい
る。また、第1信号線S1とトランジスタ162のソース電極またはドレイン電極の他方
とは、電気的に接続され、第2信号線S2と、トランジスタ162のゲート電極とは、電
気的に接続されている。そして、ワード線WLと、容量素子164の電極の他方は電気的
に接続されている。
込み動作は、上述の図7(A)に示す半導体装置と同様の方法で行われる。読み出し動作
は次のように行われる。まず、読み出しを行う行以外のワード線WLに、トランジスタ1
60のゲート電極の電荷によらず、トランジスタ160がオフ状態となるような電位を与
え、読み出しを行う行以外のトランジスタ160をオフ状態とする。それから、読み出し
を行う行のワード線WLに、トランジスタ160のゲート電極が有する電荷によって、ト
ランジスタ160のオン状態またはオフ状態が選択されるような電位(読み出し電位)を
与える。そして、ソース線SLに定電位を与え、ビット線BLに接続されている読み出し
回路(図示しない)を動作状態とする。ここで、ソース線SL−ビット線BL間のコンダ
クタンスは、読み出しを行う行のトランジスタ160の状態によって決定される。つまり
、読み出しを行う行のトランジスタ160のゲート電極が有する電荷によって、読み出し
回路が読み出すビット線BLの電位は異なる値をとる。このようにして、指定した行のメ
モリセルからデータを読み出すことができる。
用いて説明する。
アンプ回路を有する。
。また、トランジスタのゲート電極にはバイアス電位Vbiasが印加され、端子Aの電
位が制御される。
択したメモリセル190のトランジスタ160がオン状態の場合には低抵抗状態となり、
選択したメモリセル190のトランジスタ160がオフ状態の場合には高抵抗状態となる
。
アンプ回路は端子Aの電位に対応する電位(データ”1”)を出力する。一方、メモリセ
ルが低抵抗状態の場合、端子Aの電位が参照電位Vrefより低くなり、センスアンプ回
路は端子Aの電位に対応する電位(データ”0”)を出力する。
る。なお、本実施の形態の読み出し回路は一例である。他の公知の回路を用いても良い。
また、読み出し回路は、プリチャージ回路を有しても良い。参照電位Vrefの代わりに
参照用のビット線が接続される構成としても良い。
アンプは、入力端子Vin(+)とVin(−)と出力端子Voutを有し、Vin(+
)とVin(−)の差を増幅する。Vin(+)>Vin(−)であればVoutは、概
ねHigh出力、Vin(+)<Vin(−)であればVoutは、概ねLow出力とな
る。
ンスアンプは、入出力端子V1およびV2と、制御用信号Sp、Snの入力端子を有する
。まず、制御用信号SpをHigh、制御用信号SnをLowとして、電源電位(Vdd
)を遮断する。そして、比較を行う電位をV1とV2に与える。その後、制御用信号Sp
をLow、制御用信号SnをHighとして、電源電位(Vdd)を供給すると、比較を
行う電位V1inとV2inがV1in>V2inの関係にあれば、V1の出力はHig
h、V2の出力はLowとなり、V1in<V2inの関係にあれば、V1の出力はLo
w、V2の出力はHighとなる。このような関係を利用して、V1inとV2inの差
を増幅することができる。
合わせて用いることができる。
本実施の形態では、先の実施の形態に示すトランジスタを用いた半導体装置の例について
、図9を参照して説明する。
emory)に相当する構成の半導体装置の一例を示す。図9(A)に示すメモリセルア
レイ620は、複数のメモリセル630がマトリクス状に配列された構成を有している。
また、メモリセルアレイ620は、m本の第1の配線、およびn本の第2の配線を有する
。なお、メモリセル630は、図2(B)に示す半導体装置に相当するものである。なお
、本実施の形態においては、図2(B)における第1の配線をビット線BLと呼び、第2
の配線をワード線WLと呼ぶ。
トランジスタ631のゲート電極は、第1の配線(ワード線WL)と接続されている。ま
た、トランジスタ631のソース電極またはドレイン電極の一方は、第2の配線(ビット
線BL)と接続されており、トランジスタ631のソース電極またはドレイン電極の他方
は、容量素子の電極の一方と接続されている。また、容量素子の電極の他方は容量線CL
と接続され、一定の電位が与えられている。トランジスタ631には、先の実施の形態に
示すトランジスタが適用される。
する。このため、いわゆるDRAMとして認識されている図9(A)に示す半導体装置に
当該トランジスタを適用する場合、実質的な不揮発性メモリを得ることが可能である。
mory)に相当する構成の半導体装置の一例を示す。図9(B)に示すメモリセルアレ
イ640は、複数のメモリセル650がマトリクス状に配列された構成とすることができ
る。また、メモリセルアレイ640は、第1の配線(ワード線WL)、第2の配線(ビッ
ト線BL)および第3の配線(反転ビット線/BL)をそれぞれ複数本有する。
る。第1のトランジスタ651と第2のトランジスタ652は、選択トランジスタとして
機能する。また、第3のトランジスタ653と第4のトランジスタ654のうち、一方は
nチャネル型トランジスタ(ここでは、第4のトランジスタ654)であり、他方はpチ
ャネル型トランジスタ(ここでは、第3のトランジスタ653)である。つまり、第3の
トランジスタ653と第4のトランジスタ654によってCMOS回路が構成されている
。同様に、第5のトランジスタ655と第6のトランジスタ656によってCMOS回路
が構成されている。
6のトランジスタ656は、nチャネル型のトランジスタであり、先の実施の形態におい
て示したトランジスタを適用することができる。第3のトランジスタ653と第5のトラ
ンジスタ655は、pチャネル型のトランジスタであり、酸化物半導体、またはそれ以外
の材料(例えば、シリコンなど)を用いて形成することができる。
合わせて用いることができる。
本実施の形態では、上述の実施の形態で説明した半導体装置を電子機器に適用する場合に
ついて、図10を用いて説明する。本実施の形態では、コンピュータ、携帯電話機(携帯
電話、携帯電話装置ともいう)、携帯情報端末(携帯型ゲーム機、音響再生装置なども含
む)、デジタルカメラ、デジタルビデオカメラ等のカメラ、電子ペーパー、テレビジョン
装置(テレビ、またはテレビジョン受信機ともいう)などの電子機器に、上述の半導体装
置を適用する場合について説明する。
表示部703、キーボード704などによって構成されている。筐体701と筐体702
内には、先の実施の形態に示す半導体装置が設けられている。先の実施の形態に示す半導
体装置は、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消
費電力が十分に低減されている。そのため、情報の書き込みおよび読み出しが高速で、長
期間の記憶保持が可能で、且つ消費電力が十分に低減されたノート型のパーソナルコンピ
ュータが実現される。
部インターフェイス715と、操作ボタン714等が設けられている。また、携帯情報端
末を操作するスタイラス712などを備えている。本体711内には、先の実施の形態に
示す半導体装置が設けられている。先の実施の形態に示す半導体装置は、情報の書き込み
および読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減されて
いる。そのため、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、
且つ消費電力が十分に低減された携帯情報端末が実現される。
3の2つの筐体で構成されている。筐体721および筐体723には、それぞれ表示部7
25および表示部727が設けられている。筐体721と筐体723は、軸部737によ
り接続されており、該軸部737を軸として開閉動作を行うことができる。また、筐体7
21は、電源731、操作キー733、スピーカー735などを備えている。筐体721
、筐体723の少なくとも一には、先の実施の形態に示す半導体装置が設けられている。
先の実施の形態に示す半導体装置は、情報の書き込みおよび読み出しが高速で、長期間の
記憶保持が可能で、且つ消費電力が十分に低減されている。そのため、情報の書き込みお
よび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減された電
子書籍が実現される。
いる。さらに、筐体740と筐体741は、スライドし、図10(D)に示すように展開
している状態から重なり合った状態とすることができ、携帯に適した小型化が可能である
。また、筐体741は、表示パネル742、スピーカー743、マイクロフォン744、
操作キー745、ポインティングデバイス746、カメラ用レンズ747、外部接続端子
748などを備えている。また、筐体740は、携帯電話機の充電を行う太陽電池セル7
49、外部メモリスロット750などを備えている。また、アンテナは、筐体741に内
蔵されている。筐体740と筐体741の少なくとも一には、先の実施の形態に示す半導
体装置が設けられている。先の実施の形態に示す半導体装置は、情報の書き込みおよび読
み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減されている。そ
のため、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費
電力が十分に低減された携帯電話機が実現される。
作スイッチ764、表示部765、バッテリー766などによって構成されている。本体
761内には、先の実施の形態に示す半導体装置が設けられている。先の実施の形態に示
す半導体装置は、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、
且つ消費電力が十分に低減されている。そのため、情報の書き込みおよび読み出しが高速
で、長期間の記憶保持が可能で、且つ消費電力が十分に低減されたデジタルカメラが実現
される。
775などで構成されている。テレビジョン装置770の操作は、筐体771が備えるス
イッチや、リモコン操作機780により行うことができる。筐体771およびリモコン操
作機780には、先の実施の形態に示す半導体装置が搭載されている。先の実施の形態に
示す半導体装置は、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で
、且つ消費電力が十分に低減されている。そのため、情報の書き込みおよび読み出しが高
速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減されたテレビジョン装置が
実現される。
載されている。このため、消費電力を低減した電子機器が実現される。
では、当該調査結果につき、図11を参照して説明する。
、トランジスタ162に相当するトランジスタには酸化物半導体を用いた。また、容量素
子164に相当する容量素子として、0.33pFの容量値のものを用いた。
繰り返した後のメモリウィンドウ幅とを比較することにより行った。データの保持および
データの書き込みは、図2(A−1)における第3の配線に相当する配線に0V、または
5Vのいずれかを与え、第4の配線に相当する配線に、0V、または5Vのいずれかを与
えることにより行った。第4の配線に相当する配線の電位が0Vの場合には、トランジス
タ162に相当するトランジスタはオフ状態であるから、フローティングゲート部FGに
与えられた電位が保持される。第4の配線に相当する配線の電位が5Vの場合には、トラ
ンジスタ162に相当するトランジスタはオン状態であるから、第3の配線に相当する配
線の電位がフローティングゲート部FGに与えられる。
状態の間での、第5の配線に相当する配線の電位Vcgと、トランジスタ160に相当す
るトランジスタのドレイン電流Idとの関係を示す曲線(Vcg−Id曲線)の、シフト
量ΔVcgをいうものとする。異なる記憶状態とは、フローティングゲート部FGに0V
が与えられた状態(以下、Low状態という)と、フローティングゲート部FGに5Vが
与えられた状態(以下、High状態という)をいう。つまり、メモリウィンドウ幅は、
Low状態とHigh状態において、電位Vcgの掃引を行うことで確認できる。またい
ずれの場合も、Vds=1Vとした。
リウィンドウ幅の調査結果を示す。なお、図11において、実線は1回目の書き込みを示
し、破線は1×109回目の書き込みを示す。また、実線と破線双方において、左側の曲
線はHigh状態の書き込みを示し、右側の曲線はLow状態の書き込みを示す。また、
横軸はVcg(V)を示し、縦軸はId(A)を示す。図11から、1×109回の書き
込み前後において、High状態とLow状態において電位Vcgを掃引したメモリウィ
ンドウ幅が変化していないことが確認できる。1×109回の書き込み前後においてメモ
リウィンドウ幅が変化しないということは、少なくともこの間は、半導体装置の特性が変
化しないことを示すものである。
繰り返しても特性が変化しない。つまり、開示する発明の一態様によって、極めて信頼性
の高い半導体装置が実現されるといえる。
140 酸化物半導体層
142a ソース電極またはドレイン電極
142b ソース電極またはドレイン電極
143 絶縁層
144 酸化物半導体層
146 ゲート絶縁層
148a ゲート電極
148b 電極
150 層間絶縁層
152 層間絶縁層
160 トランジスタ
162 トランジスタ
164 容量素子
181 メモリセルアレイ
190 メモリセル
200 基板
202 絶縁層
206 酸化物半導体層
206a 酸化物半導体層
208a ソース電極またはドレイン電極
208b ソース電極またはドレイン電極
212 ゲート絶縁層
214 ゲート電極
216 層間絶縁層
218 層間絶縁層
250 トランジスタ
300 基板
302 絶縁層
304 第1の酸化物半導体層
304a 第1の酸化物半導体層
305 第2の酸化物半導体層
306 第2の酸化物半導体層
306a 第2の酸化物半導体層
308a ソース電極またはドレイン電極
308b ソース電極またはドレイン電極
312 ゲート絶縁層
314 ゲート電極
316 層間絶縁層
318 層間絶縁層
350 トランジスタ
400 基板
402 絶縁層
406 酸化物半導体層
406a 酸化物半導体層
408 導電層
408a ソース電極またはドレイン電極
408b ソース電極またはドレイン電極
410 絶縁層
410a 絶縁層
410b 絶縁層
411a 酸化領域
411b 酸化領域
412 ゲート絶縁層
414 ゲート電極
416 層間絶縁層
418 層間絶縁層
450 トランジスタ
620 メモリセルアレイ
630 メモリセル
631 トランジスタ
632 容量素子
640 メモリセルアレイ
650 メモリセル
651 トランジスタ
652 トランジスタ
653 トランジスタ
654 トランジスタ
655 トランジスタ
656 トランジスタ
701 筐体
702 筐体
703 表示部
704 キーボード
711 本体
712 スタイラス
713 表示部
714 操作ボタン
715 外部インターフェイス
720 電子書籍
721 筐体
723 筐体
725 表示部
727 表示部
731 電源
733 操作キー
735 スピーカー
737 軸部
740 筐体
741 筐体
742 表示パネル
743 スピーカー
744 マイクロフォン
745 操作キー
746 ポインティングデバイス
747 カメラ用レンズ
748 外部接続端子
749 太陽電池セル
750 外部メモリスロット
761 本体
763 接眼部
764 操作スイッチ
765 表示部
766 バッテリー
767 表示部
770 テレビジョン装置
771 筐体
773 表示部
775 スタンド
780 リモコン操作機
Claims (6)
- 酸化物半導体層と、
前記酸化物半導体層と電気的に接続された、ソース電極と、
前記酸化物半導体層と電気的に接続された、ドレイン電極と、
ゲート絶縁膜を介して、前記酸化物半導体層と重なる領域を有する、ゲート電極と、を有し、
前記酸化物半導体層において、前記ゲート電極と重なる領域はチャネル形成領域として機能し、
前記チャネル形成領域側の前記ソース電極の端部において、銅を有する第1の酸化領域を有し、
前記チャネル形成領域側の前記ドレイン電極の端部において、銅を有する第2の酸化領域を有し、
前記第1の酸化領域は、前記ソース電極のテーパ部に設けられ、
前記第2の酸化領域は、前記ドレイン電極のテーパ部に設けられている、半導体装置。 - 酸化物半導体層と、
前記酸化物半導体層と電気的に接続された、ソース電極と、
前記酸化物半導体層と電気的に接続された、ドレイン電極と、
ゲート絶縁膜を介して、前記酸化物半導体層と重なる領域を有する、ゲート電極と、を有し、
前記酸化物半導体層において、前記ゲート電極と重なる領域はチャネル形成領域として機能し、
前記チャネル形成領域側の前記ソース電極の端部において、銅を有する第1の酸化領域を有し、
前記チャネル形成領域側の前記ドレイン電極の端部において、銅を有する第2の酸化領域を有し、
前記ソース電極の端部及び前記ドレイン電極の端部はそれぞれ、テーパ形状を有する、半導体装置。 - 酸化物半導体層と、
前記酸化物半導体層と電気的に接続された、ソース電極と、
前記酸化物半導体層と電気的に接続された、ドレイン電極と、
ゲート絶縁膜を介して、前記酸化物半導体層と重なる領域を有する、ゲート電極と、を有し、
前記酸化物半導体層において、前記ゲート電極と重なる領域はチャネル形成領域として機能し、
前記チャネル形成領域側の前記ソース電極の端部において、銅を有する第1の酸化領域を有し、
前記チャネル形成領域側の前記ドレイン電極の端部において、銅を有する第2の酸化領域を有し、
前記ソース電極の端部及び前記ドレイン電極の端部はそれぞれ、テーパ角を有し、
前記テーパ角は、30°以上60°以下である、半導体装置。 - 酸化物半導体層と、
前記酸化物半導体層と電気的に接続された、ソース電極と、
前記酸化物半導体層と電気的に接続された、ドレイン電極と、
ゲート絶縁膜を介して、前記酸化物半導体層と重なる領域を有する、ゲート電極と、を有し、
前記酸化物半導体層において、前記ゲート電極と重なる領域はチャネル形成領域として機能し、
前記チャネル形成領域側の前記ソース電極の端部において、銅を有する第1の酸化領域を有し、
前記チャネル形成領域側の前記ドレイン電極の端部において、銅を有する第2の酸化領域を有し、
前記第1の酸化領域は、前記ソース電極のテーパ部に設けられ、
前記第2の酸化領域は、前記ドレイン電極のテーパ部に設けられ、
前記第1の酸化領域及び前記第2の酸化領域はそれぞれ、テーパ形状を有し、
前記ソース電極は、前記ゲート電極と重なる領域を有し、
前記ドレイン電極は、前記ゲート電極と重なる領域を有する、半導体装置。 - 酸化物半導体層と、
前記酸化物半導体層と電気的に接続された、ソース電極と、
前記酸化物半導体層と電気的に接続された、ドレイン電極と、
ゲート絶縁膜を介して、前記酸化物半導体層と重なる領域を有する、ゲート電極と、を有し、
前記酸化物半導体層において、前記ゲート電極と重なる領域はチャネル形成領域として機能し、
前記チャネル形成領域側の前記ソース電極の端部において、銅を有する第1の酸化領域を有し、
前記チャネル形成領域側の前記ドレイン電極の端部において、銅を有する第2の酸化領域を有し、
前記ソース電極の端部及び前記ドレイン電極の端部はそれぞれ、テーパ形状を有し、
前記ソース電極は、前記ゲート電極と重なる領域を有し、
前記ドレイン電極は、前記ゲート電極と重なる領域を有する、半導体装置。 - 酸化物半導体層と、
前記酸化物半導体層と電気的に接続された、ソース電極と、
前記酸化物半導体層と電気的に接続された、ドレイン電極と、
ゲート絶縁膜を介して、前記酸化物半導体層と重なる領域を有する、ゲート電極と、を有し、
前記酸化物半導体層において、前記ゲート電極と重なる領域はチャネル形成領域として機能し、
前記チャネル形成領域側の前記ソース電極の端部において、銅を有する第1の酸化領域を有し、
前記チャネル形成領域側の前記ドレイン電極の端部において、銅を有する第2の酸化領域を有し、
前記ソース電極の端部及び前記ドレイン電極の端部はそれぞれ、テーパ角を有し、
前記テーパ角は、30°以上60°以下であり、
前記ソース電極は、前記ゲート電極と重なる領域を有し、
前記ドレイン電極は、前記ゲート電極と重なる領域を有する、半導体装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021168645A JP7202435B2 (ja) | 2009-12-25 | 2021-10-14 | 半導体装置 |
JP2022206646A JP2023026508A (ja) | 2009-12-25 | 2022-12-23 | 半導体装置 |
JP2023126962A JP2023139304A (ja) | 2009-12-25 | 2023-08-03 | 半導体装置 |
JP2023126963A JP2023138627A (ja) | 2009-12-25 | 2023-08-03 | メモリセル、メモリセルアレイ及び不揮発性メモリ |
JP2024014325A JP2024042065A (ja) | 2009-12-25 | 2024-02-01 | 半導体装置 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009296201 | 2009-12-25 | ||
JP2009296201 | 2009-12-25 | ||
JP2018154712A JP6560798B2 (ja) | 2009-12-25 | 2018-08-21 | 半導体装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018154712A Division JP6560798B2 (ja) | 2009-12-25 | 2018-08-21 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021168645A Division JP7202435B2 (ja) | 2009-12-25 | 2021-10-14 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019195099A true JP2019195099A (ja) | 2019-11-07 |
JP6962973B2 JP6962973B2 (ja) | 2021-11-05 |
Family
ID=44186369
Family Applications (13)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010284421A Active JP5577230B2 (ja) | 2009-12-25 | 2010-12-21 | 半導体装置 |
JP2014121552A Withdrawn JP2014225672A (ja) | 2009-12-25 | 2014-06-12 | 半導体装置 |
JP2015092439A Active JP6188739B2 (ja) | 2009-12-25 | 2015-04-29 | 半導体装置 |
JP2016193709A Active JP6320478B2 (ja) | 2009-12-25 | 2016-09-30 | 半導体装置 |
JP2018071608A Active JP6391873B2 (ja) | 2009-12-25 | 2018-04-03 | 半導体装置 |
JP2018154712A Active JP6560798B2 (ja) | 2009-12-25 | 2018-08-21 | 半導体装置 |
JP2019005006A Withdrawn JP2019068104A (ja) | 2009-12-25 | 2019-01-16 | 記憶装置 |
JP2019133380A Active JP6962973B2 (ja) | 2009-12-25 | 2019-07-19 | 半導体装置 |
JP2021168645A Active JP7202435B2 (ja) | 2009-12-25 | 2021-10-14 | 半導体装置 |
JP2022206646A Withdrawn JP2023026508A (ja) | 2009-12-25 | 2022-12-23 | 半導体装置 |
JP2023126963A Pending JP2023138627A (ja) | 2009-12-25 | 2023-08-03 | メモリセル、メモリセルアレイ及び不揮発性メモリ |
JP2023126962A Pending JP2023139304A (ja) | 2009-12-25 | 2023-08-03 | 半導体装置 |
JP2024014325A Pending JP2024042065A (ja) | 2009-12-25 | 2024-02-01 | 半導体装置 |
Family Applications Before (7)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010284421A Active JP5577230B2 (ja) | 2009-12-25 | 2010-12-21 | 半導体装置 |
JP2014121552A Withdrawn JP2014225672A (ja) | 2009-12-25 | 2014-06-12 | 半導体装置 |
JP2015092439A Active JP6188739B2 (ja) | 2009-12-25 | 2015-04-29 | 半導体装置 |
JP2016193709A Active JP6320478B2 (ja) | 2009-12-25 | 2016-09-30 | 半導体装置 |
JP2018071608A Active JP6391873B2 (ja) | 2009-12-25 | 2018-04-03 | 半導体装置 |
JP2018154712A Active JP6560798B2 (ja) | 2009-12-25 | 2018-08-21 | 半導体装置 |
JP2019005006A Withdrawn JP2019068104A (ja) | 2009-12-25 | 2019-01-16 | 記憶装置 |
Family Applications After (5)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021168645A Active JP7202435B2 (ja) | 2009-12-25 | 2021-10-14 | 半導体装置 |
JP2022206646A Withdrawn JP2023026508A (ja) | 2009-12-25 | 2022-12-23 | 半導体装置 |
JP2023126963A Pending JP2023138627A (ja) | 2009-12-25 | 2023-08-03 | メモリセル、メモリセルアレイ及び不揮発性メモリ |
JP2023126962A Pending JP2023139304A (ja) | 2009-12-25 | 2023-08-03 | 半導体装置 |
JP2024014325A Pending JP2024042065A (ja) | 2009-12-25 | 2024-02-01 | 半導体装置 |
Country Status (7)
Country | Link |
---|---|
US (7) | US8482001B2 (ja) |
EP (2) | EP2517245B1 (ja) |
JP (13) | JP5577230B2 (ja) |
KR (9) | KR20230131954A (ja) |
CN (3) | CN105789204B (ja) |
TW (2) | TWI574383B (ja) |
WO (1) | WO2011077946A1 (ja) |
Families Citing this family (71)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105914209A (zh) * | 2009-10-29 | 2016-08-31 | 株式会社半导体能源研究所 | 半导体器件 |
CN104716139B (zh) | 2009-12-25 | 2018-03-30 | 株式会社半导体能源研究所 | 半导体装置 |
CN105702631B (zh) | 2009-12-28 | 2019-05-28 | 株式会社半导体能源研究所 | 半导体器件 |
KR101842413B1 (ko) | 2009-12-28 | 2018-03-26 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
US8780629B2 (en) | 2010-01-15 | 2014-07-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method thereof |
WO2011096262A1 (en) | 2010-02-05 | 2011-08-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
WO2011096277A1 (en) | 2010-02-05 | 2011-08-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of driving semiconductor device |
CN102725842B (zh) | 2010-02-05 | 2014-12-03 | 株式会社半导体能源研究所 | 半导体器件 |
WO2011096264A1 (en) * | 2010-02-05 | 2011-08-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of driving semiconductor device |
KR102001820B1 (ko) * | 2010-03-19 | 2019-07-19 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치 구동 방법 |
KR20130045418A (ko) | 2010-04-23 | 2013-05-03 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치의 제작 방법 |
US8416622B2 (en) | 2010-05-20 | 2013-04-09 | Semiconductor Energy Laboratory Co., Ltd. | Driving method of a semiconductor device with an inverted period having a negative potential applied to a gate of an oxide semiconductor transistor |
WO2012002186A1 (en) | 2010-07-02 | 2012-01-05 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
TWI524347B (zh) | 2010-08-06 | 2016-03-01 | 半導體能源研究所股份有限公司 | 半導體裝置及其驅動方法 |
US8422272B2 (en) | 2010-08-06 | 2013-04-16 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method thereof |
JP5727892B2 (ja) | 2010-08-26 | 2015-06-03 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US8339837B2 (en) | 2010-08-26 | 2012-12-25 | Semiconductor Energy Laboratory Co., Ltd. | Driving method of semiconductor device |
JP2012256821A (ja) | 2010-09-13 | 2012-12-27 | Semiconductor Energy Lab Co Ltd | 記憶装置 |
TWI608486B (zh) | 2010-09-13 | 2017-12-11 | 半導體能源研究所股份有限公司 | 半導體裝置 |
TWI670711B (zh) | 2010-09-14 | 2019-09-01 | 日商半導體能源研究所股份有限公司 | 記憶體裝置和半導體裝置 |
US8854865B2 (en) | 2010-11-24 | 2014-10-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor memory device |
JP2012151453A (ja) | 2010-12-28 | 2012-08-09 | Semiconductor Energy Lab Co Ltd | 半導体装置および半導体装置の駆動方法 |
JP5973165B2 (ja) | 2010-12-28 | 2016-08-23 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US9048142B2 (en) | 2010-12-28 | 2015-06-02 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
TWI596769B (zh) | 2011-01-13 | 2017-08-21 | 半導體能源研究所股份有限公司 | 半導體裝置及半導體儲存裝置 |
KR102026718B1 (ko) | 2011-01-14 | 2019-09-30 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 기억장치, 반도체 장치, 검출 방법 |
TWI572009B (zh) | 2011-01-14 | 2017-02-21 | 半導體能源研究所股份有限公司 | 半導體記憶裝置 |
TWI520273B (zh) | 2011-02-02 | 2016-02-01 | 半導體能源研究所股份有限公司 | 半導體儲存裝置 |
JP6019329B2 (ja) * | 2011-03-31 | 2016-11-02 | 株式会社Joled | 表示装置および電子機器 |
US9960278B2 (en) * | 2011-04-06 | 2018-05-01 | Yuhei Sato | Manufacturing method of semiconductor device |
KR101963457B1 (ko) | 2011-04-29 | 2019-03-28 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 기억 장치 및 그 구동 방법 |
JP6013682B2 (ja) | 2011-05-20 | 2016-10-25 | 株式会社半導体エネルギー研究所 | 半導体装置の駆動方法 |
EP3118853B1 (en) * | 2011-06-27 | 2018-06-06 | Thin Film Electronics ASA | Short circuit reduction in an electronic component comprising a stack of layers arranged on a flexible substrate |
US9431545B2 (en) * | 2011-09-23 | 2016-08-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
JP5912394B2 (ja) * | 2011-10-13 | 2016-04-27 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US9117916B2 (en) | 2011-10-13 | 2015-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising oxide semiconductor film |
KR20130046357A (ko) * | 2011-10-27 | 2013-05-07 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
US9076505B2 (en) | 2011-12-09 | 2015-07-07 | Semiconductor Energy Laboratory Co., Ltd. | Memory device |
TWI495105B (zh) * | 2011-12-21 | 2015-08-01 | Nat Applied Res Laboratories | 金屬閘極奈米線薄膜電晶體元件及其製造方法 |
US8907392B2 (en) * | 2011-12-22 | 2014-12-09 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor memory device including stacked sub memory cells |
JP2013183001A (ja) * | 2012-03-01 | 2013-09-12 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
US9208849B2 (en) | 2012-04-12 | 2015-12-08 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for driving semiconductor device, and electronic device |
US9048323B2 (en) * | 2012-04-30 | 2015-06-02 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP6250955B2 (ja) | 2012-05-25 | 2017-12-20 | 株式会社半導体エネルギー研究所 | 半導体装置の駆動方法 |
TWI661553B (zh) | 2012-11-16 | 2019-06-01 | 日商半導體能源研究所股份有限公司 | 半導體裝置 |
TWI508190B (zh) * | 2013-02-08 | 2015-11-11 | Chunghwa Picture Tubes Ltd | 薄膜電晶體及其製造方法 |
JP2014195243A (ja) | 2013-02-28 | 2014-10-09 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
JP6405100B2 (ja) * | 2013-03-08 | 2018-10-17 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US9612795B2 (en) | 2013-03-14 | 2017-04-04 | Semiconductor Energy Laboratory Co., Ltd. | Data processing device, data processing method, and computer program |
JP6376788B2 (ja) * | 2013-03-26 | 2018-08-22 | 株式会社半導体エネルギー研究所 | 半導体装置およびその作製方法 |
JP6516978B2 (ja) * | 2013-07-17 | 2019-05-22 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US9590109B2 (en) | 2013-08-30 | 2017-03-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
JP6570817B2 (ja) | 2013-09-23 | 2019-09-04 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP2015084418A (ja) | 2013-09-23 | 2015-04-30 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US9349418B2 (en) | 2013-12-27 | 2016-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for driving the same |
US9887212B2 (en) * | 2014-03-14 | 2018-02-06 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and electronic device |
KR20150138026A (ko) | 2014-05-29 | 2015-12-09 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
JP6689062B2 (ja) | 2014-12-10 | 2020-04-28 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US9954112B2 (en) * | 2015-01-26 | 2018-04-24 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US9773787B2 (en) | 2015-11-03 | 2017-09-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, memory device, electronic device, or method for driving the semiconductor device |
WO2017187301A1 (en) * | 2016-04-28 | 2017-11-02 | Semiconductor Energy Laboratory Co., Ltd. | Transistor, semiconductor device, and electronic device |
US10008502B2 (en) | 2016-05-04 | 2018-06-26 | Semiconductor Energy Laboratory Co., Ltd. | Memory device |
TWI611463B (zh) | 2016-06-29 | 2018-01-11 | 友達光電股份有限公司 | 金屬氧化物半導體層的結晶方法及半導體結構 |
US10586495B2 (en) | 2016-07-22 | 2020-03-10 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic device |
US10615187B2 (en) | 2016-07-27 | 2020-04-07 | Semiconductor Energy Laboratory Co., Ltd. | Transistor, semiconductor device, and electronic device |
KR102458660B1 (ko) | 2016-08-03 | 2022-10-26 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 및 전자 기기 |
JP6746522B2 (ja) | 2017-03-17 | 2020-08-26 | キオクシア株式会社 | 半導体記憶装置 |
KR20240014625A (ko) * | 2017-08-04 | 2024-02-01 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
CN107818991B (zh) * | 2017-10-23 | 2020-06-05 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示面板 |
TWI648844B (zh) | 2017-11-06 | 2019-01-21 | Industrial Technology Research Institute | 薄膜電晶體及其製造方法 |
TWI685948B (zh) * | 2019-02-01 | 2020-02-21 | 力晶積成電子製造股份有限公司 | 記憶體結構及其製造方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03101556U (ja) * | 1990-02-05 | 1991-10-23 | ||
JP2004071920A (ja) * | 2002-08-08 | 2004-03-04 | Internatl Business Mach Corp <Ibm> | エッチング液、薄膜トランジスタ・アレイ基板、薄膜トランジスタ・アレイ基板の製造方法および表示装置 |
JP2005175278A (ja) * | 2003-12-12 | 2005-06-30 | Kobe Steel Ltd | ダイヤモンド半導体素子及びその製造方法 |
JP2007224293A (ja) * | 2006-02-03 | 2007-09-06 | Samsung Electronics Co Ltd | 有機絶縁膜用樹脂組成物及びその製造方法、前記樹脂組成物を含む表示板 |
JP2008042088A (ja) * | 2006-08-09 | 2008-02-21 | Nec Corp | 薄膜デバイス及びその製造方法 |
JP2009260002A (ja) * | 2008-04-16 | 2009-11-05 | Hitachi Ltd | 半導体装置及びその製造方法 |
JP2009290113A (ja) * | 2008-05-30 | 2009-12-10 | Fujifilm Corp | 半導体素子とその製造方法、センサおよび電気光学装置 |
Family Cites Families (229)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4716085Y1 (ja) | 1968-05-17 | 1972-06-07 | ||
JPS51708Y2 (ja) | 1971-03-24 | 1976-01-10 | ||
JPS6034199B2 (ja) | 1980-12-20 | 1985-08-07 | 株式会社東芝 | 半導体記憶装置 |
EP0053878B1 (en) * | 1980-12-08 | 1985-08-14 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
JPS60198861A (ja) | 1984-03-23 | 1985-10-08 | Fujitsu Ltd | 薄膜トランジスタ |
JPH0244256B2 (ja) | 1987-01-28 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244258B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPS63210023A (ja) | 1987-02-24 | 1988-08-31 | Natl Inst For Res In Inorg Mater | InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法 |
JPH0244260B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244262B2 (ja) | 1987-02-27 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244263B2 (ja) | 1987-04-22 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPS63268184A (ja) | 1987-04-24 | 1988-11-04 | Sony Corp | 半導体メモリ装置 |
JPH0244763A (ja) * | 1988-08-05 | 1990-02-14 | Oki Electric Ind Co Ltd | 半導体記憶装置およびその製造方法 |
JPH03101556A (ja) | 1989-09-14 | 1991-04-26 | Fujitsu Ltd | Isdnプロトコル試験方式 |
US5366922A (en) * | 1989-12-06 | 1994-11-22 | Seiko Instruments Inc. | Method for producing CMOS transistor |
DE69215608T2 (de) | 1991-09-05 | 1997-03-27 | Casio Computer Co Ltd | Dünnschichttransistor und dessen Herstellungsmethode |
US5334859A (en) | 1991-09-05 | 1994-08-02 | Casio Computer Co., Ltd. | Thin-film transistor having source and drain electrodes insulated by an anodically oxidized film |
JP2775040B2 (ja) | 1991-10-29 | 1998-07-09 | 株式会社 半導体エネルギー研究所 | 電気光学表示装置およびその駆動方法 |
EP0544069B1 (en) | 1991-11-26 | 1997-11-12 | Casio Computer Company Limited | Thin-film transistor panel and method of manufacturing the same |
JPH05251705A (ja) | 1992-03-04 | 1993-09-28 | Fuji Xerox Co Ltd | 薄膜トランジスタ |
JPH07297185A (ja) | 1994-04-20 | 1995-11-10 | Matsushita Electric Ind Co Ltd | 金属配線およびそれを用いた薄膜トランジスタとtft液晶表示装置と金属配線の形成方法 |
JP3479375B2 (ja) | 1995-03-27 | 2003-12-15 | 科学技術振興事業団 | 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法 |
KR970003741A (ko) | 1995-06-07 | 1997-01-28 | 김주용 | 걸윙 리드형 패키지 리드 자동 검사 방법 |
JPH0945925A (ja) * | 1995-07-31 | 1997-02-14 | Sanyo Electric Co Ltd | トランジスタの製造方法,薄膜トランジスタの製造方法,表示装置 |
EP0820644B1 (en) | 1995-08-03 | 2005-08-24 | Koninklijke Philips Electronics N.V. | Semiconductor device provided with transparent switching element |
JP3625598B2 (ja) | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
JP4103968B2 (ja) * | 1996-09-18 | 2008-06-18 | 株式会社半導体エネルギー研究所 | 絶縁ゲイト型半導体装置 |
US6940566B1 (en) | 1996-11-26 | 2005-09-06 | Samsung Electronics Co., Ltd. | Liquid crystal displays including organic passivation layer contacting a portion of the semiconductor layer between source and drain regions |
CN1148600C (zh) | 1996-11-26 | 2004-05-05 | 三星电子株式会社 | 薄膜晶体管基片及其制造方法 |
KR100234700B1 (ko) * | 1996-11-27 | 1999-12-15 | 김영환 | 반도체 소자의 제조방법 |
JP3729953B2 (ja) | 1996-12-02 | 2005-12-21 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | Tftアレイ基板とその製法 |
US5796650A (en) * | 1997-05-19 | 1998-08-18 | Lsi Logic Corporation | Memory circuit including write control unit wherein subthreshold leakage may be reduced |
JPH11126491A (ja) * | 1997-08-20 | 1999-05-11 | Fujitsu Ltd | 半導体記憶装置 |
JPH11233789A (ja) | 1998-02-12 | 1999-08-27 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
JP2000150861A (ja) | 1998-11-16 | 2000-05-30 | Tdk Corp | 酸化物薄膜 |
JP3276930B2 (ja) | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
JP3955409B2 (ja) * | 1999-03-17 | 2007-08-08 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
JP2001053164A (ja) * | 1999-08-04 | 2001-02-23 | Sony Corp | 半導体記憶装置 |
TW460731B (en) | 1999-09-03 | 2001-10-21 | Ind Tech Res Inst | Electrode structure and production method of wide viewing angle LCD |
JP3735855B2 (ja) | 2000-02-17 | 2006-01-18 | 日本電気株式会社 | 半導体集積回路装置およびその駆動方法 |
US6774397B2 (en) | 2000-05-12 | 2004-08-10 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US6266269B1 (en) * | 2000-06-07 | 2001-07-24 | Xilinx, Inc. | Three terminal non-volatile memory element |
US6628551B2 (en) * | 2000-07-14 | 2003-09-30 | Infineon Technologies Aktiengesellschaft | Reducing leakage current in memory cells |
JP4089858B2 (ja) | 2000-09-01 | 2008-05-28 | 国立大学法人東北大学 | 半導体デバイス |
JP2002093924A (ja) | 2000-09-20 | 2002-03-29 | Sony Corp | 半導体記憶装置 |
KR20020038482A (ko) | 2000-11-15 | 2002-05-23 | 모리시타 요이찌 | 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널 |
US7071037B2 (en) * | 2001-03-06 | 2006-07-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
JP3997731B2 (ja) | 2001-03-19 | 2007-10-24 | 富士ゼロックス株式会社 | 基材上に結晶性半導体薄膜を形成する方法 |
JP2002289859A (ja) | 2001-03-23 | 2002-10-04 | Minolta Co Ltd | 薄膜トランジスタ |
JP4306142B2 (ja) * | 2001-04-24 | 2009-07-29 | 株式会社日立製作所 | 画像表示装置及びその製造方法 |
JP2002368226A (ja) * | 2001-06-11 | 2002-12-20 | Sharp Corp | 半導体装置、半導体記憶装置及びその製造方法、並びに携帯情報機器 |
JP4090716B2 (ja) | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
JP3925839B2 (ja) | 2001-09-10 | 2007-06-06 | シャープ株式会社 | 半導体記憶装置およびその試験方法 |
JP2003091245A (ja) | 2001-09-18 | 2003-03-28 | Semiconductor Energy Lab Co Ltd | 表示装置 |
JP2003101407A (ja) | 2001-09-21 | 2003-04-04 | Sharp Corp | 半導体集積回路 |
EP1443130B1 (en) | 2001-11-05 | 2011-09-28 | Japan Science and Technology Agency | Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
JP4083486B2 (ja) | 2002-02-21 | 2008-04-30 | 独立行政法人科学技術振興機構 | LnCuO(S,Se,Te)単結晶薄膜の製造方法 |
US7049190B2 (en) | 2002-03-15 | 2006-05-23 | Sanyo Electric Co., Ltd. | Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device |
JP3933591B2 (ja) | 2002-03-26 | 2007-06-20 | 淳二 城戸 | 有機エレクトロルミネッセント素子 |
JP2003317469A (ja) | 2002-04-19 | 2003-11-07 | Mitsubishi Electric Corp | マルチポートメモリ回路 |
US7339187B2 (en) * | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
JP2004022625A (ja) | 2002-06-13 | 2004-01-22 | Murata Mfg Co Ltd | 半導体デバイス及び該半導体デバイスの製造方法 |
US7105868B2 (en) | 2002-06-24 | 2006-09-12 | Cermet, Inc. | High-electron mobility transistor with zinc oxide |
US6882010B2 (en) * | 2002-10-03 | 2005-04-19 | Micron Technology, Inc. | High performance three-dimensional TFT-based CMOS inverters, and computer systems utilizing such novel CMOS inverters |
US7067843B2 (en) | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
KR100870701B1 (ko) | 2002-12-17 | 2008-11-27 | 엘지디스플레이 주식회사 | 액정표시장치용 어레이기판과 그 제조방법 |
JP4166105B2 (ja) | 2003-03-06 | 2008-10-15 | シャープ株式会社 | 半導体装置およびその製造方法 |
JP2004273732A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | アクティブマトリクス基板およびその製造方法 |
JP4108633B2 (ja) | 2003-06-20 | 2008-06-25 | シャープ株式会社 | 薄膜トランジスタおよびその製造方法ならびに電子デバイス |
US7262463B2 (en) | 2003-07-25 | 2007-08-28 | Hewlett-Packard Development Company, L.P. | Transistor including a deposited channel region having a doped portion |
US7145174B2 (en) | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
US7297977B2 (en) | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
EP2226847B1 (en) | 2004-03-12 | 2017-02-08 | Japan Science And Technology Agency | Amorphous oxide and thin film transistor |
US7282782B2 (en) | 2004-03-12 | 2007-10-16 | Hewlett-Packard Development Company, L.P. | Combined binary oxide semiconductor device |
JP4461873B2 (ja) | 2004-03-29 | 2010-05-12 | カシオ計算機株式会社 | 亜鉛酸化物の加工方法および薄膜トランジスタの製造方法 |
KR100601370B1 (ko) | 2004-04-28 | 2006-07-13 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 그를 이용한 유기 전계 발광 표시 장치 |
US7211825B2 (en) | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
KR100603349B1 (ko) * | 2004-06-17 | 2006-07-20 | 삼성에스디아이 주식회사 | 박막 트랜지스터, 이를 제조한 방법 및 이를 구비하는평판 디스플레이 장치 |
JP4927321B2 (ja) * | 2004-06-22 | 2012-05-09 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
JP2006100760A (ja) | 2004-09-02 | 2006-04-13 | Casio Comput Co Ltd | 薄膜トランジスタおよびその製造方法 |
US7285501B2 (en) | 2004-09-17 | 2007-10-23 | Hewlett-Packard Development Company, L.P. | Method of forming a solution processed device |
US7298084B2 (en) | 2004-11-02 | 2007-11-20 | 3M Innovative Properties Company | Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes |
US7791072B2 (en) | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
US7453065B2 (en) | 2004-11-10 | 2008-11-18 | Canon Kabushiki Kaisha | Sensor and image pickup device |
US7829444B2 (en) | 2004-11-10 | 2010-11-09 | Canon Kabushiki Kaisha | Field effect transistor manufacturing method |
KR100939998B1 (ko) * | 2004-11-10 | 2010-02-03 | 캐논 가부시끼가이샤 | 비정질 산화물 및 전계 효과 트랜지스터 |
JP5053537B2 (ja) | 2004-11-10 | 2012-10-17 | キヤノン株式会社 | 非晶質酸化物を利用した半導体デバイス |
CA2585071A1 (en) | 2004-11-10 | 2006-05-18 | Canon Kabushiki Kaisha | Field effect transistor employing an amorphous oxide |
US7863611B2 (en) * | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
CA2585063C (en) | 2004-11-10 | 2013-01-15 | Canon Kabushiki Kaisha | Light-emitting device |
WO2006057417A1 (en) | 2004-11-26 | 2006-06-01 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US7579224B2 (en) * | 2005-01-21 | 2009-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a thin film semiconductor device |
TWI445178B (zh) | 2005-01-28 | 2014-07-11 | Semiconductor Energy Lab | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
TWI505473B (zh) | 2005-01-28 | 2015-10-21 | Semiconductor Energy Lab | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
US7858451B2 (en) | 2005-02-03 | 2010-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, semiconductor device and manufacturing method thereof |
US7948171B2 (en) | 2005-02-18 | 2011-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
US20060197092A1 (en) | 2005-03-03 | 2006-09-07 | Randy Hoffman | System and method for forming conductive material on a substrate |
KR100704784B1 (ko) * | 2005-03-07 | 2007-04-10 | 삼성전자주식회사 | 적층된 반도체 장치 및 그 제조방법 |
US8681077B2 (en) | 2005-03-18 | 2014-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, and display device, driving method and electronic apparatus thereof |
US7544967B2 (en) | 2005-03-28 | 2009-06-09 | Massachusetts Institute Of Technology | Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications |
US7645478B2 (en) | 2005-03-31 | 2010-01-12 | 3M Innovative Properties Company | Methods of making displays |
US8300031B2 (en) | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
US20060270066A1 (en) | 2005-04-25 | 2006-11-30 | Semiconductor Energy Laboratory Co., Ltd. | Organic transistor, manufacturing method of semiconductor device and organic transistor |
JP2006332614A (ja) * | 2005-04-25 | 2006-12-07 | Semiconductor Energy Lab Co Ltd | 半導体装置、有機トランジスタ及びその作製方法 |
JP5057696B2 (ja) | 2005-05-20 | 2012-10-24 | 株式会社半導体エネルギー研究所 | 半導体回路及び表示装置 |
US7483013B2 (en) | 2005-05-20 | 2009-01-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor circuit, display device, and electronic appliance therewith |
JP4542008B2 (ja) * | 2005-06-07 | 2010-09-08 | 株式会社神戸製鋼所 | 表示デバイス |
JP2006344849A (ja) | 2005-06-10 | 2006-12-21 | Casio Comput Co Ltd | 薄膜トランジスタ |
US7402506B2 (en) | 2005-06-16 | 2008-07-22 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7691666B2 (en) | 2005-06-16 | 2010-04-06 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7507618B2 (en) | 2005-06-27 | 2009-03-24 | 3M Innovative Properties Company | Method for making electronic devices using metal oxide nanoparticles |
KR100711890B1 (ko) | 2005-07-28 | 2007-04-25 | 삼성에스디아이 주식회사 | 유기 발광표시장치 및 그의 제조방법 |
JP2007059128A (ja) | 2005-08-23 | 2007-03-08 | Canon Inc | 有機el表示装置およびその製造方法 |
JP4850457B2 (ja) | 2005-09-06 | 2012-01-11 | キヤノン株式会社 | 薄膜トランジスタ及び薄膜ダイオード |
JP5116225B2 (ja) | 2005-09-06 | 2013-01-09 | キヤノン株式会社 | 酸化物半導体デバイスの製造方法 |
JP2007073705A (ja) | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
JP4560502B2 (ja) * | 2005-09-06 | 2010-10-13 | キヤノン株式会社 | 電界効果型トランジスタ |
JP4280736B2 (ja) | 2005-09-06 | 2009-06-17 | キヤノン株式会社 | 半導体素子 |
CN101258607B (zh) * | 2005-09-06 | 2011-01-05 | 佳能株式会社 | 使用非晶氧化物膜作为沟道层的场效应晶体管、使用非晶氧化物膜作为沟道层的场效应晶体管的制造方法、以及非晶氧化物膜的制造方法 |
JP5006598B2 (ja) * | 2005-09-16 | 2012-08-22 | キヤノン株式会社 | 電界効果型トランジスタ |
EP3614442A3 (en) | 2005-09-29 | 2020-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device having oxide semiconductor layer and manufactoring method thereof |
JP5064747B2 (ja) * | 2005-09-29 | 2012-10-31 | 株式会社半導体エネルギー研究所 | 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法 |
JP5037808B2 (ja) | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
KR101358954B1 (ko) * | 2005-11-15 | 2014-02-06 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 다이오드 및 액티브 매트릭스 표시장치 |
JP5089139B2 (ja) * | 2005-11-15 | 2012-12-05 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
WO2007058183A1 (en) | 2005-11-18 | 2007-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Photoelectric conversion device |
TWI292281B (en) | 2005-12-29 | 2008-01-01 | Ind Tech Res Inst | Pixel structure of active organic light emitting diode and method of fabricating the same |
US7867636B2 (en) | 2006-01-11 | 2011-01-11 | Murata Manufacturing Co., Ltd. | Transparent conductive film and method for manufacturing the same |
JP4977478B2 (ja) | 2006-01-21 | 2012-07-18 | 三星電子株式会社 | ZnOフィルム及びこれを用いたTFTの製造方法 |
US7576394B2 (en) | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
KR100714401B1 (ko) * | 2006-02-08 | 2007-05-04 | 삼성전자주식회사 | 적층된 트랜지스터를 구비하는 반도체 장치 및 그 형성방법 |
JP5015472B2 (ja) * | 2006-02-15 | 2012-08-29 | 財団法人高知県産業振興センター | 薄膜トランジスタ及びその製法 |
US7977169B2 (en) * | 2006-02-15 | 2011-07-12 | Kochi Industrial Promotion Center | Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof |
JP5015473B2 (ja) * | 2006-02-15 | 2012-08-29 | 財団法人高知県産業振興センター | 薄膜トランジスタアレイ及びその製法 |
JP4421564B2 (ja) * | 2006-02-16 | 2010-02-24 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
KR20070101595A (ko) | 2006-04-11 | 2007-10-17 | 삼성전자주식회사 | ZnO TFT |
JP2007294672A (ja) * | 2006-04-25 | 2007-11-08 | Mitsubishi Electric Corp | 配線基板、表示装置及びそれらの製造方法 |
US20070252928A1 (en) | 2006-04-28 | 2007-11-01 | Toppan Printing Co., Ltd. | Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof |
JP2007311377A (ja) | 2006-05-16 | 2007-11-29 | Sony Corp | 薄膜トランジスタの製造方法および薄膜トランジスタならびに表示装置 |
WO2007142167A1 (en) | 2006-06-02 | 2007-12-13 | Kochi Industrial Promotion Center | Semiconductor device including an oxide semiconductor thin film layer of zinc oxide and manufacturing method thereof |
JP5028033B2 (ja) | 2006-06-13 | 2012-09-19 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
TW200805667A (en) * | 2006-07-07 | 2008-01-16 | Au Optronics Corp | A display panel structure having a circuit element and a method of manufacture |
JP2008028112A (ja) * | 2006-07-20 | 2008-02-07 | Toshiba Corp | 半導体装置の製造方法 |
JP4999400B2 (ja) | 2006-08-09 | 2012-08-15 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
KR100796608B1 (ko) * | 2006-08-11 | 2008-01-22 | 삼성에스디아이 주식회사 | 박막 트랜지스터 어레이 기판의 제조방법 |
US7736936B2 (en) | 2006-08-29 | 2010-06-15 | Semiconductor Energy Laboratory Co., Ltd. | Method of forming display device that includes removing mask to form opening in insulating film |
JP5230145B2 (ja) * | 2006-08-29 | 2013-07-10 | 株式会社半導体エネルギー研究所 | 表示装置の作製方法 |
US7651896B2 (en) | 2006-08-30 | 2010-01-26 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
JP5216276B2 (ja) * | 2006-08-30 | 2013-06-19 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP4332545B2 (ja) | 2006-09-15 | 2009-09-16 | キヤノン株式会社 | 電界効果型トランジスタ及びその製造方法 |
JP5164357B2 (ja) | 2006-09-27 | 2013-03-21 | キヤノン株式会社 | 半導体装置及び半導体装置の製造方法 |
JP4274219B2 (ja) | 2006-09-27 | 2009-06-03 | セイコーエプソン株式会社 | 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置 |
US7622371B2 (en) | 2006-10-10 | 2009-11-24 | Hewlett-Packard Development Company, L.P. | Fused nanocrystal thin film semiconductor and method |
CN100524754C (zh) * | 2006-11-27 | 2009-08-05 | 友达光电股份有限公司 | 像素结构与显示装置的像素结构 |
US7772021B2 (en) * | 2006-11-29 | 2010-08-10 | Samsung Electronics Co., Ltd. | Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays |
JP2008140684A (ja) | 2006-12-04 | 2008-06-19 | Toppan Printing Co Ltd | カラーelディスプレイおよびその製造方法 |
US8217435B2 (en) * | 2006-12-22 | 2012-07-10 | Intel Corporation | Floating body memory cell having gates favoring different conductivity type regions |
KR101303578B1 (ko) | 2007-01-05 | 2013-09-09 | 삼성전자주식회사 | 박막 식각 방법 |
US8207063B2 (en) | 2007-01-26 | 2012-06-26 | Eastman Kodak Company | Process for atomic layer deposition |
JP5266645B2 (ja) * | 2007-01-31 | 2013-08-21 | 三菱電機株式会社 | 薄膜トランジスタと該薄膜トランジスタを用いた表示装置 |
US20080191207A1 (en) | 2007-02-08 | 2008-08-14 | Mitsubishi Electric Corporation | Thin film transistor device, method of manufacturing the same, and display apparatus |
JP2008218960A (ja) | 2007-02-08 | 2008-09-18 | Mitsubishi Electric Corp | 薄膜トランジスタ装置、その製造方法、及び表示装置 |
KR101312259B1 (ko) | 2007-02-09 | 2013-09-25 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조방법 |
KR100851215B1 (ko) | 2007-03-14 | 2008-08-07 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치 |
JP2008276211A (ja) | 2007-04-05 | 2008-11-13 | Fujifilm Corp | 有機電界発光表示装置およびパターニング方法 |
KR100857455B1 (ko) * | 2007-04-17 | 2008-09-08 | 한국전자통신연구원 | 산화물 반도체막상에 보호막을 형성하여 패터닝하는 박막트랜지스터의 제조방법 |
US7795613B2 (en) | 2007-04-17 | 2010-09-14 | Toppan Printing Co., Ltd. | Structure with transistor |
KR101325053B1 (ko) | 2007-04-18 | 2013-11-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
KR20080094300A (ko) | 2007-04-19 | 2008-10-23 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이 |
KR101334181B1 (ko) | 2007-04-20 | 2013-11-28 | 삼성전자주식회사 | 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법 |
US8274078B2 (en) | 2007-04-25 | 2012-09-25 | Canon Kabushiki Kaisha | Metal oxynitride semiconductor containing zinc |
US7782413B2 (en) * | 2007-05-09 | 2010-08-24 | Tohoku University | Liquid crystal display device and manufacturing method therefor |
KR20080102665A (ko) * | 2007-05-21 | 2008-11-26 | 엘지전자 주식회사 | 박막 트랜지스터 및 이를 포함하는 표시장치 |
KR101345376B1 (ko) | 2007-05-29 | 2013-12-24 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터 및 그 제조방법 |
KR101402189B1 (ko) * | 2007-06-22 | 2014-06-02 | 삼성전자주식회사 | Zn 산화물계 박막 트랜지스터 및 Zn 산화물의 식각용액 |
US8354674B2 (en) * | 2007-06-29 | 2013-01-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer |
KR20090002841A (ko) * | 2007-07-04 | 2009-01-09 | 삼성전자주식회사 | 산화물 반도체, 이를 포함하는 박막 트랜지스터 및 그 제조방법 |
TWI353063B (en) * | 2007-07-27 | 2011-11-21 | Au Optronics Corp | Photo detector and method for fabricating the same |
KR100847846B1 (ko) * | 2007-08-01 | 2008-07-23 | 실리콘 디스플레이 (주) | 국부 도핑을 이용한 박막트랜지스터의 제조 방법 |
JP5354999B2 (ja) | 2007-09-26 | 2013-11-27 | キヤノン株式会社 | 電界効果型トランジスタの製造方法 |
US7824939B2 (en) | 2007-10-23 | 2010-11-02 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing display device comprising separated and electrically connected source wiring layers |
JP5377940B2 (ja) | 2007-12-03 | 2013-12-25 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP5430846B2 (ja) | 2007-12-03 | 2014-03-05 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US8591650B2 (en) | 2007-12-03 | 2013-11-26 | Semiconductor Energy Laboratory Co., Ltd. | Method for forming crystalline semiconductor film, method for manufacturing thin film transistor, and method for manufacturing display device |
US8202365B2 (en) * | 2007-12-17 | 2012-06-19 | Fujifilm Corporation | Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film |
JP5291928B2 (ja) * | 2007-12-26 | 2013-09-18 | 株式会社日立製作所 | 酸化物半導体装置およびその製造方法 |
JP5213458B2 (ja) * | 2008-01-08 | 2013-06-19 | キヤノン株式会社 | アモルファス酸化物及び電界効果型トランジスタ |
KR101412761B1 (ko) * | 2008-01-18 | 2014-07-02 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
JP5121478B2 (ja) | 2008-01-31 | 2013-01-16 | 株式会社ジャパンディスプレイウェスト | 光センサー素子、撮像装置、電子機器、およびメモリー素子 |
US20090224250A1 (en) * | 2008-03-10 | 2009-09-10 | Hidayat Kisdarjono | Top Gate Thin Film Transistor with Enhanced Off Current Suppression |
US20090278120A1 (en) * | 2008-05-09 | 2009-11-12 | Korea Institute Of Science And Technology | Thin Film Transistor |
JP5305731B2 (ja) * | 2008-05-12 | 2013-10-02 | キヤノン株式会社 | 半導体素子の閾値電圧の制御方法 |
KR101496148B1 (ko) | 2008-05-15 | 2015-02-27 | 삼성전자주식회사 | 반도체소자 및 그 제조방법 |
US9041202B2 (en) | 2008-05-16 | 2015-05-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method of the same |
JP2009296201A (ja) | 2008-06-04 | 2009-12-17 | Toyo Plywood Co Ltd | 薄型テレビ壁掛け用ラック |
JP2009302352A (ja) * | 2008-06-13 | 2009-12-24 | Brother Ind Ltd | 酸化物薄膜トランジスタ、及びその製造方法 |
KR101533391B1 (ko) * | 2008-08-06 | 2015-07-02 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판과 그 제조 방법 |
JP5608347B2 (ja) | 2008-08-08 | 2014-10-15 | 株式会社半導体エネルギー研究所 | 半導体装置及び半導体装置の作製方法 |
KR101681483B1 (ko) * | 2008-09-12 | 2016-12-02 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 그 제조 방법 |
JP4623179B2 (ja) | 2008-09-18 | 2011-02-02 | ソニー株式会社 | 薄膜トランジスタおよびその製造方法 |
JP4679673B2 (ja) * | 2008-09-18 | 2011-04-27 | パナソニック株式会社 | フレキシブル半導体装置の製造方法及びそれに使用される積層膜 |
JP5451280B2 (ja) | 2008-10-09 | 2014-03-26 | キヤノン株式会社 | ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置 |
JP5781720B2 (ja) * | 2008-12-15 | 2015-09-24 | ルネサスエレクトロニクス株式会社 | 半導体装置及び半導体装置の製造方法 |
US8441007B2 (en) * | 2008-12-25 | 2013-05-14 | Semiconductor Energy Laboratory Co., Ltd. | Display device and manufacturing method thereof |
CN105070715B (zh) * | 2009-10-21 | 2018-10-19 | 株式会社半导体能源研究所 | 半导体装置 |
KR101892430B1 (ko) * | 2009-10-21 | 2018-08-30 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
CN105914209A (zh) * | 2009-10-29 | 2016-08-31 | 株式会社半导体能源研究所 | 半导体器件 |
KR101829074B1 (ko) * | 2009-10-29 | 2018-02-13 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
WO2011052367A1 (en) * | 2009-10-30 | 2011-05-05 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR101752518B1 (ko) * | 2009-10-30 | 2017-06-29 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
KR101753927B1 (ko) * | 2009-11-06 | 2017-07-04 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
KR101761432B1 (ko) * | 2009-11-06 | 2017-07-25 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
KR101952065B1 (ko) * | 2009-11-06 | 2019-02-25 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 동작 방법 |
EP3051588A1 (en) * | 2009-11-06 | 2016-08-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
CN102612714B (zh) * | 2009-11-13 | 2016-06-29 | 株式会社半导体能源研究所 | 半导体器件及其驱动方法 |
WO2011062068A1 (en) * | 2009-11-20 | 2011-05-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR20200096317A (ko) * | 2009-11-20 | 2020-08-11 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
CN102598266B (zh) * | 2009-11-20 | 2015-04-22 | 株式会社半导体能源研究所 | 半导体装置 |
WO2011065183A1 (en) * | 2009-11-24 | 2011-06-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device including memory cell |
WO2011065258A1 (en) * | 2009-11-27 | 2011-06-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
CN102656625B (zh) | 2009-12-18 | 2016-08-03 | 株式会社半导体能源研究所 | 用于驱动液晶显示设备的方法 |
KR101813460B1 (ko) * | 2009-12-18 | 2017-12-29 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
CN104716139B (zh) * | 2009-12-25 | 2018-03-30 | 株式会社半导体能源研究所 | 半导体装置 |
CN105702631B (zh) * | 2009-12-28 | 2019-05-28 | 株式会社半导体能源研究所 | 半导体器件 |
KR101842413B1 (ko) * | 2009-12-28 | 2018-03-26 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
JP2018016085A (ja) | 2016-07-25 | 2018-02-01 | 三菱自動車工業株式会社 | 冷却システム |
JP2023016085A (ja) | 2021-07-21 | 2023-02-02 | 株式会社東芝 | 画像センサシステムおよびコンピュータプログラム |
-
2010
- 2010-12-01 CN CN201610148642.5A patent/CN105789204B/zh active Active
- 2010-12-01 EP EP10839180.6A patent/EP2517245B1/en active Active
- 2010-12-01 KR KR1020237029558A patent/KR20230131954A/ko not_active Application Discontinuation
- 2010-12-01 WO PCT/JP2010/071948 patent/WO2011077946A1/en active Application Filing
- 2010-12-01 KR KR1020147007568A patent/KR101780218B1/ko active IP Right Grant
- 2010-12-01 CN CN201410108335.5A patent/CN104022115B/zh not_active Expired - Fee Related
- 2010-12-01 KR KR1020207029269A patent/KR102326104B1/ko active IP Right Grant
- 2010-12-01 CN CN201080059046.0A patent/CN102656690B/zh active Active
- 2010-12-01 KR KR1020177025603A patent/KR101866734B1/ko active IP Right Grant
- 2010-12-01 KR KR1020217036458A patent/KR20210138135A/ko not_active Application Discontinuation
- 2010-12-01 KR KR1020197002722A patent/KR102167820B1/ko active IP Right Grant
- 2010-12-01 EP EP19156160.4A patent/EP3550604A1/en not_active Withdrawn
- 2010-12-01 KR KR1020237029512A patent/KR20230130758A/ko not_active Application Discontinuation
- 2010-12-01 KR KR1020187015810A patent/KR101994632B1/ko active IP Right Grant
- 2010-12-01 KR KR1020127019557A patent/KR101777624B1/ko active IP Right Grant
- 2010-12-21 JP JP2010284421A patent/JP5577230B2/ja active Active
- 2010-12-22 US US12/976,582 patent/US8482001B2/en active Active
- 2010-12-23 TW TW103110459A patent/TWI574383B/zh active
- 2010-12-23 TW TW099145536A patent/TWI512950B/zh not_active IP Right Cessation
-
2013
- 2013-06-27 US US13/928,425 patent/US9054201B2/en active Active
-
2014
- 2014-06-12 JP JP2014121552A patent/JP2014225672A/ja not_active Withdrawn
-
2015
- 2015-04-29 JP JP2015092439A patent/JP6188739B2/ja active Active
- 2015-06-04 US US14/730,436 patent/US10083996B2/en active Active
-
2016
- 2016-09-30 JP JP2016193709A patent/JP6320478B2/ja active Active
-
2018
- 2018-04-03 JP JP2018071608A patent/JP6391873B2/ja active Active
- 2018-08-17 US US16/104,397 patent/US11676975B2/en active Active
- 2018-08-21 JP JP2018154712A patent/JP6560798B2/ja active Active
-
2019
- 2019-01-16 JP JP2019005006A patent/JP2019068104A/ja not_active Withdrawn
- 2019-07-19 JP JP2019133380A patent/JP6962973B2/ja active Active
-
2021
- 2021-10-14 JP JP2021168645A patent/JP7202435B2/ja active Active
-
2022
- 2022-12-23 JP JP2022206646A patent/JP2023026508A/ja not_active Withdrawn
-
2023
- 2023-05-22 US US18/200,052 patent/US20230307467A1/en active Pending
- 2023-08-03 JP JP2023126963A patent/JP2023138627A/ja active Pending
- 2023-08-03 JP JP2023126962A patent/JP2023139304A/ja active Pending
- 2023-08-28 US US18/238,610 patent/US20230402469A1/en active Pending
- 2023-08-28 US US18/238,639 patent/US20230402470A1/en active Pending
-
2024
- 2024-02-01 JP JP2024014325A patent/JP2024042065A/ja active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03101556U (ja) * | 1990-02-05 | 1991-10-23 | ||
JP2004071920A (ja) * | 2002-08-08 | 2004-03-04 | Internatl Business Mach Corp <Ibm> | エッチング液、薄膜トランジスタ・アレイ基板、薄膜トランジスタ・アレイ基板の製造方法および表示装置 |
JP2005175278A (ja) * | 2003-12-12 | 2005-06-30 | Kobe Steel Ltd | ダイヤモンド半導体素子及びその製造方法 |
JP2007224293A (ja) * | 2006-02-03 | 2007-09-06 | Samsung Electronics Co Ltd | 有機絶縁膜用樹脂組成物及びその製造方法、前記樹脂組成物を含む表示板 |
JP2008042088A (ja) * | 2006-08-09 | 2008-02-21 | Nec Corp | 薄膜デバイス及びその製造方法 |
JP2009260002A (ja) * | 2008-04-16 | 2009-11-05 | Hitachi Ltd | 半導体装置及びその製造方法 |
JP2009290113A (ja) * | 2008-05-30 | 2009-12-10 | Fujifilm Corp | 半導体素子とその製造方法、センサおよび電気光学装置 |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6560798B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190808 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190808 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200805 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200818 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20201014 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20201216 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210302 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20210428 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210624 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210914 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20211014 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6962973 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |