Nothing Special   »   [go: up one dir, main page]

KR100497247B1 - 발광 표시 장치 및 그 표시 패널과 구동 방법 - Google Patents

발광 표시 장치 및 그 표시 패널과 구동 방법

Info

Publication number
KR100497247B1
KR100497247B1 KR10-2003-0020434A KR20030020434A KR100497247B1 KR 100497247 B1 KR100497247 B1 KR 100497247B1 KR 20030020434 A KR20030020434 A KR 20030020434A KR 100497247 B1 KR100497247 B1 KR 100497247B1
Authority
KR
South Korea
Prior art keywords
transistor
voltage
light emitting
control electrode
response
Prior art date
Application number
KR10-2003-0020434A
Other languages
English (en)
Other versions
KR20040085655A (ko
Inventor
권오경
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2003-0020434A priority Critical patent/KR100497247B1/ko
Priority to JP2003337957A priority patent/JP4070696B2/ja
Priority to DE60306107T priority patent/DE60306107T2/de
Priority to EP03090384A priority patent/EP1465142B1/en
Priority to AT03090384T priority patent/ATE330308T1/de
Priority to CNB2003101188467A priority patent/CN1323383C/zh
Priority to US10/729,505 priority patent/US7164401B2/en
Publication of KR20040085655A publication Critical patent/KR20040085655A/ko
Application granted granted Critical
Publication of KR100497247B1 publication Critical patent/KR100497247B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Shift Register Type Memory (AREA)
  • Selective Calling Equipment (AREA)
  • Illuminated Signs And Luminous Advertising (AREA)

Abstract

유기 전계발광 표시 장치에서, 유기 전계발광 소자를 발광시키기 위한 구동 전류를 출력하는 제1 트랜지스터와 다이오드 형태로 연결되어 있는 제2 트랜지스터가 형성되어 있다. 제1 및 제2 트랜지스터는 전원 전압에 소스가 연결되어 있으며, 제1 커패시터가 제1 트랜지스터의 게이트와 전원 전압 사이에 연결되어 있다. 제1 트랜지스터의 게이트에 제2 트랜지스터의 게이트가 직접 연결되고, 데이터선으로부터의 데이터 전류가 제2 트랜지스터에 전달되어 제1 및 제2 트랜지스터의 게이트 전압이 제1 전압으로 된다. 다음에, 제1 트랜지스터의 게이트와 제2 트랜지스터의 게이트 사이에 제2 커패시터가 연결되고, 데이터선으로부터의 데이터 전류가 차단된다. 이때, 제2 트랜지스터가 다이오드 형태로 연결되어 있으므로 제2 트랜지스터의 문턱 전압이 반영되고, 제1 및 제2 커패시터의 커플링에 의해 제1 커패시터에는 제2 전압이 저장된다. 다음, 제2 전압에 대응하여 제1 트랜지스터에서 출력되는 구동 전류가 발광 소자에 전달된다.

Description

발광 표시 장치 및 그 표시 패널과 구동 방법 {LIGHT EMITTING DISPLAY DEVICE AND DISPLAY PANEL AND DRIVING METHOD THEREOF}
본 발명은 발광 표시 장치와 그 표시 패널 및 그 구동 방법에 관한 것으로, 특히 유기 전계발광(electroluminescent, 이하 EL이라 함) 표시 장치에 관한 것이다.
일반적으로 유기 EL 표시 장치는 형광성 유기 화합물을 전기적으로 여기시켜 발광시키는 표시 장치로서, N×M개의 유기 발광셀들을 전압 구동 혹은 전류 구동하여 영상을 표현할 수 있도록 되어 있다. 이러한 유기 발광셀은 도 1에 나타낸 바와 같이 애노드(ITO), 유기 박막, 캐소드 레이어(metal)의 구조를 가지고 있다. 유기 박막은 전자와 정공의 균형을 좋게 하여 발광 효율을 향상시키기 위해 발광층(emitting layer, EML), 전자 수송층(electron transport layer, ETL) 및 정공 수송층(hole transport layer, HTL)을 포함한 다층 구조로 이루어지고, 또한 별도의 전자 주입층(electron injecting layer, EIL)과 정공 주입층(hole injecting layer, HIL)을 포함하고 있다.
이와 같이 이루어지는 유기 발광셀을 구동하는 방식에는 단순 매트릭스(passive matrix) 방식과 박막 트랜지스터(thin film transistor, TFT) 또는 MOSFET를 이용한 능동 구동(active matrix) 방식이 있다. 단순 매트릭스 방식은 양극과 음극을 직교하도록 형성하고 라인을 선택하여 구동하는데 비해, 능동 구동 방식은 박막 트랜지스터와 커패시터를 각 ITO(indium tin oxide) 화소 전극에 접속하여 커패시터 용량에 의해 전압을 유지하도록 하는 구동 방식이다. 이때, 커패시터에 전압을 유지시키기 위해 인가되는 신호의 형태에 따라 능동 구동 방식은 전압 구동(voltage programming) 방식과 전류 구동(current programming) 방식으로 나누어진다.
아래에서는 도 2 및 도 3을 참조하여 종래 기술에 따른 전압 및 전류 기입 방식의 유기 EL 표시 장치에 대하여 설명한다.
도 2는 유기 EL 소자를 구동하기 위한 종래의 전압 기입 방식의 화소 회로로서, N×M개의 화소 중 하나를 대표적으로 도시한 것이다. 도 2를 참조하면, 유기 EL 소자(OLED)에 트랜지스터(M1)가 연결되어 발광을 위한 전류를 공급한다. 트랜지스터(M1)의 전류량은 스위칭 트랜지스터(M2)를 통해 인가되는 데이터 전압에 의해 제어되도록 되어 있다. 이때, 인가된 전압을 일정 기간 유지하기 위한 커패시터(C1)가 트랜지스터(M1)의 소스와 게이트 사이에 연결되어 있다. 트랜지스터(M2)의 게이트에는 주사선(Sn)이 연결되어 있으며, 소스 측에는 데이터선(Dm)이 연결되어 있다.
이와 같은 구조의 화소의 동작을 살펴보면, 스위칭 트랜지스터(M2)의 게이트에 인가되는 선택 신호에 의해 트랜지스터(M2)가 턴온 되면, 데이터선(Dm)으로부터의 데이터 전압이 트랜지스터(M1)의 게이트에 인가된다. 그러면 커패시터(C1)에 의해 게이트와 소스 사이에 충전된 전압(VGS)에 대응하여 트랜지스터(M2)에 전류(IOLED)가 흐르고, 이 전류(IOLED)에 대응하여 유기 EL 소자(OLED)가 발광한다.
이때, 유기 EL 소자(OLED)에 흐르는 전류는 다음의 수학식 1과 같다.
여기서, IOLED는 유기 EL 소자(OLED)에 흐르는 전류, VGS는 트랜지스터(M1)의 소스와 게이트 사이의 전압, VTH는 트랜지스터(M1)의 문턱전압, VDATA는 데이터 전압, β는 상수 값을 나타낸다.
수학식 1에 나타낸 바와 같이, 도 2에 도시한 화소 회로에 의하면 인가되는 데이터 전압에 대응하는 전류가 유기 EL 소자(OELD)에 공급되고, 공급된 전류에 대응하여 유기 EL 소자가 발광하게 된다. 이때, 인가되는 데이터 전압은 계조를 표현하기 위하여 일정 범위에서 다단계의 값을 갖는다.
그런데 이와 같은 종래의 전압 기입 방식의 화소 회로에서는 제조 공정의 불균일성에 의해 생기는 박막 트랜지스터의 문턱 전압(VTH) 및 전자 이동도(electron mobility)의 편차로 인해 고계조를 얻기 어렵다는 문제점이 있다. 예를 들어, 3V로 화소의 박막 트랜지스터를 구동하는 경우 8비트(256) 계조를 표현하기 위해서는 12mV(=3V/256) 간격으로 박막 트랜지스터의 게이트에 전압을 인가해야 하는데, 만일 제조 공정의 분균일로 인한 박막 트랜지스터의 문턱 전압의 편차가 100㎷인 경우에는 고계조를 표현하기 어려워진다. 또한 이동도의 편차로 인해 수학식 1에서의 β값이 달라지므로 더욱 고계조를 표현하기 어렵게 된다.
이에 반해 전류 기입 방식의 화소 회로는 화소 회로에 전류를 공급하는 전류원이 패널 전체를 통해 균일하다고 하면 각 화소내의 구동 트랜지스터가 불균일한 전압-전류 특성을 갖는다 하더라도 균일한 디스플레이 특성을 얻을 수 있다.
도 3은 유기 EL 소자를 구동하기 위한 종래의 전류 기입 방식의 화소 회로로서, N×M개의 화소 중 하나를 대표적으로 도시한 것이다. 도 3을 참조하면, 유기EL 소자(OLED)에 트랜지스터(M1)가 연결되어 발광을 위한 전류를 공급하며, 트랜지스터(M1)의 전류량은 트랜지스터(M2)를 통해 인가되는 데이터 전류에 의해 제어되도록 되어있다.
먼저, 주사선(Sn)으로부터의 선택 신호에 의해 트랜지스터(M2, M3)가 턴온되면, 트랜지스터(M1)는 다이오드 연결 상태가 되고 데이터선(Dm)으로부터의 데이터 전류(IDATA)에 대응하는 전압이 커패시터(C1)에 저장된다. 다음, 주사선(Sn)으로부터의 선택 신호가 하이 레벨이 되어 트랜지스터(M2, M3)가 턴오프되고, 주사선(En)으로부터의 발광 신호가 로우 레벨이 되어 트랜지스터(M4)가 턴온된다. 그러면 전원 전압(VDD)으로부터 전원이 공급되고 커패시터(C1)에 저장된 전압에 대응하는 전류가 유기 EL 소자(OLED)로 흘러 발광이 이루어진다. 이때, 유기 EL 소자(OLED)에 흐르는 전류는 수학식 2와 같다.
여기서, VGS는 트랜지스터(M1)의 소스와 게이트 사이의 전압, VTH는 트랜지스터(M1)의 문턱전압, β는 상수 값을 나타낸다.
수학식 2에서 나타낸 바와 같이 종래의 전류 픽셀회로에 의하면, 유기 EL 소자에 흐르는 전류(IOLED)는 데이터 전류(IDATA)와 동일하므로 기입 전류원이 패널 전체를 통해 균일하다고 하면 균일한 특성을 얻을 수 있게 된다. 그런데 유기 EL 소자에 흐르는 전류(IOLED)는 미세 전류이므로, 미세 전류(IDATA)로서 화소 회로를 제어해야 하므로 데이터선을 충전하는데 시간이 많이 걸린다는 문제점이 있다. 예를 들어, 데이터선 부하 커패시턴스가 30㎊이라 가정할 경우에 수십㎁에서 수백㎁ 정도의 데이터 전류로 데이터선의 부하를 충전하려면 수㎳의 시간이 필요하다. 이는 수십㎲ 수준인 라인 시간(line time)을 고려 해볼 때 충전 시간이 충분하지 못하다는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 트랜지스터의 문턱 전압이나 이동도를 보상할 수 있으며 데이터선을 충분히 충전시킬 수 있는 발광 표시 장치를 제공하는 것이다.
본 발명에 따른 발광 표시 장치에는, 화상 신호를 나타내는 데이터 전류를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 그리고 데이터선과 주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소 회로가 형성되어 있다. 화소 회로는 발광 소자, 제1 및 제2 트랜지스터, 제1 및 제2 스위칭 소자, 제1 및 제2 저장 소자를 포함한다. 제1 트랜지스터는 발광 소자를 발광시키기 위한 구동 전류를 공급하며 제1 및 제2 주 전극과 제어 전극을 가지며, 제2 트랜지스터는 다이오드 형태로 연결되어 있다. 제1 스위칭 소자는 주사선으로부터의 선택 신호에 응답하여 데이터선으로부터의 데이터 전류를 제2 트랜지스터로 전달하며, 제2 스위칭 소자는 제2 제어 신호에 응답하여 제1 트랜지스터와 발광 소자를 전기적으로 연결한다. 제1 저장 소자는 제1단이 제1 트랜지스터의 제1 주 전극과 제2 트랜지스터의 제1 주 전극에 전기적으로 연결되고 제2단이 제1 트랜지스터의 제어 전극에 전기적으로 연결되어 있으며, 제1 제어 신호의 제1 레벨에 응답하여 제2단이 제2 트랜지스터의 게이트에 전기적으로 연결된다. 제2 저장 소자는 제1 제어 신호의 제2 레벨에 응답하여 제1 저장 소자의 제2단과 제2 트랜지스터의 제어 전극 사이에 전기적으로 연결된다.
이 발광 표시 장치는, 제1 제어 신호의 제1 레벨 및 선택 신호가 선택되는 제1 구간, 제1 제어 신호의 제2 레벨이 선택되는 제2 구간, 그리고 제2 제어 신호가 선택되는 제3 구간 순으로 동작하는 것이 바람직하다.
이때, 제1 구간에서는 데이터 전류에 대응하여 제2 트랜지스터의 제어 전극의 전압이 제1 전압으로 결정된다. 제2 구간에서는 데이터 전류의 차단에 의해 제2 트랜지스터의 제어 전극 전압이 제1 전압에서 제2 전압으로 변경되고, 제1 및 제2 저장 소자의 커플링에 의해 제1 트랜지스터의 제어 전극의 전압이 제3 전압으로 결정되어 제1 저장 소자에 제4 전압이 저장된다. 제3 구간에서는 제4 전압에 대응하는 구동 전류가 제1 트랜지스터로부터 발광 소자로 전달된다.
그리고 화소 회로는 제1 트랜지스터의 제어 전극과 제2 트랜지스터의 제어 전극 사이에 연결되는 제3 스위칭 소자를 더 포함하는 것이 바람직하다. 제3 스위칭 소자는 제1 제어 신호의 제1 레벨에 의해 턴온된다.
제1 제어 신호는 선택 신호와 동일한 신호이거나, 별도의 신호선으로부터 공급되며 선택 신호보다 빠른 타이밍을 가지는 신호이다.
그리고 제1 트랜지스터의 채널 폭이 제2 트랜지스터의 채널 폭보다 같거나 짧거나, 제1 트랜지스터의 채널 길이가 상기 제2 트랜지스터의 채널 길이보다 같거나 긴 것이 바람직하다. 제1 저장 소자의 용량과 제2 저장 소자의 용량의 비는 화면의 크기와 해상도에 따라 최적화되는 되는 것이 좋다. 또한, 제1 트랜지스터의 문턱 전압과 제2 트랜지스터의 문턱 전압 사이의 균일성은 높은 것이 바람직하다.
본 발명에 의하면, 주사선으로부터의 선택 신호에 응답하여 데이터선으로부터의 데이터 전류를 전달하는 제1 스위칭 소자, 데이터 전류에 대응하여 구동 전류를 출력하는 제1 트랜지스터, 제1 트랜지스터의 제1 주 전극 및 제어 전극 사이에 형성되는 제1 저장 소자, 그리고 트랜지스터로부터의 구동 전류에 대응하여 빛을 발광하는 발광 소자를 포함하는 화소 회로가 형성되어 있는 발광 표시 장치를 구동하는 방법이 제공된다. 먼저, 제1 트랜지스터의 제어 전극에 다이오드 형태로 연결되어 있는 제2 트랜지스터의 제어 전극이 전기적으로 연결되고, 제1 스위칭 소자로부터의 데이터 전류가 제2 트랜지스터에 전달되어 제2 트랜지스터의 제어 전극 전압이 제1 전압으로 설정된다. 이어서, 제1 트랜지스터의 제어 전극과 제2 트랜지스터의 제어 전극 사이에 제2 저장 소자가 형성되고, 데이터 전류가 차단되어 제1 전압이 제2 트랜지스터의 문턱 전압이 반영된 제2 전압으로 변경되고, 제2 전압과 제1 및 제2 저장 소자의 커플링에 의해 제1 트랜지스터의 제어 전극 전압이 제1 전압에서 제3 전압으로 변경된다. 다음, 제3 전압에 대응하여 제1 트랜지스터에서 출력되는 구동 전류가 발광 소자에 전달된다.
본 발명에 따른 발광 표시 장치의 표시 패널은, 화상 신호를 나타내는 데이터 전류를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 그리고 데이터선과 상기 주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소 회로를 포함한다. 화소 회로는, 발광 소자, 제1 및 제2 트랜지스터, 제1 스위칭 소자, 제1 및 제2 저장 소자를 포함한다. 제1 트랜지스터는 발광 소자를 발광시키기 위한 구동 전류를 공급하며, 제2 트랜지스터는 다이오드 형태로 연결되어 있다. 제1 스위칭 소자는 주사선으로부터의 선택 신호에 응답하여 데이터선으로부터의 데이터 전류를 제2 트랜지스터로 전달한다. 제1 저장 소자는 제1 트랜지스터의 제어 전극에 전기적으로 연결되어 있다.
이 표시 패널은, 제1 및 제2 트랜지스터의 제어 전극이 직접 전기적으로 연결되고 제1 스위칭 소자로부터의 데이터 전류에 대응하여 제1 저장 소자에 전압이 저장되는 제1 구간, 제1 및 제2 트랜지스터의 제어 전극 사이에 제2 저장 소자가 형성되고 데이터 전류가 차단되어 제2 트랜지스터의 문턱 전압에 대응하는 전압이 제1 및 제2 저장 소자에 분배되는 제2 구간, 그리고 제1 저장 소자에 저장된 전압에 대응하여 제1 트랜지스터로부터 출력되는 구동 전류가 발광 소자로 전달되는 제3 구간 순으로 동작한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다.
이제 본 발명의 실시예에 따른 유기 EL 표시 장치 및 그 화소 회로와 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
먼저, 도 4를 참조하여 본 발명의 실시예에 따른 유기 EL 표시 장치에 대하여 자세하게 설명한다. 도 4는 본 발명의 실시예에 따른 유기 EL 표시 장치의 개략적인 평면도이다.
도 4에 나타낸 바와 같이, 본 발명의 실시예에 따른 유기 EL 표시 장치는 유기 EL 표시 패널(10), 주사 구동부(20) 및 데이터 구동부(30)를 포함한다.
유기 EL 표시 패널(10)은 행 방향으로 뻗어 있는 복수의 데이터선(D1-DM), 열 방향으로 뻗어 있는 복수의 주사선(S1-SN, E1-EN) 및 복수의 화소 회로(11)를 포함한다. 데이터선(D1-DM)은 화상 신호를 나타내는 데이터 신호를 화소 회로(11)로 전달하며, 주사선(S1-SN)은 선택 신호를 화소 회로(11)로 전달한다. 화소 회로(11)는 이웃한 두 데이터선(D1-DM)과 이웃한 두 주사선(S1-SN)에 의해 정의되는 화소 영역에 형성되어 있다. 또한 주사선(E1-EN)은 화소 회로(11)의 발광을 제어하는 발광 신호를 전달한다.
주사 구동부(20)는 주사선(S1-SN, E1-EN)에 각각 선택 신호와 발광 신호를 순차적으로 인가하며, 데이터 구동부(30)는 데이터선(D1-DM)에 화상 신호를 나타내는 데이터 전류를 인가한다.
주사 구동부(20) 및/또는 데이터 구동부(30)는 표시 패널(10)에 전기적으로 연결될 수 있으며 또는 표시 패널(10)에 접착되어 전기적으로 연결되어 있는 테이프 캐리어 패키지(tape carrier package, TCP)에 칩 등의 형태로 장착될 수 있다. 또는 표시 패널(10)에 접착되어 전기적으로 연결되어 있는 가요성 인쇄 회로(flexible printed circuit, FPC) 또는 필름(film) 등에 칩 등의 형태로 장착될 수도 있으며, 이를 CoF(chip on flexible board, chip on film) 방식이라 한다. 이와는 달리 주사 구동부(20) 및/또는 데이터 구동부(30)는 표시 패널의 유리 기판 위에 직접 장착될 수도 있으며, 또는 유리 기판 위에 주사선, 데이터선 및 박막 트랜지스터와 동일한 층들로 형성되어 있는 구동 회로와 대체될 수도 직접 장착될 수도 있다. 이를 CoG(chip on glass) 방식이라 한다.
아래에서는 도 5 및 도 6을 참조하여 본 발명의 제1 실시예에 따른 유기 EL 표시 장치의 화소 회로(11)에 대하여 상세하게 설명한다. 도 5는 본 발명의 제1 실시예에 따른 화소 회로의 등가 회로도이며, 도 6은 도 5의 화소 회로를 구동하기 위한 구동 파형도이다. 그리고 도 5에서는 설명의 편의상 m번째 데이터선(Dm)과 n번째 주사선(Sn)에 연결된 화소 회로만을 도시하였다.
도 5에 나타낸 바와 같이, 본 발명의 제1 실시예에 따른 화소 회로(11)는 유기 EL 소자(OLED), 트랜지스터(M1-M5) 및 커패시터(C1, C2)를 포함하며, 트랜지스터(M1-M5)는 PMOS 트랜지스터로 형성되어 있다. 이러한 트랜지스터는 표시 패널(10)의 유리 기판 위에 형성되는 게이트 전극, 드레인 전극 및 소스 전극을 각각 제어 전극 및 2개의 주(main) 전극으로 가지는 박막 트랜지스터인 것이 바람직하다.
트랜지스터(M1)는 전원 전압(VDD)에 소스가 연결되고 커패시터(C2)에 게이트가 연결되어 있으며, 트랜지스터(M1)의 게이트와 소스 사이에는 커패시터(C1)가 연결되어 있다. 트랜지스터(M2)는 게이트와 드레인이 연결, 즉 다이오드 형태로 연결되어 있으며, 트랜지스터(M2)의 소스는 전원 전압(VDD)에 연결되어 있다. 트랜지스터(M2)의 게이트와 트랜지스터(M1)의 게이트 사이에는 트랜지스터(M5)와 커패시터(C2)가 병렬로 연결되어 있다.
트랜지스터(M3)는 주사선(Sn)으로부터의 선택 신호(SEn)에 응답하여 데이터선(Dm)으로부터의 데이터 전류(IDATA)를 트랜지스터(M2)로 전달한다. 트랜지스터(M5)는 주사선(Sn)으로부터의 선택 신호(SEn)에 응답하여 트랜지스터(M2)의 게이트와 트랜지스터(M1)의 게이트를 직접 연결한다. 그리고 트랜지스터(M4)는 트랜지스터(M1)의 드레인과 유기 EL 소자(OLED) 사이에 연결되어, 주사선(En)으로부터의 발광 신호(EMn)에 응답하여 트랜지스터(M1)의 전류(IOLED)를 유기 EL 소자(OLED)로 전달한다. 유기 EL 소자(OLED)는 트랜지스터(M4)와 기준 전압 사이에 연결되며 인가되는 전류(IOLED)의 양에 대응하는 빛을 발광한다.
다음, 도 6을 참조하여 본 발명의 제1 실시예에 따른 화소 회로의 동작에 대하여 상세하게 설명한다.
도 6을 보면, 먼저 구간(T1)에서는 로우 레벨의 선택 신호(SEn)에 의해 트랜지스터(M5)가 턴온되어 트랜지스터(M1)의 게이트와 트랜지스터(M2)의 게이트가 연결된다. 그리고 선택 신호(SEn)에 의해 트랜지스터(M3)가 턴온되어 데이터선(Dm)으로부터의 데이터 전류(IDATA)가 트랜지스터(M2)에 흐르게 된다. 데이터 전류(IDATA )는 수학식 3과 같이 나타낼 수 있으며, 수학식 3으로부터 구간(T1)에서의 트랜지스터(M2)의 게이트 전압(VG3(T1))이 결정된다. 그리고 트랜지스터(M1)의 게이트와 트랜지스터(M2)의 게이트가 연결되어 있으므로, 트랜지스터(M1)의 게이트 전압(VG1(T1))은 트랜지스터(M2)의 게이트 전압(VG3(T1))과 동일하다.
여기서, μ2, Cox2, W2, L2, VTH2는 각각 트랜지스터(M2)의 전자 이동도, 산화막 커패시턴스, 채널 폭, 채널 길이, 문턱 전압이며, VDD는 전원 전압(VDD)에 의해 트랜지스터(M2)에 공급되는 전압이다.
다음, 구간(T2)에서는 선택 신호(SEn)가 하이 레벨로 되어 트랜지스터(M3, M5)가 턴오프된다. 턴오프된 트랜지스터(M3)에 의해 데이터 전류(IDATA)가 차단되며, 트랜지스터(M2)는 다이오드 형태로 연결되어 있으므로 트랜지스터(M2)의 게이트 전압(VG2(T2))은 (VDD - |VTH2|)로 된다. 따라서 구간(T1, T2) 사이에서의 트랜지스터(M2)의 게이트 전압의 변화량(ΔVG2)은 수학식 4와 같이 된다. 트랜지스터(M1)의 게이트 전압(VG1(T2))은 직렬 연결된 커패시터(C1, C2)의 접점 전압에 해당하므로, 트랜지스터(M1)의 게이트 전압의 변화량(ΔVG1)은 수학식 5와 같이 된다. 즉, 트랜지스터(M1)의 게이트 전압(VG1(T2))은 (VG1(T1) + ΔVG1)으로 된다.
여기서, C1 및 C2는 각각 커패시터(C1, C2)의 커패시턴스이다.
구간(T3)에서는 로우 레벨의 발광 신호(EMn)에 응답하여 트랜지스터(M4)가 턴온된다. 턴온된 트랜지스터(M4)에 의해 트랜지스터(M1)에 흐르는 전류(IOLED)가 유기 EL 소자(OLED)에 공급되어 발광이 이루어지며, 이 전류(IOLED)는 수학식 6과 같이 된다.
여기서, μ1, Cox1, W1, L1 및 VTH1은 각각 트랜지스터(M1)의 전자 이동도, 산화막 커패시턴스, 채널 폭, 채널 길이 및 문턱 전압이다.
그리고 트랜지스터(M1, M2)는 작은 화소 내부에서 근접하여 형성되므로, 대략 트랜지스터(M1, M2)의 전자 이동도(μ1, μ2), 문턱 전압(VTH1, V TH2) 및 산화막 커패시턴스(Cox1, Cox2) 사이의 균일성이 향상하게 되어, 이들은 대략 동일하다고 볼 수 있다(μ12, VTH1=VTH2, Cox1=Cox2 ). 따라서 수학식 6은 대략 수학식 7과 같이 나타낼 수 있으며, 수학식 7은 수학식 3으로부터 수학식 8과 같이 나타낼 수 있다.
이때, 커패시터(C1)의 커패시턴스(C1)가 커패시터(C2)의 커패시턴스(C2)의 n배이고(C1=nC2), 트랜지스터(M2)의 채널 폭과 채널 길이의 비(W2/L 2)가 트랜지스터(M1)의 채널 폭과 채널 길이의 비(W1/L1)의 M배라면, 수학식 8은 수학식 9와 같이 된다. 특히, 트랜지스터(M2)의 채널 폭(W2)이 트랜지스터(M1)의 채널 폭(W1)과 같거나 트랜지스터(M1)의 채널 폭(W1)보다 긴 것이 바람직하며, 또는 트랜지스터(M2)의 채널 길이(L2)가 트랜지스터(M1)의 채널 길이(L1)와 같거나 트랜지스터(M1)의 채널 길이(L1)보다 짧은 것이 바람직하다. 그리고 커패시터(C1)의 커패시턴스(C1)와 커패시터(C2)의 커패시턴스(C2)의 비는 화면의 크기와 해상도에 따라서 최적화하는 것이 바람직하다.
수학식 9에 나타낸 바와 같이, 유기 EL 소자(OLED)에 공급되는 전류(IOLED)는 트랜지스터(M1)의 문턱 전압(VTH1)이나 전자 이동도(μ1)에 관계없이 결정되므로, 문턱 전압의 편차나 이동도의 편차가 보상될 수 있다. 또한 유기 EL 소자(OLED)에 공급되는 전류(IOLED)에 대해 M(n+1)배만큼 큰 데이터 전류(IDATA)로서 전류(I OLED)를 제어할 수 있으므로, 고계조를 표현할 수 있다. 그리고 데이터선(D1-Dm)에 큰 데이터 전류(IDATA)를 공급하므로 데이터선의 충전 시간을 충분히 확보할 수 있으며, 대면적의 유기 EL 표시 장치를 구현할 수 있다. 또한, 트랜지스터(M1-M5)가 모두 동일 타입의 트랜지스터이므로 표시 패널(10)의 유리 기판 위에 박막 트랜지스터를 형성하는 공정을 간단하게 할 수 있다.
본 발명의 제1 실시예에서는 트랜지스터(M1-M5)를 PMOS 트랜지스터로 구현하였지만, 이를 NMOS 트랜지스터로 구현할 수 있다. 트랜지스터(M1-M5)를 NMOS 트랜지스터로 구현하는 경우에는, 도 5의 화소 회로에서 트랜지스터(M1, M2)의 소스를 전원 전압(VDD) 대신에 기준 전압에 연결하고, 유기 EL 소자(OLED)의 캐소드를 트랜지스터(M4)에 연결하고 애노드를 전원 전압(VDD)에 연결한다. 그리고 선택 신호(SEn) 및 발광 신호(EMn)는 도 6의 구동 파형에 대하여 반전된 형태를 가진다. 트랜지스터(M1-M5)를 NMOS 트랜지스터로 구현하는 경우에 대한 자세한 설명은 제1 실시예의 설명으로부터 용이하게 알 수 있으므로 생략한다. 또한, 트랜지스터(M1-M5)를 PMOS와 NMOS의 조합, 또는 유사한 기능을 하는 다른 스위칭 소자로 구현할 수도 있다.
그리고 본 발명의 제1 실시예에서는 트랜지스터(M5)를 주사선(Sn)으로부터의 선택 신호(SEn)를 사용하여 제어하였지만, 별도의 주사선으로부터의 제어 신호를 사용하여 제어할 수도 있다. 아래에서는 이러한 실시예에 대하여 도 7 및 도 8을 참조하여 상세하게 설명한다.
도 7은 본 발명의 제2 실시예에 따른 화소 회로의 등가 회로도이며, 도 8은 도 7의 화소 회로를 구동하기 위한 구동 파형도이다.
도 7에 나타낸 바와 같이, 본 발명의 제2 실시예에 따른 화소 회로는 도 5의 화소 회로에 주사선(Cn)이 추가되어 있다. 트랜지스터(M5)는 게이트가 주사선(Cn )에 연결되며 주사선(Cn)으로부터의 제어 신호(CSn)에 응답하여 트랜지스터(M1)의 게이트와 트랜지스터(M2)의 게이트를 연결한다.
도 8을 보면, 본 발명의 제1 실시예에서는 트랜지스터(M3, M5)의 턴온 및 턴오프 타이밍 문제가 생길 수 있으므로, 제어 신호(CSn)를 선택 신호(SEn)보다 먼저 로우 레벨로 한다. 이때, 제어 신호(CSn)를 지연시킨 신호를 선택 신호(SEn)로서 사용할 수 있다.
자세하게 설명하면, 제어 신호(CSn)에 의해 먼저 트랜지스터(M5)가 턴온되어 트랜지스터(M1)의 게이트와 트랜지스터(M2)의 게이트가 연결된 후, 선택 신호(SEn)에 의해 트랜지스터(M3)가 턴온되어 데이터 전류(IDATA)가 전달된다. 그리고 하이 레벨의 제어 신호(CSn)에 의해 트랜지스터(M5)가 턴오프되어 커패시터(C1, C2)에 전압이 저장되고, 하이 레벨의 선택 신호(SEn)에 의해 트랜지스터(M3)가 턴오프되어 데이터 전류(IDATA)가 차단된다. 그리고 본 발명의 제2 실시예에 따른 화소 회로의 동작은 제1 실시예와 유사하므로 자세한 설명은 생략한다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 큰 데이터 전류로서 유기 EL 소자에 흐르는 전류를 제어할 수 있으므로, 한 라인 시간동안 데이터선을 충분히 충전할 수 있다. 또한, 유기 EL 소자에 흐르는 전류는 트랜지스터의 문턱 전압 편차나 이동도의 편차가 보상되며, 고해상도와 대면적의 발광 표시 장치가 구현될 수 있다.
도 1은 유기 전계발광 소자의 개념도이다.
도 2는 종래의 전압 기입 방식의 화소 회로의 등가 회로도이다.
도 3은 종래의 전류 기입 방식의 화소 회로의 등가 회로도이다.
도 4는 본 발명의 실시예에 따른 유기 EL 표시 장치의 개략적인 평면도이다.
도 5 및 도 7은 각각 본 발명의 제1 및 제2 실시예에 따른 화소 회로의 등가 회로도이다.
도 6 및 도 8은 각각 도 5 및 도 7의 화소 회로를 구동하기 위한 구동 파형도이다.

Claims (21)

  1. 화상 신호를 나타내는 데이터 전류를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 그리고 상기 데이터선과 상기 주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소 회로가 형성되어 있는 발광 표시 장치에 있어서,
    상기 화소 회로는,
    인가되는 전류에 대응하여 빛을 발광하는 발광 소자,
    상기 발광 소자를 발광시키기 위한 구동 전류를 공급하며 제1 및 제2 주 전극(main electrode)과 제어 전극을 가지는 제1 트랜지스터,
    다이오드 형태로 연결되어 있는 제2 트랜지스터,
    상기 주사선으로부터의 선택 신호에 응답하여 상기 데이터선으로부터의 데이터 전류를 상기 제2 트랜지스터로 전달하는 제1 스위칭 소자,
    제1단이 상기 제1 트랜지스터의 제1 주 전극과 상기 제2 트랜지스터의 제1 주 전극에 전기적으로 연결되고 제2단이 상기 제1 트랜지스터의 제어 전극에 전기적으로 연결되어 있으며, 제1 제어 신호의 제1 레벨에 응답하여 상기 제2단이 상기 제2 트랜지스터의 게이트에 전기적으로 연결되는 제1 저장 소자,
    상기 제1 제어 신호의 제2 레벨에 응답하여 상기 제1 저장 소자의 제2단과 상기 제2 트랜지스터의 제어 전극 사이에 전기적으로 연결되는 제2 저장 소자, 그리고
    제2 제어 신호에 응답하여 상기 제1 트랜지스터와 상기 발광 소자를 전기적으로 연결하는 제2 스위칭 소자
    를 포함하는 발광 표시 장치.
  2. 제1항에 있어서,
    상기 제1 제어 신호의 제1 레벨 및 상기 선택 신호가 선택되는 제1 구간, 상기 제1 제어 신호의 제2 레벨이 선택되는 제2 구간, 그리고 상기 제2 제어 신호가 선택되는 제3 구간 순으로 동작하는 발광 표시 장치.
  3. 제2항에 있어서,
    상기 제1 구간에서는 상기 데이터 전류에 대응하여 상기 제2 트랜지스터의 제어 전극의 전압이 제1 전압으로 결정되며,
    상기 제2 구간에서는 상기 데이터 전류의 차단에 의해 상기 제2 트랜지스터의 제어 전극 전압이 상기 제1 전압에서 제2 전압으로 변경되고, 상기 제1 및 제2 저장 소자의 커플링에 의해 상기 제1 트랜지스터의 제어 전극의 전압이 제3 전압으로 결정되어 상기 제1 저장 소자에 제4 전압이 저장되며,
    상기 제3 구간에서는 상기 제4 전압에 대응하는 구동 전류가 상기 제1 트랜지스터로부터 상기 발광 소자로 전달되는 발광 표시 장치.
  4. 제1항에 있어서,
    상기 화소 회로는, 상기 제1 트랜지스터의 제어 전극과 상기 제2 트랜지스터의 제어 전극 사이에 연결되며 상기 제1 제어 신호의 제1 레벨에 의해 상기 턴온되는 제3 스위칭 소자를 더 포함하는 발광 표시 장치.
  5. 제1항에 있어서,
    상기 제1 제어 신호는 상기 선택 신호인 발광 표시 장치.
  6. 제1항에 있어서,
    상기 제1 제어 신호는 상기 주사선과는 별도의 신호선으로부터 공급되며, 상기 제1 제어 신호는 상기 선택 신호보다 빠른 타이밍을 가지는 발광 표시 장치.
  7. 제1항에 있어서,
    상기 제1 트랜지스터의 채널 폭은 상기 제2 트랜지스터의 채널 폭과 같거나 상기 제2 트랜지스터의 채널 폭보다 짧은 발광 표시 장치.
  8. 제1항에 있어서,
    상기 제1 트랜지스터의 채널 길이는 상기 제2 트랜지스터의 채널 길이와 같거나 상기 제2 트랜지스터의 채널 길이보다 긴 발광 표시 장치.
  9. 제1항에 있어서,
    상기 제1 저장 소자는 상기 제1 트랜지스터의 제1 주 전극과 제어 전극 사이에 형성되는 제1 커패시터이고, 상기 제2 저장 소자는 상기 제1 트랜지스터의 제어 전극과 상기 제2 트랜지스터의 제어 전극 사이에 형성되는 제2 커패시터이며,
    상기 제1 커패시터의 커패시턴스와 상기 제2 커패시터의 커패시턴스는 화면의 크기나 해상도에 따라 결정되는 발광 표시 장치.
  10. 제1항에 있어서,
    상기 제1 트랜지스터의 문턱 전압과 상기 제2 트랜지스터의 문턱 전압 사이의 균일성이 높은 발광 표시 장치.
  11. 주사선으로부터의 선택 신호에 응답하여 데이터선으로부터의 데이터 전류를 전달하는 제1 스위칭 소자, 상기 데이터 전류에 대응하여 구동 전류를 출력하며 제1 및 제2 주 전극과 제어 전극을 가지는 제1 트랜지스터, 상기 제1 트랜지스터의 제1 주 전극 및 제어 전극 사이에 형성되는 제1 저장 소자, 그리고 상기 제1 트랜지스터로부터의 구동 전류에 대응하여 빛을 발광하는 발광 소자를 포함하는 화소 회로가 형성되어 있는 발광 표시 장치를 구동하는 방법에 있어서,
    다이오드 형태로 연결되어 있는 제2 트랜지스터의 제어 전극을 상기 제1 트랜지스터의 제어 전극에 전기적으로 연결하고, 상기 제1 스위칭 소자로부터의 데이터 전류를 상기 제2 트랜지스터에 전달하여 상기 제2 트랜지스터의 제어 전극 전압을 제1 전압으로 설정하는 제1 단계,
    상기 제1 트랜지스터의 제어 전극과 상기 제2 트랜지스터의 제어 전극 사이에 제2 저장 소자를 형성하고, 상기 데이터 전류를 차단하여 상기 제1 전압을 상기 제2 트랜지스터의 문턱 전압을 반영한 제2 전압으로 변경하고, 상기 제2 전압과 상기 제1 및 제2 저장 소자의 커플링을 이용하여 상기 제1 트랜지스터의 제어 전극 전압을 상기 제1 전압에서 제3 전압으로 변경하는 제2 단계, 그리고
    상기 제3 전압에 대응하여 상기 제1 트랜지스터에서 출력되는 구동 전류를 상기 발광 소자에 전달하는 제3 단계
    를 포함하는 발광 표시 장치의 구동 방법.
  12. 제11항에 있어서,
    상기 제1 및 제2 트랜지스터의 제1 주 전극은 전원 전압을 공급하는 신호선에 전기적으로 연결되어 있는 발광 표시 장치의 구동 방법.
  13. 제11항에 있어서,
    상기 제1 트랜지스터의 문턱 전압과 상기 제2 트랜지스터의 문턱 전압은 실질적으로 동일한 발광 표시 장치의 구동 방법.
  14. 제11항에 있어서,
    상기 화소 회로는 상기 제1 트랜지스터의 제어 전극과 상기 제2 트랜지스터의 제어 전극 사이에 전기적으로 연결되는 제2 스위칭 소자를 더 포함하며,
    상기 제1 단계에서 제어 신호의 인에이블 레벨에 응답하여 상기 제2 스위칭 소자가 턴온되어 상기 제1 트랜지스터의 제어 전극과 상기 제2 트랜지스터의 제2 트랜지스터의 제어 전극이 전기적으로 연결되며,
    상기 제2 단계에서 상기 제어 신호의 디스에이블 레벨에 응답하여 상기 제2 스위칭 소자가 턴오프되어 상기 제2 저장 소자가 상기 제1 트랜지스터의 제어 전극과 상기 제2 트랜지스터의 제어 전극 사이에 전기적으로 연결되는 발광 표시 장치의 구동 방법.
  15. 제14항에 있어서,
    상기 제어 신호는 상기 선택 신호인 발광 표시 장치의 구동 방법.
  16. 제11항에 있어서,
    상기 제1 트랜지스터의 채널 폭(W1)과 채널 길이(L1)의 비(W1/L1 )는 상기 제2 트랜지스터의 채널 폭(W2)과 채널 길이(L2)의 비(W2/L2)보다 같거나 작은 발광 표시 장치의 구동 방법.
  17. 제11항에 있어서,
    상기 제1 저장 소자의 용량과 상기 제2 저장 소자의 용량의 비는 화면의 크기나 해상도에 따라 결정되는 발광 표시 장치의 구동 방법.
  18. 화상 신호를 나타내는 데이터 전류를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 그리고 상기 데이터선과 상기 주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소 회로가 형성되어 있는 발광 표시 장치의 표시 패널에 있어서,
    상기 화소 회로는,
    인가되는 전류에 대응하여 빛을 발광하는 발광 소자,
    상기 발광 소자를 발광시키기 위한 구동 전류를 공급하며 제1 및 제2 주 전극(main electrode)과 제어 전극을 가지는 제1 트랜지스터,
    다이오드 형태로 연결되어 있는 제2 트랜지스터,
    상기 주사선으로부터의 선택 신호에 응답하여 상기 데이터선으로부터의 데이터 전류를 상기 제2 트랜지스터로 전달하는 제1 스위칭 소자,
    상기 제1 트랜지스터의 제어 전극에 전기적으로 연결되는 제1 저장 소자, 그리고
    제2 저장 소자
    를 포함하며,
    상기 제1 및 제2 트랜지스터의 제어 전극이 직접 전기적으로 연결되고 상기 제1 스위칭 소자로부터의 데이터 전류에 대응하여 상기 제1 저장 소자에 전압이 저장되는 제1 구간,
    상기 제1 및 제2 트랜지스터의 제어 전극 사이에 제2 저장 소자가 형성되고, 상기 데이터 전류가 차단되어 상기 제2 트랜지스터의 문턱 전압에 대응하는 전압이 상기 제1 및 제2 저장 소자에 분배되는 제2 구간, 그리고
    상기 제1 저장 소자에 저장된 전압에 대응하여 상기 제1 트랜지스터로부터 출력되는 구동 전류가 상기 발광 소자로 전달되는 제3 구간 순으로 동작하는 발광 표시 장치의 표시 패널.
  19. 제18항에 있어서,
    상기 제1 구간에서는 제1 레벨의 제1 제어 신호에 응답하여 상기 제1 및 제2 트랜지스터의 제어 전극이 직접 전기적으로 연결되고 상기 선택 신호에 응답하여 상기 데이터 전류가 상기 제2 트랜지스터로 전달되며,
    상기 제2 구간에서는 제2 레벨의 제1 제어 신호에 응답하여 상기 제2 저장 소자가 상기 제1 및 제2 트랜지스터의 제어 전극 사이에 연결되고 상기 선택 신호가 디스에이블 레벨로 되어 상기 데이터 전류가 차단되며,
    상기 제3 구간에서는 제2 제어 신호에 응답하여 상기 구동 전류가 상기 발광 소자로 전달되는 발광 표시 장치의 표시 패널.
  20. 제19항에 있어서,
    상기 제1 제어 신호는 선택 신호인 발광 표시 장치의 표시 패널.
  21. 제19항에 있어서,
    상기 제1 제어 신호는 상기 선택 신호보다 빠른 타이밍을 가지는 신호인 발광 표시 장치의 표시 패널.
KR10-2003-0020434A 2003-04-01 2003-04-01 발광 표시 장치 및 그 표시 패널과 구동 방법 KR100497247B1 (ko)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR10-2003-0020434A KR100497247B1 (ko) 2003-04-01 2003-04-01 발광 표시 장치 및 그 표시 패널과 구동 방법
JP2003337957A JP4070696B2 (ja) 2003-04-01 2003-09-29 発光表示装置,発光表示装置の駆動方法,および発光表示装置の表示パネル
DE60306107T DE60306107T2 (de) 2003-04-01 2003-11-13 Lichtemittierende Anzeige, Anzeigetafel und Verfahren zu deren Ansteuerung
EP03090384A EP1465142B1 (en) 2003-04-01 2003-11-13 Light emitting display, display panel, and driving method thereof
AT03090384T ATE330308T1 (de) 2003-04-01 2003-11-13 Lichtemittierende anzeige, anzeigetafel und verfahren zu deren ansteuerung
CNB2003101188467A CN1323383C (zh) 2003-04-01 2003-11-28 发光显示器、显示屏及其驱动方法
US10/729,505 US7164401B2 (en) 2003-04-01 2003-12-04 Light emitting display, display panel, and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0020434A KR100497247B1 (ko) 2003-04-01 2003-04-01 발광 표시 장치 및 그 표시 패널과 구동 방법

Publications (2)

Publication Number Publication Date
KR20040085655A KR20040085655A (ko) 2004-10-08
KR100497247B1 true KR100497247B1 (ko) 2005-06-23

Family

ID=36650870

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0020434A KR100497247B1 (ko) 2003-04-01 2003-04-01 발광 표시 장치 및 그 표시 패널과 구동 방법

Country Status (7)

Country Link
US (1) US7164401B2 (ko)
EP (1) EP1465142B1 (ko)
JP (1) JP4070696B2 (ko)
KR (1) KR100497247B1 (ko)
CN (1) CN1323383C (ko)
AT (1) ATE330308T1 (ko)
DE (1) DE60306107T2 (ko)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005520315A (ja) * 2002-08-08 2005-07-07 ヴィー・エー・テー・オートモーティヴ・システムス・アクチェンゲゼルシャフト 被覆を有する加熱導体
KR100536235B1 (ko) * 2003-11-24 2005-12-12 삼성에스디아이 주식회사 화상 표시 장치 및 그 구동 방법
TWI324332B (en) * 2004-03-30 2010-05-01 Au Optronics Corp Display array and display panel
TWI288900B (en) * 2004-04-30 2007-10-21 Fujifilm Corp Active matrix type display device
KR100846954B1 (ko) * 2004-08-30 2008-07-17 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
KR100673759B1 (ko) * 2004-08-30 2007-01-24 삼성에스디아이 주식회사 발광 표시장치
US20060077138A1 (en) * 2004-09-15 2006-04-13 Kim Hong K Organic light emitting display and driving method thereof
KR101057275B1 (ko) 2004-09-24 2011-08-16 엘지디스플레이 주식회사 유기발광소자
KR20060054603A (ko) 2004-11-15 2006-05-23 삼성전자주식회사 표시 장치 및 그 구동 방법
KR101209289B1 (ko) * 2005-04-07 2012-12-10 삼성디스플레이 주식회사 표시 패널과, 이를 구비한 표시 장치 및 구동 방법
US8629819B2 (en) * 2005-07-14 2014-01-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
KR100674243B1 (ko) 2005-09-07 2007-01-25 비오이 하이디스 테크놀로지 주식회사 유기 전계발광 표시장치
EP1764770A3 (en) * 2005-09-16 2012-03-14 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method of display device
JP4753373B2 (ja) 2005-09-16 2011-08-24 株式会社半導体エネルギー研究所 表示装置及び表示装置の駆動方法
KR101157265B1 (ko) * 2005-12-30 2012-06-15 엘지디스플레이 주식회사 유기전계 발광표시장치
JP5103737B2 (ja) * 2006-01-11 2012-12-19 セイコーエプソン株式会社 電子回路、電子装置および電子機器
JP5259925B2 (ja) * 2006-02-21 2013-08-07 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 画像表示装置
CN100458903C (zh) * 2006-05-16 2009-02-04 友达光电股份有限公司 发光二极管显示器及其像素的驱动方法
KR100778514B1 (ko) 2006-08-09 2007-11-22 삼성에스디아이 주식회사 유기 발광 표시 장치
KR101285537B1 (ko) * 2006-10-31 2013-07-11 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그 구동방법
KR100857672B1 (ko) * 2007-02-02 2008-09-08 삼성에스디아이 주식회사 유기전계발광표시장치 및 그의 구동방법
US7920110B2 (en) * 2007-03-28 2011-04-05 Himax Technologies Limited Pixel circuit
KR101341788B1 (ko) * 2007-07-09 2013-12-13 엘지디스플레이 주식회사 발광 표시장치 및 그의 구동방법
KR101040816B1 (ko) * 2009-02-27 2011-06-13 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
US8434904B2 (en) 2010-12-06 2013-05-07 Guardian Industries Corp. Insulated glass units incorporating emitters, and/or methods of making the same
KR101323493B1 (ko) * 2010-12-22 2013-10-31 엘지디스플레이 주식회사 유기발광다이오드 표시소자
KR101768481B1 (ko) 2010-12-31 2017-08-17 엘지디스플레이 주식회사 발광표시장치
KR20190033094A (ko) * 2011-10-18 2019-03-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치를 구동하는 방법
KR101928379B1 (ko) * 2012-06-14 2018-12-12 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 그 구동방법
CN104541320B (zh) * 2012-07-31 2016-10-26 夏普株式会社 像素电路、具备其的显示装置和该显示装置的驱动方法
JP6255973B2 (ja) * 2013-12-18 2018-01-10 セイコーエプソン株式会社 電気光学装置、及び電子機器
CN104050916B (zh) 2014-06-04 2016-08-31 上海天马有机发光显示技术有限公司 一种有机发光显示器的像素补偿电路及方法
CN104064148B (zh) 2014-06-30 2017-05-31 上海天马微电子有限公司 一种像素电路、有机电致发光显示面板及显示装置
CN104637446B (zh) * 2015-02-03 2017-10-24 北京大学深圳研究生院 像素电路及其驱动方法和一种显示装置
CN108573680A (zh) * 2017-03-09 2018-09-25 上海和辉光电有限公司 一种阵列基板、像素驱动电路及像素驱动方法
CN108877643B (zh) * 2018-07-13 2020-05-15 京东方科技集团股份有限公司 一种像素驱动电路及显示装置、驱动方法
TWI847771B (zh) * 2023-06-20 2024-07-01 大陸商北京歐錸德微電子技術有限公司 Amoled像素補償電路、oled顯示裝置及資訊處理裝置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5952789A (en) * 1997-04-14 1999-09-14 Sarnoff Corporation Active matrix organic light emitting diode (amoled) display pixel structure and data load/illuminate circuit therefor
US6229506B1 (en) * 1997-04-23 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
KR100296113B1 (ko) * 1999-06-03 2001-07-12 구본준, 론 위라하디락사 전기발광소자
JP4092857B2 (ja) * 1999-06-17 2008-05-28 ソニー株式会社 画像表示装置
JP2001147659A (ja) * 1999-11-18 2001-05-29 Sony Corp 表示装置
TW493153B (en) * 2000-05-22 2002-07-01 Koninkl Philips Electronics Nv Display device
JP4123711B2 (ja) * 2000-07-24 2008-07-23 セイコーエプソン株式会社 電気光学パネルの駆動方法、電気光学装置、および電子機器
JP3736399B2 (ja) * 2000-09-20 2006-01-18 セイコーエプソン株式会社 アクティブマトリクス型表示装置の駆動回路及び電子機器及び電気光学装置の駆動方法及び電気光学装置
KR100370286B1 (ko) * 2000-12-29 2003-01-29 삼성에스디아이 주식회사 전압구동 유기발광소자의 픽셀회로
JP3593982B2 (ja) * 2001-01-15 2004-11-24 ソニー株式会社 アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置、並びにそれらの駆動方法
TWI248319B (en) * 2001-02-08 2006-01-21 Semiconductor Energy Lab Light emitting device and electronic equipment using the same
JP2002323873A (ja) * 2001-02-21 2002-11-08 Semiconductor Energy Lab Co Ltd 発光装置及び電子機器
KR100475526B1 (ko) * 2001-03-21 2005-03-10 캐논 가부시끼가이샤 액티브 매트릭스형 발광소자의 구동회로
JP3608614B2 (ja) * 2001-03-28 2005-01-12 株式会社日立製作所 表示装置
JP3610923B2 (ja) * 2001-05-30 2005-01-19 ソニー株式会社 アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置、並びにそれらの駆動方法
JP2003043994A (ja) * 2001-07-27 2003-02-14 Canon Inc アクティブマトリックス型ディスプレイ
KR100433216B1 (ko) * 2001-11-06 2004-05-27 엘지.필립스 엘시디 주식회사 일렉트로 루미네센스 패널의 구동장치 및 방법
US6847171B2 (en) * 2001-12-21 2005-01-25 Seiko Epson Corporation Organic electroluminescent device compensated pixel driver circuit

Also Published As

Publication number Publication date
US20040196224A1 (en) 2004-10-07
ATE330308T1 (de) 2006-07-15
US7164401B2 (en) 2007-01-16
JP4070696B2 (ja) 2008-04-02
JP2004310013A (ja) 2004-11-04
EP1465142A1 (en) 2004-10-06
DE60306107T2 (de) 2007-01-11
CN1323383C (zh) 2007-06-27
EP1465142B1 (en) 2006-06-14
DE60306107D1 (de) 2006-07-27
CN1534578A (zh) 2004-10-06
KR20040085655A (ko) 2004-10-08

Similar Documents

Publication Publication Date Title
KR100497247B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100497246B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100502912B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100515299B1 (ko) 화상 표시 장치와 그 표시 패널 및 구동 방법
KR100560479B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100599726B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100536235B1 (ko) 화상 표시 장치 및 그 구동 방법
KR100578813B1 (ko) 발광 표시 장치 및 그 구동 방법
KR100515305B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR101152120B1 (ko) 표시 장치 및 그 구동 방법
KR100578793B1 (ko) 발광 표시 장치 및 그 구동 방법
KR100445435B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법
KR100670129B1 (ko) 화상 표시 장치 및 그 구동 방법
KR20050048934A (ko) 표시 패널, 이를 이용한 발광 표시 장치 및 그 구동 방법
KR100502926B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100560447B1 (ko) 발광 표시 장치
KR100648676B1 (ko) 발광 표시 장치
KR100536237B1 (ko) 발광 표시 장치 및 그 구동 방법
KR100570782B1 (ko) 발광 표시 장치
KR100515307B1 (ko) 화상 표시 장치 및 그 구동 방법
KR100560456B1 (ko) 발광 표시 장치
KR100648690B1 (ko) 발광 표시 장치
KR100590066B1 (ko) 발광 표시 장치 및 그 표시 패널
KR100627305B1 (ko) 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130530

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140530

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150601

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160530

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20170601

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20190529

Year of fee payment: 15