JP5792520B2 - アクティブマトリクス型表示装置 - Google Patents
アクティブマトリクス型表示装置 Download PDFInfo
- Publication number
- JP5792520B2 JP5792520B2 JP2011126060A JP2011126060A JP5792520B2 JP 5792520 B2 JP5792520 B2 JP 5792520B2 JP 2011126060 A JP2011126060 A JP 2011126060A JP 2011126060 A JP2011126060 A JP 2011126060A JP 5792520 B2 JP5792520 B2 JP 5792520B2
- Authority
- JP
- Japan
- Prior art keywords
- line
- data
- reset
- control terminal
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000011159 matrix material Substances 0.000 title claims description 24
- 239000003990 capacitor Substances 0.000 claims description 33
- 239000010409 thin film Substances 0.000 claims description 6
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 8
- 229920005591 polysilicon Polymers 0.000 description 8
- 238000010586 diagram Methods 0.000 description 6
- 238000005286 illumination Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- 238000005259 measurement Methods 0.000 description 4
- 239000011521 glass Substances 0.000 description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 238000009499 grossing Methods 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005401 electroluminescence Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Description
図1は本実施形態における有機ELディスプレイの全体構成図である。101はマトリクス状に配置された画素に有機EL素子とTFTを配置したアクティブマトリクス型表示アレイ、102はデータドライバ、103はゲートドライバ(選択ドライバ)、104はプリチャージ回路である。
図9は、実施形態2におけるデータドライバ102の内部構成である。図9はより高精細なディスプレイを実現するために考案された例であり、ビデオ信号ライン311を、第1のビデオ信号ライン(R1、G1、B1)と第2のビデオ信号ライン(R2、G2、B2)を有する2系統のビデオ信号ラインに拡張している。そして、1つのシフトレジスタ1〜nからの信号Hi(i=1〜n)によって、2系統のビデオ信号ラインの3つずつ(計6つ)のラインをそれぞれ対応するデータライン107に接続する。したがって、あるデータラインに着目すると、第1のビデオ信号あるいは第2のビデオ信号のいずれかが供給されることとなる。シフトレジスタの1パルスで2倍の画素のビデオ信号をサンプルホールドできるため、より高解像度なパネルを駆動できる。
図15は、従来から周知の画素回路であり、有機EL素子201の他に、選択TFT205と、駆動TFT202の2つのTFTと、1つの保持容量206を有している。選択TFT205のソースはデータライン107に接続され、ドレインは駆動TFT202のゲートに接続されており、ゲートはゲートライン108に接続されている。また、駆動TFT202のゲートには、他端が固定電位ライン212に接続された保持容量206の非固定電位端が接続されている。駆動TFT202のソースは電源ライン211に接続され、ドレインは有機EL素子201のアノードに接続されている。有機EL素子201のカソードはカソード電源に接続されている。
Claims (2)
- 電流駆動されるダイオード型発光素子と前記ダイオード型発光素子を制御する薄膜トランジスタとを1つの画素回路として、前記画素回路をマトリクス状に配置したアクティブマトリクス型表示アレイと、
前記マトリクスの各列に対応して設けられ、対応する列の画素回路にデータ信号を供給するデータラインと、
前記データラインへの前記データ信号の供給を制御するデータドライバと、
前記マトリクスの各行に対応して設けられ、対応する行の画素回路に選択信号を供給するゲートラインと、
前記ゲートラインに選択信号を供給するゲートドライバと、
前記データドライバ及びゲートドライバを制御する制御回路と、
を有するアクティブマトリクス型表示装置であって、
前記データドライバは、2系統以上の信号バスを有し、
前記制御回路は、前記2系統以上の信号バスのそれぞれにビデオ信号を供給する2系統以上のビデオ回路と、前記ビデオ回路から供給されるビデオ信号を前記2系統以上の信号バスのいずれかの系統に供給するかを切り替える切替手段とを有し、
前記切替手段によって、前記信号バスと前記ビデオ回路の接続を前記データラインのライン毎に切り替えると共に、フレーム毎に接続が異なるように切り替え、
前記画素回路は、
前記ダイオード型発光素子と、
一端の電位が固定電位ラインの固定電位に固定された保持容量と、
前記保持容量の非固定電位端子に一方の非制御端子が接続され、他方の非制御端子が前記データラインに接続され、制御端子が前記ゲートラインに接続されたゲートトランジスタと、
一端が前記保持容量の非固定電位端子に接続されたリセット容量と、
制御端子が前記リセット容量の他端に接続され、一方の非制御端子が電源ラインに接続されて前記ダイオード型発光素子への駆動電流を制御する駆動トランジスタと、
一方の非制御端子が前記駆動トランジスタの他方の非制御端子に接続され、他方の非制御端子が前記駆動トランジスタの制御端子に接続され、制御端子が第1のリセットラインに接続されたリセットトランジスタと、
制御端子が第2のリセットラインに接続され、一方の非制御端子が前記駆動トランジスタの他方の非制御端子に接続され、他方の非制御端子が前記ダイオード型発光素子に接続されて前記ダイオード型発光素子の駆動電流のオンオフを制御する点灯制御トランジスタと、
を有し、
前記データラインをプリチャージ電圧にセットした状態で、前記ゲートトランジスタ、前記リセットトランジスタをオンし、前記点灯制御トランジスタをオフして、前記駆動トランジスタの制御端を前記電源ラインの電圧より前記駆動トランジスタのしきい値電圧だけ低い電圧にセットするとともに、前記保持容量に前記固定電位と前記プリチャージ電位の差に応じた電圧をチャージさせ、
その後、前記リセットトランジスタをオフし、前記データラインにデータ電圧をセットすることで、前記駆動トランジスタの制御端電圧を前記プリチャージ電位と前記データ電位の差分だけシフトさせるとともに、前記保持容量に前記固定電位と前記データ電位の差に応じた電圧をチャージさせ、その後前記点灯制御トランジスタをオンすることで前記データ電圧に応じてシフトさせた制御端電圧によって前記駆動トランジスタに流れる電流により前記ダイオード型発光素子を発光させるとともに、前記ゲートトランジスタをオフし、
前記ビデオ信号は第1系統及び第2系統を有し、
前記データドライバは、奇数フレームにおいては奇数ラインの第1データラインは前記第1系統のビデオ信号を供給するとともに前記第1データラインに隣接する同色の第2データラインは前記第2系統のビデオ信号を供給し、偶数ラインの前記第1データラインは前記第2系統のビデオ信号を供給するとともに前記第2データラインは前記第1系統のビデオ信号を供給し、偶数フレームにおいては奇数ラインの第1データラインは前記第2系統のビデオ信号を供給するとともに前記第2データラインは前記第1系統のビデオ信号を供給し、偶数ラインの前記第1データラインは前記第1系統のビデオ信号を供給するとともに前記第2データラインは前記第2系統のビデオ信号を供給する
ことを特徴とするアクティブマトリクス型表示装置。 - 請求項1に記載の装置において、
前記ダイオード型発光素子は有機EL素子であることを特徴とするアクティブマトリクス型表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011126060A JP5792520B2 (ja) | 2011-06-06 | 2011-06-06 | アクティブマトリクス型表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011126060A JP5792520B2 (ja) | 2011-06-06 | 2011-06-06 | アクティブマトリクス型表示装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004195032A Division JP2005331900A (ja) | 2004-05-17 | 2004-06-30 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011209746A JP2011209746A (ja) | 2011-10-20 |
JP5792520B2 true JP5792520B2 (ja) | 2015-10-14 |
Family
ID=44940786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011126060A Expired - Lifetime JP5792520B2 (ja) | 2011-06-06 | 2011-06-06 | アクティブマトリクス型表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5792520B2 (ja) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3777614B2 (ja) * | 1996-06-20 | 2006-05-24 | セイコーエプソン株式会社 | 画像表示装置 |
JP2003202834A (ja) * | 2001-10-24 | 2003-07-18 | Semiconductor Energy Lab Co Ltd | 半導体装置およびその駆動方法 |
-
2011
- 2011-06-06 JP JP2011126060A patent/JP5792520B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2011209746A (ja) | 2011-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110520922B (zh) | 显示驱动电路、方法、以及显示设备 | |
JP4855652B2 (ja) | 表示装置 | |
US8665186B2 (en) | Image display device and method of driving the same | |
EP3576080B1 (en) | Pixel driving circuit, pixel driving method, display panel and display device | |
CN109961741B (zh) | 有机发光二极管显示设备 | |
WO2018145499A1 (zh) | 像素电路、显示面板、显示装置及驱动方法 | |
US8115705B2 (en) | Display device | |
US10733933B2 (en) | Pixel driving circuit and driving method thereof, display panel and display device | |
EP2272059B1 (en) | Display panel | |
US20060170636A1 (en) | Display and method of driving pixel | |
US9196197B2 (en) | Display device and method for driving the same | |
US8305310B2 (en) | Display device and method of controlling the same | |
JP2005331900A (ja) | 表示装置 | |
WO2018205717A1 (zh) | 有机电致发光显示器的补偿方法和补偿装置、显示设备 | |
US10847094B2 (en) | Gate driver, organic light emitting display device and driving method thereof | |
JP4843203B2 (ja) | アクティブマトリクス型表示装置 | |
JP4889205B2 (ja) | アクティブマトリクス型表示装置 | |
JP4558391B2 (ja) | アクティブマトリクス型表示装置 | |
KR100541829B1 (ko) | 액티브 매트릭스 oled에 대한 전류 구동 장치 및 방법 | |
JP5792520B2 (ja) | アクティブマトリクス型表示装置 | |
JP4797555B2 (ja) | 表示装置及びその駆動方法 | |
JP5092227B2 (ja) | 表示装置及びその駆動方法 | |
JP4628688B2 (ja) | 表示装置およびその駆動回路 | |
WO2022246800A1 (zh) | 显示面板及其感测方法、驱动方法 | |
WO2022246790A1 (zh) | 显示面板的侦测方法及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130405 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130409 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130624 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140311 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140623 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20140701 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20140808 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150406 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150806 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5792520 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |