JP5019859B2 - 液晶装置および電子機器 - Google Patents
液晶装置および電子機器 Download PDFInfo
- Publication number
- JP5019859B2 JP5019859B2 JP2006328223A JP2006328223A JP5019859B2 JP 5019859 B2 JP5019859 B2 JP 5019859B2 JP 2006328223 A JP2006328223 A JP 2006328223A JP 2006328223 A JP2006328223 A JP 2006328223A JP 5019859 B2 JP5019859 B2 JP 5019859B2
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- voltage
- circuit
- crystal device
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims description 287
- 230000005684 electric field Effects 0.000 claims description 39
- 239000000758 substrate Substances 0.000 claims description 27
- 230000004044 response Effects 0.000 claims description 5
- 230000015572 biosynthetic process Effects 0.000 claims description 4
- 230000007423 decrease Effects 0.000 claims description 4
- 239000000463 material Substances 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 24
- 230000000295 complement effect Effects 0.000 description 21
- 239000010410 layer Substances 0.000 description 21
- 238000000034 method Methods 0.000 description 21
- 230000008859 change Effects 0.000 description 17
- 230000015556 catabolic process Effects 0.000 description 12
- 230000010287 polarization Effects 0.000 description 10
- 230000000694 effects Effects 0.000 description 8
- 230000006870 function Effects 0.000 description 7
- 239000011159 matrix material Substances 0.000 description 7
- 230000003287 optical effect Effects 0.000 description 7
- 230000002265 prevention Effects 0.000 description 6
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 5
- 238000005286 illumination Methods 0.000 description 5
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 4
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 4
- 239000011229 interlayer Substances 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 3
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 3
- 230000007704 transition Effects 0.000 description 3
- 238000002834 transmittance Methods 0.000 description 3
- 101100489713 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND1 gene Proteins 0.000 description 2
- 101100489717 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND2 gene Proteins 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 230000002441 reversible effect Effects 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 101150110971 CIN7 gene Proteins 0.000 description 1
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 1
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 1
- 101150110298 INV1 gene Proteins 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 1
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000007306 functionalization reaction Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0434—Flat panel display in which a field is applied parallel to the display plane
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0823—Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0857—Static memory circuit, e.g. flip-flop
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0204—Compensation of DC component across the pixels in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0257—Reduction of after-image effects
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Liquid Crystal (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
このような4つのスイッチ素子の同期的な切換制御は、切換制御信号を用いて簡単に実現することができる。例えば、逆相のクロック信号を用いれば、一方のスイッチ素子をオンし、他方のスイッチ素子を同時にオフするというような制御も簡単に行うことができる。また、最小限の素子にて構成されるため、これ以上簡単化することができないコンパクトな回路が実現される。
まず、1画素の基本構成について説明する。
図1は、本発明の液晶装置における1画素の構成を示す図である。図1に示すとおり、1画素は、画素回路50と、横電界方式の液晶(ここではIPS液晶とする。但し、これに限定されるものではない)30と、を含んで構成される。
図2(A)〜(C)は、図1に示されるメモリ回路(メモリセル)10の回路構成例を示す図である。いずれもSRAM(スタティク・ランダムアクセスメモリ)型のメモリセルである。
図3は、画素回路50の具体的な回路構成の一例を示す回路図である。図3では、メモリ回路10として、図2(C)に示される、フルCMOS構成のメモリセルが使用されている。
図4(A)〜(C)は、印加電圧反転回路による、液晶に印加する電圧の極性反転動作を説明するための図である。図4では、便宜上、液晶素子30は容量として示している。
図5は、図3の画素回路の動作タイミングを示すタイミング図であり、(A)はメモリ回路の動作を示すタイミング図であり、(B)は、印加電圧反転回路の動作を示すタイミング図である。
図6は、本発明の液晶装置の全体構成の一例を示すブロック図である。図6の液晶装置では、デジタル階調駆動方式として、等間隔サブフィールド駆動(1フィールド期間を等間隔のサブフィールドに分割し、各サブフィールドにおける液晶素子20のオン/オフを制御する方式)が採用される(但し、これに限定されるものではない)。
図7は、本発明のアクティブマトリクス基板の要部の断面構造を示す図である。図7では、主として、アレイ基板200上に集積された印加電圧反転回路20を構成する4つのトランジスタ(M8〜M10)の断面構造を記載している。但し、メモリ回路(SRAM)10も同様にアレイ基板200上に形成される。なお、図7では、遮光膜や配向膜は省略されている。
本実施形態では、印加電圧反転回路20における貫通電流(Ipeak)を抑制する回路構成について説明する。
次に、本発明の液晶装置(横電界方式の液晶を用いた、SRAM付きの反射型液晶装置)を搭載した電子機器について説明する。
図10は、サブパネルを備える携帯端末(携帯電話端末、PDA端末、持ち運び可能なパーソナルコンピュータを含む)の斜視図である。図10の携帯端末1300は携帯電話端末であり、図示されるように、上部筐体1304と、この上部筐体1304の内面に設けられたサブパネル100と、下部筐体1306と、操作キー1302と、を備える。なお、下部筐体1306の外面にはメインパネルが設けられているが、図10ではメインパネルは図示されない。
図11は、本発明の液晶装置を用いた携帯情報端末(PDA,パーソナルコンピュータ,ワードプロセッサ等)の斜視図である。携帯情報端末1200は、上部筐体1206および下部筐体1204と、キーボード等の入力部1202と、本発明の反射型液晶装置を用いた表示パネル100と、を有する。この携帯情報端末においても、上述の携帯端末と同様の効果が得られる。
図12は、本発明の反射型液晶装置を光変調器として用いたプロジェクタ(投射型表示装置)の要部の概略構成を示す図である。図示されるように、プロジェクタ1100は、偏光照明装置1110と、投射光学系1160と、偏光ビームスプリッタ1140(偏光光束反射面1141を含む)と、ダイクロイックミラー1151,1152と、RGBの各色に対応した、光変調器としての本発明の反射型液晶装置(100R,100G,100B)と、を有する。
(1)横電界方式の液晶を積極的に採用して駆動負荷を軽減し、これによって、液晶の両電極の速やかな電圧変化を可能とし、また、電圧供給と電圧反転の各機能を完全に分離した新規な画素回路構成を採用することによって、例えば、相補的なクロック(CK,/CK)によって、高速かつ高精度の印加電圧の反転を実現することができる。したがって、フリッカが抑制され、高画質の画像表示が可能である。
(2)印加電圧反転回路は、メモリ回路からの電源電圧(VDD,GND)および印加電圧反転回路自体の基準電源電圧(GND)の、液晶への供給経路を切り換えるだけである。したがって、液晶に印加する電圧の電圧源自体は常に共通であり、電圧の反転前と反転後の電圧値自体には何も変動がなく、したがて、正確な電圧の極性反転が実現する。また、液晶の面内ばらつきによって、各画素における電圧レベルが若干変動したとしても、その画素内では、電圧の反転前と反転後の電圧値自体には何も変動がなく、したがって、各画素において直流オフセットは発生しない。したがって、焼き付きが生じず、経時的な画像劣化が生じない。
(3)また、電圧の供給経路を切り換えるだけであるため、第1および第2の画素電極の各々に供給する電圧レベルの切り替えを、簡単な回路により同時に実現することができる。従来のように、共通Vcomと下部電極の電圧Vpを別個の回路で制御し、各電圧を高精度に調整し、かつ、各電圧の切り換えタイミングの同期をとる必要はなくなり、制御方式が簡素化される。
(4)また、印加電圧反転回路の基準電源電圧が、例えばグランドレベルであるとき、メモリ回路から供給する電圧を0Vとすれば、液晶の両電極に印加される電圧は、共に正確に0Vとなり、液晶への電圧印加がない場合のショート状態が実現され、この際、直流オフセットは生じない。したがって、焼き付きが生じず、経時的な画像劣化が生じない。
(5)また、印加電圧反転回路は、例えば、メモリ回路の電圧供給端と基準電源電位との間に設けられる4個のスイッチ素子(第1〜第4のトランジスタ)によって構成することができ、各スイッチ素子の同期的な切換制御は、例えば、相補的なクロック(CK,/CK)を用いて簡単に実現することができる。また、印加電圧反転回路は、最小限の素子にて構成されるため、これ以上簡単化することができないコンパクトな回路が実現される。
(6)また、メモリ回路および印加電圧反転回路の高レベル側の電源電圧の値は同じでよく、よって、各回路を構成するMOSトランジスタのサイズを同じにすることができ、例えば、メモリ回路を構成するトランジスタを高耐圧トランジスタとする必要もない。
(7)また、印加電圧反転回路を駆動する相補的なクロック信号(CK,/CK)は、デジタル回路では汎用的に用いられるものであり、特に、デジタル階調駆動(PWM駆動)におけるタイミングパルスを援用等することによって、簡単に得ることができる。したがって、御信号を生成するための特別な回路(専用の回路)が不要であり、したがって、回路構成(システム構成)を簡素化することができる。
(8)また、メモリ回路からの電圧を液晶に供給する働きをする第1および第3のMOSトランジスタ(M7,M9)のゲートに、(VDD+閾値電圧(Vth))以上の制御電圧を与えて十分にオンさせることによって、メモリ回路からの電圧(5V=VDD)はそのまま液晶に供給されることになり、電圧ドロップが生じない。
(9)印加電圧反転回路における貫通電流を防止するためのスイッチ素子を設け、貫通電流が生じるタイミングでスイッチ素子をオフすることによって、貫通電流の発生を確実に防止することができる。
(10)また、メモリ回路の接地配線および印加電圧反転回路の接地配線が画素回路内で共通とすることによって、仮に、液晶の面内ばらつき等によって電圧レベル(0V)に変動が生じたとしても、双方の電位が同様に変動するため、結果的に、液晶の両電極に印加される電圧レベルの相対的な電位差は生じず、液晶に電圧を印加しないときには、高精度のショート状態が実現され、直流オフセットが生じず、焼き付きが生じる心配がない。
(11)また、反射型液晶の場合、画素電極の下部に素子形成領域を設けることができる。本発明の印加電圧反転回路は簡素化された構成となっているため、画素電極の下部の空スペースに、メモリ回路および印加電圧反転回路を配置することは、むずかしいことではない。したがって、画素回路の占有面積を大きくすることなく、本発明にかかる画素回路を形成することが可能である。
(12)本発明の液晶装置は、例えば、携帯電話のサブパネル、低消費電力のノート型パーソナルコンピュータ、反射型プロジェクタ等の電子機器に搭載することが可能であり、この場合、電圧反転に伴う静止画のフリッカが抑制されるため、高画質の画像を表示できる。また、直流オフセットの発生が低減されて焼き付きが生じにくいことから、表示画像の画質の経時的な劣化も生じにくい。
4 表示メモリ、5 複数の画素回路を含む画像表示領域、6 階調メモリ、
10 メモリ回路(2値電圧の電圧供給源,例えばSRAM)、
20 印加電圧反転回路(経路切換部)、
30 横電界方式の液晶素子(IPS液晶素子)、50 画素回路、
VDD 高レベル電源電位(高レベル電源電圧)、
GND 基準電源電位(基準電源電圧)、WL 走査線、DL,/DL データ線、
M1,M2 トランスファーゲート、
M3〜M6 フリップフロップを構成するトランジスタ
M7〜M10 印加電圧反転回路を構成するトランジスタ
Q メモリ回路の電圧供給端、
L2a,L2b,L2c 共通の基準電源電位(GND)配線
CK,/CK 印加電圧反転のための相補クロック
Claims (12)
- 液晶層に基板面方向の電界を印加して液晶分子の配向制御を行う、第1の画素電極および第2の画素電極を備える横電界方式の液晶素子と、
各画素回路に設けられ、データ線を経由して書き込まれた第1の電圧または第2の電圧を電圧供給端に出力するメモリ回路と、
各画素回路に設けられ、前記メモリ回路の前記電圧供給端と基準電源電位とに接続され、前記電圧供給端から供給される前記第1の電圧または前記第2の電圧を、前記液晶素子の前記第1の画素電極および前記第2の画素電極のうちの一方に供給すると共に、他方に前記基準電源電位の電圧を供給し、前記電圧供給端から供給される前記第1の電圧または前記第2の電圧を前記第1の画素電極または前記第2の画素電極のいずれに供給するかを切り換えることにより、前記液晶素子に印加される電圧を反転させる印加電圧反転回路と、
を有する液晶装置。 - 請求項1に記載の液晶装置であって、
前記印加電圧反転回路は、
前記電圧供給端と、前記基準電源電位との間に、該電圧供給端から順に直列に接続され、切換制御信号に応じて一方がオンのとき他方がオフする第1および第2のスイッチ素子と、
前記電圧供給端と、前記基準電源電位との間に、該電圧供給端から順に直列に接続され、前記切換制御信号に応じて一方がオンのとき他方がオフする第3および第4のスイッチ素子と、を有し、
前記第1および第2のスイッチ素子の共通接続点に前記第1の画素電極が接続され、前記第3および第4のスイッチ素子の共通接続点に前記第2の画素電極が接続されると共に、
前記第1および第4のスイッチ素子を選択的にオンさせるか、あるいは、前記第2および第3のスイッチ素子を選択的にオンさせるかを、前記切換制御信号によって制御する液晶装置。 - 請求項2に記載の液晶装置であって、
前記第1、第2、第3および第4のスイッチ素子の各々は、同一導電型のトランジスタによって構成され、
前記切換制御信号は、前記第1および第4スイッチ素子を制御する第1のクロック信号と、前記第2および第3スイッチ素子を制御する前記第1のクロック信号と逆相の第2のクロック信号と、を有する液晶装置。 - 請求項2または請求項3に記載の液晶装置であって、
前記切換制御信号の電圧レベルは、前記第1および第3の各トランジスタを十分にオンさせるに足る電圧レベルに設定され、前記メモリ回路の前記電圧供給端から供給される前記第1の電圧は、前記液晶素子の前記第1または第2の画素電極に、電圧値が低下することなく印加される液晶装置。 - 請求項2〜請求項4のいずれかに記載の液晶装置であって、
前記印加電圧反転回路は、
前記切換制御信号の電圧レベルが変化するタイミングにおいて、前記メモリ回路の前記電圧供給端からの電圧供給を遮断するスイッチ素子を、さらに有する液晶装置。 - 請求項2から請求項5のいずれかに記載の液晶装置であって、
前記液晶装置は、PWM(Pulse Width Modulation)駆動によって階調重み付けされるデジタル駆動方式の液晶装置であり、前記切換制御信号は、前記デジタル駆動のためのタイミングパルスに基づいて得られる液晶装置。 - 請求項1〜請求項6のいずれかに記載の液晶装置であって、
前記メモリ回路および前記印加電圧反転回路における前記基準電源電位は、前記画素回路内の共通の電源配線を介して供給される液晶装置。 - 請求項1〜請求項7のいずれかに記載の液晶装置であって、
前記メモリ回路は、1ビットデータを保持するSRAM型のメモリセルである液晶装置。 - 請求項1〜請求項8のいずれかに記載の液晶装置であって、
前記横電界方式の液晶素子は、IPS(In-Plane Switching)方式の液晶素子である液晶装置。 - 請求項1〜請求項9のいずれかに記載の液晶装置であって、
前記液晶装置は反射型の液晶装置であり、
前記メモリ回路および前記印加電圧反転回路は、光を反射する材料からなる前記第1および第2の画素電極の下側の素子形成領域に配設される液晶装置。 - 請求項1〜請求項10のいずれかに記載の液晶装置であって、
前記印加電圧反転回路は、前記液晶素子に画像を表示しているときに、所定のタイミングで、前記液晶素子の前記第1および第2の電極の電圧を反転させる液晶装置。 - 請求項1〜請求項11のいずれかに記載の液晶装置を搭載した電子機器。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006328223A JP5019859B2 (ja) | 2006-12-05 | 2006-12-05 | 液晶装置および電子機器 |
US11/940,084 US8120562B2 (en) | 2006-12-05 | 2007-11-14 | Liquid crystal device, active matrix substrate, and electronic apparatus |
CN2007101928845A CN101196661B (zh) | 2006-12-05 | 2007-11-28 | 液晶装置、有源矩阵基板和电子设备 |
KR1020070124540A KR101413872B1 (ko) | 2006-12-05 | 2007-12-03 | 액정 장치 및 전자 기기 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006328223A JP5019859B2 (ja) | 2006-12-05 | 2006-12-05 | 液晶装置および電子機器 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2008139764A JP2008139764A (ja) | 2008-06-19 |
JP2008139764A5 JP2008139764A5 (ja) | 2009-12-24 |
JP5019859B2 true JP5019859B2 (ja) | 2012-09-05 |
Family
ID=39475278
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006328223A Active JP5019859B2 (ja) | 2006-12-05 | 2006-12-05 | 液晶装置および電子機器 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8120562B2 (ja) |
JP (1) | JP5019859B2 (ja) |
KR (1) | KR101413872B1 (ja) |
CN (1) | CN101196661B (ja) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008241832A (ja) * | 2007-03-26 | 2008-10-09 | Seiko Epson Corp | 液晶装置、画素回路、アクティブマトリクス基板、および電子機器 |
WO2010082379A1 (ja) * | 2009-01-16 | 2010-07-22 | シャープ株式会社 | 表示装置および携帯端末 |
US20120033146A1 (en) * | 2010-08-03 | 2012-02-09 | Chimei Innolux Corporation | Liquid crystal display device and electronic device using the same |
JP2013130802A (ja) * | 2011-12-22 | 2013-07-04 | Semiconductor Energy Lab Co Ltd | 半導体装置、画像表示装置、記憶装置、及び電子機器 |
JP5801734B2 (ja) * | 2012-03-01 | 2015-10-28 | 株式会社ジャパンディスプレイ | 液晶表示装置、液晶表示装置の駆動方法、及び、電子機器 |
JP6732413B2 (ja) * | 2015-07-09 | 2020-07-29 | シチズン時計株式会社 | 液晶表示装置 |
JP2017083768A (ja) * | 2015-10-30 | 2017-05-18 | 株式会社ジャパンディスプレイ | 表示装置の駆動回路及び表示装置 |
CN105632440B (zh) * | 2016-01-12 | 2018-10-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
US10553167B2 (en) * | 2017-06-29 | 2020-02-04 | Japan Display Inc. | Display device |
CN107403611B (zh) * | 2017-09-25 | 2020-12-04 | 京东方科技集团股份有限公司 | 像素记忆电路、液晶显示器和可穿戴设备 |
CN109741707A (zh) * | 2019-03-14 | 2019-05-10 | 昆山工研院新型平板显示技术中心有限公司 | 一种像素电路和显示面板 |
CN110060646B (zh) * | 2019-05-08 | 2021-08-03 | 京东方科技集团股份有限公司 | 数据锁存电路、像素电路、阵列基板及液晶显示面板 |
US10777153B1 (en) * | 2019-05-16 | 2020-09-15 | Himax Display, Inc. | Method for calculating pixel voltage for liquid crystal on silicon display device |
CN112017597B (zh) * | 2019-05-29 | 2021-10-12 | 成都辰显光电有限公司 | 像素电路以及显示装置 |
KR102137639B1 (ko) * | 2020-01-23 | 2020-07-27 | 주식회사 사피엔반도체 | 소형화된 픽셀회로 |
KR102156270B1 (ko) * | 2020-04-02 | 2020-09-15 | 주식회사 사피엔반도체 | 동일한 픽셀 메모리를 이용하여 저화질 모드와 고화질 모드로 동작이 가능한 서브 픽셀 구동 회로 및 이를 포함하는 디스플레이 장치 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05303077A (ja) | 1992-04-27 | 1993-11-16 | Toshiba Corp | マトリクス型液晶表示装置 |
JP3630489B2 (ja) | 1995-02-16 | 2005-03-16 | 株式会社東芝 | 液晶表示装置 |
JP3638737B2 (ja) * | 1995-11-07 | 2005-04-13 | 株式会社半導体エネルギー研究所 | アクティブマトリクス型液晶表示装置およびその駆動方法 |
KR100533802B1 (ko) * | 1998-09-10 | 2005-12-06 | 세이코 엡슨 가부시키가이샤 | 액정 패널용 기판, 액정 패널 및 이것을 사용한 전자기기및 액정 패널용 기판의 제조 방법 |
JP3805966B2 (ja) | 1999-10-21 | 2006-08-09 | 松下電器産業株式会社 | 液晶表示装置 |
JP4754064B2 (ja) * | 2000-12-06 | 2011-08-24 | エーユー オプトロニクス コーポレイション | 表示装置の駆動方法 |
KR100783695B1 (ko) * | 2000-12-20 | 2007-12-07 | 삼성전자주식회사 | 저전력 액정 표시 장치 |
JP3649211B2 (ja) * | 2002-06-20 | 2005-05-18 | セイコーエプソン株式会社 | 駆動回路、電気光学装置及び駆動方法 |
JP2004191574A (ja) * | 2002-12-10 | 2004-07-08 | Seiko Epson Corp | 電気光学パネル、走査線駆動回路、データ線駆動回路、電子機器及び電気光学パネルの駆動方法 |
JP2005025048A (ja) | 2003-07-04 | 2005-01-27 | Victor Co Of Japan Ltd | 画像表示装置の駆動方法 |
JP2005148453A (ja) | 2003-11-17 | 2005-06-09 | Toshiba Matsushita Display Technology Co Ltd | 液晶表示装置 |
JP2005258416A (ja) * | 2004-02-09 | 2005-09-22 | Advanced Lcd Technologies Development Center Co Ltd | 液晶画素メモリ、液晶表示装置およびこれらの駆動方法 |
US7425940B2 (en) * | 2004-02-09 | 2008-09-16 | Advanced Lcd Technologies Development Center Co., Ltd. | Liquid crystal pixel memory, liquid crystal display, and methods of driving the same |
KR100752366B1 (ko) * | 2004-02-19 | 2007-08-28 | 삼성에스디아이 주식회사 | 액정표시장치 및 그의 구동방법 |
JP2008241832A (ja) * | 2007-03-26 | 2008-10-09 | Seiko Epson Corp | 液晶装置、画素回路、アクティブマトリクス基板、および電子機器 |
-
2006
- 2006-12-05 JP JP2006328223A patent/JP5019859B2/ja active Active
-
2007
- 2007-11-14 US US11/940,084 patent/US8120562B2/en active Active
- 2007-11-28 CN CN2007101928845A patent/CN101196661B/zh active Active
- 2007-12-03 KR KR1020070124540A patent/KR101413872B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
US20080129905A1 (en) | 2008-06-05 |
JP2008139764A (ja) | 2008-06-19 |
CN101196661B (zh) | 2012-10-10 |
KR20080052406A (ko) | 2008-06-11 |
KR101413872B1 (ko) | 2014-06-30 |
US8120562B2 (en) | 2012-02-21 |
CN101196661A (zh) | 2008-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5019859B2 (ja) | 液晶装置および電子機器 | |
US8159484B2 (en) | Liquid crystal device, pixel circuit, active matrix substrate, and electronic apparatus | |
US7088325B2 (en) | Method and circuit for driving electro-optical device, electro-optical device, and electronic apparatus | |
JP3630489B2 (ja) | 液晶表示装置 | |
TW548626B (en) | Liquid crystal display device, driving circuit, driving method, and electronic machine | |
JP4196924B2 (ja) | 電気光学装置、その駆動方法および電子機器 | |
JP3629712B2 (ja) | 電気光学装置及び電子機器 | |
JP5801734B2 (ja) | 液晶表示装置、液晶表示装置の駆動方法、及び、電子機器 | |
US6940482B2 (en) | Electrooptic device and electronic apparatus | |
TW200307897A (en) | Display device, drive circuit for the same, and driving method for the same | |
JP2012088737A (ja) | 表示装置 | |
JP2005018088A (ja) | 液晶表示装置 | |
JP2005084482A (ja) | 表示ドライバ及び電気光学装置 | |
JP2001242819A (ja) | 電気光学装置及び電子機器 | |
JP3832086B2 (ja) | 反射型液晶装置及び反射型プロジェクタ | |
JP4115099B2 (ja) | 表示装置 | |
JP3818050B2 (ja) | 電気光学装置の駆動回路及び駆動方法 | |
JPS58143389A (ja) | 画像表示装置 | |
JP2006317902A (ja) | 電気光学装置、書込回路、駆動方法および電子機器 | |
JP2012063790A (ja) | 表示装置 | |
JP2007148348A (ja) | 電気光学装置、その駆動方法および電子機器 | |
JP2001188520A (ja) | 電気光学装置の駆動回路、電気光学装置及び電子機器 | |
JP2001166744A (ja) | 電気光学装置の駆動回路、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器 | |
JP4963761B2 (ja) | 表示装置 | |
JP2007147963A (ja) | 電気光学装置、駆動方法および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091105 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091105 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20110203 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20110203 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120110 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120111 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120302 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20120330 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120522 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120612 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5019859 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150622 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |