JP4893971B2 - 溝形チャネルの負性微分抵抗をベースとするメモリセル - Google Patents
溝形チャネルの負性微分抵抗をベースとするメモリセル Download PDFInfo
- Publication number
- JP4893971B2 JP4893971B2 JP2008537717A JP2008537717A JP4893971B2 JP 4893971 B2 JP4893971 B2 JP 4893971B2 JP 2008537717 A JP2008537717 A JP 2008537717A JP 2008537717 A JP2008537717 A JP 2008537717A JP 4893971 B2 JP4893971 B2 JP 4893971B2
- Authority
- JP
- Japan
- Prior art keywords
- memory cell
- thyristor
- substrate
- cell
- trench
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 claims description 49
- 238000002955 isolation Methods 0.000 claims description 38
- 238000000034 method Methods 0.000 claims description 31
- 230000008569 process Effects 0.000 claims description 18
- 239000012212 insulator Substances 0.000 claims description 6
- 230000002441 reversible effect Effects 0.000 claims description 4
- 238000004519 manufacturing process Methods 0.000 description 21
- 238000013461 design Methods 0.000 description 14
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- 239000010703 silicon Substances 0.000 description 7
- 238000000926 separation method Methods 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 238000005468 ion implantation Methods 0.000 description 5
- 229910021332 silicide Inorganic materials 0.000 description 5
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 5
- 239000000969 carrier Substances 0.000 description 4
- 239000002019 doping agent Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 238000003860 storage Methods 0.000 description 4
- WGTYBPLFGIVFAS-UHFFFAOYSA-M tetramethylammonium hydroxide Chemical compound [OH-].C[N+](C)(C)C WGTYBPLFGIVFAS-UHFFFAOYSA-M 0.000 description 4
- 230000008901 benefit Effects 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- 238000005036 potential barrier Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000014759 maintenance of location Effects 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- VMXJCRHCUWKQCB-UHFFFAOYSA-N NPNP Chemical group NPNP VMXJCRHCUWKQCB-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000036961 partial effect Effects 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/92—Capacitors having potential barriers
- H01L29/94—Metal-insulator-semiconductors, e.g. MOS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/74—Thyristor-type devices, e.g. having four-zone regenerative action
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/20—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66363—Thyristors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
- H01L29/87—Thyristor diodes, e.g. Shockley diodes, break-over diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B99/00—Subject matter not provided for in other groups of this subclass
- H10B99/20—Subject matter not provided for in other groups of this subclass comprising memory cells having thyristors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Thyristors (AREA)
Description
ようになる。ここには、そのようなセル設計の実施形態が開示されている。
述べる。図示のように、サイリスタに加わる電圧(Vthy)が或る閾値(Vblock)を超えると、少数キャリアがサイリスタのベース(すなわち基板25)内に注入され、サイリスタは負性微分抵抗の期間に入り、その後、電圧Vthy が降下し、サイリスタを流れる電流(Ithy)が急増する。このように、Vthy がVblock を超えると、セルは論理「1」の状態にプログラムされたと言うことができ、セルには大きな電流が流れることになる。Vthy がVblock を超えなければ、サイリスタはトリガされず、電流は比較的低いまま、すなわち論理「0」の状態のままである。
図5は、セル10におけるプログラムデータすなわち、プログラムされたデータの書き込み、読み出し、及び保持に使用可能な例示的電圧を示しており、従って、ドライバ30、32、34が適切かつ典型的な制御回路(不図示)の制御下で発生する電圧を含んでいる。図から分かるように、セルに書き込む時には、イネーブルゲート16が好ましくは接地に保持されるが、それ以外の時には負電位(例えば、−1.0V)、すなわちサイリスタ20のPチャネル部分における蓄積条件、に保持される。書き込み中にイネーブルゲートが接地されると、サイリスタ20のPチャネル領域が反転へと向かう傾向にあり、電圧がVblock を超える可能性も、超えない可能性も伴う(図3)。Vblock を超えるかどうかは、カソード上での接地されたワードライン電圧を基準としたアノードでのビットライン電圧に依存しており、ビットライン電圧も接地された場合は、Vblock を超えず、論理「0」の状態が書き込まれ、また、ビットライン電圧がハイ、例えばVcc=1.5V、である場合は、Vblock を超えて、サイリスタ20が論理「1」の状態を書き込むようにターンオン(すなわち、ラッチ)する。一旦書き込まれると、ビットライン14上の電流/電圧のセンシングにより、セル10の論理状態が読み出し可能となる。読み出しは、イネーブルゲート16が負電位(例えば、−0.1V)で、ワードラインが接地していると可能になる。論理「0」では、セルに電荷が蓄積されておらず、ビットライン電圧を変動させることができず、その結果、ビットラインのセンスアンプは、セルを論理「0」と認識する。それに対し、論理「1」を読み出す場合は、蓄積された電荷がビットライン電圧を変動させ、これをセンスアンプ30が論理「1」として検出する。セル10が書き込み中でも読み出し中でもない期間には、ワードライン及びビットラインをVcc(例えば1.5V)に保持することにより、セル中のデータが保持される。
しかし、図6C中に矢印で示されるように、新たに注入されたP領域下のN領域が「エミッタ押し出し効果(emitter push effect)」により基板内部の下方へ追いやられる。このエミッタ押し出し効果は周知であるので、詳しくは述べない。或いは、N領域が十分深い位置に形成されているとすれば、新たに注入されるPアノード領域は、エミッタ押し出し効果に頼る必要なしに、浅い位置に注入することが可能である。
込み酸化物層(Box70)を用いてセル10が形成されている。必ずしも必要ではないが、Box層70が硼素のようなPドーパントを豊富に含むようにすることが好ましく、このようにすることで、ベース25からのPドーパントがBox層70へと拡散せず、サイリスタ20の性能に悪影響を与えない。出発基板25にBox層70を形成するための多くの技術が本技術分野に存在していることは、当業者が認識しているので、そのことについては更には述べない。加えて、Box層70は、SOI(シリコン・オン・インシュレータ)基板のバルク絶縁体を使用することと同様であり、これは、図9に示された実施形態と同様な性能を有しており、本開示のセルの更に他の実施形態を含んでいる。
Claims (31)
- 基板内に形成された導電性プラグと、
前記基板内に配設され、前記導電性プラグの周囲に縦方向に形成され、かつ、誘電体によって前記導電性プラグから分離されたサイリスタと、
を備え、
前記サイリスタの第1のノードがアレイ中のビットラインに直接接続され、前記サイリスタの第2のノードが前記アレイ中のワードラインに直接接続され、前記導電性プラグが前記アレイ中のイネーブルゲートに直接接続され、
前記第1のノード及び前記第2のノードは前記基板の表面に配置された、メモリセル。 - 前記サイリスタの下方に形成されたセルを分離する手段を更に備える請求項1記載のメモリセル。
- 前記セルの周囲に形成されたトレンチ分離を更に備える請求項1記載のメモリセル。
- 前記サイリスタの下方に前記トレンチ分離と接触して形成された分離構造を更に備える請求項3記載のメモリセル。
- 前記分離構造は埋め込み酸化物層を備える請求項4記載のメモリセル。
- 前記分離構造はSOI基板のバルク絶縁体を備える請求項4記載のメモリセル。
- 前記分離構造は逆バイアスされたダイオードを備える請求項4記載のメモリセル。
- 前記分離構造は誘電体のアンダーカットを備える請求項4記載のメモリセル。
- 基板内に形成された導電性プラグと、
前記基板内に配設され、前記導電性プラグの周囲にU字状に形成されたサイリスタと、
を備え、
前記サイリスタの第1のノードがアレイ中のビットラインに直接接続され、前記サイリスタの第2のノードが前記アレイ中のワードラインに直接接続され、前記導電性プラグが前記アレイ中のイネーブルゲートに直接接続された、メモリセル。 - 前記サイリスタの下方に形成されたセルを分離する手段を更に備える請求項9記載のメモリセル。
- 前記セルの周囲に形成されたトレンチ分離を更に備える請求項9記載のメモリセル。
- 前記サイリスタの下方に前記トレンチ分離と接触して形成された分離構造を更に備える請求項11記載のメモリセル。
- 前記分離構造は埋め込み酸化物層を備える請求項12記載のメモリセル。
- 前記分離構造はSOI基板のバルク絶縁体を備える請求項12記載のメモリセル。
- 前記分離構造は逆バイアスされたダイオードを備える請求項12記載のメモリセル。
- 前記分離構造は誘電体のアンダーカットを備える請求項12記載のメモリセル。
- 第1の極性にドープされた基板内のトレンチの中に形成され、誘電体層によって前記基板から絶縁された導電性プラグと、
サイリスタと、
を備えたメモリセルであって、
前記サイリスタは、
前記トレンチの第1の垂直面に沿った、前記第1の極性にドープされた第1のドープ領域であって、前記基板の表面に配置された第1のドープ領域と、
前記トレンチの前記第1の垂直面に沿った、前記第1のドープ領域の下方にある第2のドープ領域であって、前記第1の極性とは反対の第2の極性にドープされた第2のドープ領域と、
前記基板と、
前記第1の垂直面とは反対側の前記トレンチの第2の垂直面に沿った第3のドープ領域であって、前記第2の極性にドープされ、かつ、前記基板の前記表面に配置された第3のドープ領域と、
を備える、メモリセル。 - 前記サイリスタの下方に形成されたセルを分離する手段を更に備える請求項17記載のメモリセル。
- 前記セルの周囲に形成されたトレンチ分離を更に備える請求項17記載のメモリセル。
- 前記メモリセルの下方に前記トレンチ分離と接触して形成された分離構造を更に備える請求項19記載のメモリセル。
- 前記分離構造は埋め込み酸化物層を備える請求項20記載のメモリセル。
- 前記分離構造はSOI基板のバルク絶縁体を備える請求項20記載のメモリセル。
- 前記分離構造は逆バイアスされたダイオードを備える請求項20記載のメモリセル。
- 前記分離構造は誘電体のアンダーカットを備える請求項20記載のメモリセル。
- 前記第1のドープ領域はアレイ中のワードライン又はビットラインのうちの一方に直接接続され、前記第3のドープ領域は前記アレイ中のワードライン又はビットラインのうちの他方に直接接続され、前記導電性プラグは前記アレイ中のイネーブルゲートに直接接続される請求項17記載のメモリセル。
- メモリセルを形成する方法であって、
第1の極性にドープされた基板内にトレンチを形成するステップと、
第1の垂直面と該第1の垂直面とは反対側の第2の垂直面とを有する前記トレンチ内に、誘電体によって前記基板から分離された導電性プラグを形成するステップと、
サイリスタを形成するステップと、を備え、
前記サイリスタを形成するステップは、
前記第1の極性とは反対の第2の極性にドープされた第1のドープ領域を前記トレンチの前記第1の垂直面に沿って形成するステップと、
前記第1のドープ領域の上方に、前記トレンチの前記第1の垂直面に沿った第2のドープ領域を形成するステップであって、該第2のドープ領域は前記基板の表面に配置される、ステップと、
前記第2の極性にドープされた第3のドープ領域を前記トレンチの前記第2の垂直面に沿って形成するステップであって、前記第3のドープ領域は前記基板の表面に配置される、ステップと、
を不特定の順序で備える、方法。 - 前記第3のドープ領域がアレイ中のビットラインに直接接続され、前記第2のドープ領域が前記アレイ中のワードラインに直接接続され、前記導電性プラグが前記アレイ中のイネーブルゲートに直接接続される請求項26記載の方法。
- 前記メモリセルの下方に形成されたセルを分離する手段を形成するステップを更に備える請求項26記載の方法。
- 前記セルの周囲にトレンチ分離を形成するステップを更に備える請求項26記載の方法。
- 前記メモリセルの下方に前記トレンチ分離と接触する分離構造を形成するステップを更に備える請求項26記載の方法。
- 前記第1乃至第3のドープ領域のうちの少なくとも1つはエピタキシャルプロセスによって形成される請求項26記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/263,254 US7655973B2 (en) | 2005-10-31 | 2005-10-31 | Recessed channel negative differential resistance-based memory cell |
US11/263,254 | 2005-10-31 | ||
PCT/US2006/037750 WO2007055817A2 (en) | 2005-10-31 | 2006-09-26 | Recessed channel negative differential resistance-based memory cell |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2009514212A JP2009514212A (ja) | 2009-04-02 |
JP2009514212A5 JP2009514212A5 (ja) | 2009-12-17 |
JP4893971B2 true JP4893971B2 (ja) | 2012-03-07 |
Family
ID=37995128
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008537717A Active JP4893971B2 (ja) | 2005-10-31 | 2006-09-26 | 溝形チャネルの負性微分抵抗をベースとするメモリセル |
Country Status (7)
Country | Link |
---|---|
US (4) | US7655973B2 (ja) |
JP (1) | JP4893971B2 (ja) |
KR (1) | KR100989772B1 (ja) |
CN (2) | CN101300665B (ja) |
DE (1) | DE112006002913B4 (ja) |
TW (1) | TWI334139B (ja) |
WO (1) | WO2007055817A2 (ja) |
Families Citing this family (42)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007067133A (ja) * | 2005-08-31 | 2007-03-15 | Sony Corp | 半導体装置 |
US7655973B2 (en) | 2005-10-31 | 2010-02-02 | Micron Technology, Inc. | Recessed channel negative differential resistance-based memory cell |
US7781797B2 (en) * | 2006-06-29 | 2010-08-24 | International Business Machines Corporation | One-transistor static random access memory with integrated vertical PNPN device |
US7630235B2 (en) * | 2007-03-28 | 2009-12-08 | Globalfoundries Inc. | Memory cells, memory devices and integrated circuits incorporating the same |
JP4434252B2 (ja) * | 2007-09-27 | 2010-03-17 | ソニー株式会社 | 半導体装置 |
JP5151370B2 (ja) * | 2007-09-28 | 2013-02-27 | ソニー株式会社 | 半導体装置 |
US8035126B2 (en) * | 2007-10-29 | 2011-10-11 | International Business Machines Corporation | One-transistor static random access memory with integrated vertical PNPN device |
US8138541B2 (en) * | 2009-07-02 | 2012-03-20 | Micron Technology, Inc. | Memory cells |
US8021943B2 (en) * | 2009-11-25 | 2011-09-20 | International Business Machines Corporation | Simultaneously formed isolation trench and through-box contact for silicon-on-insulator technology |
CN101807601A (zh) * | 2010-03-25 | 2010-08-18 | 复旦大学 | 一种使用SiGe源极的栅控PNPN场效应晶体管及其制备方法 |
CN101814503B (zh) * | 2010-04-08 | 2012-05-23 | 复旦大学 | 一种互补栅控pnpn场效应晶体管及其制造方法 |
US8535992B2 (en) * | 2010-06-29 | 2013-09-17 | Micron Technology, Inc. | Thyristor random access memory device and method |
US8455919B2 (en) * | 2010-07-19 | 2013-06-04 | Micron Technology, Inc. | High density thyristor random access memory device and method |
DE102011009373B4 (de) * | 2011-01-25 | 2017-08-03 | Austriamicrosystems Ag | Fotodiodenbauelement |
US8456187B2 (en) | 2011-04-21 | 2013-06-04 | International Business Machines Corporation | Implementing temporary disable function of protected circuitry by modulating threshold voltage of timing sensitive circuit |
US8525245B2 (en) | 2011-04-21 | 2013-09-03 | International Business Machines Corporation | eDRAM having dynamic retention and performance tradeoff |
US8816470B2 (en) | 2011-04-21 | 2014-08-26 | International Business Machines Corporation | Independently voltage controlled volume of silicon on a silicon on insulator chip |
US8492207B2 (en) | 2011-04-21 | 2013-07-23 | International Business Machines Corporation | Implementing eFuse circuit with enhanced eFuse blow operation |
US8541773B2 (en) | 2011-05-02 | 2013-09-24 | Intel Corporation | Vertical tunneling negative differential resistance devices |
JP2012256390A (ja) * | 2011-06-08 | 2012-12-27 | Elpida Memory Inc | 半導体装置 |
CN102842340B (zh) * | 2011-06-22 | 2015-09-23 | 中国科学院微电子研究所 | 基于pnpn结构的sram电路及其读写方法 |
US8609492B2 (en) | 2011-07-27 | 2013-12-17 | Micron Technology, Inc. | Vertical memory cell |
US8853021B2 (en) * | 2011-10-13 | 2014-10-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Embedded transistor |
US11315931B2 (en) | 2011-10-13 | 2022-04-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Embedded transistor |
US9634134B2 (en) | 2011-10-13 | 2017-04-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Embedded transistor |
US8633564B2 (en) * | 2011-12-02 | 2014-01-21 | Micron Technology, Inc. | Semicondutor isolation structure |
KR20130072524A (ko) * | 2011-12-22 | 2013-07-02 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 제조 방법 |
KR101862345B1 (ko) | 2012-02-27 | 2018-07-05 | 삼성전자주식회사 | 모오스 전계효과 트랜지스터를 포함하는 반도체 장치 및 그 제조 방법 |
KR20130138045A (ko) * | 2012-06-08 | 2013-12-18 | 국립대학법인 울산과학기술대학교 산학협력단 | Ndr 소자 및 그 제작공정 |
CN104425388B (zh) * | 2013-09-06 | 2017-04-05 | 苏州东微半导体有限公司 | 一种半浮栅器件的制造方法及器件 |
US9553171B2 (en) * | 2014-02-14 | 2017-01-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor (FinFET) device and method for forming the same |
US20150333068A1 (en) * | 2014-05-14 | 2015-11-19 | Globalfoundries Singapore Pte. Ltd. | Thyristor random access memory |
US9773681B2 (en) * | 2015-06-05 | 2017-09-26 | Vanguard International Semiconductor Corporation | Semiconductor device with a trench and method for manufacturing the same |
FR3038774B1 (fr) * | 2015-07-08 | 2018-03-02 | Stmicroelectronics (Rousset) Sas | Procede de realisation d'un transistor haute tension a encombrement reduit, et circuit integre correspondant |
US9812454B2 (en) * | 2016-02-08 | 2017-11-07 | Kilopass Technology, Inc. | Methods and systems for reducing electrical disturb effects between thyristor memory cells using buried metal cathode lines |
JP2017174906A (ja) * | 2016-03-22 | 2017-09-28 | 富士ゼロックス株式会社 | 発光部品、プリントヘッド及び画像形成装置 |
KR101928629B1 (ko) * | 2016-12-01 | 2018-12-12 | 한양대학교 산학협력단 | 2단자 수직형 1t-디램 및 그 제조 방법 |
WO2019245702A1 (en) * | 2018-06-19 | 2019-12-26 | Applied Materials, Inc. | Pulsed plasma deposition etch step coverage improvement |
KR102552464B1 (ko) | 2018-11-19 | 2023-07-06 | 삼성전자 주식회사 | 반도체 소자 |
KR102156685B1 (ko) | 2018-11-27 | 2020-09-16 | 한양대학교 산학협력단 | 2단자 수직형 사이리스터 기반 1t 디램 |
FR3095891B1 (fr) | 2019-05-09 | 2023-01-13 | St Microelectronics Sa | Circuit électronique |
US11183095B2 (en) * | 2019-12-31 | 2021-11-23 | Micron Technology, Inc. | Dynamic screen refresh rate for an electronic device |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5526698A (en) * | 1978-08-10 | 1980-02-26 | Siemens Ag | Thyristor |
JPH05175491A (ja) * | 1991-12-20 | 1993-07-13 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
JP2001274398A (ja) * | 1999-10-19 | 2001-10-05 | Denso Corp | 半導体装置及びその製造方法 |
JP2002517905A (ja) * | 1998-06-05 | 2002-06-18 | スタンフォード ユニバーシティ | 動作エンハンサーを備えた半導体電流スイッチング装置とそのための方法 |
JP2007110110A (ja) * | 2005-09-30 | 2007-04-26 | Qimonda Ag | トレンチトランジスタの形成方法及び該当するトレンチトランジスタ |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4158238A (en) * | 1978-04-21 | 1979-06-12 | Erb Darrell M | Stratified charge ram having an opposite dopant polarity MOSFET switching circuit |
US4247916A (en) * | 1979-10-30 | 1981-01-27 | Erb Darrell M | Memory device in which one type carrier stored during write controls the flow of the other type carrier during read |
US5929477A (en) * | 1997-01-22 | 1999-07-27 | International Business Machines Corporation | Self-aligned diffused source vertical transistors with stack capacitors in a 4F-square memory cell array |
US6545297B1 (en) * | 1998-05-13 | 2003-04-08 | Micron Technology, Inc. | High density vertical SRAM cell using bipolar latchup induced by gated diode breakdown |
KR100297737B1 (ko) | 1998-09-24 | 2001-11-01 | 윤종용 | 반도체소자의 트렌치 소자 분리 방법 |
US6111778A (en) * | 1999-05-10 | 2000-08-29 | International Business Machines Corporation | Body contacted dynamic memory |
US6593632B1 (en) | 1999-08-17 | 2003-07-15 | Advanced Micro Devices, Inc. | Interconnect methodology employing a low dielectric constant etch stop layer |
KR100772736B1 (ko) | 2000-03-13 | 2007-11-01 | 엔엑스피 비 브이 | 반도체 디바이스 제조 방법 |
US6660631B1 (en) * | 2000-08-31 | 2003-12-09 | Micron Technology, Inc. | Devices containing platinum-iridium films and methods of preparing such films and devices |
US6458632B1 (en) * | 2001-03-14 | 2002-10-01 | Chartered Semiconductor Manufacturing Ltd. | UMOS-like gate-controlled thyristor structure for ESD protection |
JP2003168300A (ja) | 2001-11-29 | 2003-06-13 | Mitsubishi Electric Corp | 半導体装置 |
JP2003208799A (ja) | 2002-01-11 | 2003-07-25 | Mitsubishi Electric Corp | 半導体記憶装置 |
US7042027B2 (en) * | 2002-08-30 | 2006-05-09 | Micron Technology, Inc. | Gated lateral thyristor-based random access memory cell (GLTRAM) |
US6888200B2 (en) * | 2002-08-30 | 2005-05-03 | Micron Technology Inc. | One transistor SOI non-volatile random access memory cell |
US6917078B2 (en) * | 2002-08-30 | 2005-07-12 | Micron Technology Inc. | One transistor SOI non-volatile random access memory cell |
US6790713B1 (en) | 2002-09-09 | 2004-09-14 | T-Ram, Inc. | Method for making an inlayed thyristor-based device |
US6686612B1 (en) | 2002-10-01 | 2004-02-03 | T-Ram, Inc. | Thyristor-based device adapted to inhibit parasitic current |
US6666481B1 (en) * | 2002-10-01 | 2003-12-23 | T-Ram, Inc. | Shunt connection to emitter |
US6965129B1 (en) * | 2002-11-06 | 2005-11-15 | T-Ram, Inc. | Thyristor-based device having dual control ports |
US6768156B1 (en) * | 2003-02-10 | 2004-07-27 | Micron Technology, Inc. | Non-volatile random access memory cells associated with thin film constructions |
US6845034B2 (en) * | 2003-03-11 | 2005-01-18 | Micron Technology, Inc. | Electronic systems, constructions for detecting properties of objects, and assemblies for identifying persons |
US8125003B2 (en) * | 2003-07-02 | 2012-02-28 | Micron Technology, Inc. | High-performance one-transistor memory cell |
US7329953B2 (en) * | 2003-10-29 | 2008-02-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure for reducing leakage currents and high contact resistance for embedded memory and method for making same |
US7081378B2 (en) * | 2004-01-05 | 2006-07-25 | Chartered Semiconductor Manufacturing Ltd. | Horizontal TRAM and method for the fabrication thereof |
US7224002B2 (en) | 2004-05-06 | 2007-05-29 | Micron Technology, Inc. | Silicon on insulator read-write non-volatile memory comprising lateral thyristor and trapping layer |
US7326969B1 (en) * | 2004-12-02 | 2008-02-05 | T-Ram Semiconductor, Inc. | Semiconductor device incorporating thyristor-based memory and strained silicon |
US7655973B2 (en) * | 2005-10-31 | 2010-02-02 | Micron Technology, Inc. | Recessed channel negative differential resistance-based memory cell |
DE102006022126B4 (de) * | 2006-05-11 | 2015-04-09 | Infineon Technologies Ag | Verfahren zum Herstellen eines elektronischen Bauelementes |
US7630235B2 (en) * | 2007-03-28 | 2009-12-08 | Globalfoundries Inc. | Memory cells, memory devices and integrated circuits incorporating the same |
-
2005
- 2005-10-31 US US11/263,254 patent/US7655973B2/en active Active
-
2006
- 2006-09-26 JP JP2008537717A patent/JP4893971B2/ja active Active
- 2006-09-26 DE DE112006002913.4T patent/DE112006002913B4/de active Active
- 2006-09-26 CN CN2006800408921A patent/CN101300665B/zh active Active
- 2006-09-26 KR KR1020087010415A patent/KR100989772B1/ko active IP Right Grant
- 2006-09-26 CN CN201110296045.4A patent/CN102339856B/zh active Active
- 2006-09-26 WO PCT/US2006/037750 patent/WO2007055817A2/en active Application Filing
- 2006-10-17 TW TW095138151A patent/TWI334139B/zh active
-
2010
- 2010-01-07 US US12/683,939 patent/US7915673B2/en active Active
-
2011
- 2011-03-02 US US13/038,443 patent/US8119459B2/en active Active
-
2012
- 2012-02-16 US US13/398,549 patent/US8686494B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5526698A (en) * | 1978-08-10 | 1980-02-26 | Siemens Ag | Thyristor |
JPH05175491A (ja) * | 1991-12-20 | 1993-07-13 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
JP2002517905A (ja) * | 1998-06-05 | 2002-06-18 | スタンフォード ユニバーシティ | 動作エンハンサーを備えた半導体電流スイッチング装置とそのための方法 |
JP2001274398A (ja) * | 1999-10-19 | 2001-10-05 | Denso Corp | 半導体装置及びその製造方法 |
JP2007110110A (ja) * | 2005-09-30 | 2007-04-26 | Qimonda Ag | トレンチトランジスタの形成方法及び該当するトレンチトランジスタ |
Also Published As
Publication number | Publication date |
---|---|
CN101300665A (zh) | 2008-11-05 |
CN102339856A (zh) | 2012-02-01 |
DE112006002913B4 (de) | 2015-09-17 |
WO2007055817A2 (en) | 2007-05-18 |
US7655973B2 (en) | 2010-02-02 |
TWI334139B (en) | 2010-12-01 |
TW200731259A (en) | 2007-08-16 |
KR100989772B1 (ko) | 2010-10-26 |
CN101300665B (zh) | 2011-12-07 |
KR20080066742A (ko) | 2008-07-16 |
US20130140601A1 (en) | 2013-06-06 |
CN102339856B (zh) | 2016-02-24 |
US8686494B2 (en) | 2014-04-01 |
DE112006002913T5 (de) | 2008-09-25 |
US20070096203A1 (en) | 2007-05-03 |
WO2007055817A3 (en) | 2007-07-05 |
US8119459B2 (en) | 2012-02-21 |
US20100133607A1 (en) | 2010-06-03 |
US20110151629A1 (en) | 2011-06-23 |
US7915673B2 (en) | 2011-03-29 |
JP2009514212A (ja) | 2009-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4893971B2 (ja) | 溝形チャネルの負性微分抵抗をベースとするメモリセル | |
JP4342970B2 (ja) | 半導体メモリ装置及びその製造方法 | |
EP1743339B1 (en) | Silicon on insulator read-write non-volatile memory comprising lateral thyristor and trapping layer | |
TWI445162B (zh) | 記憶體單元、記憶體裝置以及內裝有該記憶體單元之積體電路 | |
US20090008714A1 (en) | Semiconductor devices and methods of forming the same | |
JPH11163329A (ja) | 半導体装置およびその製造方法 | |
TWI520270B (zh) | 半導體記憶裝置以及用於製造該半導體記憶裝置之方法 | |
US20060258060A1 (en) | Gate controlled floating well vertical MOSFET | |
KR102032221B1 (ko) | 터널링 전계효과 트랜지스터를 이용한 1t 디램 셀 소자와 그 제조방법 및 이를 이용한 메모리 어레이 | |
US7459741B2 (en) | Semiconductor memory device | |
US8525248B2 (en) | Memory cell comprising a floating body, a channel region, and a diode | |
US7894256B1 (en) | Thyristor based memory cell | |
US7208799B2 (en) | Floating body cell dynamic random access memory with optimized body geometry | |
WO2000079597A1 (fr) | Dispositif de memoire a semi-conducteur et procede de fabrication de celui-ci | |
US8183613B2 (en) | Bipolar transistor for a memory array | |
JP2008010698A (ja) | 半導体装置およびその駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091016 Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20091016 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111122 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111124 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111207 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4893971 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150106 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |