JP4892044B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP4892044B2 JP4892044B2 JP2009183673A JP2009183673A JP4892044B2 JP 4892044 B2 JP4892044 B2 JP 4892044B2 JP 2009183673 A JP2009183673 A JP 2009183673A JP 2009183673 A JP2009183673 A JP 2009183673A JP 4892044 B2 JP4892044 B2 JP 4892044B2
- Authority
- JP
- Japan
- Prior art keywords
- clock generation
- circuit
- flip
- inverter
- flop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 14
- 238000009792 diffusion process Methods 0.000 claims description 29
- 239000002184 metal Substances 0.000 claims description 24
- 210000004027 cell Anatomy 0.000 description 24
- 230000000052 comparative effect Effects 0.000 description 14
- 238000010586 diagram Methods 0.000 description 10
- 238000002955 isolation Methods 0.000 description 7
- 230000005540 biological transmission Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 239000013256 coordination polymer Substances 0.000 description 1
- 210000002287 horizontal cell Anatomy 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356104—Bistable circuits using complementary field-effect transistors
- H03K3/356113—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
- H03K3/356147—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit using pass gates
- H03K3/356156—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit using pass gates with synchronous operation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/3562—Bistable circuits of the primary-secondary type
- H03K3/35625—Bistable circuits of the primary-secondary type using complementary field-effect transistors
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
図1と図2を参照して本発明の第1の実施形態について説明する。この実施形態は、スキャンフリップフロップ内の2個のクロック生成インバーターを、マスターラッチとスレーブラッチとを挟むように分けて配置し、これらの各クロック生成インバーターと、スキャンフリップフロップ回路内の他の回路とが、ソース領域を共有するようにしたものである。
次に、図3を参照して本発明の第2の実施形態について説明する。この実施形態は、クロック生成インバーター間の接続をゲート配線のみで行っている点が、第1の実施形態と異なる。
次に、図4を参照して本発明の第3の実施形態について説明する。この実施形態は、クロック生成インバーター間の接続をメタル2配線も用いて金属配線のみで行っている点が、第1の実施形態と異なる。
次に、図5〜図7を参照して本発明の第3の実施形態について説明する。この実施形態は、スキャンタイプではないフリップフロップに関する。
12 ゲート及びゲート配線
13 コンタクト
14 メタル1配線(金属配線)
15 STI領域
17 メタル2配線(金属配線)
18 ビア
P1〜P16 PMOSトランジスタ
N1〜N16 NMOSトランジスタ
30 クロック生成インバーター(第1のクロック生成インバーター)
31 クロック生成インバーター(第2のクロック生成インバーター)
40 入力回路部(第2の他の回路)
41 マスターラッチ部
42 スレーブラッチ部
43 出力回路部(第1の他の回路)
Claims (5)
- CMOS半導体集積回路内に構成されたフリップフロップ回路を備える半導体装置であって、
前記フリップフロップ回路は、少なくとも、
第1のクロック信号を生成する、第1のクロック生成インバーターと、
前記第1のクロック信号を反転させた第2のクロック信号を生成する、第2のクロック生成インバーターと、
を備え、
前記第1及び第2のクロック生成インバーターは、前記フリップフロップ回路のマスターラッチ部とスレーブラッチ部とから構成されるラッチ部を挟むように配置され、
前記第1のクロック生成インバーターと、前記第1のクロック生成インバーターに隣り合う前記フリップフロップ回路内の第1の他の回路とは、ソース領域を共有し、
前記第2のクロック生成インバーターと、前記第2のクロック生成インバーターに隣り合う前記フリップフロップ回路内の第2の他の回路とは、ソース領域を共有する、
ものとして構成されていることを特徴とする、半導体装置。 - 前記フリップフロップ回路は、
入力信号に基づいて前記ラッチ部に信号を供給する、前記第2の他の回路としての入力回路部と、
前記ラッチ部からの信号に基づいて出力信号を出力する、前記第1の他の回路としての出力回路部と、
を更に備え、
回路配置が、
前記入力回路部、前記第2のクロック生成インバーター、前記マスターラッチ部、前記スレーブラッチ部、前記第1のクロック生成インバーター、及び、前記出力回路部の順であることを特徴とする、請求項1に記載の半導体装置。 - 前記第1及び第2のクロック生成インバーター間は、金属配線とゲート配線との少なくとも何れかで接続されていることを特徴とする、請求項1又は請求項2に記載の半導体装置。
- 前記第1のクロック生成インバーターと、前記第1の他の回路とにおける、PMOSトランジスタの拡散領域は一体に形成され、NMOSトランジスタの拡散領域は一体に形成されており、
前記第2のクロック生成インバーターと、前記第2の他の回路とにおける、PMOSトランジスタの拡散領域は一体に形成され、NMOSトランジスタの拡散領域は一体に形成されており、
前記ラッチ部における、PMOSトランジスタの拡散領域は一体に形成され、NMOSトランジスタの拡散領域は一体に形成されていることを特徴とする、請求項1から請求項3の何れかに記載の半導体装置。 - 前記第1のクロック生成インバーターと、前記第1の他の回路とにおける、PMOSトランジスタの拡散領域は一体に形成され、NMOSトランジスタの拡散領域は一体に形成されており、
前記第2のクロック生成インバーターと、前記第2の他の回路と、前記ラッチ部とにおける、PMOSトランジスタの拡散領域は一体に形成され、NMOSトランジスタの拡散領域は一体に形成されていることを特徴とする、請求項1に記載の半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009183673A JP4892044B2 (ja) | 2009-08-06 | 2009-08-06 | 半導体装置 |
US12/723,796 US8274319B2 (en) | 2009-08-06 | 2010-03-15 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009183673A JP4892044B2 (ja) | 2009-08-06 | 2009-08-06 | 半導体装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2011040826A JP2011040826A (ja) | 2011-02-24 |
JP2011040826A5 JP2011040826A5 (ja) | 2011-09-15 |
JP4892044B2 true JP4892044B2 (ja) | 2012-03-07 |
Family
ID=43534369
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009183673A Active JP4892044B2 (ja) | 2009-08-06 | 2009-08-06 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8274319B2 (ja) |
JP (1) | JP4892044B2 (ja) |
Families Citing this family (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5724408B2 (ja) * | 2011-01-27 | 2015-05-27 | 富士通セミコンダクター株式会社 | 半導体装置 |
US8547155B2 (en) * | 2011-08-22 | 2013-10-01 | Cisco Technology, Inc. | Soft error robust low power latch device layout techniques |
US8482314B2 (en) * | 2011-11-08 | 2013-07-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method and apparatus for improved multiplexing using tri-state inverter |
JP5875996B2 (ja) | 2013-02-13 | 2016-03-02 | 株式会社東芝 | フリップフロップ回路 |
US20160373108A1 (en) * | 2014-03-27 | 2016-12-22 | Intel Corporation | Multiplexor logic functions implemented with circuits having tunneling field effect transistors (tfets) |
CN105811922A (zh) * | 2015-01-15 | 2016-07-27 | 联发科技股份有限公司 | 低功耗保持触发器 |
US9948282B2 (en) * | 2015-01-15 | 2018-04-17 | Mediatek Inc. | Low-power retention flip-flops |
US9496854B2 (en) * | 2015-03-10 | 2016-11-15 | International Business Machines Corporation | High-speed latch circuits by selective use of large gate pitch |
JP6396834B2 (ja) * | 2015-03-23 | 2018-09-26 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
KR102386907B1 (ko) * | 2015-09-10 | 2022-04-14 | 삼성전자주식회사 | 반도체 집적 회로 |
JP6453732B2 (ja) * | 2015-09-11 | 2019-01-16 | 株式会社東芝 | 半導体集積回路 |
TWI575875B (zh) * | 2015-10-29 | 2017-03-21 | 智原科技股份有限公司 | 正反器電路 |
US9660627B1 (en) | 2016-01-05 | 2017-05-23 | Bitfury Group Limited | System and techniques for repeating differential signals |
US9514264B1 (en) | 2016-01-05 | 2016-12-06 | Bitfury Group Limited | Layouts of transmission gates and related systems and techniques |
US9645604B1 (en) | 2016-01-05 | 2017-05-09 | Bitfury Group Limited | Circuits and techniques for mesochronous processing |
JP2019008859A (ja) * | 2017-06-28 | 2019-01-17 | 東芝メモリ株式会社 | 半導体装置 |
KR102362016B1 (ko) | 2017-09-19 | 2022-02-10 | 삼성전자주식회사 | 마스터 슬레이브 플립 플롭 |
KR102367860B1 (ko) | 2018-01-03 | 2022-02-24 | 삼성전자주식회사 | 반도체 장치 |
WO2019171937A1 (ja) | 2018-03-07 | 2019-09-12 | 株式会社ソシオネクスト | 半導体集積回路装置 |
US10522542B1 (en) * | 2018-06-28 | 2019-12-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Double rule integrated circuit layouts for a dual transmission gate |
US10868524B2 (en) | 2018-12-13 | 2020-12-15 | Samsung Electronics Co., Ltd. | Semiconductor circuit and semiconductor circuit layout system |
US11386254B2 (en) | 2018-12-13 | 2022-07-12 | Samsung Electronics Co., Ltd. | Semiconductor circuit and semiconductor circuit layout system |
KR102719776B1 (ko) * | 2019-08-07 | 2024-10-21 | 삼성전자주식회사 | 멀티-하이트 스탠다드 셀로 구현되는 세미-다이나믹 플립-플롭 및 이를 포함하는 집적 회로의 설계 방법 |
KR20210029866A (ko) | 2019-09-06 | 2021-03-17 | 삼성전자주식회사 | 반도체 소자 |
KR20210060025A (ko) | 2019-11-18 | 2021-05-26 | 삼성전자주식회사 | 스캔 플립플롭 및 이를 포함하는 스캔 테스트 회로 |
KR20210088043A (ko) | 2020-01-03 | 2021-07-14 | 삼성전자주식회사 | 표준 셀을 포함하는 반도체 장치 |
US11296682B2 (en) * | 2020-04-01 | 2022-04-05 | Taiwan Semiconductor Manufacturing Company Ltd. | Input circuit of a flip-flop and associated manufacturing method |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10134591A (ja) * | 1996-10-28 | 1998-05-22 | Toshiba Corp | ダィナミックレジスタを含む半導体集積回路 |
JPH1155081A (ja) * | 1997-08-07 | 1999-02-26 | Sony Corp | フリップフロップ回路および回路設計システム |
JP2001332626A (ja) * | 2000-05-24 | 2001-11-30 | Fujitsu Ltd | 半導体集積回路の設計方法 |
US6680622B2 (en) * | 2002-05-14 | 2004-01-20 | Stmicroelectronics, Inc. | Method and system for disabling a scanout line of a register flip-flop |
US7053424B2 (en) | 2002-10-31 | 2006-05-30 | Yamaha Corporation | Semiconductor integrated circuit device and its manufacture using automatic layout |
US6975152B1 (en) * | 2003-04-22 | 2005-12-13 | Advanced Micro Devices, Inc. | Flip flop supporting glitchless operation on a one-hot bus and method |
-
2009
- 2009-08-06 JP JP2009183673A patent/JP4892044B2/ja active Active
-
2010
- 2010-03-15 US US12/723,796 patent/US8274319B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20110032016A1 (en) | 2011-02-10 |
US8274319B2 (en) | 2012-09-25 |
JP2011040826A (ja) | 2011-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4892044B2 (ja) | 半導体装置 | |
JP4002412B2 (ja) | 基本セル、集積回路レイアウトセクション、集積回路レイアウト、集積回路デバイスおよび集積回路の信号線を設計する方法 | |
US20170077910A1 (en) | Semiconductor integrated circuits | |
JP2011040826A5 (ja) | ||
JP5979882B2 (ja) | 固体撮像装置 | |
JP2007067207A (ja) | 半導体装置 | |
JP2008078508A (ja) | 半導体集積回路及び半導体集積回路の製造方法 | |
JP2001189423A (ja) | 半導体集積回路 | |
US11916056B2 (en) | Semiconductor integrated circuit device | |
JP2012227395A (ja) | 半導体集積回路装置 | |
US11386254B2 (en) | Semiconductor circuit and semiconductor circuit layout system | |
US10868524B2 (en) | Semiconductor circuit and semiconductor circuit layout system | |
JP6555239B2 (ja) | 半導体集積回路及び半導体集積回路のクロック供給方法 | |
JP4743469B2 (ja) | 半導体集積回路装置とクロック分配方法 | |
JP6010308B2 (ja) | 半導体集積回路および電子機器 | |
US8421503B2 (en) | Latch circuit | |
JP2007281487A (ja) | 半導体集積回路及びその製造方法並びにasic素子の製造方法 | |
JP2007173474A (ja) | ゲートアレイ | |
JP5630856B2 (ja) | 半導体装置 | |
JP7157350B2 (ja) | 半導体集積回路装置 | |
JP2010251468A (ja) | 半導体集積回路 | |
JP2009278032A (ja) | 半導体集積回路 | |
JP3891813B2 (ja) | 集積論理回路の階層設計方法 | |
CN115173839A (zh) | 低偏移的互补信号产生器与集成电路 | |
JP2006100436A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110801 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110801 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111118 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111216 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4892044 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141222 Year of fee payment: 3 |