JP2005243999A - 配線基板の製造方法 - Google Patents
配線基板の製造方法 Download PDFInfo
- Publication number
- JP2005243999A JP2005243999A JP2004053001A JP2004053001A JP2005243999A JP 2005243999 A JP2005243999 A JP 2005243999A JP 2004053001 A JP2004053001 A JP 2004053001A JP 2004053001 A JP2004053001 A JP 2004053001A JP 2005243999 A JP2005243999 A JP 2005243999A
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- layer
- wiring board
- dielectric layer
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
【解決手段】 本発明の配線基板の製造方法では、コア基板を有さず、かつ両主表面が誘電体層にて構成されるよう、高分子材料からなる誘電体層と導体層とが交互に積層された配線基板を製造するために、
製造時における補強のための支持基板上に、加熱により接着力が低下する加熱剥離性接着層を介して前記配線基板となるべき配線積層部を積層形成した後、
剥離用加熱処理を行い、前記配線積層部を前記支持基板から剥離することを特徴とする。
【選択図】 図2
Description
コア基板を有さず、かつ両主表面が誘電体層にて構成されるよう、高分子材料からなる誘電体層と導体層とが交互に積層された配線基板を製造するために、
製造時における補強のための支持基板上に、加熱により接着力が低下する加熱剥離性接着層を介して前記配線基板となるべき配線積層部を積層形成した後、
剥離用加熱処理を行い、前記配線積層部を前記支持基板から剥離することを特徴とする。
図4は、本発明の配線基板1の断面構造の概略を表す図である。配線基板1は、高分子材料からなる誘電体層(B1〜B3、SR)と導体層(M1、M2、PD)とが交互に積層された構造を有する。その第一主表面MP1は電子部品を搭載するための搭載面とされ、主表面をなす第一誘電体層B1には、電子部品と接続するための、周知のハンダで構成された突起状の金属端子(ハンダバンプ)FBが形成されている。また、第二主表面MP2は、外部基板へ接続するための接続面とされ、主表面をなす誘電体層(ソルダーレジスト層)SRには開口が形成されており、該開口内には外部基板への接続を担うハンダボール(後述)を設置するための金属端子(金属パッド)PDが露出している。
11 第一誘電体層
12 第二誘電体層
20 支持基板
21 下地誘電体層
5 複層シート
51 加熱剥離性接着層
52 シート基材
100 配線積層部
Claims (1)
- コア基板を有さず、かつ両主表面が誘電体層にて構成されるよう、高分子材料からなる誘電体層と導体層とが交互に積層された配線基板を製造するために、
製造時における補強のための支持基板上に、加熱により接着力が低下する加熱剥離性接着層を介して前記配線基板となるべき配線積層部を積層形成した後、
剥離用加熱処理を行い、前記配線積層部を前記支持基板から剥離することを特徴とする配線基板の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004053001A JP4565861B2 (ja) | 2004-02-27 | 2004-02-27 | 配線基板の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004053001A JP4565861B2 (ja) | 2004-02-27 | 2004-02-27 | 配線基板の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005243999A true JP2005243999A (ja) | 2005-09-08 |
JP4565861B2 JP4565861B2 (ja) | 2010-10-20 |
Family
ID=35025400
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004053001A Expired - Fee Related JP4565861B2 (ja) | 2004-02-27 | 2004-02-27 | 配線基板の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4565861B2 (ja) |
Cited By (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006269994A (ja) * | 2005-03-25 | 2006-10-05 | Fujitsu Ltd | 配線基板の製造方法 |
JP2007150002A (ja) * | 2005-11-29 | 2007-06-14 | Tdk Corp | 半導体ic内蔵基板及びその製造方法 |
JP2007173658A (ja) * | 2005-12-26 | 2007-07-05 | Kyocer Slc Technologies Corp | 配線基板の製造方法 |
JP2007188986A (ja) * | 2006-01-12 | 2007-07-26 | Tdk Corp | 多層回路基板及びその製造方法 |
JP2010056370A (ja) * | 2008-08-29 | 2010-03-11 | Tdk Corp | 配線基板の製造方法 |
JP2010092907A (ja) * | 2008-10-03 | 2010-04-22 | Mitsui Mining & Smelting Co Ltd | 多層プリント配線板の製造方法及びその方法を用いて得られる多層プリント配線板 |
JP2010147452A (ja) * | 2008-12-17 | 2010-07-01 | Samsung Electro-Mechanics Co Ltd | 基板製造用キャリア部材及びこれを用いる基板製造方法 |
JP2011061176A (ja) * | 2009-09-14 | 2011-03-24 | Samsung Electro-Mechanics Co Ltd | プリント基板の製造方法 |
KR101044197B1 (ko) | 2009-11-12 | 2011-06-28 | 삼성전기주식회사 | 인쇄회로기판의 제조방법 |
JP2011129859A (ja) * | 2009-12-15 | 2011-06-30 | Samsung Electro-Mechanics Co Ltd | 基板製造用キャリア部材及びこれを用いた基板の製造方法 |
JP2011139013A (ja) * | 2009-12-30 | 2011-07-14 | Samsung Electro-Mechanics Co Ltd | 基板製造用キャリア部材及びこれを用いた基板の製造方法 |
KR101055455B1 (ko) | 2009-11-30 | 2011-08-08 | 삼성전기주식회사 | 기판 제조용 캐리어 부재 및 이를 이용한 기판의 제조방법 |
KR101055488B1 (ko) | 2009-12-16 | 2011-08-08 | 삼성전기주식회사 | 인쇄회로기판 제조용 캐리어와 그 제조방법 및 이를 이용한 인쇄회로기판의 제조방법 |
KR101101496B1 (ko) | 2009-11-30 | 2012-01-03 | 삼성전기주식회사 | 배선기판 제조용 캐리어 및 이를 이용한 배선기판의 제조방법 |
KR101140882B1 (ko) * | 2009-08-31 | 2012-05-03 | 삼성전기주식회사 | 범프를 구비한 인쇄회로기판 및 그 제조방법 |
US8188375B2 (en) | 2005-11-29 | 2012-05-29 | Tok Corporation | Multilayer circuit board and method for manufacturing the same |
KR101156776B1 (ko) * | 2010-12-21 | 2012-06-18 | 삼성전기주식회사 | 인쇄회로기판의 제조방법 |
US8266797B2 (en) | 2007-06-22 | 2012-09-18 | Princo Middle East Fze | Method of manufacturing a multi-layer substrate |
KR101314544B1 (ko) * | 2007-07-12 | 2013-10-04 | 프린코 코포레이션 | 다층기판 및 그 제조방법 |
KR20150130338A (ko) * | 2013-03-08 | 2015-11-23 | 자일링크스 인코포레이티드 | 스택된 실리콘 상호연결 기술(ssit) 제품을 위한 무-기판 인터포저 기술 |
CN106170857A (zh) * | 2015-03-18 | 2016-11-30 | 艾马克科技公司 | 半导体装置和其制造方法 |
KR101807621B1 (ko) * | 2016-03-25 | 2017-12-12 | 주식회사 심텍 | 캐리어 기판을 이용한 인쇄회로기판 및 그 제조 방법 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000196243A (ja) * | 1998-12-28 | 2000-07-14 | Fujitsu Ltd | フレキシブル多層回路基板の製造方法 |
JP2002094236A (ja) * | 2000-09-11 | 2002-03-29 | Ibiden Co Ltd | 多層回路基板の製造方法 |
JP2002164467A (ja) * | 2000-09-14 | 2002-06-07 | Sony Corp | 回路ブロック体及びその製造方法、配線回路装置及びその製造方法並びに半導体装置及びその製造方法 |
-
2004
- 2004-02-27 JP JP2004053001A patent/JP4565861B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000196243A (ja) * | 1998-12-28 | 2000-07-14 | Fujitsu Ltd | フレキシブル多層回路基板の製造方法 |
JP2002094236A (ja) * | 2000-09-11 | 2002-03-29 | Ibiden Co Ltd | 多層回路基板の製造方法 |
JP2002164467A (ja) * | 2000-09-14 | 2002-06-07 | Sony Corp | 回路ブロック体及びその製造方法、配線回路装置及びその製造方法並びに半導体装置及びその製造方法 |
Cited By (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4621049B2 (ja) * | 2005-03-25 | 2011-01-26 | 富士通株式会社 | 配線基板の製造方法 |
JP2006269994A (ja) * | 2005-03-25 | 2006-10-05 | Fujitsu Ltd | 配線基板の製造方法 |
US8530752B2 (en) | 2005-11-29 | 2013-09-10 | Tdk Corporation | Multilayer circuit board and method for manufacturing the same |
US8188375B2 (en) | 2005-11-29 | 2012-05-29 | Tok Corporation | Multilayer circuit board and method for manufacturing the same |
JP2007150002A (ja) * | 2005-11-29 | 2007-06-14 | Tdk Corp | 半導体ic内蔵基板及びその製造方法 |
JP2007173658A (ja) * | 2005-12-26 | 2007-07-05 | Kyocer Slc Technologies Corp | 配線基板の製造方法 |
JP2007188986A (ja) * | 2006-01-12 | 2007-07-26 | Tdk Corp | 多層回路基板及びその製造方法 |
US8278562B2 (en) | 2007-06-22 | 2012-10-02 | Princo Middle East Fze | Multi-layer substrate and manufacturing method thereof |
US8266797B2 (en) | 2007-06-22 | 2012-09-18 | Princo Middle East Fze | Method of manufacturing a multi-layer substrate |
KR101314544B1 (ko) * | 2007-07-12 | 2013-10-04 | 프린코 코포레이션 | 다층기판 및 그 제조방법 |
JP2010056370A (ja) * | 2008-08-29 | 2010-03-11 | Tdk Corp | 配線基板の製造方法 |
US8303752B2 (en) | 2008-08-29 | 2012-11-06 | Tdk Corporation | Method of manufacturing wiring board |
JP2010092907A (ja) * | 2008-10-03 | 2010-04-22 | Mitsui Mining & Smelting Co Ltd | 多層プリント配線板の製造方法及びその方法を用いて得られる多層プリント配線板 |
US8677618B2 (en) | 2008-12-17 | 2014-03-25 | Samsung Electro-Mechanics Co., Ltd. | Method of manufacturing substrate using a carrier |
JP2010147452A (ja) * | 2008-12-17 | 2010-07-01 | Samsung Electro-Mechanics Co Ltd | 基板製造用キャリア部材及びこれを用いる基板製造方法 |
KR101140882B1 (ko) * | 2009-08-31 | 2012-05-03 | 삼성전기주식회사 | 범프를 구비한 인쇄회로기판 및 그 제조방법 |
JP2011061176A (ja) * | 2009-09-14 | 2011-03-24 | Samsung Electro-Mechanics Co Ltd | プリント基板の製造方法 |
KR101044197B1 (ko) | 2009-11-12 | 2011-06-28 | 삼성전기주식회사 | 인쇄회로기판의 제조방법 |
KR101055455B1 (ko) | 2009-11-30 | 2011-08-08 | 삼성전기주식회사 | 기판 제조용 캐리어 부재 및 이를 이용한 기판의 제조방법 |
KR101101496B1 (ko) | 2009-11-30 | 2012-01-03 | 삼성전기주식회사 | 배선기판 제조용 캐리어 및 이를 이용한 배선기판의 제조방법 |
JP2011129859A (ja) * | 2009-12-15 | 2011-06-30 | Samsung Electro-Mechanics Co Ltd | 基板製造用キャリア部材及びこれを用いた基板の製造方法 |
KR101055488B1 (ko) | 2009-12-16 | 2011-08-08 | 삼성전기주식회사 | 인쇄회로기판 제조용 캐리어와 그 제조방법 및 이를 이용한 인쇄회로기판의 제조방법 |
JP2011139013A (ja) * | 2009-12-30 | 2011-07-14 | Samsung Electro-Mechanics Co Ltd | 基板製造用キャリア部材及びこれを用いた基板の製造方法 |
KR101156776B1 (ko) * | 2010-12-21 | 2012-06-18 | 삼성전기주식회사 | 인쇄회로기판의 제조방법 |
KR20150130338A (ko) * | 2013-03-08 | 2015-11-23 | 자일링크스 인코포레이티드 | 스택된 실리콘 상호연결 기술(ssit) 제품을 위한 무-기판 인터포저 기술 |
JP2016510176A (ja) * | 2013-03-08 | 2016-04-04 | ザイリンクス インコーポレイテッドXilinx Incorporated | スタックドシリコンインターコネクト技術(ssit)製品のための、基板レスインターポーザ技術 |
KR102223473B1 (ko) * | 2013-03-08 | 2021-03-08 | 자일링크스 인코포레이티드 | 스택된 실리콘 상호연결 기술(ssit) 제품을 위한 무-기판 인터포저 및 무-기판 인터포저를 갖는 ssit 제품을 형성하기 위한 방법(substrate-less interposer for a stacked silicon interconnect technology (ssit) product and method for forming a ssit product with a substrate-less interposer). |
CN106170857B (zh) * | 2015-03-18 | 2022-05-31 | 艾马克科技公司 | 半导体装置和其制造方法 |
CN106170857A (zh) * | 2015-03-18 | 2016-11-30 | 艾马克科技公司 | 半导体装置和其制造方法 |
KR101807621B1 (ko) * | 2016-03-25 | 2017-12-12 | 주식회사 심텍 | 캐리어 기판을 이용한 인쇄회로기판 및 그 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
JP4565861B2 (ja) | 2010-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4565861B2 (ja) | 配線基板の製造方法 | |
JP4767269B2 (ja) | 印刷回路基板の製造方法 | |
US11152293B2 (en) | Wiring board having two insulating films and hole penetrating therethrough | |
JP4542201B2 (ja) | コアレス配線基板の製造方法 | |
WO2010038489A1 (ja) | 電子部品内蔵配線板及びその製造方法 | |
JP2001028483A (ja) | 配線基板、多層配線基板、回路部品実装体及び、配線基板の製造方法 | |
US8347493B2 (en) | Wiring board with built-in electronic component and method of manufacturing same | |
WO2004014114A1 (ja) | 素子内蔵基板の製造方法および素子内蔵基板、ならびに、プリント配線板の製造方法およびプリント配線板 | |
JP4538373B2 (ja) | コアレス配線基板の製造方法、及びそのコアレス配線基板を有する電子装置の製造方法 | |
JP6510884B2 (ja) | 配線基板及びその製造方法と電子部品装置 | |
JP2008300819A (ja) | プリント基板およびその製造方法 | |
JP5176676B2 (ja) | 部品内蔵基板の製造方法 | |
JP2002094236A (ja) | 多層回路基板の製造方法 | |
JP5861400B2 (ja) | 半導体実装部材 | |
JP3935456B2 (ja) | 配線基板の製造方法 | |
JP4549692B2 (ja) | 配線基板の製造方法 | |
JP4282161B2 (ja) | 多層プリント配線板及び多層プリント配線板の製造方法 | |
JP2002252436A (ja) | 両面積層板およびその製造方法 | |
JP3608559B2 (ja) | 素子内蔵基板の製造方法 | |
JP4549693B2 (ja) | 配線基板の製造方法 | |
JP2005063987A (ja) | 配線基板の製造方法、及び配線基板 | |
JP3107535B2 (ja) | 配線基板、回路部品実装体、および配線基板の製造方法 | |
JP4549691B2 (ja) | 配線基板の製造方法 | |
JP2004103798A (ja) | 2メタルテープの製造方法および配線基板の製造方法 | |
JP2009164491A (ja) | 配線基板の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070219 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090805 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090807 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091005 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100331 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100531 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100707 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100803 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130813 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130813 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |