WO2019130746A1 - 半導体複合装置およびそれに用いられるパッケージ基板 - Google Patents
半導体複合装置およびそれに用いられるパッケージ基板 Download PDFInfo
- Publication number
- WO2019130746A1 WO2019130746A1 PCT/JP2018/038813 JP2018038813W WO2019130746A1 WO 2019130746 A1 WO2019130746 A1 WO 2019130746A1 JP 2018038813 W JP2018038813 W JP 2018038813W WO 2019130746 A1 WO2019130746 A1 WO 2019130746A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- composite device
- package substrate
- capacitor
- semiconductor composite
- Prior art date
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 205
- 239000004065 semiconductor Substances 0.000 title claims abstract description 157
- 239000002131 composite material Substances 0.000 title claims abstract description 122
- 239000003990 capacitor Substances 0.000 claims abstract description 110
- 229910052751 metal Inorganic materials 0.000 claims description 93
- 239000002184 metal Substances 0.000 claims description 93
- 239000011347 resin Substances 0.000 claims description 63
- 229920005989 resin Polymers 0.000 claims description 63
- 239000010949 copper Substances 0.000 claims description 38
- 230000000149 penetrating effect Effects 0.000 claims description 14
- 150000001875 compounds Chemical class 0.000 claims description 13
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 12
- 229910052802 copper Inorganic materials 0.000 claims description 12
- 239000011810 insulating material Substances 0.000 claims description 11
- 239000004744 fabric Substances 0.000 claims description 6
- 239000011521 glass Substances 0.000 claims description 6
- 239000000696 magnetic material Substances 0.000 claims description 5
- 239000010410 layer Substances 0.000 description 544
- 239000011162 core material Substances 0.000 description 43
- 238000000034 method Methods 0.000 description 35
- 239000000463 material Substances 0.000 description 33
- 238000007747 plating Methods 0.000 description 33
- 230000008569 process Effects 0.000 description 33
- 238000004519 manufacturing process Methods 0.000 description 29
- 230000004048 modification Effects 0.000 description 25
- 238000012986 modification Methods 0.000 description 25
- 238000010586 diagram Methods 0.000 description 23
- 229910052782 aluminium Inorganic materials 0.000 description 15
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 13
- 239000004593 Epoxy Substances 0.000 description 12
- 239000010931 gold Substances 0.000 description 11
- 229910000679 solder Inorganic materials 0.000 description 10
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 8
- 230000015572 biosynthetic process Effects 0.000 description 8
- 238000005530 etching Methods 0.000 description 7
- 238000005553 drilling Methods 0.000 description 6
- 239000010408 film Substances 0.000 description 6
- 229910052737 gold Inorganic materials 0.000 description 6
- 239000011256 inorganic filler Substances 0.000 description 6
- 229910003475 inorganic filler Inorganic materials 0.000 description 6
- ISWSIDIOOBJBQZ-UHFFFAOYSA-N Phenol Chemical compound OC1=CC=CC=C1 ISWSIDIOOBJBQZ-UHFFFAOYSA-N 0.000 description 5
- 239000004642 Polyimide Substances 0.000 description 5
- 238000005336 cracking Methods 0.000 description 5
- 238000009413 insulation Methods 0.000 description 5
- 229920002120 photoresistant polymer Polymers 0.000 description 5
- 229920001721 polyimide Polymers 0.000 description 5
- 239000007784 solid electrolyte Substances 0.000 description 5
- 230000008646 thermal stress Effects 0.000 description 5
- 229910000976 Electrical steel Inorganic materials 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 239000000945 filler Substances 0.000 description 4
- 230000017525 heat dissipation Effects 0.000 description 4
- 239000012762 magnetic filler Substances 0.000 description 4
- 238000000059 patterning Methods 0.000 description 4
- 239000000377 silicon dioxide Substances 0.000 description 4
- 229910052709 silver Inorganic materials 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 239000010944 silver (metal) Substances 0.000 description 3
- 239000002356 single layer Substances 0.000 description 3
- 229920001609 Poly(3,4-ethylenedioxythiophene) Polymers 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 229920001940 conductive polymer Polymers 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 238000001465 metallisation Methods 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229920000172 poly(styrenesulfonic acid) Polymers 0.000 description 2
- 229940005642 polystyrene sulfonic acid Drugs 0.000 description 2
- 229920000123 polythiophene Polymers 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 238000004381 surface treatment Methods 0.000 description 2
- 229910000859 α-Fe Inorganic materials 0.000 description 2
- 229910017090 AlO 2 Inorganic materials 0.000 description 1
- 229920000049 Carbon (fiber) Polymers 0.000 description 1
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- JRPBQTZRNDNNOP-UHFFFAOYSA-N barium titanate Chemical compound [Ba+2].[Ba+2].[O-][Ti]([O-])([O-])[O-] JRPBQTZRNDNNOP-UHFFFAOYSA-N 0.000 description 1
- 229910002113 barium titanate Inorganic materials 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000005422 blasting Methods 0.000 description 1
- 239000004917 carbon fiber Substances 0.000 description 1
- 239000003985 ceramic capacitor Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- -1 coils Substances 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 239000011231 conductive filler Substances 0.000 description 1
- 230000008602 contraction Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 239000006185 dispersion Substances 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000005323 electroforming Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- VNWKTOKETHGBQD-UHFFFAOYSA-N methane Chemical compound C VNWKTOKETHGBQD-UHFFFAOYSA-N 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 239000012766 organic filler Substances 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229920000767 polyaniline Polymers 0.000 description 1
- 229920000128 polypyrrole Polymers 0.000 description 1
- 239000011148 porous material Substances 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000012779 reinforcing material Substances 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 230000035882 stress Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5383—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4857—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/10—Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/145—Organic substrates, e.g. plastic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5384—Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5385—Assembly of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/642—Capacitive arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/16—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/003—Constructional details, e.g. physical layout, assembly, wiring or busbar connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/023—Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0254—High voltage adaptations; Electrical insulation details; Overvoltage or electrostatic discharge protection ; Arrangements for regulating voltages or for using plural voltages
- H05K1/0262—Arrangements for regulating voltages or for using plural voltages
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
- H05K1/162—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
- H05K1/165—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed inductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3677—Wire-like or pin-like cooling fins or heat sinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/06—Lamination
- H05K2203/061—Lamination of previously made multilayered subassemblies
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
- H05K3/4623—Manufacturing multilayer circuits by laminating two or more circuit boards the circuit boards having internal via connections between two or more circuit layers before lamination, e.g. double-sided circuit boards
Definitions
- the present disclosure relates to a semiconductor composite device and a package substrate used therefor, and more particularly to the structure of a semiconductor composite device used for a DC voltage conversion device.
- Patent Document 1 discloses a package substrate in which a part or all of a passive element (passive element) such as an inductor or a capacitor is embedded, and an active such as a switching element Disclosed is a semiconductor device having a voltage control device (hereinafter, also referred to as "voltage regulator") including an element (active element).
- a voltage regulator and a load to which a power supply voltage is to be supplied are mounted on a package substrate.
- the DC voltage adjusted by the voltage adjustment unit is smoothed by the passive element in the package substrate and supplied to the load.
- a semiconductor device having a voltage regulator as described above is applied to, for example, an electronic device such as a mobile phone or a smartphone.
- an electronic device such as a mobile phone or a smartphone.
- miniaturization and thinning of electronic devices have been promoted, and along with this, miniaturization of the semiconductor device itself is desired.
- the inductor and the capacitor are laid out and embedded in the same layer of the package substrate.
- the inductance of the inductor and the capacitance of the capacitor formed in the package substrate can not be sufficiently secured, and the desired characteristics are realized. It is possible that it can not be done.
- the present disclosure has been made to solve the above problems, and its object is to degrade the characteristics of a semiconductor composite device in a package substrate in which an inductor or a capacitor is embedded, and a semiconductor composite device using a voltage regulator. To realize miniaturization while suppressing the
- the semiconductor composite device has a function of converting an input DC voltage into different DC voltages.
- the semiconductor composite device includes a voltage regulator including a semiconductor active element, a load to which the converted DC voltage is supplied, and a package substrate on which the load is mounted on a mounting surface.
- the package substrate includes a first layer in which a capacitor is formed, and a second layer in which an inductor is formed and which is different from the first layer.
- the package substrate has a plurality of through holes penetrating the first layer and the second layer in the direction perpendicular to the mounting surface.
- the capacitor is electrically connected to the load through a first through hole of the plurality of through holes.
- the inductor is electrically connected to the load through the second through hole of the plurality of through holes, and electrically connected to the voltage regulator through the third through hole of the plurality of through holes. Be done.
- the first through hole and the second through hole are common.
- the inductor and the capacitor at least partially overlap.
- the second layer is formed including a metal wire forming a coil, and a composite material surrounding the metal wire and including a resin and a magnetic body.
- the capacitor is an electrolytic capacitor.
- a chopper type step-down switching regulator is formed by the voltage regulator and the inductor and the capacitor.
- the inductor and the capacitor function as an LC filter that smoothes the output of the voltage regulator.
- the plurality of through holes further include at least one fourth through hole not connected to any of the inductor and the capacitor.
- the fourth through hole is connected to an external ground line.
- the fourth through hole is connected to an external signal line.
- the inner diameter of the fourth through hole is smaller than the inner diameter of the first to third through holes.
- the fourth through hole is connected to an external heat sink.
- a plurality of fourth through holes are provided.
- the package substrate further includes a via which is filled with an insulating material and is formed to penetrate the first layer and the second layer. A fourth through hole is formed in the via.
- the fourth through hole is connected to the load directly below the load.
- the mounting surface is formed on the first surface of the first layer.
- the second layer is connected to a second surface opposite to the first surface of the first layer.
- the package substrate further includes a circuit layer in which a plurality of wiring patterns are formed.
- the circuit layer is disposed on the first surface of the first layer.
- the second layer is disposed on a second surface opposite to the first surface of the first layer.
- the mounting surface is formed on the surface of the circuit layer opposite to the first layer side.
- the circuit layer comprises a core substrate.
- the voltage regulator is formed in the circuit layer described above.
- the load overlaps with the voltage regulator in the circuit layer.
- the package substrate further includes a terminal layer on which a plurality of wiring patterns are formed.
- the terminal layer is disposed on the side of the second layer opposite to the first layer.
- a voltage regulator is mounted on the mounting surface.
- a semiconductor composite device converts an input DC voltage into a different DC voltage and supplies it to a load.
- the semiconductor composite device includes a voltage regulator including a semiconductor active element, and a package substrate configured to be capable of mounting a load on a mounting surface.
- the package substrate includes a first layer in which a capacitor is formed, a second layer in which an inductor is formed and which is different from the first layer, and a connection terminal disposed on a mounting surface and used for electrical connection with a load.
- the package substrate is formed with first and second through holes penetrating the first layer and the second layer in the direction perpendicular to the mounting surface.
- the capacitor is electrically connected to the load through the first through hole.
- the inductor is electrically connected to the load through the first through hole and electrically connected to the voltage regulator through the second through hole.
- a semiconductor composite device receives a DC voltage regulated by a voltage regulator including a semiconductor active element.
- the semiconductor complex device includes a load that operates using the above-described DC voltage, and a package substrate on which the load is mounted on the mounting surface.
- the package substrate includes a first layer on which a capacitor is formed, a second layer on which an inductor is formed and which is different from the first layer, and a connection terminal disposed on a mounting surface and used for electrical connection with a voltage regulator.
- the package substrate is formed with first and second through holes penetrating the first layer and the second layer in the direction perpendicular to the mounting surface.
- the capacitor is electrically connected to the load through the first through hole.
- the inductor is electrically connected to the load through the first through hole and electrically connected to the voltage regulator through the second through hole.
- a package substrate according to still another aspect of the present disclosure is used in a semiconductor composite device that supplies a load with a DC voltage regulated by a voltage regulator including a semiconductor active element.
- the package substrate is disposed on the mounting surface of the package substrate and is used for electrical connection between the first layer on which the capacitor is formed, the second layer on which the inductor is formed, and the second layer different from the first layer. And a connection terminal.
- the package substrate is formed with first and second through holes penetrating the first layer and the second layer in the direction perpendicular to the mounting surface.
- the capacitor is electrically connected to the load through the first through hole.
- the inductor is electrically connected to the load through the first through hole and electrically connected to the voltage regulator through the second through hole.
- the first layer in which the capacitor is formed and the second layer in which the inductor is formed are stacked as different layers, a capacitor and / or an inductor, and a voltage regulator Alternatively, the load is electrically connected through the through hole.
- the semiconductor composite device it is easier to secure capacitance and inductance as compared with the case where the capacitor and the inductor are laid out in the same layer. Therefore, it is possible to realize miniaturization while suppressing deterioration in the characteristics of the semiconductor composite device.
- FIG. 1 is a block diagram of a semiconductor composite device according to a first embodiment.
- FIG. 1 is a plan view of a semiconductor composite device according to a first embodiment.
- FIG. 3 is a cross-sectional view of the semiconductor composite device of FIG. 2 as viewed in the direction of arrows of line III-III.
- FIG. 4 is a cross-sectional view of the semiconductor composite device of FIG. 2 as viewed in the direction of arrows of line IV-IV. It is a top view of the part of C layer of FIG. It is a top view of the part of L layer of FIG. It is a flowchart which shows the manufacturing process of a semiconductor compound device. It is a figure for demonstrating the formation process (S100) of C layer.
- FIG. 16 is a cross-sectional view of a semiconductor composite device according to a second embodiment.
- FIG. 18 is a cross-sectional view of a semiconductor composite device according to a third embodiment.
- FIG. 21 is a cross-sectional view of a semiconductor composite device according to a fourth embodiment.
- FIG. 25 is a cross-sectional view of a first example of a semiconductor composite device according to a fifth embodiment.
- FIG. 25 is a cross-sectional view of a second example of the semiconductor composite device according to the fifth embodiment.
- FIG. 21 is a cross-sectional view of a semiconductor composite device according to a sixth embodiment.
- FIG. 35 is a plan view of a C layer of the semiconductor composite device according to the seventh embodiment.
- FIG. 20 is a cross-sectional view of the semiconductor composite device of FIG. 19 as viewed in the direction of arrows XIX-XIX.
- FIG. 21 is a cross-sectional view of a semiconductor composite device according to an eighth embodiment. It is a flowchart which shows the manufacturing process of the semiconductor compound device of FIG. It is a 1st figure for demonstrating the detail of the manufacturing process of the semiconductor compound device of FIG. FIG.
- FIG. 22 is a second diagram for describing the details of the manufacturing process of the semiconductor compound device of FIG. 21.
- FIG. 22 is a third diagram for describing the details of the manufacturing process of the semiconductor compound device of FIG. 21. It is a 4th figure for demonstrating the detail of the manufacturing process of the semiconductor compound device of FIG.
- FIG. 22 is a fifth diagram illustrating the details of the manufacturing process of the semiconductor compound device of FIG. 21.
- FIG. 35 is a cross-sectional view of the semiconductor composite device according to the first modification of the eighth embodiment. It is a flowchart which shows the manufacturing process of the semiconductor compound device of FIG.
- FIG. 35 is a cross-sectional view of the semiconductor composite device according to the second modification of the eighth embodiment.
- FIG. 21 is a cross-sectional view of a semiconductor composite device according to a ninth embodiment. It is a flowchart which shows the manufacturing process of the semiconductor compound device of FIG.
- FIG. 32 is a first diagram for illustrating the details of the manufacturing process of the semiconductor composite device of FIG. 31.
- FIG. 32 is a second diagram for describing the details of the manufacturing process of the semiconductor composite device of FIG. 31.
- FIG. 32 is a third diagram for describing the details of the manufacturing process of the semiconductor compound device of FIG. 31.
- FIG. 35 is a diagram for illustrating a first example of the through-hole plating process in the semiconductor composite device according to the tenth embodiment.
- 51 is a diagram for illustrating a second example of the through-hole plating process in the semiconductor composite device according to the tenth embodiment.
- FIG. FIG. 51 is a diagram for illustrating a modification of the portion of the through hole in the semiconductor composite device according to the tenth embodiment.
- FIG. 56 is a plan view of a C layer in the semiconductor composite device according to the eleventh embodiment.
- FIG. 40 is a cross sectional view of a C layer of FIG. 39. It is a figure which shows the modification 1 of the core material in FIG. It is a figure which shows the modification 2 of the core base material in FIG. It is a figure which shows the modification 3 of the core base material in FIG.
- FIG. 51 is a cross sectional view of a C layer in the semiconductor composite device according to the twelfth embodiment.
- FIG. 35 is a cross-sectional view of a semiconductor composite device according to a thirteenth embodiment.
- FIG. 51 is a first example of a cross-sectional view of a semiconductor composite device according to a fourteenth embodiment.
- 51 is a second example of a cross-sectional view of the semiconductor composite device according to the fourteenth
- FIG. 1 is a block diagram of a semiconductor composite device 10 according to the first embodiment.
- the semiconductor complex device 10 includes a voltage regulator (voltage regulator (VR)) 100, a package substrate 200, and a load 300.
- the load 300 is, for example, a semiconductor integrated circuit (IC) such as a logic operation circuit or a memory circuit.
- IC semiconductor integrated circuit
- the voltage regulator 100 includes an active element (not shown) such as a semiconductor switching element, and controls the duty of the active element to bring the externally supplied DC voltage to a voltage level suitable for the load 300. adjust.
- an active element such as a semiconductor switching element
- the package substrate 200 mounts the voltage regulator 100 and the load 300 on the surface thereof, and configures the semiconductor composite device 10 as one package component.
- an inductor L1 and a capacitor CP1 are formed as described in detail in FIG.
- the inductor L1 is connected between the input terminal IN and the output terminal OUT of the package substrate 200.
- the inductor L1 is connected to the voltage regulator 100 at the input terminal IN, and connected to the load 300 at the output terminal OUT.
- the capacitor CP1 is connected between the output terminal OUT and the ground terminal GND.
- the voltage regulator 100 and the inductor L1 and the capacitor CP1 in the package substrate 200 form a chopper type step-down switching regulator.
- the inductor L1 and the capacitor CP1 function as a ripple filter of the step-down switching regulator.
- the switching regulator for example, a DC voltage of 5 V input from the outside is stepped down to 1 V and supplied to the load 300.
- the package substrate 200 includes electronic devices such as decoupling capacitors for noise suppression, choke inductors, diode elements for surge protection, and resistive elements for voltage division. It may be done.
- FIG. 2 is a plan view of the semiconductor composite device 10 as viewed from the mounting surface of the package substrate 200.
- 3 is a cross-sectional view seen from the direction of arrows III-III in FIG. 2
- FIG. 4 is a cross-sectional view seen from the direction of arrows IV-IV in FIG.
- FIG. 5 is a plan view of a portion of the C layer 210 constituting the capacitor CP1
- FIG. 6 is a plan view of a portion of the L layer 250 forming the inductor L1.
- the through holes 260, 262, 264 penetrate from the surface to the bottom of the package substrate 200 in the thickness direction, and the inner surface of the through hole has a low resistance such as copper (Cu), gold (Au) or silver (Ag) Are metallized by From the easiness of processing, it can metalize by electroless Cu plating and electrolytic Cu plating, for example.
- the metallization of the through hole is not limited to the case where only the inner surface of the through hole is metallized, and a metal or a composite material of metal and resin may be filled.
- Voltage regulator 100 is disposed at a position overlapping with through hole 260, and load 300 is disposed at a position overlapping with through hole 262. That is, through holes 260 and 262 are formed at positions immediately below voltage regulator 100 and load 300, respectively. Further, as described above, the voltage regulator 100 and the other electronic device 350 other than the load 300 are mounted on the mounting surface of the package substrate 200.
- package substrate 200 is configured to include C layer 210 forming capacitor CP1, L layer 250 forming inductor L1, and resin layers 226, 227, and 228.
- the resin layers 226, 227, and 228 are used as a bonding material for bonding the layers to one another, and also as an insulating layer for insulating the exposed surfaces of the C layer 210 and the L layer 250.
- the C layer 210 and the L layer 250 are bonded by a resin layer 227.
- a resin layer 226 is formed on the surface of the C layer 210, and a resin layer 228 is formed on the bottom of the L layer 250.
- the resin layers 226, 227, 228 are formed of, for example, an insulating material such as epoxy or a composite material of epoxy and an inorganic filler such as silica.
- a material mainly composed of epoxy as the resin layer.
- a prepreg containing a fibrous reinforcing material such as glass cloth or carbon fiber may be used as the resin layers 226, 227, 228, a prepreg containing a fibrous reinforcing material such as glass cloth or carbon fiber may be used.
- a prepreg having a small linear expansion coefficient, such as glass cloth warpage of the C layer 210 and the L layer 250 can be suppressed, whereby warpage of the entire package substrate 200 can be suppressed.
- a circuit layer 205 including lands for mounting devices such as the voltage regulator 100 and wires for connecting them is formed on the surface of the resin layer 226, a circuit layer 205 including lands for mounting devices such as the voltage regulator 100 and wires for connecting them is formed.
- the devices mounted on the package substrate 200 are electrically connected to the lands or terminals of the circuit layer 205 through the solder bumps 120.
- the circuit layer 205 is formed of a low resistance metal material such as Cu, Au or Ag.
- the circuit layer 205 is not limited to being formed only on the surface of the resin layer 226, and may be formed over a plurality of layers inside the resin layer 226 as described later.
- the surfaces of lands or terminals formed on the mounting surface of the circuit layer 205 are plated with nickel / gold (Ni / Au), nickel / lead / gold (Ni / Pb / Au) to facilitate mounting of the device. ) Surface treatment such as plating or preflux treatment is applied.
- a solder resist layer may be formed on the outermost layer portion of the circuit layer 205.
- C layer 210 includes capacitor portion 230 forming capacitor CP1, conductive portion 220 electrically connected to through hole 262 of output terminal OUT, and conductive portion electrically connected to through hole 264 of ground terminal GND. 240 and insulators 225 provided around them.
- the capacitor portion 230 is an anode electrode 232 composed of a core material of a valve metal base, a porous layer 234 disposed on at least one main surface of the core material and having a dielectric layer and a solid electrolyte layer on the surface, And a cathode electrode 236 provided on the solid electrolyte layer to form an electrolytic capacitor.
- the dielectric layer is formed on the surface of the porous layer of the valve metal substrate.
- the dielectric layer formed on the surface of the porous layer is porous reflecting the surface state of the porous layer, and has a fine uneven surface shape.
- the dielectric layer is preferably made of an oxide film of the valve metal.
- examples of the solid electrolyte material constituting the solid electrolyte layer include conductive polymers such as polypyrroles, polythiophenes and polyanilines. Among these, polythiophenes are preferable, and poly (3,4-ethylenedioxythiophene) called PEDOT is particularly preferable.
- the conductive polymer may also contain a dopant such as polystyrene sulfonic acid (PSS).
- PSS polystyrene sulfonic acid
- the solid electrolyte layer preferably includes an inner layer filling the pores (concave portions) of the dielectric layer and an outer layer covering the dielectric layer.
- the conductive portions 220 and 240 are mainly composed of a low resistance metal such as Ag, Au or Cu.
- a conductive adhesion material in which the conductive filler and the resin are mixed may be provided as a conductor portion in order to improve the adhesion between the layers.
- the porous layer 234 is made of, for example, aluminum oxide (AlO 2) or tantalum oxide (Ta 2 O 5).
- the porous layer 234 is formed by covering the surface of the metal (for example, Al, Ta) of the porous base material to be the anode electrode 232 with an oxide film.
- the cathode electrode 236 is formed of, for example, a low resistance metal such as Ag, Au, or Cu.
- the insulating portion 225 is made of a resin such as epoxy, phenol or polyimide, or the resin and an inorganic filler such as silica or alumina.
- the anode electrode 232 has a flat plate shape, and is disposed between two flat porous layers 234.
- a cathode electrode 236 is formed on the surface of each porous layer 234 opposite to the anode electrode 232.
- the porous layer 234 on the mounting surface side of the device is partially cut away to expose the anode electrode 232.
- the anode electrode 232 is formed.
- the cathode electrode 236 is electrically connected to the conductive portion 240 through the via 242.
- a ceramic capacitor using barium titanate or a thin film capacitor using silicon nitride (SiN), silicon dioxide (SiO 2), hydrogen fluoride (HF) or the like may be used as the capacitor portion 230.
- silicon nitride SiN
- silicon dioxide SiO 2
- hydrogen fluoride HF
- through holes are formed in portions where the through holes 260, 262, 264 are formed, and the insulating material of the insulating portion 225 is filled between the through holes and the through holes.
- the thicknesses of the anode electrode 232 and the porous layer 234 are approximately 50 ⁇ m, the thicknesses of the conductive portions 220 and 240 are approximately 15 ⁇ m, and the thicknesses of the upper and lower insulating portions 225 of the capacitor portion 230 are The total thickness of the layer 210 is approximately 200 ⁇ m.
- the L layer 250 includes a coil portion 252 forming the inductor L1, and an insulating portion 254 obtained by molding the periphery of the coil portion 252 with resin.
- the coil portion 252 is a metal wiring formed by patterning a core material (Cu foil) of Cu formed to about 100 ⁇ m by electroforming or rolling in a coil shape with a photoresist or the like and then etching. One end of coil portion 252 is electrically connected to through hole 260, and the other end is electrically connected to through hole 262.
- a core material Cu foil
- Aluminum (Al) may be used as a core material of the coil portion 252.
- the capacitor portion 230 is formed of an aluminum-based electrolytic capacitor
- the core material of the coil portion 252 is formed of copper
- the entire package substrate 200 is formed due to the difference in the coefficient of linear expansion between aluminum and copper. Warpage may occur. Therefore, in such a case, warpage of the entire substrate can be suppressed by using aluminum as the core material of the coil portion 252 to reduce the difference in linear expansion coefficient.
- the insulating portion 254 is formed of, for example, a resin such as epoxy, phenol, or polyimide, or a mixed material of the resin and an inorganic magnetic filler such as ferrite or silicon steel.
- a resin such as epoxy, phenol, or polyimide
- an inorganic magnetic filler such as ferrite or silicon steel.
- the mechanical magnetic filler may be disposed so as to disperse fillers having different average particle sizes, or may be disposed to have a gradient in dispersion concentration to prevent magnetic saturation.
- a flat or scaly filler may be used.
- a surface insulating film may be provided around the filler with an inorganic insulating coating, an organic insulating coating, or the like in order to enhance the insulating property.
- Inorganic fillers other than magnetic materials and organic fillers may be mixed for the purpose of reducing the difference in linear expansion coefficient with the coil portion 252 and improving the heat dissipation and insulation properties.
- the inductance can be adjusted by adjusting the thickness of the insulating portion 254.
- the upper and lower insulating portions 254 of the 100 ⁇ m coil portion 252 are each 100 ⁇ m, and the overall thickness of the L layer 250 is approximately 300 ⁇ m.
- a terminal layer 270 for mounting the semiconductor composite device 10 on a mother substrate is formed on the surface of the resin layer 228 provided on the bottom surface of the L layer 250.
- the terminal layer 270 includes the above-described input terminal IN, output terminal OUT, and ground terminal GND. Further, like the circuit layer 205 formed in the C layer 210, the terminal layer 270 may include, in addition to the terminal, a wire that configures a circuit, and may be configured by a plurality of layers.
- the package substrate 200 is generally required to have a thickness of 2 mm or less from the viewpoint of thinning of the system, heat dissipation of the load 300 and the like.
- the upper circuit layer including the resin layer 226 and the circuit layer 205 is 50 ⁇ m
- the C layer 210 is 200 ⁇ m
- the resin layer 227 is 20 ⁇ m
- the L layer is 300 ⁇ m
- the resin layer 228 and the terminal layer 270 are The thickness of the entire semiconductor composite device 10 is about 0.6 mm, with the bottom terminal layer included being 50 ⁇ m.
- the inductor L1 and the capacitor CP1 constituting the ripple filter are formed in different layers of the package substrate 200, the inductor and the capacitor are conventionally formed in the same layer.
- the area that can be used to form the inductor and the capacitor can be increased. This makes it easier to secure the inductance and capacitance when the device is miniaturized.
- FIG. 5 and FIG. 6 when the package substrate 200 is viewed in plan from the plane perpendicular to the mounting surface of the package substrate 200, the capacitor portion 230 in the C layer 210 and the coil portion 252 in the L layer 250. Are arranged so as to at least partially overlap in different layers. Therefore, the device can be further miniaturized.
- connection between voltage regulator 100 and load 300, inductor L1 and capacitor CP1 in package substrate 200, and the connection between inductor L1 and capacitor CP1 are planarized on the substrate. It connects using the through holes 260, 262, and 264 which penetrate the package board
- the coil portion 252 is molded with the insulating portion 254 containing a magnetic material, whereby the generated magnetic flux density can be increased and the Q value of the inductor L1 can be improved. Thereby, the loss due to the inductor L1 can be reduced.
- magnetic coupling between the inductor L1 and the capacitor CP1 and between the inductor L1 and the active element of the voltage regulator 100 can be reduced by the magnetic material, noise propagation accompanying the magnetic coupling can be suppressed. Therefore, the device characteristics can be further improved.
- the C layer is disposed above the L layer in the package substrate, but the order of the L layer and the C layer may be reversed as long as electrical connection is maintained.
- the present invention is applied to a chopper type step-down switching regulator
- the features of the first embodiment can be applied to a semiconductor composite device in which power transmission lines including other step-up / step-down circuits are systematized. It is.
- FIG. 7 is a flowchart for explaining the outline of the manufacturing process
- FIGS. 8 to 12 are diagrams for explaining the details of each step of the flowchart of FIG.
- C layer 210 and L layer 250 are individually formed in S100 and S110, respectively. Thereafter, in S120, the formed C layer 210 and L layer 250 are bonded and integrated using the resin layers 226, 227, and 228. Next, in S130, through holes are formed in the integrated C layer 210 and L layer 250. Thereafter, patterns of electrodes and wires are formed on the mounting surface (S140), and devices such as the voltage regulator 100 are mounted on the completed package substrate 200 (S150).
- FIG. 8 is a diagram for explaining the formation process of the C layer 210 in S100.
- both surfaces of aluminum to be anode electrode 232 are processed into a porous state, and an oxide film is applied to the surface to form porous layer 234.
- a cured film of a conductive paste such as Cu paste is formed on the surface of the porous layer 234 to form the cathode electrode 236.
- the capacitor unit 230 is formed.
- through holes are formed by drilling, laser processing, or the like in the portions where the through holes are to be formed.
- the capacitor 230 is laminated with a resin such as epoxy, polyimide, or phenol, or a mixed material of the resin and an inorganic filler, and then thermally cured.
- the portion 230 is sealed to form an insulating portion 225.
- the conductive layer 212 for forming the conductive portions 220 and 240 for connecting the through holes and the electrodes of the capacitor portion 230 is formed on the surface of the insulating portion 225 by plating wiring processing or the like.
- the conductive layer 212 is processed by etching or the like to form the conductive portions 220 and 240. Then, holes that reach the anode electrode 232 and the cathode electrode 236 are opened in the conductive portions 220 and 240 by laser processing or the like, and the conductive portion 220 and the anode electrode 232 are filled with a conductive material such as Cu. Are electrically connected, and the conductive portion 240 and the cathode electrode 236 are electrically connected (FIG. 8 (c)). Thereby, the C layer 210 is formed.
- FIG. 9 is a diagram for explaining the formation process of the L layer 250 in S110.
- patterning is performed with a photoresist or the like on both surfaces of the Cu foil 252 # to be the core, and a coil opening 252 is formed by etching the photoresist opening (see FIG. 9 (b).
- an epoxy composite sheet in which a metal magnetic filler such as ferrite or silicon steel is dispersed is laminated on the surface of the coil portion 252 using a vacuum laminator or the like, planarized by a heat press, and thermosetting of the epoxy layer To form an insulating portion 254 (FIG. 9C).
- FIG. 10 is a diagram for describing the bonding process of C layer 210 and L layer 250 in S120.
- upper, lower, and intermediate surfaces of C layer 210 and L layer 250 formed of S100 and S110 are made of resin such as epoxy, polyimide or phenol, or the resin and inorganic filler.
- the resin layers 226, 227, 228 in which the mixed material is formed into a film are disposed. Thereafter, these stacked layers are integrated by bonding and curing with a vacuum press or the like to form a package substrate 200 (FIG. 10 (b)).
- FIG. 11 is a diagram for explaining the formation process of the through holes in S130.
- FIG. 11A after the layers are integrated to form a package substrate 200, through holes are formed in portions where through holes are to be formed by drilling or laser processing. Then, the insides of the through holes and the surfaces of the resin layers 226 and 228 are metallized by electroless Cu plating or the like (FIG. 11B).
- electrolytic Cu plating may be further performed to increase the thickness of the metal layer 269 on the surface of the resin layer, or the inside of the through hole may be filled with Cu.
- FIG. 12 is a diagram for explaining the processes corresponding to S140 and S150.
- S140 while patterning the metal layer 269 on the surface of the resin layer using a photoresist, the circuit layer 205 and the terminal layer are removed by etching to remove unnecessary Cu. Wiring, lands and terminals for forming 270 are formed on the surface of the resin layer.
- surface treatment such as Ni / Au plating, Ni / Pb / Au plating, or preflux treatment is performed on the metal surfaces such as lands and terminals.
- a solder resist layer may be formed on the outermost layer portion.
- the voltage regulator 100, the load 300 and the other electronic device 350 are mounted on the circuit layer 205 on the surface of the C layer 210, thereby the semiconductor composite device 10 according to the first embodiment. Are formed (FIG. 12 (b)).
- the “C layer 210” and the “L layer 250” are examples of the “first layer” and the “second layer” in the present disclosure.
- Second Embodiment in addition to the configuration of the package substrate 200 shown in the first embodiment, a configuration in which signal ground lines of devices mounted on a mounting surface are formed by through holes will be described.
- FIG. 13 is a cross-sectional view of the semiconductor composite device 10A according to the second embodiment.
- FIG. 13 is a diagram corresponding to FIG. 4 of the first embodiment, and shows a state in which the semiconductor composite device 10A is mounted on the mother substrate 400.
- package substrate 200A included in semiconductor composite device 10A is provided with through hole 266 connected to the terminal of the ground line for signal of load 300 when load 300 is mounted on the substrate.
- the through hole 266 penetrates to the terminal layer 270 on the bottom in a state where the capacitor portion 230 and the coil portion 252 included in the C layer 210 and the L layer 250 are not electrically connected.
- the solder bump 380 is electrically connected to a terminal 410 connected to the ground line of the mother substrate 400.
- the ground can be strengthened and the resistance to noise can be improved.
- the through holes are used, the layout on the substrate can be minimized, and the influence on miniaturization can be reduced.
- the ground line for the signal of the device mounted via the through hole is connected to the ground line of the mother substrate 400, but the signal line between the device and the mother substrate 400 is If necessary, the signal lines may also be connected using through holes.
- FIG. 14 is a cross-sectional view of a semiconductor integrated device 10E according to the fourth embodiment.
- package substrate 200E included in semiconductor composite device 10E is provided with a through hole 267 serving as a load 300 disposed on the mounting surface or a terminal of a signal line of voltage regulator 100.
- through hole 267 is not electrically connected to capacitor portion 230 and coil portion 252 included in C layer 210 and L layer 250. And penetrate to the terminal layer 270 at the bottom.
- the through hole 267 is electrically connected to a signal line for connection to an I / O terminal of a device (not shown) formed on the mounting surface of the mother substrate 400 through the solder bump 380 and the terminal 410. Be done.
- the inner diameter of through hole 267 is the through hole 260, It can be smaller than 262, 264.
- the mother substrate 400 can be connected at the shortest distance by connecting them via the through holes 267. Can be connected to Also, by making the signal through holes smaller than the power through holes, the layout on the substrate can be minimized, and the influence on miniaturization can be reduced.
- FIG. 14 also shows the through holes 266 for ground lines described in the second embodiment, but there is no such through hole 266 and a through for signal lines. Only the holes 267 may be provided.
- FIG. 15 is a cross-sectional view of a semiconductor integrated device 10B according to the fourth embodiment.
- FIG. 15 is a diagram corresponding to FIG. 4 of the first embodiment, and shows a state in which the semiconductor composite device 10B is mounted on the mother substrate 400.
- package substrate 200B is connected to the terminal of load 300, and is not electrically connected to capacitor portion 230 and coil portion 252 included in C layer 210 and L layer 250. At least one is included.
- the through hole 268 is connected to the terminal of the load 300 immediately below the load 300.
- the through holes 268 are connected to the heat sink 450 provided on the mother substrate 400 through the solder bumps 380 on the bottom surface of the package substrate 200B.
- the heat sink 450 is formed of a metal having a high thermal conductivity, such as Al or Cu. As described above, by connecting the mounting device such as the load 300 and the heat sink 450 via the through holes 268, the heat generated by the load 300 can be efficiently dissipated to the outside. Further, the through holes 268 can also dissipate heat generated by an inductor or the like in the package substrate 200B.
- through holes 268 for connecting to the heat sink 450 may be provided for mounting devices other than the load 300. Further, the number of through holes 268 is not limited to the number described in FIG. 15, and the number may be determined according to the heat dissipation capability required for the mounted device to be connected.
- the area of the mounting surface may be limited due to the size restrictions of the semiconductor composite device.
- the area of the electrode in the C layer may not be sufficiently secured, and a desired capacitance may not be obtained.
- FIG. 16 is a cross-sectional view of a semiconductor integrated device 10C according to the fifth embodiment.
- FIG. 16 is a diagram corresponding to FIG. 4 of the first embodiment.
- the configurations of C1 layer 210A and C2 layer 210B are basically the same as C layer 210 of the first embodiment, and therefore the details thereof will not be repeated, but C1 layer 210A and C2 layer 210B have the same through holes. And electrically connected in parallel between the output terminal OUT and the ground terminal GND.
- the capacitance of the capacitor CP1 can be increased without changing the mounting area of the package substrate.
- C1 layer 210A and C2 layer 210B are arranged above L layer 250 in FIG. 16, the order of the layers is not particularly limited as long as the electrical connection relationship is the same.
- an L layer 250 may be disposed between C1 layer 210A and C2 layer 210B.
- the C1 layer 210A and the C2 layer 210B may be disposed below the L layer 250.
- the L layer 250 is disposed between the C1 layer 210A and the C2 layer 210B as illustrated in FIG. 17, since the vertically symmetrical structure is obtained in the stacking direction, the warpage of the entire package substrate can be suppressed.
- a plurality of C layers are provided to increase the capacitance, but if it is necessary to increase the inductance, a plurality of L layers may be provided. is there.
- the fifth embodiment has described the configuration in which the C layer or the L layer is multilayered in order to increase the capacitance and / or the inductance.
- the capacitance and / or the inductance needs to be increased under the condition that the size restriction in the plane direction is somewhat loose.
- a configuration is described in which a desired capacitance and inductance are secured by planarly coupling a plurality of C layers and L layers.
- FIG. 18 is a cross-sectional view of a package substrate 200D of the semiconductor composite device according to the sixth embodiment.
- the package substrate 200D of FIG. 18 two package substrates 200D-1 and 200D-2 corresponding to the package substrate 200 shown in the first embodiment share a through hole connected to the ground terminal GND in the planar direction. It has a combined configuration.
- the through holes 266 to 268 shown in FIGS. 13 to 15 may be provided for each device mounted on the package substrate.
- the through holes 266 to 268 as described in FIGS. 13 to 15 other than the through holes 260, 262, and 264 through which the main current of the package substrate flows are arranged close to each other to form a common insulating material. The configuration to be enclosed will be described.
- FIG. 19 is a plan view of the C layer 210 of the semiconductor composite device 10 F according to the seventh embodiment
- FIG. 20 is a cross-sectional view as viewed in the direction of arrows XIX-XIX in FIG.
- vias 223 filled with an insulating material are formed in portions of the C layer 210 not overlapping the electrodes of the capacitor and the coil portion 252 of the L layer 250. Then, through holes 266 and 267 for signals are formed in the vias 223. Note that FIG. 19 shows an example in which through holes other than the through holes 266 and 267 are provided in the via 223.
- the insulating material required to form the through holes 266 to 268 on the mounting surface by forming the through holes for signals for the mounting device in the common vias filled with the insulating material can reduce the factor that hinders miniaturization. Further, since the insulation processing may be performed in the common via, the number of processes can be reduced as compared to the case where the insulation processing is performed on the individual through holes.
- circuit layer 205 for mounting the voltage regulator 100 and the load 300, and the terminal layer 270 for mounting the semiconductor composite device 10 on the mother substrate The configuration formed as one layer on the back surface has been described.
- circuit layer and / or the terminal layer has a multilayer structure
- FIG. 21 is a cross-sectional view of a semiconductor integrated device 10G according to the eighth embodiment.
- the circuit layer 205A having a multilayer structure including a plurality of wiring patterns is disposed on the side of the C layer 210 not facing the L layer 250.
- Loads 300 and other electronics 350 are mounted on the surface.
- terminal layer 270A having a multilayer structure including a plurality of wiring patterns is disposed on the side of the L layer 250 not facing the C layer 210.
- the through holes 262, 264, 266, and 267 penetrate the C layer 210 and the L layer 250, but do not penetrate the circuit layer 205A and the terminal layer 270A. That is, after C layer 210 and L layer 250 are joined, through holes 262, 264, 266 and 267 are formed, and thereafter, terminal layer 270A is formed on the upper surface of C layer 210 and on the lower surface of circuit layer 205A and L layer. Ru.
- a wiring pattern for connecting to a device mounted on the mounting surface (the surface of the circuit layer 205A) can be a layer inside the circuit layer 205A.
- the surface area of the mounting surface can be reduced without impairing the capacitance of the capacitor portion 230 of the C layer 210 and the inductance of the coil portion 252 of the L layer 250, so that the circuit layer and the terminal layer are formed in a single layer.
- FIG. 22 is a flowchart for explaining the outline of the manufacturing process
- FIGS. 23 to 27 are diagrams for explaining the details of the steps of the flowchart of FIG.
- steps S200 to S230, S240, and S250 correspond to steps S100 to S130, S140, and S150 in the flowchart shown in FIG. 7, respectively, and will be substantially described in the first embodiment.
- Step S235 is added to the flowchart of FIG.
- C layer 210 and L layer 250 are individually formed (FIG. 23 (a)). Thereafter, in S220, the formed C layer 210 and L layer 250 are bonded and integrated using resin layers 226, 227, and 228 (FIG. 23B).
- through holes are formed in the integrated C layer 210 and L layer 250. More specifically, first, as shown in FIG. 24A, through holes are formed by drilling or laser processing at positions where through holes are formed in joined C layer 210 and L layer 250. . Then, the inside of the through hole is metallized by electroless Cu plating or the like to form a through hole (FIG. 24B).
- the circuit layer 205A is formed on the resin layer 226, and the terminal layer 270A is formed on the resin layer 228.
- the metal layer 269 on the surface of the resin layers 226 and 228 is patterned and etched to remove unnecessary Cu, thereby forming a wiring pattern (FIG. 25 (a )).
- the resin layer 229A and the metal layer 269A are disposed thereon (FIG. 25 (b)).
- a wiring pattern is formed by patterning the metal layer 269A (FIG. 26A), and a resin layer 229B and a metal layer 269B are further disposed on the patterned metal layer 269A (FIG. 26B (b) )).
- the steps as shown in FIGS. 25 and 26 are repeated, and when the desired number of wiring layers are formed, the outermost metal layer 269B is patterned and etched in S240 to solder bumps on the mounting and mounting substrate of the device. An electrode pattern for connection with the wiring pattern, and a wiring pattern for connecting these electrode patterns are formed. Thus, the circuit layer 205A and the terminal layer 270A are formed, and the package substrate 200G is completed (FIG. 27A).
- equipment such as the voltage regulator 100 is mounted on the completed package substrate 200G (FIG. 27B).
- circuit layer 205A and the terminal layer 270A have a multilayer structure
- only one of the circuit layer 205A and the terminal layer 270A may have a multilayer structure.
- the circuit layer 205A and the terminal layer 270A may have different numbers of layers.
- the circuit layer and / or the terminal layer of the multilayer structure on the front and back surfaces of the package substrate, it is possible to secure the wiring width and the wiring pitch for the wiring between the devices to be mounted. Surface area can be reduced to meet the needs for further miniaturization.
- FIG. 28 is a cross-sectional view of a first modified example (modified example 1) of the semiconductor composite device having the circuit layer of the multilayer structure shown in the eighth embodiment.
- a core substrate 280 containing a glass cloth is disposed in the circuit layer 205B of the multilayer structure of the package substrate 200H.
- the material of the core base material 280 is not limited to the glass cloth as long as the material has the insulation property and the rigidity.
- a material of core base 280 for example, a metal core including a metal member (for example, Cu) whose surface is subjected to an insulation treatment can be used.
- FIG. 29 is a flow chart showing a manufacturing process of the semiconductor composite device 10H of FIG. Referring to FIG. 29, C layer 210 and L layer 250 are individually formed in S300 and S310, respectively. Furthermore, in the eighth embodiment, in S315, a portion including the core base 280 of the circuit layer 205B is formed. Here, in S315, only the portion of the circuit layer 205B in which the through hole is formed together with the C layer 210 and the L layer 250 is formed.
- a resin layer and a metal layer are further arranged on the joined circuit layer to form an additional wiring layer.
- the terminal layer is a single layer is shown in the package substrate 200H of FIG. 28, the terminal layer may have a multilayer structure as shown in FIG. 21 of the eighth embodiment. In that case, an additional wiring layer is also formed in the terminal layer in S335.
- the metal layer on the surface of the circuit layer 205B and the terminal layer 270 is patterned to form an electrode pattern and a wiring pattern.
- the package substrate 200H is completed.
- devices such as the voltage regulator 100 and the load 300 are mounted on the mounting surface of the completed package substrate 200H, whereby the semiconductor composite device 10H is completed.
- FIG. 30 is a cross-sectional view of a second modified example (modified example 2) of the semiconductor composite device having the circuit layer of the multilayer structure shown in the eighth embodiment.
- the semiconductor composite device 10J according to the second modification has a configuration in which the semiconductor active element 105 of the voltage regulator 100 is embedded in the circuit layer 205C of the multilayer structure.
- the active element 105 is preferably disposed in the layer on which the core substrate 280 described in the first modification is formed in order to reduce the influence (warpage, cracking) of strain due to external force or the like.
- the circuit layer including the core substrate 280 in step S 315 of FIG. 29 described in the first modification when forming the circuit layer including the core substrate 280 in step S 315 of FIG. 29 described in the first modification, a part of the core substrate 280 is removed and active elements are removed. 105 are arranged.
- the active element 105 is preferably disposed so as to overlap the load 300 when the package substrate 200J is planarly viewed from the normal direction of the mounting surface from the viewpoint of downsizing.
- the distance of the electrical path from the voltage regulator 100 to the load 300 through the L layer 250 and the C layer 210 can be shortened. It is possible to reduce the loss occurring in the electrical path.
- the package substrate includes a through hole penetrating only one of C layer 210 and L layer 250 in addition to a through hole penetrating both C layer 210 and L layer 250. Will be explained.
- FIG. 31 is a cross-sectional view of a semiconductor integrated device 10K according to the ninth embodiment.
- a through hole 267A which penetrates the C layer 210 and a part of the circuit layer 205D but does not penetrate the L layer 250 is formed in the package substrate 200K of the semiconductor composite device 10K.
- Such through holes are formed for the purpose of connecting to the C layer without influence on the L layer, for example, when a capacitor is required in the circuit or at the input portion of the voltage regulator 100 mounted on the circuit layer. Be done.
- FIG. 32 is a flow chart for explaining the outline of the manufacturing process
- FIGS. 33 to 35 are views for explaining the details of the steps of the flow chart of FIG.
- C layer 210 is formed in S400, and circuit layer 205E which is a part of circuit layer 205D is formed in S410. Then, in S420, the C layer 210 and the circuit layer 205E formed in S400 and S410, respectively, are bonded using the resin layer 292. Further, the metal layer 269C is formed on the surface of the C layer 210 opposite to the surface facing the circuit layer 205E via the resin layer 291 and the resin on the surface opposite to the surface facing the C layer 210 of the circuit layer 205E. A metal layer 269C is formed via the layer 293 (FIG. 33A).
- through holes 267A are formed in the integrated C layer 210 and circuit layer 205E. Specifically, through holes are formed at positions where the through holes 267A are to be formed by drilling or laser processing (FIG. 33 (b)). Then, the through hole 267A is formed by metalizing the inside of the through hole by electroless Cu plating or the like (FIG. 33 (c)). In FIG. 33C, the metal layer 269C on the surface of the resin layers 291 and 293 is etched to form a wiring pattern.
- the L layer 250 is separately formed in S440 (FIG. 34A), and the L layer 250 is made of resin in S450.
- the layer 227 is used to bond to the C layer 210 (FIG. 34 (b)).
- the metal layer 269 is disposed on the surface of the L layer 250 opposite to the surface facing the C layer 210 with the resin layer 228 interposed therebetween.
- a metal layer 269 is disposed on the surface of the circuit layer 205E via the resin layer 294.
- the terminal layer 270 may also have a multilayer structure.
- a device such as the load 300 is mounted on the mounting surface of the circuit layer 205D, and the semiconductor composite device 10K is formed.
- the C layer 210 may not penetrate Through holes may be formed to penetrate the L layer 250.
- a through hole is formed after the formation of the L layer 250, and then it is joined to the C layer 210 to form a further through hole.
- the through holes formed in the package substrate have their inner surfaces metallized by a conductive material such as metal.
- the resistance value of the through hole can be reduced by increasing the thickness of the metallized layer in the through hole.
- the bottomless through hole is filled with metal by plating treatment This is known to be technically difficult, and furthermore, it takes a long processing time to perform plating until the metal is filled.
- the metallization of the through holes is performed by plating with Cu or the like as described above.
- the metal for forming the wiring on the surface of the package substrate when the through holes are metallized.
- Layers are also formed simultaneously. Therefore, when the thickness of the metallized layer of the through hole is increased, the thickness of the metal wiring layer formed on the surface of the package substrate is also increased.
- the thickness of the metallized layer of the through hole is increased, while the thickness of the metal wiring layer formed on the surface of the package substrate is reduced.
- the resistance value of the through hole can be reduced, and the metal wiring formed on the surface of the package substrate can be miniaturized.
- the metallized layer on the inner surface of the through hole and the metal wiring layer on the surface of the package substrate are connected at the end portion (connection portion) of the through hole. If the thickness of the conductive member is different at such a connection portion, problems such as disconnection may occur due to concentration of current density at the connection portion or concentration of thermal stress due to a difference in linear expansion coefficient with the dielectric substrate. It may occur.
- the thickness of the connection portion where the metallized layer and the metal wiring layer are connected is made thicker than the thickness of the metal wiring layer. Therefore, the occurrence of quality defects in the connection portion can be suppressed.
- the through-hole plating process in the semiconductor composite device according to the first example of the tenth embodiment will be described with reference to FIG. In FIG. 36 and FIGS. 37 and 38, which will be described later, in order to focus on only the through holes, the description of the configuration other than the through holes may be omitted.
- the through hole is formed in the package substrate 200 by drilling or the like (FIG. 36A)
- the inside of the through hole and the surface of the package substrate 200 are metallized by electroless Cu plating or the like to form a metallized layer 290 and a metal wiring layer 295 (FIG. 36 (b)).
- the thickness of the Cu plating layer is set to a thickness suitable for the thickness of the metallized layer 290 to be formed on the inner surface of the through hole 260. Therefore, at this stage, metal interconnection layer 295 formed on the surface of package substrate 200 is formed thicker than the desired thickness.
- the resin 296 is filled in the space inside the through hole 260 by a printing method or the like (FIG. 36 (c)). At this time, a part of the metal wiring layer 295 near the through hole 260 is also covered with the resin 296.
- the metal wiring layer 295 is subjected to wet etching to thin the metal wiring layer 295 to a desired thickness (FIG. 36 (d)).
- the thickness of the plating layer is maintained without being etched for the portion covered by the resin 296. Therefore, the thickness of metallized layer 290 is larger than the thickness of metal interconnection layer 295.
- the thickness of the metallized layer 290 thicker than the thickness of the metal wiring layer 295, the conduction resistance of the through hole 260 can be reduced, and the processability of the metal wiring layer 295 can be improved.
- the thickness of the plating layer is maintained without being etched due to the resin 296 in the vicinity of the through holes 260.
- the thickness of the plated layer at the boundary portion (connection portion) between the metallized layer 290 and the metal wiring layer 295 can be increased, so that it is possible to suppress a defect due to a thermal stress or the like.
- the plating layer in the first plating process, is formed to a thickness suitable for the metallized layer, and then the etching process is performed to reduce the thickness of the metal wiring layer.
- a plating layer is formed to a thickness suitable for the metal wiring layer, and thereafter, an example in which the thickness of the metallized layer of the through hole is increased will be described.
- FIG. 37 is a diagram for describing a plating process of through holes in the semiconductor composite device according to the second embodiment of the tenth embodiment.
- FIG. 37 when a through hole is formed in package substrate 200 (FIG. 37 (a)), the inside of the through hole and the surface of package substrate 200 are metallized by electroless Cu plating or the like. , The metallized layer 290 and the metal wiring layer 295 are formed (FIG. 37 (b)).
- the thickness of the Cu plating layer is set to a thickness suitable for the metal wiring layer 295.
- a resist mask 297 is formed on the surface of the metal wiring layer 295 by photolithography (FIG. 37 (c)). At this time, the resist mask 297 is not formed in the metal wiring layer 295 in the vicinity of the through hole 260.
- plating is additionally performed on the inner surface of the through hole 260 and a portion of the metal wiring layer 295 where the resist mask 297 is not formed by electrolytic Cu plating (FIG. 37D).
- the thickness of the Cu plating layer becomes thicker than the portion where the resist mask 297 is formed.
- the metallized layer 290 in the through hole 260 may have an uneven thickness as long as it is thicker than the thickness of the metal wiring layer 295. For example, as shown in FIG. 37 (d), the penetrating direction of the through hole 260 The thickness of the central portion of the may be thicker than the end.
- the resist mask 297 is removed by a technique such as organic peeling. Thereafter, the resin 296 is filled in the through holes 260 (FIG. 37E) as in the first embodiment (FIG. 37E), and unnecessary portions of the resin 296 are removed by a process such as bafrole polishing (FIG. 37). (F)).
- the thickness of the metallized layer 290 can be made thicker than the thickness of the metal wiring layer 295, and the thickness of the plated layer at the connection portion can also be made thicker.
- the end portion of the through hole 260 and the surface of the package substrate 200 have a shape that is substantially perpendicular, but such a shape tends to concentrate current density and thermal stress. It is in.
- the end portion of the through hole 260 is chamfered to make the angle loose, thereby reducing the concentration of current density or thermal stress.
- FIG. 38 is a diagram for describing a portion of a through hole according to Example 3 of the tenth embodiment.
- the end portion of the through hole is chamfered by shot blasting or reaming.
- through-hole metallized layer 290 and metal interconnection layer 295 are formed by the same process as in the first embodiment or the second embodiment.
- FIG. 38 as in the first embodiment of FIG. 36, an example in which the metal wiring layer 295 is thinned by etching is shown.
- the first to third embodiments of the tenth embodiment may be applied to all the through holes formed in the package substrate, or to some (at least one) through holes. May be
- the package substrate of the semiconductor composite device has a configuration in which the C layer in which the capacitor is formed and the L layer in which the inductor is formed are stacked.
- the package substrate may be warped due to the temperature change in the manufacturing process or the like.
- warpage may occur even in a single layer depending on the structure of each layer.
- anode electrode 232 and porous layer 234 forming capacitor portion 230 in C layer 210 are formed mainly of, for example, aluminum (Al).
- coil portion 252 forming inductor L1 in L layer 250 is formed mainly of, for example, copper (Cu).
- the C layer 210 and the L layer 250 may be joined by a heating press.
- the linear expansion coefficient of aluminum is larger than the linear expansion coefficient of copper
- the C layer 210 containing aluminum as a main component has a larger shrinkage in the cooling process than the L layer 250 containing copper as a main component.
- Such a difference in the amount of shrinkage may cause warping of the package substrate, cracking in the pressing process, and the like.
- the contraction of the C layer is reduced by disposing the core substrate having a linear expansion coefficient smaller than that of aluminum inside the C layer, and the warpage, cracking, and the like of the substrate are suppressed.
- 39 and 40 are a plan view and a sectional view of C layer 210C in the semiconductor substrate according to the eleventh embodiment, respectively.
- the core base material 245 is formed of, for example, a material in which a glass cloth is contained in a resin such as epoxy, and the linear expansion coefficient thereof is smaller than that of aluminum.
- the linear expansion coefficient of the core base material 245 is more preferably close to the linear expansion coefficient of copper which is the main component of the L layer 250.
- the C layer 210C is roughly formed by the following process. First, the inside of a flat rectangular base material 245 having a substantially rectangular shape is removed to form a frame, and the capacitor portion 230 shown in FIG. 8A of the first embodiment is disposed in the frame. Then, the core base material 245 and the capacitor portion 230 are collectively sealed with a resin (insulating portion 225) such as epoxy. After that, the C layer 210C is formed by forming the conductive portions 220 and 240 according to the processes shown in FIGS. 8B and 8C of the first embodiment.
- FIG. 39 and FIG. 40 the example in case a core base material has a substantially flat shape in the surface and back is demonstrated.
- the linear expansion coefficients may differ between the surface side and the back side of the C layer due to the structure of the C layer. In this case, warpage may occur even in the C layer alone in the manufacturing process.
- the structure which adjusts the linear expansion coefficient of the surface side and back surface side of C layer is demonstrated by making the structure of the surface of a core base material, and a back surface different.
- FIG. 41 is a view showing a first modified example (modified example 1) of the core base material 254 of FIG.
- a metal layer containing copper is formed on the surface and / or the back surface of the core substrate 245, thereby adjusting the linear expansion coefficients of the surface side and the back surface side of the C layer.
- the metal layer 247 having a mesh-shaped pattern is formed on one surface (front surface) of the core base material 245, and the metal layer 246 is formed on the entire other surface (back surface). It is done.
- the amount of the metal layer on the front and back surfaces of the core substrate 245 the linear expansion coefficients of the front and back surfaces of the C layer can be adjusted.
- the metal layer may be provided on only one of the surface and the back surface. Good. That is, the metal layer may be provided on at least one of the front surface and the back surface of the core substrate 245. Moreover, also about the aspect of a metal layer, arbitrary shapes can be used, for example, it is good also considering the metal layer of both surfaces as mesh shape.
- FIG. 42 is a view showing a second modified example (modified example 2) of the core base material of FIG. 39.
- core base material 245A according to the second modification the linear expansion coefficients of the surface side and the back side of layer C are adjusted by forming recesses 248 in one surface of core base material 245A.
- the recess 248 is formed only on one surface of the core substrate 245A, but the recess 248 may be formed on both the front surface and the back surface. In that case, the linear expansion coefficients on the front surface side and the rear surface side are adjusted by changing the shape or the number of the recesses 248 on the front surface side and the rear surface side.
- FIG. 43 is a view showing a third modification (Modification 3) of the core base material of FIG. 39.
- Core base material 245B of modification 3 is the composition which combined the metal layer of modification 1, modification 2, and a crevice. That is, in the core base material 245B, the metal layer 247 is provided on one surface, and the recess 248 is formed on the other surface.
- FIG. 44 is a cross-sectional view of C layer 210D in the semiconductor integrated device according to the twelfth embodiment.
- capacitor portion 230 has a configuration covered with two different insulating materials.
- insulating portion 249 (first insulating member) is disposed at a portion in contact with capacitor portion 230, and insulating portion 225 (second insulating member) is disposed to surround insulating portion 249. ing.
- the insulating portion 249 is made of a resin such as epoxy, phenol, or polyimide, or the resin and an inorganic filler such as silica or alumina, but has a linear expansion coefficient different from that of the insulating portion 225. Have.
- the difference between the linear expansion coefficient of capacitor portion 230 and the linear expansion coefficient of insulating portion 249 is smaller than the difference between the linear expansion coefficient of capacitor portion 230 and the linear expansion coefficient of insulating portion 225
- the material of the insulating portion 249 is selected.
- the linear expansion coefficient of the insulating portion 249 is set to a value between the linear expansion coefficient of the capacitor portion 230 and the linear expansion coefficient of the insulating portion 225.
- the insulating portion 249 having a smaller difference in linear expansion coefficient with the capacitor portion 230 around the capacitor portion 230 stress applied to the capacitor portion 230 at the time of heat treatment in the manufacturing process is relieved, and the C layer 210D Suppress the warpage of This can suppress deformation and cracking of the entire package substrate.
- FIG. 45 is a cross-sectional view of a package substrate 200L of the semiconductor composite device 10L according to the thirteenth embodiment.
- Package substrate 200L has a configuration similar to that of package substrate 200D described in the sixth embodiment, and two package substrates 200L-1 and 200L-2 share a through hole connected to output terminal OUT. It is the structure couple
- the via 222 and the conductive portion 220 connected to the anode electrode 232 are shown for the C layer of the package substrates 200L-1 and 200L-2.
- the vias 222 and the conductive portions 220 are disposed on the mounting surface side (surface side) with respect to the capacitor portion 230.
- the vias 222 and the conductive portions 220 are disposed on the side (back side) opposite to the mounting surface with respect to the capacitor portion 230.
- the C layer of the package substrate 200L-1 and the C layer of the package substrate 200L-2 are arranged so as to be inverted in the stacking direction.
- the conductive members (conductive portions 220 and vias 222) connected to the anode electrode 232 are formed only on one side of the C layer, It has an asymmetrical configuration in the stacking direction. For this reason, the linear expansion coefficient differs between the front surface side and the back surface side of the C layer, and there is a possibility that the substrate may be warped due to a temperature change in the manufacturing process.
- the C layers are arranged so as to be inverted in the stacking direction in the two adjacent package substrates 200L-1 and 200L-2.
- the warp direction of the package substrate 200L-1 and the warp direction of the package substrate 200L-2 are opposite to each other, so that the deformation of the entire C layer is suppressed. Therefore, warpage of the package substrate 200L can be suppressed by adopting the configuration of the C layer as shown in FIG.
- FIG. 46 is a cross-sectional view of the package substrate 200M of the semiconductor composite device 10M according to the fourteenth embodiment. Similar to the package substrate 100C described in the fifth embodiment, the package substrate 200M is provided with a C1 layer 210E and a C2 layer 210F as the capacitor CP1. In the package substrate 200M, the C1 layer 210E, the C2 layer 210F, and the L layer 250 are stacked in this order from the mounting surface side.
- the vias 222 and the conductive portions 220 connected to the anode electrode 232 of the C1 layer 210E and the C2 layer 210F are shown.
- the vias 222 and the conductive portion 220 are disposed on the mounting surface side with respect to the capacitor portion 230.
- the vias 222 and the conductive portion 220 are disposed on the side opposite to the mounting surface with respect to the capacitor portion 230.
- the C1 layer 210E and the C2 layer 210F are arranged so as to be inverted in the stacking direction.
- the coefficient of linear expansion differs between the surface side and the back side of the C layer, and the substrate may be warped due to a temperature change during the manufacturing process.
- the capacitor CP1 is formed of two C layers 210E and 210F, and the two C layers are arranged so as to be inverted in the stacking direction.
- the warping direction in the C layer 210E and the warping direction in the C layer 210F are opposite to each other, so that the deformation of the C layer as a whole is suppressed. Therefore, warpage of the package substrate 200M can be suppressed by adopting the configuration of the C layer as shown in FIG.
- the stacking order of the C1 layer 210E and the C2 layer 210F may be reversed.
- the C1 layer 210E corresponds to the "first layer” in the present disclosure
- the L layer 250 corresponds to the "second layer” in the present disclosure
- the C layer 210F corresponds to the "third layer” in the present disclosure.
- the configuration in which the semiconductor composite device has a voltage regulator, a package substrate, and a load has been described.
- the configuration of the package substrate of the present embodiment is included, The present invention is also applicable to a semiconductor composite device including only the package substrate and a configuration including only the package substrate and the load.
- the arrangement of the C layer 210 and the L layer 250 has been described in which the C layer 210 is disposed on the side closer to the mounting surface on which a load or the like is mounted. It may be arranged closer to the mounting surface than 210.
- Each of the “through holes 266 to 268” in the present embodiment is an example of the “fourth through hole” in the present disclosure.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Electromagnetism (AREA)
- Geometry (AREA)
- Dc-Dc Converters (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Coils Or Transformers For Communication (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Ceramic Capacitors (AREA)
Abstract
半導体複合装置(10)は、ボルテージレギュレータ(VR)(100)と、パッケージ基板(200)と、負荷(300)とを備え、入力直流電圧を異なる直流電圧に変換して負荷(300)に供給する。VR(100)は半導体アクティブ素子を含む。パッケージ基板(200)は、キャパシタ(230)が形成されたC層(210)と、インダクタ(252)が形成されるL層(250)とを含む。パッケージ基板(200)には、実装面に垂直な方向にC層(210)およびL層(250)を貫通する複数のスルーホール(260,262)が形成される。キャパシタ(230)は、スルーホール(262)を介して負荷(300)に接続される。インダクタ(252)は、スルーホール(262)を介して負荷(300)に接続されるとともに、スルーホール(260)を介してVR(100)に接続される。
Description
本開示は、半導体複合装置およびそれに用いられるパッケージ基板に関し、より特定的には、直流電圧変換装置に用いられる半導体複合装置の構造に関する。
米国特許出願公開第2011/0050334号明細書(特許文献1)は、インダクタあるいはキャパシタのような受動素子(パッシブ素子)の一部または全部が埋め込まれたパッケージ基板、および、スイッチング素子のような能動素子(アクティブ素子)を含む電圧制御装置(以下、「ボルテージレギュレータ」とも称する。)を有する半導体装置を開示する。特許文献1の半導体装置においては、ボルテージレギュレータ、および、電源電圧を供給すべき負荷が、パッケージ基板上に実装されている。電圧調整部で調整された直流電圧は、パッケージ基板内の受動素子で平滑化されて負荷に供給される。
上述のようなボルテージレギュレータを有する半導体装置は、たとえば、携帯電話やスマートフォンなどの電子機器に適用される。近年、電子機器の小型化,薄型化が進められており、それに伴って半導体装置自体の小型化が望まれている。
特許文献1の半導体装置においては、インダクタおよびキャパシタは、パッケージ基板の同一層内にレイアウトされて埋め込まれている。この場合、半導体装置の小型化のためにパッケージ基板の実装面の面積を縮小すると、パッケージ基板内に形成されるインダクタのインダクタンスおよびキャパシタのキャパシタンスを十分に確保できなくなってしまい、所望の特性を実現できなくなることが考えられる。
本開示は、上記の課題を解決するためになされたものであって、その目的は、インダクタまたはキャパシタが埋め込まれたパッケージ基板、およびボルテージレギュレータを用いた半導体複合装置において、半導体複合装置の特性低下を抑制しつつ小型化を実現することである。
本開示に従う半導体複合装置は、入力直流電圧を異なる直流電圧に変換する機能を有する。半導体複合装置は、半導体アクティブ素子を含むボルテージレギュレータと、変換された直流電圧が供給される負荷と、負荷が実装面に実装されたパッケージ基板とを備える。パッケージ基板は、キャパシタが形成された第1層と、インダクタが形成されかつ第1層と異なる第2層とを含む。パッケージ基板には、実装面に垂直な方向に第1層および第2層を貫通する複数のスルーホールが形成されている。キャパシタは、複数のスルーホールのうちの第1のスルーホールを介して負荷に電気的に接続される。インダクタは、複数のスルーホールのうちの第2のスルーホールを介して負荷に電気的に接続されるとともに、複数のスルーホールのうちの第3のスルーホールを介してボルテージレギュレータに電気的に接続される。
好ましくは、第1のスルーホールと第2のスルーホールとは共通している。
好ましくは、実装面に垂直な方向からパッケージ基板を平面視した場合に、インダクタとキャパシタとは少なくとも一部が重なっている。
好ましくは、実装面に垂直な方向からパッケージ基板を平面視した場合に、インダクタとキャパシタとは少なくとも一部が重なっている。
好ましくは、第2層は、コイルを形成する金属配線と、金属配線を取り囲み、樹脂および磁性体を含む複合材料とを含んで形成される。
好ましくは、キャパシタは電解コンデンサである。
好ましくは、ボルテージレギュレータと、インダクタおよびキャパシタとによって、チョッパ型の降圧スイッチングレギュレータが形成される。
好ましくは、ボルテージレギュレータと、インダクタおよびキャパシタとによって、チョッパ型の降圧スイッチングレギュレータが形成される。
好ましくは、インダクタおよびキャパシタは、ボルテージレギュレータの出力を平滑化するLCフィルタとして機能する。
好ましくは、複数のスルーホールは、インダクタおよびキャパシタのいずれとも接続されていない、少なくとも1つの第4のスルーホールをさらに含む。
好ましくは、第4のスルーホールは、外部のグランドラインに接続される。
好ましくは、第4のスルーホールは、外部の信号ラインに接続される。
好ましくは、第4のスルーホールは、外部の信号ラインに接続される。
好ましくは、第4のスルーホールの内径は、前記第1~第3のスルーホールの内径よりも小さい。
好ましくは、第4のスルーホールは、外部のヒートシンクに接続される。
好ましくは、第4のスルーホールは複数設けられる。パッケージ基板は、内部に絶縁材料が充填されるとともに、第1層および第2層を貫通するように形成されたビアをさらに含む。第4のスルーホールは、上記ビア内に形成される。
好ましくは、第4のスルーホールは複数設けられる。パッケージ基板は、内部に絶縁材料が充填されるとともに、第1層および第2層を貫通するように形成されたビアをさらに含む。第4のスルーホールは、上記ビア内に形成される。
好ましくは、第4のスルーホールは、負荷の直下において負荷に接続される。
好ましくは、実装面は第1層の第1面に形成されている。第2層は、第1層における第1面と反対の第2面に接続される。
好ましくは、実装面は第1層の第1面に形成されている。第2層は、第1層における第1面と反対の第2面に接続される。
好ましくは、パッケージ基板は、複数の配線パターンが形成された回路層をさらに含む。回路層は、第1層の第1面に配置される。第2層は、第1層における第1面と反対の第2面に配置される。実装面は、回路層における第1層側とは反対の面に形成される。
好ましくは、回路層は、コア基材を含む。
好ましくは、ボルテージレギュレータは、上記の回路層内に形成される。
好ましくは、ボルテージレギュレータは、上記の回路層内に形成される。
好ましくは、実装面に垂直な方向からパッケージ基板を平面視した場合に、負荷は回路層内のボルテージレギュレータと重なる。
好ましくは、パッケージ基板は、複数の配線パターンが形成された端子層をさらに含む。端子層は、第2層における第1層とは反対の面に配置される。
好ましくは、ボルテージレギュレータは、前記実装面に実装される。
本開示の他の局面に従う半導体複合装置は、入力直流電圧を異なる直流電圧に変換して負荷に供給する。半導体複合装置は、半導体アクティブ素子を含むボルテージレギュレータと、実装面に負荷を実装することが可能に構成されたパッケージ基板とを備える。パッケージ基板は、キャパシタが形成された第1層と、インダクタが形成されかつ第1層と異なる第2層と、実装面に配置され、負荷との電気的接続に用いられる接続端子とを含む。
本開示の他の局面に従う半導体複合装置は、入力直流電圧を異なる直流電圧に変換して負荷に供給する。半導体複合装置は、半導体アクティブ素子を含むボルテージレギュレータと、実装面に負荷を実装することが可能に構成されたパッケージ基板とを備える。パッケージ基板は、キャパシタが形成された第1層と、インダクタが形成されかつ第1層と異なる第2層と、実装面に配置され、負荷との電気的接続に用いられる接続端子とを含む。
パッケージ基板には、実装面に垂直な方向に第1層および第2層を貫通する第1および第2のスルーホールが形成されている。キャパシタは、第1のスルーホールを介して負荷に電気的に接続される。インダクタは、第1のスルーホールを介して負荷に電気的に接続されるとともに、第2のスルーホールを介してボルテージレギュレータに電気的に接続される。
本開示の他の局面に従う半導体複合装置は、半導体アクティブ素子を含むボルテージレギュレータによって調整された直流電圧を受ける。半導体複合装置は、上記の直流電圧を用いて動作する負荷と、負荷が実装面に実装されるパッケージ基板とを備える。パッケージ基板は、キャパシタが形成された第1層と、インダクタが形成されかつ第1層と異なる第2層と、実装面に配置され、ボルテージレギュレータとの電気的接続に用いられる接続端子とを含む。パッケージ基板には、実装面に垂直な方向に第1層および第2層を貫通する第1および第2のスルーホールが形成されている。キャパシタは、第1のスルーホールを介して負荷に電気的に接続される。インダクタは、第1のスルーホールを介して負荷に電気的に接続されるとともに、第2のスルーホールを介してボルテージレギュレータに電気的に接続される。
本開示のさらに他の局面に従うパッケージ基板は、半導体アクティブ素子を含むボルテージレギュレータによって調整された直流電圧を負荷に供給する半導体複合装置に用いられる。パッケージ基板は、キャパシタが形成された第1層と、インダクタが形成されかつ第1層と異なる第2層と、パッケージ基板の実装面に配置され、ボルテージレギュレータおよび負荷との電気的接続に用いられる接続端子とを備える。パッケージ基板には、実装面に垂直な方向に第1層および第2層を貫通する第1および第2のスルーホールが形成されている。キャパシタは、第1のスルーホールを介して負荷に電気的に接続される。インダクタは、第1のスルーホールを介して負荷に電気的に接続されるとともに、第2のスルーホールを介してボルテージレギュレータに電気的に接続される。
本開示による半導体複合装置においては、パッケージ基板内において、キャパシタが形成された第1層とインダクタが形成された第2層とが異なる層として積層されており、キャパシタおよび/またはインダクタと、ボルテージレギュレータまたは負荷とがスルーホールを介して電気的に接続される。これにより、半導体複合装置を小型化する場合において、キャパシタおよびインダクタを同一層内にレイアウトする場合と比較して、キャパシタンスおよびインダクタンスを確保し易くなる。したがって、半導体複合装置の特性低下を抑制しつつ小型化を実現することが可能となる。
以下、本開示の実施の形態について、図面を参照しながら詳細に説明する。なお、図中同一または相当部分には同一符号を付してその説明は繰り返さない。
[実施の形態1]
(装置の構成)
図1は、本実施の形態1に従う半導体複合装置10のブロック図である。図1を参照して、半導体複合装置10は、電圧制御装置(ボルテージレギュレータ(Voltage Regulator:VR))100と、パッケージ基板200と、負荷300とを備える。ここで、負荷300は、たとえば、論理演算回路あるいは記憶回路などの半導体集積回路(Integrated Circuit:IC)である。
(装置の構成)
図1は、本実施の形態1に従う半導体複合装置10のブロック図である。図1を参照して、半導体複合装置10は、電圧制御装置(ボルテージレギュレータ(Voltage Regulator:VR))100と、パッケージ基板200と、負荷300とを備える。ここで、負荷300は、たとえば、論理演算回路あるいは記憶回路などの半導体集積回路(Integrated Circuit:IC)である。
ボルテージレギュレータ100は、半導体スイッチング素子のようなアクティブ素子(図示せず)を含んでおり、当該アクティブ素子のデューティを制御することによって、外部から供給される直流電圧を負荷300に適した電圧レベルに調整する。
パッケージ基板200は、その表面にボルテージレギュレータ100および負荷300を実装し、半導体複合装置10を1つのパッケージ部品として構成する。パッケージ基板200の内部には、図2以降で詳述するように、インダクタL1およびキャパシタCP1が形成される。
インダクタL1は、パッケージ基板200の入力端子INと出力端子OUTとの間に接続される。インダクタL1は、入力端子INにおいてボルテージレギュレータ100に接続され、出力端子OUTにおいて負荷300に接続される。キャパシタCP1は、出力端子OUTと接地端子GNDとの間に接続される。ボルテージレギュレータ100と、パッケージ基板200内のインダクタL1およびキャパシタCP1とで、チョッパ型の降圧スイッチングレギュレータが形成される。インダクタL1およびキャパシタCP1は、降圧スイッチングレギュレータのリップルフィルタとして機能する。当該スイッチングレギュレータによって、たとえば、外部から入力される5Vの直流電圧が1Vに降圧されて、負荷300に供給される。
なお、パッケージ基板200には、ボルテージレギュレータ100および負荷300に加えて、ノイズ対策のためのデカップリング用コンデンサ、チョークインダクタ、サージ保護用のダイオード素子、および分圧用の抵抗素子などの電子機器が実装されてもよい。
次に図2~図6を用いて、半導体複合装置10の詳細な構成について説明する。図2は、半導体複合装置10をパッケージ基板200の実装面から見た平面図である。また、図3は図2におけるIII-III線矢印方向から見た断面図であり、図4は図2におけるIV-IV線矢印方向から見た断面図である。図5はキャパシタCP1を構成するC層210の部分の平面図であり、図6はインダクタL1を形成するL層250の部分の平面図である。
図2を参照して、パッケージ基板200の実装面の3つの角には、入力端子INに対応するスルーホール260、出力端子OUTに対応するスルーホール262、および接地端子GNDに対応するスルーホール264が形成される。
スルーホール260,262,264は、パッケージ基板200の厚み方向の表面から底面まで貫通しており、その貫通孔の内面は、銅(Cu)、金(Au)または銀(Ag)などの低抵抗の金属によってメタライズされる。加工の容易さから、たとえば、無電解Cuメッキ、電解Cuメッキによりメタライズすることができる。なお、スルーホールのメタライズについては、貫通孔の内面のみをメタライズする場合に限られず、金属あるいは金属と樹脂との複合材料などを充填してもよい。
ボルテージレギュレータ100はスルーホール260と重なる位置に配置され、負荷300はスルーホール262と重なる位置に配置される。すなわち、スルーホール260,262は、それぞれボルテージレギュレータ100および負荷300の直下となる位置に形成されている。また、上述のように、パッケージ基板200の実装面には、ボルテージレギュレータ100および負荷300以外の他の電子機器350が実装される。
図3~図6を参照して、パッケージ基板200は、キャパシタCP1を構成するC層210と、インダクタL1を形成するL層250と、樹脂層226,227,228を含んで構成される。
樹脂層226,227,228は、各層を互いに接合するための接合材料として使用されるとともに、C層210およびL層250の露出面を絶縁するための絶縁層として用いられる。C層210とL層250とは、樹脂層227によって接合されている。C層210の表面には樹脂層226が形成されており、L層250の底面には樹脂層228が形成されている。樹脂層226,227,228は、たとえば、エポキシ、あるいはエポキシとシリカなどの無機フィラーとの複合材料のような絶縁材料で形成される。スルーホールのメタライジング層との密着性を確保するために、樹脂層としてエポキシを主体とする材料を用いることが好ましい。あるいは、樹脂層226,227,228として、ガラスクロスあるいは炭素繊維のような繊維状補強材を含有するプリプレグを用いてもよい。特にガラスクロスのような線膨張係数の小さいプリプレグを用いることで、C層210およびL層250の反りを抑制し、これによってパッケージ基板200全体の反りを抑制することができる。
樹脂層226の表面には、ボルテージレギュレータ100等の機器を実装するためのランドおよびそれらを接続するための配線を含む回路層205が形成されている。パッケージ基板200に実装される機器は、はんだバンプ120を介して、回路層205のランドあるいは端子と電気的に接続される。
回路層205は、Cu、AuまたはAgなどの低抵抗の金属材料で形成される。なお、回路層205は、樹脂層226の表面のみに形成される場合には限られず、たとえば後述するように樹脂層226の内部に複数層にわたって形成されるものであってもよい。なお、回路層205の実装面に形成されるランドあるいは端子の表面は、機器の実装を容易にするために、ニッケル/金(Ni/Au)メッキ、ニッケル/鉛/金(Ni/Pb/Au)メッキ、あるいはプリフラックス処理などの表面処理が施されている。また、機器の表面実装時のはんだ流れを防止するために、回路層205の最表層部分にソルダーレジスト層を形成するようにしてもよい。
C層210は、キャパシタCP1を形成するキャパシタ部230と、出力端子OUTのスルーホール262に電気的に接続される導電部220と、接地端子GNDのスルーホール264に電気的に接続される導電部240と、これらの周囲に設けられた絶縁部225を含む。キャパシタ部230は、弁作用金属基体の芯材で構成される陽極電極232、上記芯材の少なくとも一方主面に配置されて、表面に誘電体層ならびに固体電解質層を有した多孔質層234、及び、前記固体電解質層上に設けられた陰極電極236とを含み、電解コンデンサを形成している。誘電体層は、弁作用金属基体の多孔質層の表面に形成されている。多孔質層の表面に形成される誘電体層は、多孔質層の表面状態を反映して多孔質になっており、微細な凹凸状の表面形状を有している。誘電体層は、上記弁作用金属の酸化皮膜からなることが好ましい。本発明の電解コンデンサにおいて、固体電解質層を構成する固体電解質材料としては、例えば、ポリピロール類、ポリチオフェン類、ポリアニリン類等の導電性高分子等が挙げられる。これらの中では、ポリチオフェン類が好ましく、PEDOTと呼ばれるポリ(3,4-エチレンジオキシチオフェン)が特に好ましい。また、上記導電性高分子は、ポリスチレンスルホン酸(PSS)等のドーパントを含んでいてもよい。なお、固体電解質層は、誘電体層の細孔(凹部)を充填する内層と、誘電体層を被覆する外層とを含むことが好ましい。
導電部220,240は、たとえばAg、Au、またはCuのような低抵抗の金属を主体として構成される。層間の密着力向上を目的として、前記導電性フィラーと樹脂を混合した導電性密着材を導体部として設けても良い。多孔質層234は、たとえば酸化アルミニウム(AlO2)、あるいは酸化タンタル(Ta2O5)などで構成される。多孔質層234は、陽極電極232となるポーラス状の基材の金属(たとえば、Al,Ta)の表面を酸化被膜で覆うことにより形成される。陰極電極236は、たとえばAg、Au、またはCuのような低抵抗の金属により形成される。
絶縁部225は、エポキシ、フェノール、ポリイミドなどの樹脂、あるいは、それら樹脂とシリカまたはアルミナなどの無機フィラーとで構成される。
陽極電極232は平板形状を有しており、平板状の2つの多孔質層234の間に配置される。各多孔質層234の、陽極電極232とは反対の面には、陰極電極236が形成される。
図2および図5に示されるように、機器の実装面側の多孔質層234は、一部が切欠かれて陽極電極232が露出した状態とされており、当該切欠部235において、陽極電極232がビア222を介して導電部220に電気的に接続されている。また、陰極電極236は、ビア242を介して導電部240に電気的に接続されている。
なお、キャパシタ部230として、チタン酸バリウムを用いたセラミックコンデンサ、あるいは、窒化ケイ素(SiN),二酸化ケイ素(SiO2)、フッ化水素(HF)などを用いた薄膜コンデンサを用いることも可能である。しかしながら、より薄型で比較的大きな面積のキャパシタ部を形成できること、および、パッケージ基板の剛性および柔軟性のような機械特性の観点から、アルミなどの金属を基材とする電解コンデンサとすることが好ましい。
キャパシタ部230において、スルーホール260,262,264が形成される部分には貫通孔が形成されており、当該貫通孔とスルーホールとの間に絶縁部225の絶縁材料が充填されている。
本実施の形態1においては、陽極電極232および多孔質層234の厚みをそれぞれおよそ50μmとし、導電部220,240の厚みをおよそ15μmとし、キャパシタ部230の上下の絶縁部225の厚みとし、C層210全体の厚みをおよそ200μmとしている。
L層250は、図6に示すように、インダクタL1を形成するコイル部252と、当該コイル部252の周囲を樹脂でモールドした絶縁部254とを含む。
コイル部252は、電鋳法あるいは圧延法によって100μm程度に形成されたCuのコア材(Cu箔)を、フォトレジストなどでコイル状にパターニングした後にエッチングすることによって形成される金属配線である。コイル部252は、その一方端がスルーホール260に電気的に接続され、他方端がスルーホール262に電気的に接続される。
なお、コイル部252のコア材として、アルミ(Al)を用いてもよい。特に、キャパシタ部230がアルミを基材とする電解コンデンサで形成される場合には、コイル部252のコア材を銅で形成すると、アルミと銅の線膨張係数の差により、パッケージ基板200全体に反りが生じる場合がある。そのため、このような場合には、コイル部252のコア材としてアルミを用いて線膨張係数差を低減することによって、基板全体の反りを抑制することができる。
絶縁部254は、たとえば、エポキシ、フェノール、ポリイミドなどの樹脂、あるいは、それらの樹脂とフェライトもしくは珪素鋼などの無機磁性体フィラーとの混合材料で形成される。本実施の形態1のように、負荷300に直流電力を供給するための回路の場合、直流重畳特性の優れた珪素鋼などの金属系磁性材料のフィラーを用いることが好ましい。
機磁性体フィラーは、磁気特性を向上させるために、異なる平均粒径を有するフィラーを分散配置させたり、磁気飽和防止のために分散濃度に勾配を持たせるように配置させてもよい。また、磁気特性に方向性を持たせるために、扁平状あるいは鱗片状のフィラーを用いてもよい。無機磁性フィラーとして珪素鋼などの金属系材料を用いる場合には、絶縁性を高めるために、フィラーの周囲を無機系絶縁被膜、有機系絶縁被膜などにより表面絶縁膜を施すようにしてもよい。
なお、コイル部252との線膨張係数差の低減、放熱性・絶縁性の向上などの目的のために、磁性材料以外の無機フィラー、有機フィラーが混在されてもよい。
絶縁部254の厚みを調整することによってインダクタンスを調整することができる。本実施の形態1の例においては、100μmのコイル部252の上下の絶縁部254をそれぞれ100μmとし、L層250全体の厚みをおよそ300μmとしている。
L層250の底面に設けられる樹脂層228の表面には、当該半導体複合装置10をマザー基板(図示せず)に実装するための端子層270が形成される。端子層270には、上述の入力端子IN、出力端子OUT、および接地端子GNDが含まれる。また、端子層270は、C層210に形成される回路層205と同様に、端子の他に回路を構成する配線を含んでもよく、さらに複数の層で構成されてもよい。
パッケージ基板200は、システムの薄層化、および負荷300の放熱性等の観点から、一般的には2mm以下の厚みが要求される。本実施の形態1の例においては、樹脂層226および回路層205を含む上部回路層を50μm、C層210を200μm、樹脂層227を20μm、L層を300μm、樹脂層228および端子層270を含む底部端子層を50μmとして、半導体複合装置10全体の厚みを0.6mm程度としている。
以上のような構成を有する半導体複合装置10においては、リップルフィルタを構成するインダクタL1およびキャパシタCP1がパッケージ基板200の異なる層で形成されるため、インダクタとキャパシタとが同一層内に形成される従来の構成と比べて、インダクタおよびキャパシタを形成するために使用可能な面積を大きくできる。これにより、装置の小型化を行なう場合に、インダクタンスおよびキャパシタンスを確保しやすくなる。また、図5および図6で示したように、パッケージ基板200の実装面に垂直な面からパッケージ基板200を平面視した場合に、C層210におけるキャパシタ部230と、L層250におけるコイル部252とは、異なる層において少なくとも一部が重なるように配置されている。そのため、さらに装置の小型化をすることができる。
本実施の形態1の構成においては、ボルテージレギュレータ100および負荷300と、パッケージ基板200内のインダクタL1およびキャパシタCP1との接続、ならびに、インダクタL1とキャパシタCP1との間の接続を、基板上の平面配線を用いることなく、パッケージ基板200を貫通するスルーホール260,262,264を用いて接続している。これによって、接続距離を短くして配線のインピーダンスを低減してパワーロスを低減することができるとともに、基板上の回路面のレイアウトを最小化することができる。したがって、装置の小型化に対する制約をさらに低減することができる。
さらに、インダクタL1が形成されるL層250において、コイル部252を磁性材料を含む絶縁部254でモールドすることによって、発生する磁束密度を高めて、インダクタL1のQ値を向上することができる。これにより、インダクタL1による損失を低減することができる。また、磁性材料によって、インダクタL1とキャパシタCP1との間、および、インダクタL1とボルテージレギュレータ100のアクティブ素子との間の磁気結合を低減できるので、磁気結合に伴うノイズ伝搬を抑制することができる。そのため、装置特性をさらに向上させることができる。
なお、上記の説明においては、パッケージ基板においてL層の上部にC層を配置する構成であったが、電気的な接続を維持すればL層とC層の順序を反対にしてもよい。
また、上記では、チョッパ型の降圧スイッチングレギュレータに適用した例について説明したが、その他の昇降圧回路を含む電力送電ラインをシステム化した半導体複合装置についても、本実施の形態1の特徴を適用可能である。
(装置の製造プロセス)
次に、図7~図12を用いて、本実施の形態1に従う半導体複合装置10の製造プロセスについて説明する。図7は、当該製造プロセスの概要を説明するためのフローチャートであり、図8~図12は、図7のフローチャートの各ステップの詳細を説明するための図である。
次に、図7~図12を用いて、本実施の形態1に従う半導体複合装置10の製造プロセスについて説明する。図7は、当該製造プロセスの概要を説明するためのフローチャートであり、図8~図12は、図7のフローチャートの各ステップの詳細を説明するための図である。
図7を参照して、S100およびS110において、C層210およびL層250がそれぞれ個別に形成される。その後、S120にて、形成されたC層210およびL層250を、樹脂層226,227,228を用いて接合して一体化する。次に、S130にて、一体化されたC層210およびL層250にスルーホールを形成する。その後、実装面に電極および配線のパターンを形成し(S140)、完成したパッケージ基板200に、ボルテージレギュレータ100等の機器を実装する(S150)。
図8は、S100におけるC層210の形成プロセスを説明するための図である。図8(a)を参照して、まず陽極電極232となるアルミニウムの両面をポーラス状に加工し、その表面に酸化被膜を施すことによって多孔質層234を形成する。その後、多孔質層234の表面にCuペーストのような導電性ペーストの硬化膜を形成することによって陰極電極236を形成する。
このとき、図3におけるC層210のように、多孔質層234の一部を、たとえばダイシングプロセス等によって、陽極電極232のアルミニウムが露出するまで削り出し、露出したアルミニウムにCuペーストを焼き付ける。これによって、キャパシタ部230が形成される。
その後、スルーホールが形成される部分に、ドリル加工あるいはレーザ加工などによって貫通孔を形成する。
次に、図8(b)に示されるように、エポキシ、ポリイミド、またはフェノールなどの樹脂や、その樹脂と無機フィラーとの混合材料をキャパシタ部230にラミネート加工し、さらに熱硬化させることによってキャパシタ部230封止し、絶縁部225を形成する。封止処理後、スルーホールとキャパシタ部230の各電極とを接続するための導電部220,240を形成するための導電層212を、メッキ配線加工等によって、絶縁部225の表面に形成する。
その後、エッチング等により導電層212を加工して導電部220,240を形成する。そして、当該導電部220,240にレーザ加工等によって、陽極電極232および陰極電極236まで到達する孔を開口し、そこにCu等の導電体を充填することによって、導電部220と陽極電極232とを電気的に接続するとともに、導電部240と陰極電極236とを電気的に接続する(図8(c))。これによって、C層210が形成される。
図9は、S110におけるL層250の形成プロセスを説明するための図である。図9(a)を参照して、まず、コアとなるCu箔252#の両面に、フォトレジストなどによりパターニングを実施するとともに、フォトレジスト開口部をエッチングすることによってコイル部252を形成する(図9(b))。
その後、フェライトや珪素鋼などの金属磁性体フィラーが分散されたエポキシコンポジットシートを、真空ラミネータ等を用いてコイル部252の表面にラミネート加工し、熱プレス機によって平坦化およびエポキシ層の熱硬化処理を行なうことによって、絶縁部254を形成する(図9(c))。
そして、スルーホールが形成される部分にドリル加工あるいはレーザ加工などによって貫通孔を形成し、当該貫通孔を絶縁性の樹脂265を充填する(図9(d))。これによって、L層250が形成される。
図10は、S120における、C層210とL層250との接合プロセスを説明するための図である。
図10(a)を参照して、S100およびS110で形成されたC層210およびL層250の上下面および中間面に、エポキシ、ポリイミドまたはフェノールなどの樹脂、あるいは、その樹脂と無機フィラーからなる混合材料をフィルム状にした樹脂層226,227,228を配置する。その後、積層されたこれらの層を、真空プレス等によって接合および硬化させることによって一体化させて、パッケージ基板200を形成する(図10(b))。
図11は、S130における、スルーホールの形成プロセスを説明するための図である。
図11(a)を参照して、各層を一体化してパッケージ基板200を形成後、ドリル加工あるいはレーザ加工によって、スルーホールが形成される部分に貫通孔を形成する。そして、無電解Cuメッキ等により、貫通孔の内部および樹脂層226,228の表面をメタライジングする(図11(b))。
なお、このとき、さらに電解Cuメッキ処理を施して、樹脂層表面の金属層269の厚さを厚くしたり、スルーホール内をCuで充填したりしてもよい。
図12は、S140およびS150に対応するプロセスを説明するための図である。図12(a)を参照して、S140において、フォトレジストを用いて、樹脂層表面の金属層269をパターニングするとともに、エッチングを施して不要なCuを除去することによって、回路層205および端子層270を形成する配線、ランドおよび端子を樹脂層表面に形成する。このとき、機器の実装を容易にするために、ランドおよび端子等の金属表面には、Ni/Auメッキ、Ni/Pb/Auメッキ、あるいはプリフラックス処理などの表面処理が施される。また、機器の表面実装時のはんだ流れを防止するために、最表層部分にソルダーレジスト層を形成するようにしてもよい。
このように形成されたパッケージ基板200において、C層210表面の回路層205に、ボルテージレギュレータ100、負荷300および他の電子機器350が実装されることによって、本実施の形態1に従う半導体複合装置10が形成される(図12(b))。
なお、本実施の形態において、「C層210」および「L層250」は、本開示における「第1層」および「第2層」の一例である。
[実施の形態2]
実施の形態2においては、実施の形態1で示したパッケージ基板200の構成に加えて、実装面に実装される機器の信号用のグランドラインをスルーホールによって形成する構成について説明する。
実施の形態2においては、実施の形態1で示したパッケージ基板200の構成に加えて、実装面に実装される機器の信号用のグランドラインをスルーホールによって形成する構成について説明する。
図13は、実施の形態2に従う半導体複合装置10Aの断面図である。図13は、実施の形態1の図4に対応する図であり、マザー基板400上に半導体複合装置10Aが実装された状態を示している。
図13を参照して、半導体複合装置10Aに含まれるパッケージ基板200Aには、負荷300を基板上に実装した場合に、負荷300の信号用のグランドラインの端子に接続されるスルーホール266が設けられる。このスルーホール266は、C層210およびL層250に含まれるキャパシタ部230およびコイル部252とは電気的に接続されない状態で、底面の端子層270まで貫通している。そして、はんだバンプ380を介して、マザー基板400のグランドラインに接続される端子410に電気的に接続される。
このように、実装された機器のグランドラインを、スルーホール266を経由して最短距離でマザー基板400のグランドラインに接続することによって、グランドを強化でき、ノイズに対する耐性を向上させることができる。また、スルーホールを用いているので、基板上のレイアウトを最小化することができ、小型化に対する影響を低減することができる。
なお、図13においては、負荷300のグランドラインのスルーホールについて説明したが、他の実装機器のグランドラインについても同様の構成としてもよい。
[実施の形態3]
実施の形態2においては、スルーホールを介して実装された機器の信号用のグランドラインをマザー基板400のグランドラインに接続する構成について説明したが、機器とマザー基板400との間の信号ラインが必要である場合には、当該信号ラインについてもスルーホールを用いて接続するようにしてもよい。
実施の形態2においては、スルーホールを介して実装された機器の信号用のグランドラインをマザー基板400のグランドラインに接続する構成について説明したが、機器とマザー基板400との間の信号ラインが必要である場合には、当該信号ラインについてもスルーホールを用いて接続するようにしてもよい。
図14は、実施の形態4に従う半導体複合装置10Eの断面図である。図14を参照して、半導体複合装置10Eに含まれるパッケージ基板200Eには、実装面に配置された負荷300あるいはボルテージレギュレータ100の信号ラインの端子にされるスルーホール267が設けられる。このスルーホール267は、実施の形態2における信号用のグランドライン用のスルーホール266と同様に、C層210およびL層250に含まれるキャパシタ部230およびコイル部252とは電気的に接続されない状態で、底面の端子層270まで貫通している。そして、スルーホール267は、はんだバンプ380および端子410を介して、マザー基板400の実装面に形成された機器(図示せず)のI/O端子に接続するための信号ラインに電気的に接続される。
なお、スルーホール267に流れる電流は、キャパシタ部230およびコイル部252と接続される電力用のスルーホール260,262,264に流れる電流よりも小さいため、スルーホール267の内径は、スルーホール260,262,264よりも小さくすることができる。
このように、実装された機器とマザー基板400との間で信号をやりとりするための信号ラインが必要である場合に、スルーホール267を経由してこれらを接続することによって最短距離でマザー基板400に接続することができる。また、電力用のスルーホールに比べて信号用のスルーホールを小さくすることによって、基板上のレイアウトを最小化することができ、小型化に対する影響を低減することができる。
なお、図14には、信号ライン用のスルーホール267に加えて、実施の形態2で説明したグランドライン用のスルーホール266も記載されているが、当該スルーホール266がなく信号ライン用のスルーホール267のみが設けられる構成であってもよい。
[実施の形態4]
実施の形態4においては、実施の形態1で示したパッケージ基板200の構成に加えて、実装面に実装される各機器の放熱性を高めるために、外部のヒートシンクに接続されるスルーホールを有する構成について説明する。
実施の形態4においては、実施の形態1で示したパッケージ基板200の構成に加えて、実装面に実装される各機器の放熱性を高めるために、外部のヒートシンクに接続されるスルーホールを有する構成について説明する。
図15は、実施の形態4に従う半導体複合装置10Bの断面図である。図15は、実施の形態1の図4に対応する図であり、マザー基板400上に半導体複合装置10Bが実装された状態を示している。
図15を参照して、パッケージ基板200Bは、負荷300の端子に接続され、かつ、C層210およびL層250に含まれるキャパシタ部230およびコイル部252とは電気的に接続されないスルーホール268を少なくとも1つ含む。スルーホール268は、負荷300の直下において、負荷300の端子に接続される。また、スルーホール268は、パッケージ基板200Bの底面において、はんだバンプ380を介して、マザー基板400に設けられたヒートシンク450に接続される。
ヒートシンク450は、たとえばAlやCuのような、熱伝導率の高い金属で形成される。このように、スルーホール268を介して、負荷300等の実装機器とヒートシンク450とを接続することによって、負荷300で発生する熱を効率的に外部に逃がすことができる。また、スルーホール268によって、パッケージ基板200B内のインダクタ等で発生する熱についても放熱することができる。
なお、負荷300以外の実装機器についても、ヒートシンク450に接続するためのスルーホール268を設けるようにしてもよい。また、スルーホール268の数は、図15に記載されている数に限定されるものではなく、接続される実装機器に必要とされる放熱能力に応じて数を決定するようにしてもよい。
[実施の形態5]
実施の形態1~4の例においては、パッケージ基板内にC層およびL層がそれぞれ1層含まれる構成について説明した。
実施の形態1~4の例においては、パッケージ基板内にC層およびL層がそれぞれ1層含まれる構成について説明した。
しかしながら、半導体複合装置のサイズの制約等によって、実装面の面積が制限される場合があり得る。そのような場合に、特にC層における電極の面積が十分に確保できず、所望のキャパシタンスが得られない状態となる可能性がある。
そこで、実施の形態5においては、パッケージ基板内に複数のC層を備えることによって、所望のキャパシタンスを確保する構成について説明する。
図16は、実施の形態5に従う半導体複合装置10Cの断面図である。図16は、実施の形態1の図4に対応する図である。図16のパッケージ基板200Cにおいては、キャパシタCP1を構成する層として、C1層210AおよびC2層210Bの2つの層が設けられている。C1層210AおよびC2層210Bの構成については、基本的には実施の形態1のC層210と同様であるため、その詳細については繰り返さないが、C1層210AおよびC2層210Bは、同じスルーホールを共有しており、電気的には出力端子OUTと接地端子GNDとの間に並列に接続されている。これにより、半導体複合装置10Cの高さ方向には若干高くなるものの、パッケージ基板の実装面積を変更することなくキャパシタCP1のキャパシタンスを増加させることができる。
なお、図16においては、C1層210AおよびC2層210BがL層250の上部に配置された構成となっているが、電気的な接続関係が同じであれば各層の順序については特に制限されず、たとえば図17のパッケージ基板200CAに示されるように、C1層210AとC2層210Bとの間にL層250が配置される構成であってもよい。あるいは、C1層210AおよびC2層210BがL層250の下部に配置される構成であってもよい。図17のようにC1層210AとC2層210Bとの間にL層250を配置する構成においては、積層方向に上下対称な構造となるため、パッケージ基板全体の反りを抑制することができる。
また、図16の例では、キャパシタンスを増加させるためにC層を複数層設ける構成であったが、インダクタンスを増加する必要がある場合には、L層を複数層設ける構成とすることも可能である。
[実施の形態6]
実施の形態5においては、キャパシタンスおよび/またはインダクタンスを増加させるために、C層またはL層を多層化する構成について説明した。
実施の形態5においては、キャパシタンスおよび/またはインダクタンスを増加させるために、C層またはL層を多層化する構成について説明した。
一方で、半導体複合装置の高さ方向のサイズが制限されるような場合には、実施の形態4のように多層化を行なえない場合も生じ得る。
実施の形態6においては、高さ方向のサイズの制限が厳しい一方で、平面方向についてのサイズの制限がやや緩やかな状態のもとで、キャパシタンスおよび/またはインダクタンスの増加が必要である場合に、複数のC層およびL層を平面的に結合させることによって、所望のキャパシタンスおよびインダクタンスを確保する構成について説明する。
図18は実施の形態6に従う半導体複合装置のパッケージ基板200Dの断面図である。図18のパッケージ基板200Dにおいては、実施の形態1で示したパッケージ基板200に対応する2つのパッケージ基板200D-1,200D-2が、接地端子GNDにつながるスルーホールを共有して、平面方向に結合された構成となっている。
このような構成とすることによって、パッケージ基板の実装面積は広くなるものの、高さ方向の寸法を維持しながら、キャパシタンスおよびインダクタンスを増加させることが可能となる。このような構成は、低背化に対する要求が特に厳しい場合に有効となり得る。
[実施の形態7]
図13~図15で示したスルーホール266~268については、パッケージ基板に実装される機器ごとに設けられる場合がある。スルーホールを形成する場合、パッケージ基板内に形成されるコイル、キャパシタおよび配線パターンのような導電体からスルーホールを絶縁するために、スルーホールの周囲を絶縁材料で囲うことが必要となる。そのため、スルーホール266~268をパッケージ基板のあちこちに個別に形成すると、その周囲において絶縁材料が占める部分が多くなってしまう。そのため、パッケージ基板の実装面の面積を低減することが制限されて小型化が阻害されたり、所望のキャパシタンス,インダクタンスが実現できなくなったりする可能性がある。
図13~図15で示したスルーホール266~268については、パッケージ基板に実装される機器ごとに設けられる場合がある。スルーホールを形成する場合、パッケージ基板内に形成されるコイル、キャパシタおよび配線パターンのような導電体からスルーホールを絶縁するために、スルーホールの周囲を絶縁材料で囲うことが必要となる。そのため、スルーホール266~268をパッケージ基板のあちこちに個別に形成すると、その周囲において絶縁材料が占める部分が多くなってしまう。そのため、パッケージ基板の実装面の面積を低減することが制限されて小型化が阻害されたり、所望のキャパシタンス,インダクタンスが実現できなくなったりする可能性がある。
実施の形態7においては、パッケージ基板のメインの電流が流れるスルーホール260,262,264以外の図13~図15で説明したようなスルーホール266~268を近接して配置し、共通の絶縁材料で囲う構成について説明する。
図19は実施の形態7に従う半導体複合装置10FのC層210の平面図であり、図20は図19におけるXIX-XIX線矢印方向から見た断面図である。
図19および図20を参照して、C層210のキャパシタの各電極およびL層250のコイル部252と重ならない部分に、内部が絶縁材料で充填されたビア223が形成されている。そして、信号用のスルーホール266,267が当該ビア223内に形成されている。なお、図19においては、ビア223内に、スルーホール266,267以外のスルーホールも設けられる例が示されている。
このように、実装機器についての信号用のスルーホールを、絶縁材料が充填された共通のビア内に形成することによって、実装面において、スルーホール266~268を形成するために必要となる絶縁材料の割合を低減できるので、小型化を阻害する要因を少なくすることができる。また、共通のビア内について絶縁加工を行なえばよいので、個々のスルーホールについての絶縁加工を行なう場合に比べて、工程を削減することができる。
[実施の形態8]
上述の実施の形態1~7においては、ボルテージレギュレータ100および負荷300を実装するための回路層205、および当該半導体複合装置10をマザー基板に実装するための端子層270が、パッケージ基板200の表裏面に1つの層として形成される構成について説明した。
上述の実施の形態1~7においては、ボルテージレギュレータ100および負荷300を実装するための回路層205、および当該半導体複合装置10をマザー基板に実装するための端子層270が、パッケージ基板200の表裏面に1つの層として形成される構成について説明した。
実施の形態8においては、当該回路層および/または端子層が多層構成である場合の例について説明する。
図21は、実施の形態8に従う半導体複合装置10Gの断面図である。半導体複合装置10Gのパッケージ基板200Gにおいては、C層210においてL層250に面していない側の面に、複数の配線パターンを含む多層構造の回路層205Aが配置されており、回路層205Aの表面に、負荷300および他の電子機器350が実装されている。
また、L層の250においてC層210に面していない側の面に、複数の配線パターンを含む多層構造の端子層270Aが配置される。
図21のパッケージ基板200Gにおいては、スルーホール262,264,266,267は、C層210およびL層250を貫通しているが、回路層205Aおよび端子層270Aについては貫通していない。すなわち、C層210およびL層250が接合された後にスルーホール262,264,266,267が形成され、その後にC層210の上面に回路層205AおよびL層の下面に端子層270Aが形成される。
このように、回路層205Aおよび端子層270Aを多層構造に形成することによって、実装面(回路層205Aの表面)に実装される機器と接続するための配線パターンを、回路層205Aの内部の層に形成して、実装面に形成される配線パターンを削減することが可能となる。したがって、C層210のキャパシタ部230のキャパシタンスおよびL層250のコイル部252のインダクタンスを阻害しない範囲で、実装面の表面積を削減することができるので、単層で回路層および端子層を形成する場合と比べて半導体複合装置を小型化することが可能となる。
図22~図27を用いて、本実施の形態8に従う半導体複合装置10Gの製造プロセスについて説明する。図22は、当該製造プロセスの概要を説明するためのフローチャートであり、図23~図27は、図22のフローチャートのステップの詳細を説明するための図である。
なお、図22のフローチャートにおいて、ステップS200~S230,S240,S250は、図7で示したフローチャートにおけるステップS100~S130,S140,S150にそれぞれ対応しており、実質的には実施の形態1で説明した図7のフローチャートにステップS235が追加されたものとなっている。
図22を参照して、S200およびS210において、C層210およびL層250がそれぞれ個別に形成される(図23(a))。その後、S220にて、形成されたC層210およびL層250は、樹脂層226,227,228を用いて接合して一体化される(図23(b))。
次に、S230にて、一体化されたC層210およびL層250にスルーホールが形成される。より詳細には、まず、図24(a)に示されるように、接合されたC層210およびL層250においてスルーホールを形成する位置に、ドリル加工あるいはレーザ加工などによって貫通孔が形成される。そして、無電解Cuメッキ等により、貫通孔の内部をメタライジングすることによってスルーホールが形成される(図24(b))。
その後、S235にて、樹脂層226上に回路層205Aが形成されるとともに、樹脂層228上に端子層270Aが形成される。具体的には、まず、フォトレジストを用いて、樹脂層226,228表面の金属層269をパターニングし、エッチングを施して不要なCuを除去することによって配線パターンが形成される(図25(a))。そして、その上に樹脂層229Aおよび金属層269Aが配置される(図25(b))。
さらに、金属層269Aをパターニングすることによって配線パターンが形成され(図26(a))、パターニングされた金属層269Aの上に、さらに樹脂層229Bおよび金属層269Bが配置される(図26(b))。
図25および図26のような工程を繰り返して、所望の数の配線層が形成されると、S240において、最表面の金属層269Bをパターニングおよびエッチングして、機器の実装および実装基板のはんだバンプとの接続のための電極パターン、ならびに、これらの電極パターン間を接続する配線パターンが形成される。これによって、回路層205Aおよび端子層270Aが形成され、パッケージ基板200Gが完成する(図27(a))。
その後、S250にて、完成したパッケージ基板200Gに、ボルテージレギュレータ100等の機器が実装される(図27(b))。
なお、上記の説明においては、回路層205Aおよび端子層270Aの双方を多層構造とする例について説明したが、回路層205Aおよび端子層270Aのいずれか一方のみを多層構造とするようにしてもよい。また、回路層205Aと端子層270Aとを異なる層数としてもよい。
このように、パッケージ基板の表裏面に多層構造の回路層および/または端子層を用いることによって、実装される機器間の配線についての配線幅および配線間ピッチを確保することができるので、実装面の表面積を低減でき、さらなる小型化のニーズに対応することが可能となる。
(変形例1)
図28は、実施の形態8で示した多層構造の回路層を有する半導体複合装置の第1の変形例(変形例1)の断面図である。
図28は、実施の形態8で示した多層構造の回路層を有する半導体複合装置の第1の変形例(変形例1)の断面図である。
図28を参照して、変形例1に従う半導体複合装置10Hにおいては、パッケージ基板200Hの多層構造の回路層205B内に、ガラスクロスを含有するコア基材280が配置される。
パッケージ基板の製造プロセスにおいては、各層を接合する際に圧縮力が加えられるため、当該圧縮力の影響により歪みが生じて、割れなどが生じる可能性がある。特に、回路層においては、C層210の電極232,236あるいはL層250のコイル部252のような剛性のある金属部材が含まれていないため、外力による歪みが生じやすい。そのため、このようなコア基材280を回路層内に配置することにより、回路層の強度を確保することができる。
なお、コア基材280の材料は、絶縁性と剛性とを有する材料であればガラスクロスには限定されない。コア基材280の材料として、たとえば、表面に絶縁処理を施した金属部材(たとえば、Cu)を含むメタルコアなどを使用することができる。
図29は、図28の半導体複合装置10Hの製造プロセスを示すフローチャートである。図29を参照して、S300およびS310において、C層210およびL層250が、それぞれ個別に形成される。さらに、実施の形態8においては、S315において、回路層205Bのコア基材280を含む部分が形成される。ここで、S315においては、回路層205Bのうち、C層210およびL層250とともにスルーホールが形成される部分のみが形成される。
その後、S320において、S300,310,315において個別に形成されたC層210,L層250および回路層205Bの一部が、樹脂層を用いて接合される。そして、S330において、一体化されたC層210,L層250および回路層にスルーホールが形成される。
スルーホールを形成後、S335にて、必要に応じて、接合された回路層上にさらに樹脂層および金属層を配置して追加の配線層を形成する。なお、図28のパッケージ基板200Hにおいては、端子層が単層である例が示されているが、実施の形態8の図21のように、端子層についても多層構造としてもよい。その場合には、S335において、端子層にも追加の配線層が形成される。
その後、S340において、回路層205Bおよび端子層270の表面の金属層をパターニングして、電極パターンおよび配線パターンを形成する。これにより、パッケージ基板200Hが完成する。そして、S350にて、完成したパッケージ基板200Hの実装面にボルテージレギュレータ100,負荷300等の機器を実装することにより、半導体複合装置10Hが完成する。
(変形例2)
図30は、実施の形態8で示した多層構造の回路層を有する半導体複合装置の第2の変形例(変形例2)の断面図である。
図30は、実施の形態8で示した多層構造の回路層を有する半導体複合装置の第2の変形例(変形例2)の断面図である。
図30を参照して、変形例2に従う半導体複合装置10Jにおいては、多層構造の回路層205C内に、ボルテージレギュレータ100の半導体アクティブ素子105が埋め込まれた構成を有している。アクティブ素子105は、外力等による歪みの影響(反り,割れ)を低減するために、変形例1で示したコア基材280が形成される層に配置されることが好ましい。
製造プロセスにおいては、変形例1で説明した図29のステップS315においてコア基材280を含む回路層を形成する際に、コア基材280の一部を除去して、除去された部分にアクティブ素子105が配置される。なお、アクティブ素子105は、小型化の観点から、パッケージ基板200Jを実装面の法線方向から平面視した場合に、負荷300と重なるように配置することが好ましい。
このように、ボルテージレギュレータ100のアクティブ素子105を回路層205C内に埋め込むことによって、ボルテージレギュレータ100からL層250およびC層210を通って負荷300へと至る電気経路の距離を短縮できるので、当該電気経路で生じる損失を低減することが可能となる。
なお、回路層205C内には、アクティブ素子105だけでなく、ボルテージレギュレータ100の全体が埋め込まれてもよい。
[実施の形態9]
実施の形態1~8においては、いずれも、スルーホールがC層210およびL層250の双方を貫通する構成について説明した。
実施の形態1~8においては、いずれも、スルーホールがC層210およびL層250の双方を貫通する構成について説明した。
実施の形態9においては、パッケージ基板に、C層210およびL層250の双方を貫通するスルーホールに加えて、C層210あるいはL層250の一方のみを貫通するスルーホールが含まれる構成の例について説明する。
図31は、実施の形態9に従う半導体複合装置10Kの断面図である。半導体複合装置10Kのパッケージ基板200Kには、C層210と回路層205Dの一部とを貫通しているが、L層250を貫通していないスルーホール267Aが形成されている。このようなスルーホールは、たとえば、回路層に実装されたボルテージレギュレータ100の回路内もしくは入力部にキャパシタが必要になる場合に、L層に対する影響なくC層への接続を行うことを目的として形成される。
次に、図32~図35を用いて、本実施の形態9に従う半導体複合装置10Kの製造プロセスについて説明する。図32は、当該製造プロセスの概要を説明するためのフローチャートであり、図33~図35は、図32のフローチャートのステップの詳細を説明するための図である。
図32を参照して、S400においてC層210が形成され、S410において回路層205Dのうちの一部である回路層205Eが形成される。そして、S420にて、S400およびS410でそれぞれ形成されたC層210および回路層205Eが、樹脂層292を用いて接合される。また、C層210の回路層205Eに対向する面とは反対の面に樹脂層291を介して金属層269Cが形成され、回路層205EのC層210に対向する面とは反対の面に樹脂層293を介して金属層269Cが形成される(図33(a))。
その後、S430にて、一体化されたC層210および回路層205Eにスルーホール267Aが形成される。具体的には、スルーホール267Aが形成される位置に、ドリル加工あるいはレーザ加工などによって貫通孔が形成される(図33(b))。そして、無電解Cuメッキ等により貫通孔の内部をメタライジングすることによって、スルーホール267Aが形成される(図33(c))。なお、図33(c)においては、樹脂層291,293の表面の金属層269Cがエッチングされて、配線パターンが形成されている。
C層210および回路層205Eを貫通するスルーホール267Aが形成されると、次に、S440にてL層250が個別に形成され(図34(a))、S450にて当該L層250が樹脂層227を用いてC層210に接合される(図34(b))。また、L層250のC層210に対向する面とは反対の面に、樹脂層228を介して金属層269が配置される。回路層205Eの表面には、樹脂層294を介して金属層269が配置される。
その後、S460にて一体化された回路層205E、C層210およびL層250を貫通するスルーホールが形成されるとともに、S470にて表面の金属層269をエッチングして電極パターンあるいは配線パターンが形成される(図35(a),(b))。これによりパッケージ基板200Kが完成する。なお、図35には示されていないが、回路層についてはさらに多くの配線層を形成してもよい。また、端子層270についても多層構造としてもよい。
そして、S480にて、回路層205Dの実装面に負荷300等の機器が実装されて、半導体複合装置10Kが形成される。
なお、上記の例においては、C層210を貫通するがL層250を貫通していないスルーホール267Aが形成される構成について説明したが、回路構成によっては、逆にC層210は貫通しないがL層250を貫通するスルーホールを形成してもよい。この場合には、L層250を形成後にスルーホールを形成し、その後C層210と接合してさらにスルーホールを形成するプロセスとなる。
[実施の形態10]
(実施例1)
上述の半導体複合装置においては、ボルテージレギュレータからの電力が、パッケージ基板のスルーホールを経由して負荷に供給される。半導体複合装置の効率をさらに向上させるためには、ボルテージレギュレータから負荷に至るまでの等価直列抵抗(Equivalent Series Resistance:ESR)を低下させることが必要となる。ESRを低減させる1つの手法として、スルーホールにおける抵抗値を低減することが考えられる。
(実施例1)
上述の半導体複合装置においては、ボルテージレギュレータからの電力が、パッケージ基板のスルーホールを経由して負荷に供給される。半導体複合装置の効率をさらに向上させるためには、ボルテージレギュレータから負荷に至るまでの等価直列抵抗(Equivalent Series Resistance:ESR)を低下させることが必要となる。ESRを低減させる1つの手法として、スルーホールにおける抵抗値を低減することが考えられる。
パッケージ基板に形成されるスルーホールは、その内面が金属などの導電材料によってメタライズされている。スルーホールにおけるメタライズ層の厚みを厚くすることで、スルーホールの抵抗値を低減させることが可能である。
スルーホールの抵抗値を低減させるために、理想的にはスルーホールの内孔をCu等の金属で充填することが望ましいが、一般的に、底のない貫通孔をメッキ処理により金属を充填することは技術的に困難であることが知られており、さらに、金属を充填するまでメッキ処理を行なうには長い処理時間が必要となる。
スルーホールのメタライズは、上述のようにCu等によるメッキ処理によって行なわれるが、図11等で説明したように、スルーホールをメタライズする際には、パッケージ基板の表面の配線を形成するための金属層(金属配線層)も同時に形成される。そのため、スルーホールのメタライズ層の厚みを厚くすると、パッケージ基板表面に形成される金属配線層の厚みも厚くなる。
一方で、金属配線層において微細な配線を形成するためには、金属配線層の厚みを薄くすることが好ましく、金属配線層の厚みが厚くなることで、配線と、配線同士の間隔との比率であるL/S(Line and Space)の悪化が懸念される。
そこで、本実施の形態10においては、スルーホールのメタライズ層の厚みを厚くする一方で、パッケージ基板表面に形成される金属配線層の厚みを薄くする構成を採用する。これにより、スルーホールの抵抗値を低減するとともに、パッケージ基板表面に形成される金属配線の微細化が可能となる。
ただし、この場合、スルーホール内面のメタライズ層とパッケージ基板表面の金属配線層とは、スルーホールの端部(接続部分)において接続された状態となる。このような接続部分において導電部材の厚みが異なると、当該接続部分において電流密度が集中したり、誘電体基板との線膨張率の違いによる熱応力が集中したりすることによって断線等の不具合が生じる可能性がある。
そのため、実施の形態10においては、さらに、メタライズ層と金属配線層とが接続される接続部分の厚みを、金属配線層の厚みよりも厚くする。これにより、接続部分における品質不具合の発生を抑制することができる。
図36を用いて、実施の形態10の実施例1に従う半導体複合装置におけるスルーホールのメッキ工程について説明する。なお、図36および後述する図37,図38においては、スルーホールの部分のみに着目して説明を行なうため、スルーホール以外の構成については記載が省略されている場合がある。
図36を参照して、図11(a)および図24(a)で説明したように、ドリル加工等によってパッケージ基板200に貫通孔が形成されると(図36(a))、次に、貫通孔の内部およびパッケージ基板200の表面を無電解Cuメッキ等によりメタライジングして、メタライズ層290および金属配線層295を形成する(図36(b))。このとき、Cuのメッキ層の厚みは、スルーホール260の内面に形成すべきメタライズ層290の厚みに適した厚みとされる。したがって、この段階においては、パッケージ基板200の表面に形成される金属配線層295としては、所望の厚みよりも厚く形成されることになる。
Cuメッキ処理が行なわれた後、スルーホール260の内部の空間に、印刷法などにより樹脂296が充填される(図36(c))。このとき、スルーホール260の近傍の金属配線層295の一部についても樹脂296により覆われるようにする。
その後、金属配線層295に対してウェットエッチングを施して、金属配線層295を所望の厚さまで薄くする(図36(d))。このとき、樹脂296に覆われている部分については、エッチングされずにメッキ層の厚みが維持される。したがって、金属配線層295の厚みよりもメタライズ層290の厚みのほうが厚くなる。
エッチング処理後、バフロール研磨等の処理により、樹脂296の不要な部分が除去される(図36(e))。
このように、金属配線層295の厚みよりもメタライズ層290の厚みを厚くすることによって、スルーホール260の導通抵抗を低減するとともに、金属配線層295の加工性を良くすることができる。
なお、金属配線層295においても、スルーホール260の近傍の部分については、樹脂296のためにエッチングがされずにメッキ層の厚みが維持される。これにより、メタライズ層290と金属配線層295との境界部分(接続部分)のメッキ層の厚みを厚くできるので、熱応力等による不具合を抑制することが可能となる。
(実施例2)
実施例1においては、最初のメッキ処理において、メタライズ層に適した厚みにメッキ層を形成し、その後、エッチング処理によって金属配線層の厚みを低減する例について説明した。
実施例1においては、最初のメッキ処理において、メタライズ層に適した厚みにメッキ層を形成し、その後、エッチング処理によって金属配線層の厚みを低減する例について説明した。
実施例2においては、逆に、最初のメッキ処理において、金属配線層に適した厚みにメッキ層を形成し、その後、スルーホールのメタライズ層の厚みを増加させる例について説明する。
図37は、実施の形態10の実施例2に従う半導体複合装置におけるスルーホールのメッキ工程を説明するための図である。図37を参照して、パッケージ基板200に貫通孔が形成されると(図37(a))、次に、貫通孔の内部およびパッケージ基板200の表面を無電解Cuメッキ等によりメタライジングして、メタライズ層290および金属配線層295を形成する(図37(b))。Cuのメッキ層の厚みは、金属配線層295に適した厚みとされる。
メッキ処理後、金属配線層295の表面に、フォトリソグラフィによりレジストマスク297を形成する(図37(c))。なお、このとき、金属配線層295におけるスルーホール260の近傍部分については、レジストマスク297を形成しないようにする。
その後、電解Cuメッキ処理によって、スルーホール260の内面、および、金属配線層295においてレジストマスク297が形成されていない部分に、追加的にメッキ処理が行なわれる(図37(d))。これによって、レジストマスク297が形成されていない部分については、レジストマスク297が形成されている部分よりもCuメッキ層の厚みが厚くなる。なお、スルーホール260内のメタライズ層290は、金属配線層295の厚みよりも厚ければ、不均一な厚みであってもよく、たとえば、図37(d)のようにスルーホール260の貫通方向の中央部の厚みが、端部に比べて厚くなっていてもよい。
追加的なメッキ処理が完了すると、有機剥離等の手法によって、レジストマスク297が除去される。その後、実施例1と同様に、スルーホール260の内部に樹脂296が充填されるとともに(図37(e))、バフロール研磨等の処理により、樹脂296の不要な部分が除去される(図37(f))。
このようなプロセスにおいても、金属配線層295の厚みよりもメタライズ層290の厚みを厚くすることができ、さらに接続部分のメッキ層の厚みも厚くすることができる。
(実施例3)
実施例1および実施例2においては、スルーホール260の端部とパッケージ基板200の表面とがほぼ直角となる形状であったが、このような形状は、電流密度や熱応力は集中しやすい傾向にある。
実施例1および実施例2においては、スルーホール260の端部とパッケージ基板200の表面とがほぼ直角となる形状であったが、このような形状は、電流密度や熱応力は集中しやすい傾向にある。
そこで、実施例3においては、スルーホール260の端部に面取りを施すことによって角度を緩やかにし、電流密度あるいは熱応力の集中を緩和させる構成とする。
図38は、実施の形態10の実施例3に従うスルーホールの部分を説明するための図である。図38を参照して、実施例3においては、パッケージ基板200に貫通孔が形成されると、ショットブラストあるいはリーマ加工により、貫通孔の端部の部分に面取りが施される。
その後は、実施例1あるいは実施例2と同様のプロセスによって、スルーホールのメタライズ層290および金属配線層295が形成される。図38においては、図36の実施例1と同様に、金属配線層295をエッチングにより薄くする場合の例が示されている。
このようにすることによって、スルーホールの抵抗値を低減するとともに、スルーホールと金属配線層との境界部分における電流密度あるいは熱応力の集中を緩和させることが可能となる。
なお、実施の形態10の実施例1~実施例3については、パッケージ基板に形成されたすべてのスルーホールに対して適用してもよいし、一部の(少なくとも1つの)スルーホールに適用してもよい。
本実施の形態における半導体複合装置のパッケージ基板は、上述のように、キャパシタが形成されるC層とインダクタが形成されるL層とが積層された構成となっている。このような積層構造において、C層全体としての線膨張係数とL層全体としての線膨張係数とが異なると、製造プロセスの際などの温度変化によってパッケージ基板に反りが生じ得る。また、C層およびL層の各層においても、各層の構造によって層単体でも反りが生じる場合がある。
以下の実施の形態11~14においては、パッケージ基板の反りを抑制するための構成について説明する。
[実施の形態11]
実施の形態1において説明したように、C層210におけるキャパシタ部230を形成する陽極電極232および多孔質層234は、たとえばアルミ(Al)を主成分として形成される。一方で、L層250においてインダクタL1を形成するコイル部252は、たとえば銅(Cu)を主成分として形成される。
実施の形態1において説明したように、C層210におけるキャパシタ部230を形成する陽極電極232および多孔質層234は、たとえばアルミ(Al)を主成分として形成される。一方で、L層250においてインダクタL1を形成するコイル部252は、たとえば銅(Cu)を主成分として形成される。
パッケージ基板の製造プロセスにおいて、加熱プレスによってC層210とL層250とを接合する場合がある。一般的に、アルミの線膨張係数は銅の線膨張係数よりも大きいため、アルミを主成分とするC層210のほうが銅を主成分とするL層250よりも冷却過程での収縮量が大きくなる。このような収縮量の違いによって、パッケージ基板の反りや、プレス工程における割れ等が生じるおそれがある。
そこで、実施の形態11においては、アルミよりも線膨張係数が小さいコア基材をC層の内部に配置することによってC層の収縮を低減し、基板の反りおよび割れ等を抑制する。
図39および図40は、それぞれ実施の形態11に従う半導体基板におけるC層210Cの平面図および断面図である。図39および図40を参照して、C層210Cにおいては、図5で示したC層210のキャパシタ部230の周囲を取り囲むようにコア基材245が配置された構成となっている。
コア基材245は、たとえば、エポキシ等の樹脂にガラスクロスを含有させた材料で形成されており、その線膨張係数はアルミよりも小さい。コア基材245の線膨張係数は、L層250の主成分である銅の線膨張係数に近くすることがより好ましい。このようなコア基材245をC層210C内部に配置することによって、C層210C自体の強度を向上することができるとともに、L層250との線膨張係数差が小さくなることで製造プロセスにおけるパッケージ基板の反りあるいは割れ等を抑制することができる。
なお、C層210Cについては、概略的に以下のようなプロセスによって形成される。まず、略矩形形状を有する平板状のコア基材245の内側を除去して枠形状とし、その枠内に実施の形態1の図8(a)で示したキャパシタ部230を配置する。そして、コア基材245およびキャパシタ部230を一括してエポキシ等の樹脂(絶縁部225)により封止処理を行なう。その後は、実施の形態1の図8(b),(c)で示したプロセスに従って導電部220,240を形成することによって、C層210Cが形成される。
(コア基材の変形例)
図39および図40においては、コア基材が、その表面および裏面ともに略平坦な形状を有する場合の例について説明した。以下の実施の形態12,13でも後述するように、C層の構造上、C層の表面側と裏面側とにおいても線膨張係数が異なる場合がある。そうすると、製造プロセスにおいて、C層単体でも反りが生じる場合がある。
図39および図40においては、コア基材が、その表面および裏面ともに略平坦な形状を有する場合の例について説明した。以下の実施の形態12,13でも後述するように、C層の構造上、C層の表面側と裏面側とにおいても線膨張係数が異なる場合がある。そうすると、製造プロセスにおいて、C層単体でも反りが生じる場合がある。
以下の変形例においては、コア基材の表面と裏面の構造を異ならせることによって、C層の表面側および裏面側の線膨張係数を調整する構成について説明する。
(変形例1)
図41は、図39のコア基材254の第1の変形例(変形例1)を示す図である。変形例1においては、コア基材245の表面および/または裏面に、銅を含む金属層を形成されており、それによって、C層の表面側および裏面側の線膨張係数を調整する。図41の例においては、コア基材245の一方の面(表面)にはメッシュ形状のパターンを有する金属層247が形成されており、他方の面(裏面)には全体に金属層246が形成されている。このように、コア基材245の表裏面における金属層の量を調整することによって、C層の表面側および裏面側の線膨張係数を調整することができる。
図41は、図39のコア基材254の第1の変形例(変形例1)を示す図である。変形例1においては、コア基材245の表面および/または裏面に、銅を含む金属層を形成されており、それによって、C層の表面側および裏面側の線膨張係数を調整する。図41の例においては、コア基材245の一方の面(表面)にはメッシュ形状のパターンを有する金属層247が形成されており、他方の面(裏面)には全体に金属層246が形成されている。このように、コア基材245の表裏面における金属層の量を調整することによって、C層の表面側および裏面側の線膨張係数を調整することができる。
なお、図41においては、コア基材245の表面および裏面の双方に金属層が設けられる例について説明したが、表面および裏面のいずれか一方の面のみに金属層が設けられる場合であってもよい。すなわち、コア基材245の表面および裏面の少なくとも一方に金属層が設けられていればよい。また、金属層の態様についても、任意の形状を用いることができ、たとえば双方の面の金属層をメッシュ形状としてもよい。
(変形例2)
図42は、図39のコア基材の第2の変形例(変形例2)を示す図である。変形例2に従うコア基材245Aにおいては、コア基材245Aの一方の面に凹部248を形成することによってC層の表面側および裏面側の線膨張係数を調整する。なお、図42においては、コア基材245Aの一方の面のみに凹部248が形成されているが、表面側および裏面側の双方の面に凹部248が形成されていてもよい。その場合には、表面側と裏面側とで、凹部248の形状あるいは個数を変更することによって、表面側および裏面側の線膨張係数を調整する。
図42は、図39のコア基材の第2の変形例(変形例2)を示す図である。変形例2に従うコア基材245Aにおいては、コア基材245Aの一方の面に凹部248を形成することによってC層の表面側および裏面側の線膨張係数を調整する。なお、図42においては、コア基材245Aの一方の面のみに凹部248が形成されているが、表面側および裏面側の双方の面に凹部248が形成されていてもよい。その場合には、表面側と裏面側とで、凹部248の形状あるいは個数を変更することによって、表面側および裏面側の線膨張係数を調整する。
(変形例3)
図43は、図39のコア基材の第3の変形例(変形例3)を示す図である。変形例3のコア基材245Bは、変形例1の金属層と変形例2と凹部を組み合わせた構成である。すなわち、コア基材245Bにおいては、一方の面に金属層247が設けられ、他方の面に凹部248が形成された構成となっている。
図43は、図39のコア基材の第3の変形例(変形例3)を示す図である。変形例3のコア基材245Bは、変形例1の金属層と変形例2と凹部を組み合わせた構成である。すなわち、コア基材245Bにおいては、一方の面に金属層247が設けられ、他方の面に凹部248が形成された構成となっている。
[実施の形態12]
図44は、実施の形態12に従う半導体複合装置におけるC層210Dの断面図である。C層210Dにおいては、キャパシタ部230は2つの異なる絶縁材料によって覆われる構成を有している。
図44は、実施の形態12に従う半導体複合装置におけるC層210Dの断面図である。C層210Dにおいては、キャパシタ部230は2つの異なる絶縁材料によって覆われる構成を有している。
図44を参照して、キャパシタ部230に接触する部分については絶縁部249(第1絶縁部材)が配置されており、絶縁部249を取り囲むように絶縁部225(第2絶縁部材)が配置されている。絶縁部249は、絶縁部225と同様に、エポキシ、フェノール、ポリイミドなどの樹脂、あるいは、それら樹脂とシリカまたはアルミナなどの無機フィラーとで構成されるが、絶縁部225とは異なる線膨張係数を有している。
詳細には、キャパシタ部230の線膨張係数と絶縁部249の線膨張係数との間の差が、キャパシタ部230の線膨張係数と絶縁部225の線膨張係数との間の差よりも小さくなるように、絶縁部249の材料が選択される。好ましくは、絶縁部249の線膨張係数は、キャパシタ部230の線膨張係数と絶縁部225の線膨張係数との間の値となるようにする。
このように、キャパシタ部230との線膨張係数差がより小さい絶縁部249をキャパシタ部230の周囲に配置することで、製造プロセスにおける加熱処理時にキャパシタ部230に加わる応力を緩和し、C層210Dの反りを抑制する。これによって、パッケージ基板全体の変形および割れを抑制することができる。
[実施の形態13]
図45は、実施の形態13に従う半導体複合装置10Lのパッケージ基板200Lの断面図である。パッケージ基板200Lは、実施の形態6で説明したパッケージ基板200Dと類似した構成を有しており、2つのパッケージ基板200L-1,200L-2が、出力端子OUTにつながるスルーホールを共有して、平面方向に結合された構成となっている。
図45は、実施の形態13に従う半導体複合装置10Lのパッケージ基板200Lの断面図である。パッケージ基板200Lは、実施の形態6で説明したパッケージ基板200Dと類似した構成を有しており、2つのパッケージ基板200L-1,200L-2が、出力端子OUTにつながるスルーホールを共有して、平面方向に結合された構成となっている。
図45の断面図において、パッケージ基板200L-1,200L-2のC層については、陽極電極232に接続されるビア222および導電部220が示されている。パッケージ基板200L-1のC層においては、ビア222および導電部220は、キャパシタ部230に対して実装面側(表面側)に配置されている。一方、パッケージ基板200L-2のC層においては、ビア222および導電部220は、キャパシタ部230に対して実装面とは反対側(裏面側)に配置されている。言い換えれば、パッケージ基板200L-1のC層とパッケージ基板200L-2のC層とは、互いに積層方向に反転した構成となるように配置されている。
パッケージ基板200L-1,200L-2の各C層においては、陽極電極232に接続される導電部材(導電部220,ビア222)が、C層の一方の面側のみに形成されているため、積層方向には非対称の構成となっている。このため、C層の表面側と裏面側とで線膨張係数が異なり、製造プロセスの際の温度変化によって基板に反りが生じる可能性がある。
実施の形態13におけるパッケージ基板200Lでは、隣り合う2つのパッケージ基板200L-1,200L-2において、C層が互いに積層方向に反転した構成に配置されている。これにより、パッケージ基板200L-1の反り方向と、パッケージ基板200L-2の反り方向とが互いに逆方向となるため、C層全体としての変形が抑制される。したがって、図45に示すようなC層の構成とすることによって、パッケージ基板200Lの反りを抑制することができる。
[実施の形態14]
図46は、実施の形態14に従う半導体複合装置10Mのパッケージ基板200Mの断面図である。パッケージ基板200Mにおいては、実施の形態5で説明したパッケージ基板100Cと同様に、キャパシタCP1としてC1層210EとC2層210Fが設けられている。パッケージ基板200Mにおいては、実装面側からC1層210E、C2層210F、L層250の順に積層されている。
図46は、実施の形態14に従う半導体複合装置10Mのパッケージ基板200Mの断面図である。パッケージ基板200Mにおいては、実施の形態5で説明したパッケージ基板100Cと同様に、キャパシタCP1としてC1層210EとC2層210Fが設けられている。パッケージ基板200Mにおいては、実装面側からC1層210E、C2層210F、L層250の順に積層されている。
図46の断面図においては、C1層210EおよびC2層210Fの陽極電極232に接続されるビア222および導電部220が示されている。C1層210Eにおいては、ビア222および導電部220は、キャパシタ部230に対して実装面側に配置されている。一方、C2層210Fにおいては、ビア222および導電部220は、キャパシタ部230に対して実装面とは反対側に配置されている。言い換えれば、C1層210EとC2層210Fとは、互いに積層方向に反転した構成となるように配置されている。
実施の形態13でも述べたように、C層においては、C層の表面側と裏面側とで線膨張係数が異なり、製造プロセスの際の温度変化によって基板に反りが生じる可能性がある。
実施の形態14におけるパッケージ基板200Mでは、キャパシタCP1を2つのC層210E,210Fで形成し、2つのC層が互いに積層方向に反転した構成となるように配置されている。これにより、C層210Eにおける反り方向とC層210Fにおける反り方向が互いに逆方向となるため、C層全体としての変形が抑制される。したがって、図45に示すようなC層の構成とすることによって、パッケージ基板200Mの反りを抑制することができる。
なお、図47のように、C1層210EとC2層210Fとの積層順が逆になっている構成であってもよい。
実施の形態14においては、C1層210Eが本開示における「第1層」に対応し、L層250が本開示における「第2層」に対応し、C層210Fが本開示における「第3層」に対応する。
なお、上述の実施の形態の説明においては、半導体複合装置が、ボルテージレギュレータ、パッケージ基板および負荷を有する構成について説明したが、本実施の形態のパッケージ基板の構成を含んでいれば、ボルテージレギュレータとパッケージ基板のみを含む構成、および、パッケージ基板と負荷のみを含む構成の半導体複合装置についても適用可能である。
また、上記の説明では、C層210とL層250との配置について、負荷等が実装される実装面に近い側にC層210が配置される構成について説明したが、L層250をC層210よりも実装面に近い側に配置してもよい。
本実施の形態における「スルーホール266~268」の各々は本開示における「第4のスルーホール」の一例である。
今回開示された実施の形態は、すべての点で例示であって制限的なものではないと考えられるべきである。本開示の範囲は、上記した実施の形態の説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
10,10A~10H,10J~10N,10CA 半導体複合装置、100 ボルテージレギュレータ、105 アクティブ素子、120,380 はんだバンプ、200,200A~200H,200J~200N,200CA パッケージ基板、205,205A~205E 回路層、210,210A~210F C層、250 L層、212 導電層、220,240 導電部、222,223,242 ビア、225,249,254 絶縁部、226~229,229A,229B,291~294 樹脂層、230 キャパシタ部、232 陽極電極、234 多孔質層、235 切欠部、236 陰極電極、245,245A,245B,280 コア基材、246,247,269,269A~269C 金属層、252 コイル部、252# Cu箔、260,262,264,266,267,267A,268 スルーホール、265,296 樹脂、270,270A 端子層、290 メタライズ層、295 金属配線層、297 レジストマスク、300 負荷、350 電子機器、400 マザー基板、410 端子、450 ヒートシンク、CP1 キャパシタ、GND 接地端子、IN 入力端子、L1 インダクタ、OUT 出力端子。
Claims (33)
- 入力直流電圧を異なる直流電圧に変換する半導体複合装置であって、
半導体アクティブ素子を含むボルテージレギュレータと、
変換された直流電圧が供給される負荷と、
前記負荷が実装面に実装されたパッケージ基板とを備え、
前記パッケージ基板は、
キャパシタが形成された第1層と、
インダクタが形成され、かつ前記第1層と異なる第2層とを含み、
前記パッケージ基板には、前記実装面に垂直な方向に前記第1層および前記第2層を貫通する複数のスルーホールが形成されており、
前記キャパシタは、前記複数のスルーホールのうちの第1のスルーホールを介して前記負荷に電気的に接続され、
前記インダクタは、前記複数のスルーホールのうちの第2のスルーホールを介して前記負荷に電気的に接続されるとともに、前記複数のスルーホールのうちの第3のスルーホールを介して前記ボルテージレギュレータに電気的に接続される、半導体複合装置。 - 前記第1のスルーホールと前記第2のスルーホールとは共通している、請求項1に記載の半導体複合装置。
- 前記実装面に垂直な方向から前記パッケージ基板を平面視した場合に、前記インダクタと前記キャパシタとは少なくとも一部が重なっている、請求項1または2に記載の半導体複合装置。
- 前記第2層は、
コイルを形成する金属配線と、
前記金属配線を取り囲み、樹脂および磁性体を含む複合材料とを含んで形成される、請求項1~3のいずれか1項に記載の半導体複合装置。 - 前記キャパシタは、電解コンデンサである、請求項1~4のいずれか1項に記載の半導体複合装置。
- 前記第1層は、内部にガラスクロスを含有する第1コア基材を含む、請求項1~5のいずれか1項に記載の半導体複合装置。
- 前記第1コア基材の少なくとも一方の表面には、銅を含む金属層が配置される、請求項6に記載の半導体複合装置。
- 前記第1コア基材の少なくとも一方の表面には、凹部が形成されている、請求項6に記載の半導体複合装置。
- 前記第1層は、
前記キャパシタに接触し、かつ前記キャパシタの周囲に配置された第1絶縁部材と、
前記第1絶縁部材を取り囲むように配置された第2絶縁部材とを含み、
前記キャパシタの線膨張係数と前記第1絶縁部材の線膨張係数との間の差は、前記キャパシタの線膨張係数と前記第2絶縁部材の線膨張係数との間の差よりも小さい、請求項1~8のいずれか1項に記載の半導体複合装置。 - 前記ボルテージレギュレータと、前記インダクタおよび前記キャパシタとによって、チョッパ型の降圧スイッチングレギュレータが形成される、請求項1~9のいずれか1項に記載の半導体複合装置。
- 前記インダクタおよび前記キャパシタは、前記ボルテージレギュレータの出力を平滑化するLCフィルタとして機能する、請求項10に記載の半導体複合装置。
- 前記複数のスルーホールは、前記インダクタおよび前記キャパシタのいずれとも接続されていない、少なくとも1つの第4のスルーホールをさらに含む、請求項1~11のいずれか1項に記載の半導体複合装置。
- 前記第4のスルーホールは、外部のグランドラインに接続される、請求項12に記載の半導体複合装置。
- 前記第4のスルーホールは、外部の信号ラインに接続される、請求項12に記載の半導体複合装置。
- 前記第4のスルーホールの内径は、前記第1~第3のスルーホールの内径よりも小さい、請求項14に記載の半導体複合装置。
- 前記第4のスルーホールは、外部のヒートシンクに接続される、請求項12に記載の半導体複合装置。
- 前記第4のスルーホールは複数であり、
前記パッケージ基板は、内部に絶縁材料が充填されるとともに、前記第1層および前記第2層を貫通するように形成されたビアをさらに含み、
前記第4のスルーホールは、前記ビア内に形成される、請求項12に記載の半導体複合装置。 - 前記第4のスルーホールは、前記負荷の直下において前記負荷に接続される、請求項12~17のいずれか1項に記載の半導体複合装置。
- 前記実装面は前記第1層の第1面に形成されており、
前記第2層は、前記第1層における前記第1面と反対の第2面に接続される、請求項1~18のいずれか1項に記載の半導体複合装置。 - 前記パッケージ基板は、複数の配線パターンが形成された回路層をさらに含み、
前記回路層は、前記第1層の第1面に配置され、
前記第2層は、前記第1層における前記第1面と反対の第2面に配置され、
前記実装面は、前記回路層における前記第1層側とは反対の面に形成される、請求項1~18のいずれか1項に記載の半導体複合装置。 - 前記回路層は、第2コア基材を含む、請求項20に記載の半導体複合装置。
- 前記ボルテージレギュレータは、前記回路層内に形成される、請求項20または21に記載の半導体複合装置。
- 前記実装面に垂直な方向から前記パッケージ基板を平面視した場合に、前記負荷は前記ボルテージレギュレータと重なる、請求項22に記載の半導体複合装置。
- 前記パッケージ基板は、複数の配線パターンが形成された端子層をさらに含み、
前記端子層は、前記第2層における前記第1層とは反対の面に配置される、請求項19~23のいずれか1項に記載の半導体複合装置。 - 前記ボルテージレギュレータは、前記実装面に実装される、請求項1~21のいずれか1項に記載の半導体複合装置。
- 入力直流電圧を異なる直流電圧に変換して負荷に供給する半導体複合装置であって、
半導体アクティブ素子を含むボルテージレギュレータと、
実装面に前記負荷を実装することが可能に構成されたパッケージ基板とを備え、
前記パッケージ基板は、
キャパシタが形成された第1層と、
インダクタが形成され、かつ前記第1層と異なる第2層と、
前記実装面に配置され、前記負荷との電気的接続に用いられる接続端子とを含み、
前記パッケージ基板には、前記実装面に垂直な方向に前記第1層および前記第2層を貫通する第1および第2のスルーホールが形成されており、
前記キャパシタは、前記第1のスルーホールを介して前記負荷に電気的に接続され、
前記インダクタは、前記第1のスルーホールを介して前記負荷に電気的に接続されるとともに、前記第2のスルーホールを介して前記ボルテージレギュレータに電気的に接続される、半導体複合装置。 - 半導体アクティブ素子を含むボルテージレギュレータによって調整された直流電圧を受ける半導体複合装置であって、
前記直流電圧を用いて動作する負荷と、
前記負荷が実装面に実装されたパッケージ基板とを備え、
前記パッケージ基板は、
キャパシタが形成された第1層と、
インダクタが形成され、かつ前記第1層と異なる第2層と、
前記実装面に配置され、前記ボルテージレギュレータとの電気的接続に用いられる接続端子とを含み、
前記パッケージ基板には、前記実装面に垂直な方向に前記第1層および前記第2層を貫通する第1および第2のスルーホールが形成されており、
前記キャパシタは、前記第1のスルーホールを介して前記負荷に電気的に接続され、
前記インダクタは、前記第1のスルーホールを介して前記負荷に電気的に接続されるとともに、前記第2のスルーホールを介して前記ボルテージレギュレータに電気的に接続される、半導体複合装置。 - 半導体アクティブ素子を含むボルテージレギュレータによって調整された直流電圧を負荷に供給する半導体複合装置に用いられるパッケージ基板であって、
キャパシタが形成された第1層と、
インダクタが形成され、かつ前記第1層と異なる第2層と、
前記パッケージ基板の実装面に配置され、前記ボルテージレギュレータおよび前記負荷との電気的接続に用いられる接続端子とを備え、
前記パッケージ基板には、前記実装面に垂直な方向に前記第1層および前記第2層を貫通する第1および第2のスルーホールが形成されており、
前記キャパシタは、前記第1のスルーホールを介して前記負荷に電気的に接続され、
前記インダクタは、前記第1のスルーホールを介して前記負荷に電気的に接続されるとともに、前記第2のスルーホールを介して前記ボルテージレギュレータに電気的に接続される、パッケージ基板。 - 前記複数のスルーホールの内面には、メタライズ層が形成されており、
前記パッケージ基板の表面には、前記メタライズ層と電気的に接続された金属配線層が形成されており、
前記複数のスルーホールの少なくとも1つにおいて、前記メタライズ層と前記金属配線層との接続部分の厚みは、前記金属配線層の厚みよりも厚い、請求項1に記載の半導体複合装置。 - 前記複数のスルーホールの内面には、メタライズ層が形成されており、
前記パッケージ基板の表面には、前記メタライズ層と電気的に接続された金属配線層が形成されており、
前記複数のスルーホールの少なくとも1つにおいて、前記メタライズ層の厚みは、前記金属配線層の厚みよりも厚い、請求項1に記載の半導体複合装置。 - 前記複数のスルーホールの少なくとも1つにおける端部は、面取りされている、請求項29または30に記載の半導体複合装置。
- 前記パッケージ基板は、前記キャパシタとは異なる他のキャパシタが形成された第3層をさらに含み、
前記キャパシタの陽極電極に接続される導電部材は、前記第1層において前記キャパシタに対して前記実装面側に配置されており、
前記他のキャパシタの陽極電極に接続される導電部材は、前記第2層において前記他のキャパシタに対して前記実装面とは反対側に配置されている、請求項1または請求項26または請求項27に記載の半導体複合装置。 - 前記パッケージ基板は、前記キャパシタとは異なる他のキャパシタが形成された第3層をさらに含み、
前記第2層は、前記第1層と前記第3層との間に配置される、請求項1または請求項26または請求項27に記載の半導体複合装置。
Priority Applications (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311468540.8A CN117577589A (zh) | 2017-12-27 | 2018-10-18 | 半导体复合装置及其所使用的封装基板 |
DE112018006091.8T DE112018006091T5 (de) | 2017-12-27 | 2018-10-18 | Halbleiter-verbund-bauelement und darin verwendete package-platine |
CN202311468762.XA CN117577590A (zh) | 2017-12-27 | 2018-10-18 | 半导体复合装置及其所使用的封装基板 |
JP2019562780A JP6988919B2 (ja) | 2017-12-27 | 2018-10-18 | 半導体複合装置およびそれに用いられるパッケージ基板 |
CN201880083793.4A CN111566811B (zh) | 2017-12-27 | 2018-10-18 | 半导体复合装置及其所使用的封装基板 |
TW107142068A TWI694584B (zh) | 2017-12-27 | 2018-11-26 | 半導體複合裝置及用於其之封裝基板 |
US16/907,557 US11121123B2 (en) | 2017-12-27 | 2020-06-22 | Semiconductor composite device and package board used therein |
US17/398,574 US11552020B2 (en) | 2017-12-27 | 2021-08-10 | Semiconductor composite device and package board used therein |
JP2021186370A JP2022028804A (ja) | 2017-12-27 | 2021-11-16 | パッケージ基板 |
JP2023199933A JP2024019217A (ja) | 2017-12-27 | 2023-11-27 | パッケージ基板およびそれを備えた半導体複合装置 |
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017251203 | 2017-12-27 | ||
JP2017-251203 | 2017-12-27 | ||
JP2018029690 | 2018-02-22 | ||
JP2018-029690 | 2018-02-22 | ||
JP2018-108409 | 2018-06-06 | ||
JP2018108409 | 2018-06-06 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US16/907,557 Continuation US11121123B2 (en) | 2017-12-27 | 2020-06-22 | Semiconductor composite device and package board used therein |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2019130746A1 true WO2019130746A1 (ja) | 2019-07-04 |
Family
ID=67063396
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2018/038813 WO2019130746A1 (ja) | 2017-12-27 | 2018-10-18 | 半導体複合装置およびそれに用いられるパッケージ基板 |
Country Status (6)
Country | Link |
---|---|
US (2) | US11121123B2 (ja) |
JP (3) | JP6988919B2 (ja) |
CN (3) | CN111566811B (ja) |
DE (1) | DE112018006091T5 (ja) |
TW (1) | TWI694584B (ja) |
WO (1) | WO2019130746A1 (ja) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021039618A1 (ja) * | 2019-08-30 | 2021-03-04 | Tdk株式会社 | 薄膜lcフィルタ及びその製造方法 |
WO2021108965A1 (zh) * | 2019-12-02 | 2021-06-10 | 华为技术有限公司 | 一种集成有电感的封装基板及电子设备 |
WO2021186782A1 (ja) * | 2020-03-18 | 2021-09-23 | 株式会社村田製作所 | 回路基板モジュール |
TWI743951B (zh) * | 2020-06-17 | 2021-10-21 | 大陸商珠海越亞半導體股份有限公司 | 電容電感嵌埋結構、製作方法和基板 |
JPWO2021241325A1 (ja) * | 2020-05-28 | 2021-12-02 | ||
JP6989070B1 (ja) * | 2020-03-06 | 2022-01-05 | 株式会社村田製作所 | 電子デバイス及びその製造方法 |
WO2022050167A1 (ja) * | 2020-09-01 | 2022-03-10 | 株式会社村田製作所 | 半導体複合装置および半導体複合装置の製造方法 |
WO2022066334A1 (en) * | 2020-09-24 | 2022-03-31 | Intel Corporation | Planar magnetic radial inductors to enable vr disaggregation |
JP2022165802A (ja) * | 2021-04-20 | 2022-11-01 | 株式会社村田製作所 | パッケージ基板 |
WO2023032774A1 (ja) * | 2021-08-31 | 2023-03-09 | 株式会社村田製作所 | 複合電子部品 |
WO2023095654A1 (ja) * | 2021-11-25 | 2023-06-01 | 株式会社村田製作所 | モジュール及び半導体複合装置 |
WO2024171567A1 (ja) * | 2023-02-17 | 2024-08-22 | 株式会社日立製作所 | 電力変換装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR3103631B1 (fr) * | 2019-11-25 | 2022-09-09 | Commissariat Energie Atomique | Dispositif électronique integré comprenant une bobine et procédé de fabrication d’un tel dispositif |
US12068100B2 (en) * | 2020-08-19 | 2024-08-20 | Empower Semiconductor, Inc. | Embedded and distributed inductive devices |
JP2022160267A (ja) | 2021-04-06 | 2022-10-19 | 株式会社デンソー | マルチチップモジュール、およびマルチチップモジュールを備えた電子制御装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0888473A (ja) * | 1994-09-16 | 1996-04-02 | Taiyo Yuden Co Ltd | 積層複合部品 |
JPH08148839A (ja) * | 1994-11-21 | 1996-06-07 | Nippondenso Co Ltd | 混成集積回路装置 |
JP2005183890A (ja) * | 2003-12-24 | 2005-07-07 | Taiyo Yuden Co Ltd | 積層基板、複数種類の積層基板の設計方法、及び同時焼結積層基板 |
JP2006196886A (ja) * | 2004-12-21 | 2006-07-27 | E I Du Pont De Nemours & Co | 電力コアデバイス及びその作製方法 |
US20110042795A1 (en) * | 2009-08-20 | 2011-02-24 | International Business Machines Corporation | Three-Dimensional Silicon Interposer for Low Voltage Low Power Systems |
US20110050334A1 (en) * | 2009-09-02 | 2011-03-03 | Qualcomm Incorporated | Integrated Voltage Regulator with Embedded Passive Device(s) |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6005197A (en) | 1997-08-25 | 1999-12-21 | Lucent Technologies Inc. | Embedded thin film passive components |
JP3942000B2 (ja) * | 1999-06-01 | 2007-07-11 | ローム株式会社 | パッケージ型固体電解コンデンサの構造及びその製造方法 |
JP2001007518A (ja) * | 1999-06-24 | 2001-01-12 | Kyocera Corp | 多層配線基板 |
JP3365622B2 (ja) | 1999-12-17 | 2003-01-14 | 松下電器産業株式会社 | Lc複合部品および電源素子 |
JP3510227B2 (ja) * | 2000-10-12 | 2004-03-22 | 松下電器産業株式会社 | 電解コンデンサおよび電解コンデンサ内蔵回路基板、並びにそれらの製造方法 |
JP4635331B2 (ja) | 2000-12-08 | 2011-02-23 | イビデン株式会社 | プリント配線板 |
JP2003031945A (ja) * | 2001-07-19 | 2003-01-31 | Hitachi Ltd | 配線基板、配線基板の製造方法、および、電気回路装置 |
JP4795575B2 (ja) | 2001-07-26 | 2011-10-19 | イビデン株式会社 | 積層配線板およびその製造方法 |
JP3910387B2 (ja) * | 2001-08-24 | 2007-04-25 | 新光電気工業株式会社 | 半導体パッケージ及びその製造方法並びに半導体装置 |
JP4214763B2 (ja) * | 2002-11-11 | 2009-01-28 | パナソニック株式会社 | 固体電解コンデンサ |
JP2004194377A (ja) | 2002-12-09 | 2004-07-08 | Nec Tokin Corp | 直流電源装置およびその製造方法 |
JP4149891B2 (ja) | 2002-12-27 | 2008-09-17 | 松下電器産業株式会社 | コンデンサとコンデンサ内蔵回路基板、ならびにそれらの製造方法 |
JP2004303956A (ja) | 2003-03-31 | 2004-10-28 | Sekisui Chem Co Ltd | プリント基板の製造方法 |
US8101868B2 (en) * | 2005-10-14 | 2012-01-24 | Ibiden Co., Ltd. | Multilayered printed circuit board and method for manufacturing the same |
JP4839824B2 (ja) | 2005-12-21 | 2011-12-21 | パナソニック株式会社 | コンデンサ内蔵基板およびその製造方法 |
JP4944483B2 (ja) * | 2006-04-20 | 2012-05-30 | パナソニック株式会社 | プリント配線板の製造方法 |
US7843302B2 (en) * | 2006-05-08 | 2010-11-30 | Ibiden Co., Ltd. | Inductor and electric power supply using it |
JP4842167B2 (ja) | 2007-02-07 | 2011-12-21 | 新光電気工業株式会社 | 多層配線基板の製造方法 |
JP4999083B2 (ja) * | 2007-06-05 | 2012-08-15 | Necトーキン株式会社 | 固体電解コンデンサ |
JP2010251716A (ja) * | 2009-03-25 | 2010-11-04 | Rohm Co Ltd | 固体電解コンデンサおよびその製造方法 |
JP5011338B2 (ja) * | 2009-03-30 | 2012-08-29 | 日本特殊陶業株式会社 | キャパシタ内蔵配線基板 |
EP2670035B1 (en) | 2011-01-25 | 2019-10-09 | Murata Manufacturing Co., Ltd. | Multilayer substrate and dc-dc convertor module |
WO2012121373A1 (ja) * | 2011-03-09 | 2012-09-13 | 日立化成工業株式会社 | 半導体素子搭載用パッケージ基板の製造方法、半導体素子搭載用パッケージ基板及び半導体パッケージ |
US20130257525A1 (en) * | 2012-03-30 | 2013-10-03 | Stephen V. Kosonocky | Circuit board with integrated voltage regulator |
US9101068B2 (en) * | 2013-03-14 | 2015-08-04 | Qualcomm Incorporated | Two-stage power delivery architecture |
EP2916192A1 (en) * | 2014-03-05 | 2015-09-09 | Dialog Semiconductor GmbH | Apparatus, system and method for voltage regulator with an improved voltage regulation using a remote feedback loop and filter |
CN107408534B (zh) * | 2015-02-11 | 2019-11-29 | 朝阳半导体技术江阴有限公司 | 具有集成无源组件的开关式功率级 |
WO2017073438A1 (ja) | 2015-10-30 | 2017-05-04 | 株式会社村田製作所 | Lc複合デバイス、プロセッサおよびlc複合デバイスの製造方法 |
US11335620B2 (en) * | 2018-07-13 | 2022-05-17 | Intel Corporation | Package inductor having thermal solution structures |
-
2018
- 2018-10-18 CN CN201880083793.4A patent/CN111566811B/zh active Active
- 2018-10-18 CN CN202311468540.8A patent/CN117577589A/zh active Pending
- 2018-10-18 WO PCT/JP2018/038813 patent/WO2019130746A1/ja active Application Filing
- 2018-10-18 CN CN202311468762.XA patent/CN117577590A/zh active Pending
- 2018-10-18 JP JP2019562780A patent/JP6988919B2/ja active Active
- 2018-10-18 DE DE112018006091.8T patent/DE112018006091T5/de active Pending
- 2018-11-26 TW TW107142068A patent/TWI694584B/zh active
-
2020
- 2020-06-22 US US16/907,557 patent/US11121123B2/en active Active
-
2021
- 2021-08-10 US US17/398,574 patent/US11552020B2/en active Active
- 2021-11-16 JP JP2021186370A patent/JP2022028804A/ja active Pending
-
2023
- 2023-11-27 JP JP2023199933A patent/JP2024019217A/ja active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0888473A (ja) * | 1994-09-16 | 1996-04-02 | Taiyo Yuden Co Ltd | 積層複合部品 |
JPH08148839A (ja) * | 1994-11-21 | 1996-06-07 | Nippondenso Co Ltd | 混成集積回路装置 |
JP2005183890A (ja) * | 2003-12-24 | 2005-07-07 | Taiyo Yuden Co Ltd | 積層基板、複数種類の積層基板の設計方法、及び同時焼結積層基板 |
JP2006196886A (ja) * | 2004-12-21 | 2006-07-27 | E I Du Pont De Nemours & Co | 電力コアデバイス及びその作製方法 |
US20110042795A1 (en) * | 2009-08-20 | 2011-02-24 | International Business Machines Corporation | Three-Dimensional Silicon Interposer for Low Voltage Low Power Systems |
US20110050334A1 (en) * | 2009-09-02 | 2011-03-03 | Qualcomm Incorporated | Integrated Voltage Regulator with Embedded Passive Device(s) |
Cited By (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021036565A (ja) * | 2019-08-30 | 2021-03-04 | Tdk株式会社 | 薄膜lcフィルタ及びその製造方法 |
JP7347021B2 (ja) | 2019-08-30 | 2023-09-20 | Tdk株式会社 | 薄膜lcフィルタ及びその製造方法 |
WO2021039618A1 (ja) * | 2019-08-30 | 2021-03-04 | Tdk株式会社 | 薄膜lcフィルタ及びその製造方法 |
WO2021108965A1 (zh) * | 2019-12-02 | 2021-06-10 | 华为技术有限公司 | 一种集成有电感的封装基板及电子设备 |
JP6989070B1 (ja) * | 2020-03-06 | 2022-01-05 | 株式会社村田製作所 | 電子デバイス及びその製造方法 |
WO2021186782A1 (ja) * | 2020-03-18 | 2021-09-23 | 株式会社村田製作所 | 回路基板モジュール |
JPWO2021186782A1 (ja) * | 2020-03-18 | 2021-09-23 | ||
JP7396461B2 (ja) | 2020-03-18 | 2023-12-12 | 株式会社村田製作所 | 回路基板モジュール |
WO2021241325A1 (ja) * | 2020-05-28 | 2021-12-02 | 株式会社村田製作所 | モジュール |
JP2022172255A (ja) * | 2020-05-28 | 2022-11-15 | 株式会社村田製作所 | モジュール |
CN114902363B (zh) * | 2020-05-28 | 2024-08-20 | 株式会社村田制作所 | 模块 |
EP4123673A4 (en) * | 2020-05-28 | 2024-07-03 | Murata Manufacturing Co | MODULE |
JP7384251B2 (ja) | 2020-05-28 | 2023-11-21 | 株式会社村田製作所 | モジュール |
CN114902363A (zh) * | 2020-05-28 | 2022-08-12 | 株式会社村田制作所 | 模块 |
JP7143966B2 (ja) | 2020-05-28 | 2022-09-29 | 株式会社村田製作所 | モジュール |
JPWO2021241325A1 (ja) * | 2020-05-28 | 2021-12-02 | ||
TWI743951B (zh) * | 2020-06-17 | 2021-10-21 | 大陸商珠海越亞半導體股份有限公司 | 電容電感嵌埋結構、製作方法和基板 |
JP7364010B2 (ja) | 2020-09-01 | 2023-10-18 | 株式会社村田製作所 | 半導体複合装置および半導体複合装置の製造方法 |
JP2023024986A (ja) * | 2020-09-01 | 2023-02-21 | 株式会社村田製作所 | 半導体複合装置および半導体複合装置の製造方法 |
JPWO2022050167A1 (ja) * | 2020-09-01 | 2022-03-10 | ||
JP7173418B2 (ja) | 2020-09-01 | 2022-11-16 | 株式会社村田製作所 | 半導体複合装置および半導体複合装置の製造方法 |
WO2022050167A1 (ja) * | 2020-09-01 | 2022-03-10 | 株式会社村田製作所 | 半導体複合装置および半導体複合装置の製造方法 |
WO2022066334A1 (en) * | 2020-09-24 | 2022-03-31 | Intel Corporation | Planar magnetic radial inductors to enable vr disaggregation |
NL2029001A (en) * | 2020-09-24 | 2022-05-24 | Intel Corp | Planar magnetic radial inductors to enable vr disaggregation |
EP4218051A4 (en) * | 2020-09-24 | 2024-09-25 | Intel Corp | PLANE MAGNETIC RADIAL INDUCTION COILS ENABLING VOLTAGE REGULATION DISAGGREGATION |
JP2022165802A (ja) * | 2021-04-20 | 2022-11-01 | 株式会社村田製作所 | パッケージ基板 |
JP7396324B2 (ja) | 2021-04-20 | 2023-12-12 | 株式会社村田製作所 | パッケージ基板 |
WO2023032774A1 (ja) * | 2021-08-31 | 2023-03-09 | 株式会社村田製作所 | 複合電子部品 |
WO2023095654A1 (ja) * | 2021-11-25 | 2023-06-01 | 株式会社村田製作所 | モジュール及び半導体複合装置 |
WO2024171567A1 (ja) * | 2023-02-17 | 2024-08-22 | 株式会社日立製作所 | 電力変換装置 |
Also Published As
Publication number | Publication date |
---|---|
US11121123B2 (en) | 2021-09-14 |
US20210375841A1 (en) | 2021-12-02 |
DE112018006091T5 (de) | 2020-08-20 |
TWI694584B (zh) | 2020-05-21 |
US11552020B2 (en) | 2023-01-10 |
JP2024019217A (ja) | 2024-02-08 |
TW201939711A (zh) | 2019-10-01 |
JPWO2019130746A1 (ja) | 2020-09-17 |
CN117577589A (zh) | 2024-02-20 |
US20200321323A1 (en) | 2020-10-08 |
JP6988919B2 (ja) | 2022-01-05 |
JP2022028804A (ja) | 2022-02-16 |
CN117577590A (zh) | 2024-02-20 |
CN111566811B (zh) | 2023-11-24 |
CN111566811A (zh) | 2020-08-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6988919B2 (ja) | 半導体複合装置およびそれに用いられるパッケージ基板 | |
JP5070270B2 (ja) | 電子素子を内蔵した印刷回路基板及びその製造方法 | |
US7821795B2 (en) | Multilayer wiring board | |
US6764931B2 (en) | Semiconductor package, method of manufacturing the same, and semiconductor device | |
JP7384251B2 (ja) | モジュール | |
JP2017069523A (ja) | インダクタ部品、パッケージ部品およびスィッチングレギュレータ | |
WO2003103355A1 (ja) | 複合多層基板およびそれを用いたモジュール | |
US6787896B1 (en) | Semiconductor die package with increased thermal conduction | |
KR20190042949A (ko) | 코일 전자 부품 | |
KR101942732B1 (ko) | 인덕터 및 그 제조방법 | |
JP7396324B2 (ja) | パッケージ基板 | |
JP2019192920A (ja) | インダクタ部品、パッケージ部品およびスィッチングレギュレータ | |
EP4379771A1 (en) | Package with component carrier and electronic component connected with direct physical contact at stress release layer | |
WO2023157796A1 (ja) | パッケージ基板及びインダクタ部品 | |
CN117177433A (zh) | 封装件和制造封装件的方法 | |
CN117279202A (zh) | 封装件及其制造方法 | |
CN118591082A (zh) | 部件承载件和制造部件承载件的方法 | |
WO2015107616A1 (ja) | 回路基板及びその製造方法、並びに電子装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 18897798 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2019562780 Country of ref document: JP Kind code of ref document: A |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 18897798 Country of ref document: EP Kind code of ref document: A1 |