Nothing Special   »   [go: up one dir, main page]

TWI364111B - Display device and method for manufacturing the same - Google Patents

Display device and method for manufacturing the same Download PDF

Info

Publication number
TWI364111B
TWI364111B TW093134746A TW93134746A TWI364111B TW I364111 B TWI364111 B TW I364111B TW 093134746 A TW093134746 A TW 093134746A TW 93134746 A TW93134746 A TW 93134746A TW I364111 B TWI364111 B TW I364111B
Authority
TW
Taiwan
Prior art keywords
layer
semiconductor layer
thin film
display device
semiconductor
Prior art date
Application number
TW093134746A
Other languages
English (en)
Other versions
TW200527681A (en
Inventor
Kunihiko Fukuchi
Gen Fujii
Osamu Nakamura
Shinji Maekawa
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW200527681A publication Critical patent/TW200527681A/zh
Application granted granted Critical
Publication of TWI364111B publication Critical patent/TWI364111B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/02Electroplating of selected surface areas
    • C25D5/022Electroplating of selected surface areas using masking means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/288Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • H01L27/1285Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor using control of the annealing or irradiation parameters, e.g. using different scanning direction or intensity for different transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1292Multistep manufacturing methods using liquid deposition, e.g. printing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78678Polycrystalline or microcrystalline silicon transistor with inverted-type structure, e.g. with bottom gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)

Description

1364111 (1) 九、發明說明 【發明所屬之技術領域】 本發明係有關一種顯示裝置,其包含一形成於一大尺 寸玻璃基體上之主動元件(諸如晶體)、及一種其製造方 法。 【先前技術】 傳統上,一種包含一形成在玻璃基體上之薄膜電晶體 的主動矩陣驅動液晶顯示裝置已藉由一使用光罩之曝光步 驟以圖案化各個薄膜而被製造,類似於一半導體積體電路 之製造技術。 然而,隨著用以製造此一液晶顯示裝置之玻璃基體的 尺寸變大,已變得難以低成本而高生產率地製造一顯示面 板。因此,即使藉由連續曝光等而形成一相應於大基體之 顯示面板,其處理時間仍由於多重曝光處理而增加。此外 ,需要大量投資以開發一種可操作此一大型基體之曝光設 備。 此外,隨著基體尺寸變大,需花費較高材料成本,且 需大量浪費(諸如液體浪費)以供處理於一製造方法之情 況下,其中各個薄膜被整個地形成於一基體表面上且被接 著蝕刻掉以致僅留下需要的部分。 【發明內容】 本發明係有鑑於上述問題而產生。本發明之一目的係 -5- (2) (2)1364111 提供一種顯示裝置’其可藉由一種增進材料效率之簡化的 製造程序而被製造。本發明之另一目的係提供顯示之一種 製造方法。 依據本發明之一型態,藉由選擇性地形成一圖案,則 用以製造一顯示裝置所需之至少一或更多圖案(諸如形成 —配線或一電極之一導電層及一用以形成預定圖案之遮罩 層)被形成;且於該時刻,非位於半導體層底下之閘極絕 緣層的一部分被移除。一種微滴排出方法被使用以選擇性 地形成一預定圖案,藉由選擇性地從細孔排出一成分之微 滴。此外,可使用絲網印刷技術或平板印刷技術。 一種依據本發明以製造一顯示裝置之方法包含:一第 —步驟,其藉由一微滴排出方法以形成一閘極電極於一具 有絕緣表面或具有已預處理的基底表面之基體上;一第二 步驟,其形成一閘極絕緣層於閘極電極上並形成一第一半 導體層於閘極絕緣層上;一第三步驟,其藉由一微滴排出 方法以選擇性地形成一通道保護層於一重疊與第一半導體 層上之閘極電極的區域上;一第四步驟,其形成一含有具 一導電性型式之雜質的第二半導體層於閘極絕緣層、第一 半導體層、及通道保護層上;一第五步驟,其選擇性地形 成一第一遮罩層於第二半導體層上;一第六步驟’其使用 第一遮罩層以蝕刻第二半導體層、其底下之第一半導體層 、及閘極絕緣層;一第七步驟,其藉由一微滴排出方法以 選擇性地形成一第一絕緣層於閘極電極上;一第八步驟, 其藉由一微滴排出方法以選擇性地形成源極及汲極配線; -6- (3) (3)1364111 一第九步驟,其蝕刻通道保護層上之第二絕緣層;一第十 步驟,其形成一鈍化膜於基體之整個表面上;一第十一步 驟,其藉由一微滴排出方法以形成一第二絕緣層於鈍化膜 之整個表面上;一第十二步驟,其蝕刻汲極配線上之鈍化 膜;及一第十三步驟,其形成一透明導電膜於第二絕緣層 上以連接至汲極配線。於第十一步驟中,第二絕緣層係藉 由一微滴排出方法而被選擇性地形成於基體之整個表面上 ,除了其中汲極配線連接與透明導電膜之區域以外。 一種依據本發明以製造一顯示裝置之方法包含:一第 一步驟,其藉由一微滴排出方法以形成一閘極電極於一具 有絕緣表面或具有基礎膜之基體上;一第二步驟,其形成 一閘極絕緣層於閘極電極上並形成一第一半導體層於閘極 絕緣層上;一第三步驟,其藉由一微滴排出方法以選擇性 地形成一通道保護層於一重疊與第一半導體層上之閘極電 極的區域上;一第四步驟,其形成一含有具一導電性型式 之雜質的第二半導體層於閘極絕緣層、第一半導體層、及 通道保護層上;一第五步驟,其選擇性地形成一第一遮罩 層於第二半導體層上;一第六步驟,其使用第一遮罩層以 蝕刻第二半導體層、其底下之第一半導體層、及閘極絕緣 層;一第七步驟,其藉由一微滴排出方法以選擇性地形成 一第一絕緣層於閘極電極上;一第八步驟,其藉由一微滴 排出方法以選擇性地形成源極及汲極配線;一第九步驟, 其使用源極及汲極配線爲遮罩以蝕刻通道保護層上之第二 絕緣層;一第十步驟,其形成一鈍化膜於基體之整個表面 (4) (4)1364111 上;一第十一步驟,其藉由一微滴排出方法以形成一第二 絕緣層於鈍化膜之整個表面上;一第十二步驟,其使用第 二絕緣層爲一遮罩以蝕刻汲極配線上之鈍化膜;及一第十 三步驟,其形成一透明導電膜於第二絕緣層上以連接至汲 極配線。於第十一步驟中,第二絕緣層係藉由一微滴排出 方法而被選擇性地形成於基體之整個表面上,除了其中汲 極配線連接與透明導電膜之區域以外。 於上述第二步驟中,最好是藉由電漿加強氣相生長( 電漿CVD)或藉由濺射以依序地形成閘極絕緣層及第一半 導體層之各層而不暴露至大氣。 一第一氮化矽膜' 一氧化矽膜及一第二氮化矽膜被依 序地形成成層以形成一閘極絕緣膜;因此,可防止閘極電 極之被氧化。可進一步獲得一適當介面,介於閘極絕緣膜 之.上側上所形成的閘極絕緣膜與半導體層之間。 如上所述,依據本發明之其他型態,閘極電極、配線 、及圖案化期間所使用的遮罩係藉由一種用以選擇性地形 成一圖案之方法而被形成。用以製造一顯示裝置所需的至 少一或更多圖案可被形成以一微滴排出方法等,其可選擇 性地形成一圖案以製造一液晶顯示裝置,藉此達成其目的 〇 一種依據本發明之顯示裝置包含一連接至薄膜電晶體 之圖素電極。薄膜電晶體具有一設於基體之一上的閘極電 極;一島狀閘極絕緣膜,其包含接觸與閘極電極的至少氮 化矽層、氧氮化矽層、及氧化矽層之一;一半導體層;及 -8 - (5) (5)1364111 源極及汲極配線,其係由一導電材料所形成,其係連接至 半導體層。此外,半導體層之一端被提供以不突出自閘極 絕緣層之一端。於薄膜電晶體中,閘極電極、島狀閘極絕 緣膜、半導體層、及源極及汲極配線被依序疊層自基體側 〇 一種依據本發明之顯示裝置包含一連接至薄膜電晶體 之圖素電極。薄膜電晶體具有一設於基體之一上的閘極電 極;一島狀閘極絕緣膜,其包含接觸與閘極電極的至少氮 化矽層 '氧氮化矽層、及氧化矽層之一;一半導體層;及 源極及汲極配線,其係由一導電材料所形成,其係連接至 半導體層。此外,半導體層之一端被提供以重疊與閘極絕 緣層之一端。 一種依據本發明之顯示裝置包含一連接至薄膜電晶體 之圖素電極。薄膜電晶體具有一設於基體之一上的閘極電 極;一島狀閘極絕緣膜,其包含接觸與閘極電極的至少氮 化矽層、氧氮化矽層、及氧化矽層之一;一半導體層;源 極及汲極配線,其係由一導電材料所形成,其係連接至半 導體層;及一氮化矽層或一氧氮化矽層,其係接觸與源極 及汲極配線。此外,半導體層之一端被提供以不突出自閘 極絕緣層之一端。 一種依據本發明之顯示裝置包含一連接至薄膜電晶體 之圖素電極。薄膜電晶體具有一設於基體之一上的閘極電 極;一島狀間極絕緣膜,其包含接觸與閘極電極的至少氮 化矽層、氧氮化矽層、及氧化矽層之一;一半導體層;源 -9- (6) (6)1364111 極及汲極配線,其係由一導電材料所形成,其係連接至半 導體層;及一氮化矽層或一氧氮化矽層,其係接觸與源極 及汲極配線。此外,半導體層之一端被提供以重疊與閘極 絕緣層之一端。 一種依據本發明之顯示裝置包含:一第一薄膜電晶體 ,其具有一設於基體之一上的閘極電極;一島狀閘極絕緣 膜,其包含接觸與閘極電極的至少氮化矽層、氧氮化矽層 、及氧化矽層之一;一半導體層;源極及汲極配線,其係 由一導電材料所形成,其係連接至半導體層;一圖素電極 ,其係連接至第一薄膜電晶體、及一驅動電路,其具有一 形成爲具有與第一薄膜電晶體相同結構之第二薄膜電晶體 ;及一配線層,其係延伸自驅動器電路且連接至第一薄膜 電晶體之閘極電極。於此,一圖素區域或驅動器電路之半 導體層的一端可被提供以不突出自閘極絕緣層之一端。 一種依據本發明之顯示裝置包含:一第一薄膜電晶體 ’其具有一設於基體之一上的閘極電極;一島狀閘極絕緣 膜,其包含接觸與閘極電極的至少氮化矽層、氧氮化矽層 、及氧化砂層之一;一半導體層;源極及汲極配線’其係 由一導電材料所形成,其係連接至半導體層;一圖素電極 ’其係連接至第一薄膜電晶體、及一驅動電路,其具有一 开夕成爲具有與第一薄膜電晶體相同結構之弟一薄膜電晶體 ;及一配線層,其係延伸自驅動器電路且連接至第一薄膜 電晶體之閘極電極。於此,半導體層之一端可被提供以重 疊與閘極絕緣層之一端。 -10- (7) (7)1364111 一種依據本發明之顯示裝置包含:一第一薄膜電晶體 ,其具有一設於基體之一上的閘極電極;一島狀閘極絕緣 膜,其包含接觸與閘極電極的至少氮化矽層、氧氮化矽層 '及氧化矽層之一;一半導體層;源極及汲極配線,其係 由一導電材料所形成,其係連接至半導體層;一氮化矽層 或一氧氮化矽層,其係接觸與源極及汲極配線;一圖素電 極,其係連接至第一薄膜電晶體、及一驅動電路,其具有 一形成爲具有與第一薄膜電晶體相同結構之第二薄膜電晶 體;及一配線層,其係延伸自驅動器電路且連接至第一薄 膜電晶體之閘極電極。於此,一圖素區域或驅動器電路之 半導體層的一端可被提供以不突出自閘極絕緣層之一端。 一種依據本發明之顯示裝置包含:一第一薄膜電晶體 ,其具有一設於基體之一上的閘極電極;一島狀閘極絕緣 膜,其包含接觸與閘極電極的至少氮化矽層、氧氮化矽層 、及氧化矽層之一;一半導體層;源極及汲極配線,其係 由一導電材料所形成,其係連接至半導體層;一氮化矽層 或一氧氮化矽層,其係接觸與源極及汲極配線;一圖素電 極,其係連接至第一薄膜電晶體、及一驅動電路,其具有 一形成爲具有與第一薄膜電晶體相同結構之第二薄膜電晶 體;及一配線層,其係延伸自驅動器電路且連接至第一薄 膜電晶體之閘極電極。於此,半導體層之一端可被提供以 重®與閘極絕緣層之一端。 依據本發明,顯示裝置係一種液晶顯示裝置而基體之 間夾有液晶材料。 -11 - (8)1364111 依據本發明’一閘極電極或一配線可藉由選 成一圖案而被形成自一導電材料。Ag或含Ag之 敷以MiB、Ag或其一疊層之Cu的粒子;等可被 電材料。可藉由提供一氮化矽膜或一氧氮化矽膜 防閘極電極或配線之氧化。 依據本發明’一半導體層(其爲薄膜電晶體 組成)可爲:一非晶半導體(於下文中亦稱爲 一半非晶半導體(亦稱爲微晶體,且於下文, “SAS”) ’等等,其係由一種使用—半導體材料 砂院及鍺院爲典型)之氣相生長方法或濺射方法f S A S係一種半導體’其具有介於非晶結構與 (包含單晶及多晶)間之中間結構。此爲一種半 具有一第三狀態(其以無能量而言是穩定的), 含一具有短距離順序及晶格扭曲之結晶區。於膜 的至少一部分中可觀察到從〇·5 nm至20 nm之 。當含有砂爲主成分時,拉曼(Raman)頻譜 520 cm·1以下之較低頻率側。於X射線繞射中觀 由矽之一晶格所造成之(1 1 1 )或(2 2 0 )的繞射 少1原子%或更多之氫或鹵素被含入爲一懸蕩鍵 劑。SAS係藉由執行電輝放電分解(電漿CVD ) 物氣體上而被執行。除了 SiH4之外,SiH6, SiHCh,SiF4等等亦可被使用爲矽化物氣體。此 可被混合。此矽化物氣體可被稀釋以H2或H2與 Kr,及Ne之一或更多稀有氣體元素。稀釋比率範 擇性地形 合金;塗 使用爲導 於其上以 之一主要 “AS’,)、 中亦稱爲 氣體(以 听形成。 結晶結構 導體,其 且其中包 中之一區 一結晶區 被偏移至 察到其將 峰値。至 之一中和 於一矽化 SiH2Cl2, 外,GeF4 He, A r. 圍係從2 -12- (9) (9)1364111 倍至1 000倍。壓力範圍約從0.1 Pa至133 Pa,而功率範 圍係從1 MHz至120 MHz,最好是從13 MHz至60 MHz 。一基體加熱溫度可爲300 °C或更低。希望其—大氣構成 雜質(諸如氧、氮、或碳)係1 X 102G原子/公分3或更少 以當作膜中之一雜質元素;明確地,氧濃度係5 χ } ! 9原 . 子/公分3或更少’最好是1 X 1019原子/公分3或更少。 —僅形成有π通道薄膜電晶體之驅動器電路可藉由使 用SAS而被提供。因此’得以形成一驅動器電路於一基體 | 上,藉由使用一薄膜電晶體,其可操作於1 cm2/v. sec至 15cm2/V.sec 之電場效移動率。 依據本發明之一型態,一配線或一遮罩之圖案化可由 · 一微滴排出方法等所直接地執行;因此,可獲得一薄膜電 晶體,其係使得材料之使用的效率得以增進且製造步驟簡 化;且可獲得使用此薄膜電晶體之一顯示裝置。 此外,除了半導體層底下之區域以外並未形成閘極絕 緣膜;因此,TFT係藉由一配線而被輕易地彼此連接。假 肇 如TFT係形成自一具有高場效移動率之多晶半導體或微晶 矽半導體,則各種電路(諸如掃瞄線驅動器電路)可藉由 4 如圖素TFT之相同程序而被安裝於一基體上。 【實施方式】 將參考圖形以詳細地解釋本發明之實施例模式。注意 其各圖形中之相同參考數字係代表相同的部件,而將不重 複其解釋於以下說明中。此外,應瞭解那些熟悉此項技術 -13- (10) (10)1364111 人士將淸楚明白各種改變及修飾,除非這些改變及修飾背 離本發明之內容及範圍。因此,本發明不應被解讀爲僅限 於以下實施例模式中的描述。 圖1顯示依據本發明之一某一型態的一液晶顯示裝置 的一結構之一頂部視圖。一圖素部分101 (其中圖素102 被配置爲一矩陣)、一掃猫線輸入終端103、及一信號線 輸入終端104被形成於一具有一絕緣表面之基體1〇〇上。 圖素之數目可依據各種標準而被提供。XGA之圖素數目可 爲1024 X 768 X 3 (RGB) ,UXGA之圖素數目可爲1600 X 1 2 00 X 3 ( RGB ),而全規格高畫質之圖素數目可爲 1 920 X 1080 X 3 ( RGB )。 圖素102被配置於一矩陣,藉由使一延伸自一驅動器 電路中的掃瞄線輸入終端103之掃瞄線交錯與一延伸自信 號線輸入終端1 04之信號線。延伸的掃瞄線係電連接至其 設於圖素1 02中之薄膜電晶體的閘極電極,以供傳輸一信 號。延伸的信號線係電連接至源極電極或汲極電極,以供 傳輸一信號。每一圖素102設有一切換元件及一與其連接 之圖素電極。切換元件之一典型範例爲TFT。一 TFT之一 閘極電極側被連接至掃瞄線,而其一源極或汲極側被連接 至信號線;因此,各圖素可藉由一輸入自外部之信號而被 獨立地控制。一切換元件(典型範例爲TFT )可被提供於 驅動器電路中。驅動器電路中之TFT可具有與圖素102中 之TFT相同的結構;因此,驅動器電路中及圖素102中的 TFT可被同時地製造。 -14- (11)1364111 一 TFT包含一半導體層、一閘極絕緣層、及 極層爲其主組件。亦包含配線,其被連接至半導 形成之源極及汲極區。已知的TFT之結構包含一 型(其中一半導體層、一閘極絕緣層、及一閘極 配置自一基體側)、一底部閘極型(其中一閘極 閘極絕緣層、及一半導體膜被配置自一基體側) 然而,任一結構可被利用於本發明。 形成半導體層之材料可使用:一非晶半導體 中亦稱爲“AS”),其係由一種使用一半導體材料 矽烷及鍺烷爲典型)之氣相生長方法或濺射方法 一多晶半導體,其係藉由利用光能或熱能以結晶 導體而被形成;一半非晶半導體(亦稱爲微晶體 文中亦稱爲“SAS”);等等。 SAS係一種半導體,其具有介於非晶結構與 (包含單晶及多晶)間之中間結構。此爲一種半 具有一第三狀態(其以無能量而言是穩定的), 含一具有短距離順序及晶格扭曲之結晶區。於膜 的至少一部分中可觀察到從0.5 nm至20 nm之 。當含有矽爲主成分時,拉曼(Raman )頻譜 520 cnT1以下之較低頻率側。於X射線繞射中觀 由矽之一晶格所造成之(1 1 1 )或(220 )的繞射 少]原子%或更多之氫或鹵素被含入爲一懸蕩鍵 劑。SAS係藉由執行電輝放電分解(電漿CVD ) 物氣體上而被執行。除了 SiH4之外,SiH6, 一鬧極電 體層中所 頂部閘極 電極層被 電極、一 、等等。 (於下文 氣體(以 所製造; 化非晶半 ,且於下 結晶結構 導體,其 且其中包 中之一區 —結晶區 肢偏移至 察到其將 峰値。至 之一中和 於一砂化 SiH2Cl2, -15- (12) (12)1364111
SiHCl3,SiF4等等亦可被使用爲矽化物氣體。此外,GeF4 可被混合。此矽化物氣體可被稀釋以H2或H2與He,Ar, Kr,及Ne之一或更多稀有氣體元素。稀釋比率範圍係從2 倍至1000倍。壓力範圍約從0.] Pa至133 Pa,而功率範 圍係從1 MHz至120 MHz,最好是從13 MHz至60 MHz 。一基體加熱溫度可爲3 00 °C或更低。希望其一大氣構成 雜質(諸如氧、氮、或碳)係1 X 102°原子/公分3或更少 以當作膜中之一雜質元素;明確地,氧濃度係5 x丨〇 19原 子/公分3或更少,最好是1 X 1019原子/公分3或更少。
5. ‘L 作爲一種藉由一微滴排出方法以形成配線之導電材料 ,可使用含有諸如Ag (銀)、Au (金)、Cu (銅)、W (鎢)、或A1 (鋁)等金屬之粒子;塗敷以Ag之Cu粒 子的成分。此外,可結合發光氧化銦錫(ITO)或包含氧 化矽之氧化銦錫(IT S 0 )。明確地,因爲閘極配線最好是 具有低電阻,所以最好是使用一種材料(其中金、銀、或 銅之任一係溶解或分散於一溶劑中),而更理想地,可使 用具低電阻之銀或銅以考量一特定的電阻値。 銀作爲用以形成配線之導電材料是昂貴的。因此,假 如未來可藉由使用一微滴排出系統而製造數微米寬度之線 ’則所需之寬度可藉由結合一電鍍技術(諸如銅電鍍)而 被達成。於執行電鍍之情況下’可應用一種方法(其中電 鍍溶液流動於一大型基體上)以取代一種方法(其中大型 基體被浸入如池等之電鍍容器中)。 爲了增進介於一用以形成配線的導電材料與一基體、 -16- (13)1364111 一有機層間絕緣膜 '一無機層間絕緣膜、或一導 黏合,一黏合增進層可藉由濺射或蒸汽沈積而以 、鎢(W )、鉻(Cr )、鋁(A1 )、鉬(Ta )、 '锆(Z r )、鈴(H f)、釩(V )、銥(I r )、 、鈀(Pd)、鉑(Pt)、鉬(Mo)、鈷(Co) Rh)之金屬材料所形成於〇_〇1 nm至10 nm厚。 是執行預處理於基體上的一將設有圖案之表面上 光觸媒層可被形成以取代金屬材料。此一黏合增 僅被形成於導電材料層之下,亦可被形成於導電 上以增進介於導電材料層與有機層間絕緣膜、無 緣膜、或導電膜(其將被形成於其上)間之黏合 圖1顯不一液晶顯不裝置之結構,其中一·被 瞄線及一信號線之信號係由一外界驅動器電路所 者,一驅動器1C 105及106可被安裝於一基體 藉由如圖2中所示之COG (玻璃上晶片)。驅動 被形成於單一結晶半導體基體上5或者可被形成 一 TFT於一玻璃基體上之電路。 當一設於一圖素上之TFT係形成自一SAS 瞄線驅動器電路107可被整合地形成於基體100 3中所示。參考數字108代表一保護二極體。 圖30顯示一種用以形成圖案之微滴排出裝 式。一微滴排出機構1 4 0 3之各頭部1 4 〇 5被個別 —控制機構1 407。控制機構14〇7係根據其輸 1410之程式而控制來自頭部1405之微滴排出》 電膜間之 鈦(Ti ) 鎳(Ni ) 銳(Nb ) 、或铑( 因此最好 。Ti〇x 之 進層可不 材料層之 機層間絕 〇 輸入一掃 控制。再 100 上, 器ICS可 自一具有 時,一掃 上,如圖 置的一模 地連接至 入一電腦 當一層間 -17- (14) (14)1364111 絕緣膜係藉由廣泛地排出而被形成時,複數窄線係使用相 同材料而被重疊以增進產量。排出微滴之時序可根據(例 如)形成於一基體1 400上之標記】411而被決定。此外, 一參考點可根據基體1400之一邊緣爲參考而被固定。參 考點係由一成像機構1 4〇4 (諸如CCD )所檢測,且電腦 1 4 1 0識別一由一影像處理機構1 409所轉變之一數位信號 ,以產生一控制信號。當然,一待被形成於基體1400上 之圖案的資訊被儲存於一記錄媒體1408中。控制信號係 根據該資訊而可被傳送至控制機構1 407,且微滴排出機構 14〇3之各頭部1405可被獨立地控制。 此外,於使用一大型基體之情況下,微滴排出機構 14〇3可具有一相當於一液晶顯示裝置之最大寬度的尺寸。 假如微滴排出機構1 4 0 3之尺寸係相當於將製造之一液晶 顯示裝置的最大寬度,則液晶顯示裝置可被有效地製造。 接下來,將描述有關依據使用一微滴排方法之製造步 驟的一圖素102之細節。 實施例模式1 於此實施例模式中,將解釋一種通道保護型薄膜電晶 體之製造方法。 圖4A至6E顯示一種藉由一微滴排出方法以形成一閘 極電極及一連接至閘極電極之閘極配線。 除了非驗性玻璃基體(諸如鋇硼矽酸鹽玻璃、鋁硼矽 酸鹽玻璃、或以熔化方法或漂浮方法所製造的鋁矽酸鹽玻 -18- (15) (15)1364111 璃)、及陶瓷基體之外,一種具有可抵擋處理溫度的熱抗 性之塑膠基體等可被使用於基體100。此外,亦可使用一 種半導體基體(諸如單晶矽)、一種基體,其中一金屬基 體(諸如不銹鋼)之一表面係設有一絕緣層。 一形成自諸如鈦(Ti )、鎢(W )、鉻(Cr )、鋁( A1)、鉬(Ta)、鎳(Ni)、鍩(Zr)、給(Hf)、釩( V )、銥(Ir )、鈮(Nb )、鈀(Pd )、鉑(Pt )、鉬( Mo)、鈷(Co )、或铑(Rh )、或其氧化物(TiOx等) 最好是係藉由一種方法(諸如濺射或氣相沈積)而被形成 於基體1〇〇上。黏合增進層201可被形成以具有0.01 nm 至10 nm之膜厚度;然而,並無需爲一層結構因爲其可被 形成爲極細。因此,最好是執行預處理於一將設有圖案之 閘極電極等之一表面上。當獲得足夠的黏合時,鬧極電極 可藉由一微滴排出方法而被直接地形成於基體100上而不 形成黏合增進層201。 黏合增進層201可被適當地使用以增進如下所形成之 所有層的黏合,以及增進介於基體1 00與閘極配線202間 之黏合。 —閘極配線202及一閘極電極203係藉由以一微滴排 出方法排出一含有導電物質之成分而被形成於黏合增進層 20]上(圖4B)。形成這些層之導電物質可使用含有一金 屬(諸如銀、金、銅、鎢、或鋁等)爲主要素的成分。此 外,亦可結合發光氧化銦錫(IT0 )或包含氧化矽之氧化 銦錫(1TS0 )。明確地,閘極配線最好是具有低電阻。因 •19· (16)1364111 此,最好是使用一種材料(其中金、銀、或銅 解或分散於一溶劑中),而更理想地,可使用 銀或銅以考量一特定的電阻値。然而,於使用 況下’'可額外地提供一障蔽層以當作對抗雜質 劑係相應於酯類(諸如丁基醋酸鹽);酒精類 基酒精);有機溶劑(諸如丙酮):等等。藉 之密度及加入一表面活化劑等等以適當地調整 黏稠度。 一用於微滴排出方法之噴嘴的直徑布 0.02μιη至ΙΟΟμιη之範圍(較佳爲,30μΐΏ或更 噴嘴排出之成分的排出量被設定於0.001 ?1至 圍(更理想的,]0 pi或更少)。有兩種型式 方法:依需求型及連續型,可使用其任一型。 種使用轉移性質之壓電系統,其係藉由施加電 材料 '及一種加熱系統,其藉由一設於噴嘴中 煮沸一成分並排出該成分以供一噴嘴被使用於 方法’可使用其任一種。其介於一物件與噴嘴 間之距離最好是盡可能的接近,以利滴出微滴 位置上’其最好是被設疋於從0.1 mm至3 mm 佳爲,1 mm或更少)。於保持相對距離下, 物件移動’而因此,描繪一所欲的圖案。此外 電漿處理於物件之一表面上,在排出一成分之 爲可獲得一優點:即物體之一表面於執行電漿 爲親水的或疏液的。例如,其對於去離子水變 之任一係溶 具低電阻之 銀及銅之情 之方式。溶 (諸如異丙 由調整溶劑 表面張力及 芝設定於從 小),而從 1 0 0 p 1之範 的微滴排出 再者,有一 壓至一壓電 之加熱器以 一微滴排出 的排出開口 於一所欲的 之範圍(更 任一噴嘴或 ,可執行一 前。此係因 處理時會變 爲親水的而 -20- (17) 1364111 其對於一溶解有酒精之膏變爲疏液的β 排出一成分之步驟可被執行於低壓 之一溶劑可被揮發於成分被排出而撞擊 烘烤及乾燥之步驟可被省略或執行以較 成分之後,乾燥及烘烤之任一或兩步驟 光之照射、快速熱退火、加熱熔爐等於 之下。乾燥及烘烤之兩步驟均爲加熱處 乾燥被執行於1〇〇°C3分鐘而烘烤被執ί: 之溫度15至120分鐘。因此,其目的 相同。爲了理想地執行乾燥及烘烤之步 熱,其溫度被設爲從l〇〇°C至8 00 °C (最 3 5 0 °C之溫度),雖取決於一基體之材 驟,一成分中之溶劑被揮發或者分散劑 其周圍之樹脂硬化及收縮,藉此加速熔 行於氧氣體、氮氣體、或空氣之下。然 被執行於一氧氣體之下,其中一分解或 溶劑被輕易地移除。 一連續波或脈衝氣體雷射或固態雷 光之照射。有一種當作氣體雷射之準另 等’以及有一種當作固態雷射之使用摻 體(諸如YAG或YV04 )的雷射。最好 射,考量其雷射光吸收性。此外,亦可 振盪及脈衝振盪之雷射照射的所謂混合 雷射光之照射的熱處理可被快速地執行 力之下以致其成分 一物件時,且後續 短的時間。在排出 被執行,藉由雷射 大氣壓力或低壓力 理之步驟。例如, ί 於 200°C 至 3 5 0°C 、溫度及時間均不 驟,一基體可被加 卜好是,從2 0 0 °C至 料等等。透過此步 被化學地移除,而 化及熔接。其被執 而,此步驟最好是 分散一金屬元素之 射可被使用於雷射 、子雷射、Ar雷射 有Cr,Nd等之晶 是使用一連續波雷 使用一種結合連續 方法。然而’藉由 於數微秒至數十秒 -21 - (18) (18)1364111 ,根據一基體之熱抗性。快速熱退火(RTA )係藉由快速 地供熱數微秒至數分鐘而被執行,藉由於惰性氣體下使用 一紅外線燈(其係從紫外線光發出光線至紅外線光)、一 鹵素燈等等快速地升溫。此處理被快速地執行;因此,實 質上,僅有一最上表面之一薄膜可被加熱,而因此,有其 較低層不受影響之優點。 在形成閘極配線202、閘極電極203、及黏合增進層 20 1之後,希望執行下列兩步驟之一,以利其被暴露於表 面之黏合增進層201的處理。 第一方法係藉由使黏合增進層201隔絕而不重疊與閘 極配線202及閘極電極203以形成一絕緣層2 05的步驟( 參考圖4C )。換言之,未重疊與閘極配線202及閘極電 極2 03之黏合增進層20〗被氧化至絕緣。於藉由以此方式 氧化而絕緣黏合增進層201的情況下,黏合增進層20 1最 好是被形成以具有從0.01 nm至10 nm之膜厚度,以致其 可被輕易地氧化。注意其任一暴露至氧氣體之方法或熱處 理均可被使用爲氧化方法。 第二方法係蝕刻及移除黏合增進層201之步驟,其係 使用閘極配線202、及閘極電極203爲遮罩。於使用此步 驟之情況下,對於黏合增進層201之膜厚度並無限制》 接下來,藉由使用一電漿CVD方法或濺射方法而形 成一具有單層結構或疊層結·構之閘極絕緣層(圖4D ) » 作爲一明確較佳的模式,一包含氮化矽之絕緣層2 0 5、一 包含氧化矽之絕緣層206、及一包含氮化矽之絕緣層207 -22- (19) 1364111 的三層堆疊被組成爲閘極絕緣膜。注意一稀有氣體( 氬)可被含入一反應氣體中且混入一待被形成之絕緣 ,以利形成一於低沈積溫度下具有少量閘極漏電流的 絕緣層。由於氧化所致之惡化可被避免,藉由形成包 化矽或氧氮化矽之絕緣層205並接觸與閘極配線202 極電極203。 接下來,一半導體層20 8被形成於閘極電極之上 閘極絕緣層介於其間。半導體層208被形成自一以氣 長方法或濺射方法(藉由使用一典型爲矽烷或鍺烷之 體材料)所製造之AS或SAS。可使用電漿CVD方法 CVD方法爲氣相生長方法。 於使用電漿CVD方法之情況下,一 AS被形成自 ,其爲一半導體材料氣體或3丨}14與H2之混合氣體 SiH4被稀釋與仏以3倍至1 000倍來製造一混合氣體 當Si2H6被稀釋與GeF4以致其Si2H6比GeF4之一氣 率係從20至40比0.9時,則可獲得一 SAS,其Si成 率爲80%以上。明確地,後者爲較佳的情況,因爲半 層208可具有自一與基礎膜之介面的結晶性。 透過上述步驟,得以連續地形成絕緣層205至半 層20 8而不暴露至大氣。換言之,介於各疊層間之介 被形成而不被大氣構成物及其漂浮於大氣中之空中污 質所污染;因此,可減少TFT之性質的變異。 接下來,一通道保護膜2 09係由選擇性地排出一 於半導體層208上而被形成,於其中閘極電極2 03被 諸如 層中 緊密 含氮 及閘 ,以 相生 半導 或熱 SiH4 。當 時或 體流 分比 導體 導體 面可 染雜 成分 形成 -23- (20) (20)1364111 其底下的位置上。亦即,通道保護膜2〇9係重疊與閘極電 極2 03 (圖4E )。一樹脂材料,諸如環氧樹脂、丙稀酸樹 脂、酣樹脂、酣酵淸漆(nov〇 lac )樹脂、密胺樹脂及氨基 鉀酸酯樹脂,被使用於通道保護膜209。此外,通道保護 膜209被形成以一微滴排出方法,藉由使用一有機材料( 諸如苯環丁烯、聚對二甲苯基、閃焰(fiare)、或發光聚 酿亞胺)·’ 一從聚合作用所製之化合物材料(諸如矽氧院 基聚合物);一含有水溶性同元聚合物及水溶性異量分子 聚合物之成分材料;等等。於使用任一此等材料時,係藉 由稀釋溶劑或加入一表面活化劑等等以適當地調整表面張 力及黏稠度。 接下來’ 一η型半導體膜210被形成於半導體層2〇8 及通道保護膜209之上(圖5) 。η型半導體膜210可使 用矽烷氣體及磷化氫氣體而被形成自AS或S AS。 接下來,一遮罩211被形成於η型半導體膜210之上 。一具有與半導體層212相同導電性之半導體層213被形 成,藉由使用遮罩211而蝕刻η型半導體膜210、半導體 層208、絕緣層205、一包含氧化矽之絕緣層206、及由氮 化矽所形成之絕緣層2 0 7 (圖5 Β及圖5 C )。於此,蝕刻 被執行以致其η型半導體膜2 1 0之一端係重疊與閘極絕緣 層之一端,亦即,η型半導體膜210之末端不突出自閘極 絕緣層之末端。已蝕刻的半導體層被稱爲島狀半導體層, 而已蝕刻的閘極絕緣層被稱爲島狀閘極絕緣層。 在遮罩211被移除之後,一成分被排出於閘極配線 -24- (21) (21)1364111 2〇2之上以及於其中將形成源極配線215之位置上,其係 避免閘極電極配線與源極配線間之短路,藉此形成一層間 絕緣膜2 1 4 (圖5 D )。層間絕緣膜2 1 4係由樹脂(諸如環 氧樹脂、丙稀酸樹脂、酚樹脂' 酚醛淸漆樹脂、密胺樹脂 及氨基鉀酸酯樹脂)所形成。此外,層間絕緣膜214被形 成以一微滴排出方法’藉由使用一有機材料(諸如苯環丁 稀、聚對二甲苯基、閃焰(flare )、或發光聚醯亞胺); 一從聚合作用所製之化合物材料(諸如矽氧烷基聚合物) ;一含有水溶性同元聚合物及水溶性異量分子聚合物之成 分材料;等等。於使用任一此等材料時,係藉由稀釋溶劑 或加入一表面活化劑等等以適當地調整表面張力及黏稠度 。層間絕緣膜得以達成表面之平坦化。 接下來,源極及汲極配線2 1 5及2 1 6係藉由使用一微 滴排出方法以排出一含有導電材料之成分而被形成(圖 5E )。 其後,通道保護膜209上之n型半導體膜210係使用 源極及汲極配線2 1 5及2 1 6爲遮罩而被蝕刻;因此,其形 成源極及汲極區之η型半導體膜217及218被形成(圖 6Α)。配線電阻可由於其形成源極及汲極區之η型半導體 膜2 1 7及2 1 8而被減小。於此實施例模式中,源極及汲極 配線被使用爲遮罩;另一方面,可分別地提供另一遮罩。 接下來’一絕緣層2 ] 9 (其作用爲一鈍化膜)被形成 於整個表面上以保護層一通道區(圖6Β)。絕緣層219 最好是被形成以一由電漿CVD或濺射所形成之氮化矽膜 -25- (22) (22)1364111 。此膜需爲精細的,藉此防止污染物(諸如有機物質、金 屬、及懸浮於空氣中之濕氣)進入。爲此目的,假如一氮 化矽膜係藉由RF濺射而形成(使用矽爲靶及氮與稀有氣 體元素(諸如氬)之混合物爲濺射氣體);因此,可藉由 以稀有氣體元素塡充膜而提升精細度,其爲較佳的。 接下來,一絕緣層22〇被形成於基體之整個表面上( 圖6C)。絕緣層22〇係藉由提供一具有通孔之開口而被 形成,依據其中一圖素相應於第一電極226所形成之位置 。絕緣層220可被形成自一無機絕緣材料,諸如氧化矽、 氮化矽、氧氮化矽、氧化鋁' 氮化鋁、氧氮化鋁,等;丙 烯酸;甲基丙烯酸;及其衍生物;具熱抗性之高分子重量 材料’諸如聚醯亞胺、芳香聚醯胺、或聚苯並咪唑;無機 矽氧烷(包含Si-0-Si鍵),於從矽、氧、及氫所製的化 合物之間’其係藉由使用一砂氧院材料爲起始材料而被形 成;或者一有機砂氧院絕緣材料,其中砂上之氫係由一有 機群組(諸如甲基或苯基)所取代。當絕緣層220被形成 自一光敏感材料(諸如丙稀酸或聚醯亞胺)時,其爲較佳 的因爲其側面具有一種形狀,其中一彎曲半徑係連續地改 變且上層中之一薄膜被形成而無步驟中斷。 絕緣層220係由一微滴排出方法 '旋塗 '或浸塗而被 形成於整個表面上。一開口係藉由蝕刻等而被形成於絕緣 層220之預定部分中。於此,於絕緣層220底下所形成之 絕緣層2 1 9被同時地蝕刻,以暴露閘極配線2 0 2、源極及 汲極配線215及216之預定部分。此外,最好是其絕緣層 -26- (23) 1364111 220藉由一微滴排出方法而被選擇性地形成,因 2 2 0無須被蝕刻。 作爲一種用以形成一開口於絕緣層2 2 0中之 使用下列步驟。起初,基體之整個表面被塗敷以 斥劑(諸如氟基的耦合劑如氟烷矽烷)、或一有 包含諸如CHF3等之氟化物)而變爲防水的,在 層220之前。其後,—遮罩材料被塗敷至其中將 之部分’且〇2灰化等被執行;因此,塗敷於除 罩之部分外的區域上之排斥劑被移除。接下來, 除’且絕緣層22 0被形成於基體之整個表面上, 塗方法 '一浸泡方法或一微滴排出方法。絕緣層 形成於其變爲防水之部分上;因此,一開口被形 分上。注意於塗敷液體排斥劑時,假如僅有開口 滴排出方法而被塗敷以液體排斥劑時,則無須形 移除液體排斥劑、及移除遮罩等步驟。 一相應於圖素電極221之圖素電極層係藉由 有導電材料之成分而被電連接至汲極配線216 ([ 圖素電極22〗係藉由烘烤一具有特定圖案之成分 化銦錫(I τ Ο ) '含氧化矽之氧化銦錫(I τ S 0 ) (ZnO )、氧化錫(Sn〇2)),等等而被形成。 液晶顯示裝置之情況下,含A g (銀)、Au (金 銅)、W (鎢)'或A1 (鋁)之成分可被使用爲 作爲另一方法’一透明導電膜或一光反射導電膜 射而被形成;一遮罩圖案係藉由一微滴排出方法 爲絕緣層 方法,可 一液體排 機材料( 形成絕緣 形成開口 了設有遮 遮罩被移 藉由一旋 220未被 成於該部 藉由一微 成遮罩、 排出一含 B 6 D ) 〇 (包含氧 、氧化鲜 於反射型 )、Cu ( 主要素。 係藉由濺 而被形成 -27- (24) (24)1364111 :及一圖素電極可藉由結合蝕刻而被形成。圖14A顯示一 平面結構,圖14B顯示一 A-B’及圖MC顯示相應於C-D 之一縱向橫斷面結構;因此,可同時地觀看這些視圖。 透過上述步驟,完成一液晶顯示裝置—TFT基體200 ’其中一底部閘極型(反交錯)TFT及一圖素電極被連接 於基體100上(圖6D )。 接下來’一絕緣層222 (其被稱爲一對齊層)係藉由 印刷或旋塗而被形成以覆蓋圖素電極221。絕緣層222可 藉由絲網印刷或平板印刷而被形成如所示。裝置,磨擦被 執行。其後,一密封劑223被形成於其由微滴排出方法所 形成之圖素周圍的周邊區域上(圖13)。 設有絕緣層224 (作用爲一對齊層)、及導電層225 (作用爲一相反電極)之相反基體229被黏貼至TFT基體 .200,以一間隔物(未顯示)介於其間。介於基體間之間 隙可設有一液晶層,藉此製造一液晶顯示裝置(圖1 3 )。 —過濾器可被混入密封劑22 3中。此外,相反基體229可 設有一濾色器或一光遮蔽膜(黑色矩陣),等等。注意’ 作爲一種用以形成液晶層之方法,可使用分散方法(滴下 方法)、或浸塗(抽吸方法),其中液晶係藉由毛細管現 象而被注射,在相反基體229被黏貼之後。 如上所述,於此實施例模式中,製程可藉由省略其使 用光罩之曝光步驟而被簡化。同時,因爲某些圖案係藉由 微滴排出方法而被直接地形成於基體上,所以可輕易地製 造一液晶顯示裝置,即使基體之一側(在第五代之後)具 -28- (25) (25)1364111 有一公尺以上之長度。 實施例模式2 通道保護型之結構已被顯示於實施例模式1中。於此 實施例中,將描述一通道蝕刻型(其中未形成通道保護膜 )爲另一模式。 —鬧極配線202及一閘極電極203係藉由排出一含有 導電物質之成分而被形成於一基體100上。接下來,一具 有單層或積層結構之閘極絕緣膜係藉由電漿C V D或濺射 而被形成。作爲一特定的較佳模式,一具有一絕緣層205 (由氮化矽所形成)一絕緣層2 06 (由氧化矽所形成)、 及一絕緣層2 0 7 (由氮化矽所形成)之三層的堆疊係等同 於閘極絕緣膜。此外,形成直至一作用爲主動層之半導體 膜208。因此,圖4A至4D中所示之步驟係類似於實施例 模式1。 接下來,一 η型半導體膜301被形成於半導體層208 之上(圖7Α) 。η型半導體膜30]可使用矽烷氣體及磷化 氫氣體而被形成自AS或SAS。 透過上述步驟,得以連續地形成絕緣層205至半導體 層301而不暴露至空氣。換言之,介於各疊層間之介面可 被形成而不被大氣構成物及其漂浮於大氣中之污染雜質元 素所污染;因此,可減少TFT之性質的變異。 接下來,一遮罩3 02係藉由一微滴排出方法以選擇性 地排出一成分於半導體層301上而被形成(圖7B )。使 -29- (26) (26)1364111 用遮罩302以同時地蝕刻半導體層208、η型半導體層301 、及閘極絕緣層205、206、及207;因此,形成—半導體 層303及一η型半導體層304(圖7C)。 在遮罩302被移除之後’一成分被排出至閘極配線 202上以及至其中將形成源極配線306之位置,藉此形成 —層間膜305(圖7D)。層間膜3〇5係由一樹脂(諸如環 氧樹脂、丙稀酸樹脂、酚樹脂、酚醛淸漆樹脂、密胺樹脂 及氨基鉀酸酯樹脂)所形成。此外,層間膜3 0 5被形成以 —微滴排出方法’藉由使用一有機材料(諸如苯環丁烯、 聚對二甲苯基、閃焰(flare )、或發光聚醯亞胺):一從 聚合作用所製之化合物材料(諸如矽氧烷基聚合物);一 a有水丨谷丨生同兀Α α物及水溶性異量分子聚合物之成分材 料;等等。於使用任一此等材料時,係藉由稀釋溶劑或加 入一表面活化劑等等以適當地調整表面張力及黏稠度。層 間絕緣膜得以達成表面之平坦化。 一含有導電材料之成分被排出至半導體層3〇4上;藉 此形成源極及汲極配線306及307 (圖7Ε)。 其後,半導體層3 08及3 09係藉由使用源極及汲極配 線306和3〇7爲遮罩以蝕刻η型半導體層3〇4而被形成。 於此情況下’半導體層3 0 3亦多少被飽刻,且一半導體層 3 1 0被形成(圖8 A )。後續步驟係相同與實施例模式丨中 之步驟(圖8B至8D )。 透過上述步驟,完成一液晶顯示裝置一 TFT基體3〇0 ,其中一底部閘極型(反交錯)通道蝕刻TFT及一圖素電 (27) 1364111 極221被連接於基體100上(圖8D)。圖15A顯汗 面結構,圖15B顯示一A-B,及圖15C顯示相應於C 一縱向橫斷面結構;因此,可同時地觀看這些視圖。 實施例模式3 於實施例模式1及2中,於各模式中,基體之整 面被覆蓋以絕緣層219及絕緣層220。於此實施例模 ’僅有一 TFT及一配線被覆蓋以一絕緣層219及一絕 70卜 在半導體膜被形成於一基體100之上後,一絕緣 行以保護一通道區。因此,圖6A及6B中所示之步驟 似於實施例模式1。於形成一通道蝕刻型之半導體膜 況下,可使用實施例模式2。 接下來,一絕緣膜70 1係藉由一微滴排出方法而 選擇性地形成於基體之一半導體層、閘極配線202、 極及汲極配線2 1 5和2 1 6上。絕緣膜7 0 1未被形成於 被電連接至一圖素電極22 ]之部分(以利稍後被形成 極配線2 ] ό之上)上 '及其將被電連接至源極及汲極 2 1 5上之一外界配線(未顯示)的部分上。此絕緣膜 可被形成自一無機絕緣材料,諸如氧化矽、氮化矽、 化矽、氧化鋁、氮化鋁、氧氮化鋁,等;丙烯酸;甲 烯酸;及其衍生物;具熱抗性之高分子重量材料,諸 醯亞胺、芳香聚醯胺、或聚苯並咪唑;無機矽氧烷( Si-0-S】鍵),於從矽、氧、及氫所製的化合物之間 —平 -D之 個表 式中 緣膜 膜被 係類 的情 僅被 及源 其將 於汲 配線 70 1 氧氮 基丙 如聚 包含 ,其 -31 - (28) (28)1364111 係藉由使用一矽氧烷材料爲起始材料而被形成;或者〜有 機矽氧烷絕緣材料,其中矽上之氫係由一有機群組(諸如 甲基或苯基)所取代。當絕緣層被形成自一光敏感材料( 諸如丙稀酸或聚醯亞胺)時,其爲較佳的因爲其側面具有 一種形狀’其中一彎曲半徑係連續地改變且上層中之一薄 膜被形成而無步驟中斷。 接著,保護層2 1 9係藉由乾式蝕刻或濕式蝕刻而被蝕 刻’使用絕緣層7 1 0爲一遮罩,藉此形成一開口。此刻, 保護層2 1 9下方之閘極配線2〇2的預定部分及源極及汲極 配線2 1 5和2 1 6的預定部分被暴露。 接下來’一相應於圖素電極702之圖素電極層係藉由 選擇性地排出一含有導電材料之成分以被電連接至汲極配 線2 16 (圖9 C )。圖素電極702係藉由烘烤一具有特定 圖案之成分(包含氧化銦錫(ITO ) '含氧化矽之氧化銦 錫(ITSO)、氧化鋅(ZnO)、氧化錫(Sn02)),等等 而被形成。於反射型液晶顯示裝置之情況下,含Ag (銀 )、Au (金)、(:u(銅)、W (鎢)、或 A1 (鋁)等金 屬粒子之成分可被使用爲主要素。作爲另一方法,一透明 導電膜或一光反射導電膜係藉由濺射而被形成;一遮罩圖 案係藉由一微滴排出方法而被形成;及一圖素電極可藉由 結合蝕刻而被形成。 透過上述步驟,完成一液晶顯示裝置一 TFT基體700 ,其中一底部閘極型(反交錯)TFT及一圖素電極221被 連接於基體1 〇〇上(圖9C )。圖1 6A顯示一平面結構, -32- (29) (29)1364111 圖16B顯示一A-B’及圖16C顯示相應於C-D之一縱向橫 斷面結構;因此,可同時地觀看這些視圖。 實施例模式4 於實施例模式4中.,將描述一種模式,其中一圖素電 極501被形成於一汲極配線516底下。作爲實施例模式之 一範例’將於此描述一通道保護型,其中一用以保護一通 道區之絕緣層(於下文中稱之爲通道保護層)被提供。然 而,亦可形成一通道蝕刻型,其中一通道區被爲設有一通 道保護層,如實施例模式3。 圖10A至10E、11A至11E、及12A至12E顯示藉由 一微滴排出方法以形成一閘極電極及一連接至基體100上 之閘極電極的閘極配線的步驟。 —黏合增進層201係由濺射、氣相沈積,等而被形成 於基體100之上(圖10A)。注意,假如可獲得足夠的黏 合,則閘極電極可被直接地形成於基體上而不形成黏合增 進層。 —相應於圖素電極501之圖素電極層係藉由選擇性地 排出一含有導電材料之成分至一黏合增進層201上而被形 成(圖10B )。圖素電極501係藉由烘烤一具有特定圖案 之成分(包含氧化銦錫(ITO ) '含氧化矽之氧化銦錫( ITSO )、氧化鋅(ZnO )、氧化錫(Sn02 )),等等而被 形成。於反射型液晶顯示裝置之情況下’含A g (銀)、 Au (金)、(:u (銅)、W (鎢)、或A1 (鋁)等金屬粒 -33- (30) (30)1364111 子之成分可被使用爲主要素。作爲另一方法,一透明導電 膜或一光反射導電膜係藉由濺射而被形成;一遮罩圖案係 藉由一微滴排出方法而被形成;及一圖素電極可藉由結合 蝕刻而被形成。此外,圖素電極可被形成於黏合增進層 201底下,在形成黏合增進層201之前。 —閘極配線502及一閘極電極5 03係藉由以一微滴排 出方法排出一含有導電物質之成分而被形成於黏合增進層 201上(圖10C)。形成這些層之導電物質可使用含有一 金屬(諸如銀、金、銅、鎢 '或鋁等)爲主要素的成分。 此外,亦可結合發光氧化銦錫(ITO )或包含氧化矽之氧 化銦錫(ITSO )。明確地,閘極配線最好是具有低電阻。 因此’最好是使用一種材料(其中金、銀、或銅之任一係 溶解或分散於一溶劑中),而更理想地,可使用具低電阻 之銀或銅以考量一特定的電阻値。然而,於使用銀及銅之 情況下,可額外地提供一障蔽層以當作對抗雜質之方式。 溶劑係相應於酯類(諸如丁基醋酸鹽);酒精類(諸如異 丙基酒精);有機溶劑(諸如丙酮);等等。.藉由調整溶 劑之密度及加入一表面活化劑等等以適當地調整表面張力 及黏稠度。 在形成閘極配線5 02及閘極電極5 03之後,希望執行 下列兩步驟之一,以當作黏合增進層201 (其表面被暴露 )之處理。 —第一方法係形成一絕緣層504之步驟,藉由絕緣一 不重疊與閘極配線5 02、閘極電極5 03、及圖素電極501 -34- (31) (31)1364111 之黏合增進層201的部分(參見圖10D)。於此,不重疊 與閘極配線502及閘極電極503之黏合增進層201被氧化 以利被絕緣。於藉由以此方式氧化而絕緣黏合增進層201 的情況下,黏合增進層201最好是被形成以具有從〇.〇1 nm至1 0 urn之膜厚度,以致其可被輕易地氧化。注意其 任一暴露至氧氣體之方法或執行熱處理之方法均可被使用 爲氧化方法。 第二方法係蝕刻及移除黏合增進層20 1之步驟,其係 使用閘極配線5 02、閘極電極5 03、及圖素電極501爲遮 罩。於使用此步驟之情況下,對於黏合增進層20 1之膜厚 度並無限制。 接下來,藉由使用一電漿CVD方法或濺射方法而形 成一具有單層結構或疊層結構之閘極絕緣層(圖1 0E )。 作爲一明確較佳的模式,一由氮化矽所製之絕緣層5 0 5、 一由氧化矽所製之絕緣層5 06 '及一由氮化矽所製之絕緣 層5 0 7的三層堆疊體被組成爲閘極絕緣膜。注意一稀有氣 體(諸如氬)可被含入一反應氣體中且混入一待被形成之 絕緣膜中,以利形成一於低沈積溫度下具有少量閘極漏電 流的緊密絕緣膜。由於氧化所致之惡化可被避免,藉由從 氮化矽或氧氮化矽形成一絕緣層5 0 5以接觸與閘極配線 502、及鬧極電極503。 接下來,一半導體層508被形成。半導體層508被形 成自一以氣相生長方法(藉由使用一典型爲矽烷或鍺烷之 半導體材料)或濺射方法(由使用矽靶)所製造之AS或 -35- (32) (32)1364111 SAS。可使用電漿CVD方法或熱CVD方法爲氣相生長方 法。 於使用電漿CVD方法之情況下,一AS被形成自SiH4 ’其爲一半導體材料氣體或SiH4與H2之混合氣體。當 siH4被稀釋與H2以3倍至1〇〇〇倍來製造一混合氣體時或 當Si2H6被稀釋與GeF4以致其Si2H6: GeF4之一氣體流率 係從20至40 : 0.9時,則可獲得一SAS,其Si成分比率 爲80%以上。明確地,後者爲較佳的情況,因爲半導體層 508可具有自一與基礎膜之介面的結晶性。 透過上述步驟’得以連續地形成絕緣層5 0 5至半導體 層508而不暴露至大氣。換言之,介於各疊層間之介面可 被形成而不被大氣構成物及其漂浮於大氣中之空中污染雜 質所污染;因此,可減少T F T之性質的變異。 接下來’ 一通道保護膜509係由選擇性地排出一成分 於其相反於閘極電極5 0 3且其位於絕緣層5 0 8上之位置而 被形成(參考圖11A)。一樹脂材料,諸如環氧樹脂、丙 稀酸樹脂、酚樹脂、酚醛淸漆(nov〇lac )樹脂、密胺樹脂 及氨基鉀酸酯樹脂,被使用於通道保護膜509。此外,通 道保護膜5 09被形成以一微滴排出方法,藉由使用—有機 材料(諸如苯環丁烯、聚對二甲苯基、閃焰(f丨are ) '或 發光聚醯亞胺);一從聚合作用所製之化合物材料(諸如 矽氧烷基聚合物):一含有水溶性同元聚合物及水溶性鸟 量分子聚合物之成分材料;等等。於使用任一此等材料時 ,係藉由稀釋溶劑或加入一表面活化劑等等以適當地調整 -36- (33) (33)1364111 表面張力及黏稠度。 接下來,一η型半導體膜510被形成於半導體膜508 之上(圖511Β) 。η型半導體膜510可使用矽烷氣體及磷 化氫氣體而被形成自AS或SAS。 接下來,一遮罩5 1 1係由一微滴排出方法而被形成於 半導體層510之上(圖11C)。藉由使用遮罩511而蝕刻 η型半導體膜510、半導體層508、半導體層505、一由氧 化矽所形成之絕緣層5 06、及由氮化矽所形成之絕緣層 507,一具有與半導體層512相同導電性之半導體層513 被形成(圖1 1 D )。 在遮罩511被移除之後,一成分被排出於閘極配線 502之上以及於其中將形成源極配線5] 5之位置上,藉此 形成一層間絕緣膜5 1 4 (圖1 1 Ε )。層間絕緣膜5 1 4係由 樹脂(諸如環氧樹脂、丙稀酸樹脂、酚樹脂、酚醛淸漆樹 脂、密胺樹脂及氨基鉀酸酯樹脂)所形成。此外,層間絕 緣膜514被形成以一微滴排出方法,藉由使用一有機材料 (諸如苯環丁烯、聚對二甲苯基、閃焰(flare )、或發光 聚醯亞胺);一從聚合作用所製之化合物材料(諸如矽氧 烷基聚合物);一含有水溶性同元聚合物及水溶性異量分 子聚合物之成分材料;等等。於使用任一此等材料時,係 藉由稀釋溶劑或加入一表面活化劑等等以適當地調整表面 張力及黏稠度。層間絕緣膜得以達成表面之平坦化。 接下來,源極及汲極配線515及516係藉由使用一微 滴排出方法以選擇性地排出一含有導電材料之成分而被形 -37- (34) (34)1364111 成(圖12A)。作爲用以形成配線之導電材料,可使一種 主要含有一金屬粒子(諸如銀、金、銅、鎢、或鋁)之成 分。同時,透明氧化銦錫(IT0 ) ' ITSO (包含氧化銦錫 及氧化矽)、有機銦、有機錫、氧化鋅、氮化鈦,等等可 被結合爲·~~材料。 其後’通道保護膜5 0 9上之具有一導電性型式的半導 體膜513係使用源極及汲極配線515及516爲遮罩而被蝕 刻;因此,其形成源極及汲極區之η型半導體膜217及 218被形成(圖12Β) » 接下來’一保護層519(其係被一絕緣層)被形成以 保護一通道區(圖12C)。絕緣層519最好是被形成以一 由電漿CVD或濺射所形成之氮化矽膜。此膜需爲精細的 ,藉此防止污染物(諸如有機物質、金屬、及懸浮於空氣 中之濕氣)進入。爲此目的,假如一氮化矽膜係藉由RF 濺射而形成(使用矽爲靶及氮與稀有氣體元素(諸如氬) 之混合物爲濺射氣體):因此,可藉由以稀有氣體元素塡 充膜而提升精細度,其爲較佳的。 接下來,一絕緣層520係藉由—微滴排出方法而僅被 選擇性地形成於基體之一半導體層、閘極配線5 0 2、及源 極及汲極配線515和516上(圖12D)。半導體層520未 被形成於其將被電連接至一圖素電極521之部分(於汲極 配線5 1 6之上)上' 及其將被電連接至閘極配線5 02及源 極配線5 1 5上之一外界配線(未顯示)的部分上。此絕緣 層5 2 0可被形成自一無機絕緣材料,諸如氧化矽、氮化矽 -38- (35) (35)1364111 、氧氮化矽、氧化鋁、氮化鋁、氧氮化鋁,等;丙烯酸; 甲基丙烯酸;及其衍生物;具熱抗性之高分子重量材料, 諸如聚醯亞胺、芳香聚醯胺、或聚苯並咪唑;無機矽氧烷 (包含Si-0-Si鍵)’於從矽、氧、及氫所製的化合物之 間’其係藉由使用一矽氧烷材料爲起始材料而被形成;或 者一有機矽氧烷絕緣材料,其中矽上之氫係由一有機群組 (諸如甲基或苯基)所取代。 接著,絕緣層519係藉由乾式蝕刻或濕式蝕刻而被蝕 刻,使用絕緣層520爲一遮罩,藉此形成一開口(圖12E )。此刻,位於絕緣層5 1 9下方之閘極配線5 02的預定部 分、源極及汲極配線515和516、及圖素電極501被暴露 〇 透過上述步驟,完成一液晶顯示裝置一TFT基體5〇〇 ,其中一底部閘極型(反交錯)TFT及一圖素電極被連接 於基體100上(圖12E)。圖17A顯示一平面結構,圖 17B顯示一A-B,及圖17C顯示相應於C-D之一縱向橫斷 面結構;因此,可同時地觀看這些視圖。 實施例1 於藉由實施例模式]、實施例模式2、實施例模式3、 或實施例模式4所製造的液晶顯示裝置(如圖3所解釋) 中,一掃瞄線驅動器電路可藉由從一 SAS形成一半導體餍 而被形成於一基體100上。 圖22顯示掃瞄線驅動器電路之一方塊圖,其包含一 -39- (36) (36)1364111 使用可獲得1至15 cm2/V. sec之電場效移動率的SAS之 η通道型TFT。 參考數字1 500中所示之方塊係相應於一脈衝輸出電 路,其輸出一步驟之取樣脈衝,於圖22中,且一偏移暫 存器包含η件脈衝輸出電路。參考數字1501代表一緩衝 器電路,且一圖素15 02 (相應於圖中之圖素102)被連接 至其末端。 圖23顯示脈衝輸出電路530之一特定結構,其包含η 通道型TFT 601至613。此刻,考量其使用SAS之η通道 型TFT的操作特性,TFT之尺寸可被決定。例如,當通道 長度爲8μιη時,則通道寬度可被設定於10至80μηι之範 圍。 此外,圖24顯示一緩衝器電路1501之一特定結構。 緩衝器電路係以相同方式而由η通道型TFT 62 0至63 5所 組成。此刻,考量其使用SAS之η通道TFT的操作特性 ,TFT之尺寸可被決定。例如,當通道長度爲ΙΟμηι時, 則通道寬度可被設定於丨〇至1800 之範圍。 需藉由配線以彼此連接TFT來實現此一電路,而圖 1 8顯示其情況下之配線的一結構範例。如同實施例模式1 ,圖18顯示一狀態,其中一鬧極電極203、一鬧極絕緣層 (氮化矽之絕緣層205、氧化矽之絕緣層206、及氮化矽 之絕緣層207的三層堆疊)、一由SAS所製之半導體層 212、一形成通道保護層之絕緣層209、形成源極和汲極之 η型半導體層2 I 7和2 1 8、及連接至源極和汲極之配線2 1 5 -40- (37) (37)1364111 和216被形成。於此情況下,連接配線232' 233、及234 被形成於基體1〇〇之上,於形成閘極電極203之相同步驟 中。開口被提供於閘極絕緣層中以致其連接配線23 2、233 、及2 34被暴露。各種電路可被實現,藉由以其連接至源 極及汲極之配線215和216及一連接配線235以適當地連 接 TFT ° 實施例2 參考圖28以解釋一模式,其中保護二極體被提供給 —掃瞄線輸入終端部分及一信號線輸入終端部分。一TFT 260及一電容265被提供給一圖素102,於圖28中。此 TFT具有與實施例模式1中相同的結構。參考數字1224 代表一圖素電極,而1 204代表一電容線。 保護二極體26 1及262被提供給信號線輸入終端部分 。這些保護二極體被製造以如TFT 260之相同步驟,且藉 由各被連接至一閘極與一汲極或一源極之一。圖28顯示 圖2 8中所示之頂部視圖的一等效電路圖。 保護二極體261包含一閘極電極250、一半導體層 251、一用於通道保護之絕緣層252、及配線249及2 5 3。 保護二極體2 62具有相同的結構。連接至此保護二極體之 共同電位線25 4及2 5 5被形成於與閘極電極之相同層中。 因此,需形成一接觸孔於一閘極絕緣層中以電連接至至配 線 25 3。 一遮罩可藉由一微滴排出方法而被形成,且一蝕刻程 -41 - (38)1364111 序可被執行以形成一接觸孔於閘極絕緣層中 ,當應用藉由大氣壓力排出之一蝕刻程序時 一局部排出程序,且無須形成一遮罩於一基 上。 保護二極體261及262被形成於其連接 之源極及汲極的配線215及216之相同層中 構’其中所連接之一配線249被連接至一源 側。
掃瞄信號線側之輸入終端部分亦具有 2 63和264及一配線25 6相同的結構。依據 入級中所提供之保護二極體可被同時地形成 一保護二極體之位置並不限定於此實施例模 提供於一驅動器電路與一圖素之間,如圖3 I 實施例3 接下來,參考圖19至21以解釋一安裝 於一液晶顯示裝置(依據實施例模式1至4 模式。 首先,參考圖19A及19B以描述一應月 顯示裝置。於顯示裝置中,於一基體1001 S者如字兀和影像等之資訊的圖素區1〇〇2及 電路1 003和1 004。設有複數驅動器電路之 1008被分離成矩形形狀。分離之驅動器電路 稱之爲驅動器1C)被安裝於基體1〇〇1上。丨 。於此情況下 ,亦得以進行 體之整個表面 1 TFT 260 中 ,且具有一結 極側或一汲極 每保護二極體 本發明,一輸 。注意其沈積 式,而亦可被 f3所示。 一驅動器電路 之任一)上之 丨C Ο G方法之 上提供一顯示 掃瞄線驅動器 基體1 005及 (於下文中, 圓1 9 A顯示複 -42- (39) (39)1364111 數驅動器IC 1 007、及一帶1 006,其被安裝至驅動器IC 1007之一端。圖19B顯示一驅動器1C 1010、及安裝至驅 動器1C 1010之一端的帶1 009。 參考圖20 A及20B以描述利用一種TAB之一顯示裝 置。於一基體1001上提供一圖素區10 02及掃瞄線驅動器 電路1003和1004。於此,如圖20A中所示,複數帶1006 被安裝至基體1001上,而驅動器1C 1 00 7被安裝至帶 1006。於圖20B中,一帶1009被安裝至基體1001上,而 驅動器1C 1010被安裝至帶1 009上。於採用後者之情況 下,其固定驅動器1C 1010之金屬片等可被提供在一起, 顧及其強度。 一液晶顯示裝置之複數驅動器1C可被安裝於具有300 mm至1〇〇〇 mm以上之一側的矩形基體1005及1008上, 以利增進生產率。 複數電路圖案(其中一驅動器電路部分及一輸入/輸 出終端被使用爲一單元)可被形成於基體1005及1008上 ,且最終被分開及取出。至於驅動器IC之一長側的長度 ,可形成一具有15 mm至80 mm之長側及1 mm至6 mm 之短側的矩形’以考量一圖素部分之—側的長度或—圖素 間距,如圖1 9 A及2 0 A中所示。圖素部分1 0 0 2之一側' *
或圖素部分1002之一側的長度加上各驅動器電路1003和 1 004的一側可被利用以形成驅動器1C ’如圖19B及20B 中所示。 於一 1C晶片上之驅動器1C的重要性在於長側之長度 -43- (40) (40)1364111 。當使用一具有15至80 mm之長側的驅動器1C時,用以 安裝相應於圖素區1 002所需的驅動器1C之數目係少於1C 晶片之數目。因此,可增進製程產量。當一驅動器1C被 形成於一玻璃基體上時,生產率並未降低,因爲驅動器1C 不限定爲其被使用爲主體之基體的形狀。此係一極大的優 點,相較與其從一圓形矽晶圓取出1C晶片的情況。 於圖19A、19B、20A及20B中,設有一驅動器電路 之驅動器1C 1 00 7或1010被安裝於圖素區1 002外部之一 區上。驅動器1C 1 00 7及1010爲信號線驅動器電路。爲 了形成一相應於RGB全彩之圖素區,需要3072信號線於 XGA等級和4800信號線於UXGA等級。上述信號線數目 係藉由分割爲圖素區1002之一邊緣中的數個區塊而形成 一導出線,且係依據驅動器1C 1007及1010之輸出終端 的間距而被集合。 驅動器1C最好是被形成自一形成在基體上之結晶半 導體。結晶半導體最好是藉由被照射以一連續波雷射之光 而被形成。因此’氣體雷射之連續波固態雷射被使用爲供 放射雷射光之振盪器。當使用連續波雷射時,僅有少數的 晶體缺陷。結果,可藉由使用一具有大微粒尺寸之多晶半 導體膜而製造一電晶體。此外’得以達成高速驅動,因爲 移動率或回應速度較佳,且得以較習知元件更進一步增進 一元件之操作頻率;因此,可獲得高可靠度,因爲有極少 的性質差異。注意其一電晶體之一通道長度方向可相同於 雷射光之一掃猫方向’以進一步增進操作頻率。此係因爲 -44 - (41) (41)1364111 最高移動率可達成於當一電晶體之一通道長度方向及雷射 光之一掃瞄方向(相對於一基體)是最平行的(最好是, 從-30度至30度),於藉由連續波雷射之雷射結晶化步驟 中。一通道長度方向係相同於一通道形成區中之電流的流 動方向,換言之’電荷移動之方向。如此所形成之電晶體 具有一主動層’包含一多晶半導體膜,其中一晶體微粒係 延伸於一通道方向,而這表示其一晶體微粒邊界被形成幾 乎沿著一通道方向。 於執行雷射結晶化時,最好是顯著地減縮雷射光,且 其一光束點最好是具有從1 mm至3 mm之寬度,其係相 同於驅動器1C之較短側的寬度。此外,爲了確保一物件 被照射以足夠且有效的能量密度,雷射光之一照射區最好 是一線性形狀。然而,此處之線性形狀於較適當的意義上 並非指一直線,而是指具有2以上(最好是從10至1 0000 )之寬高比的矩形或橢圓形。因此,可藉由使得雷射光之 一光束點的寬度與驅動器1C之較短側的寬度均等而增進 生產率。 於圖19A及19B和圖20A及20B中,顯示一種模式 ,其中掃瞄線驅動器電路被整體地安裝與圖素部分且驅動 器1C被安裝爲一信號線驅動器電路。然而,本發明並不 限定於此模式,且驅動器1C可被安裝爲一掃瞄線驅動器 電路以及一信號線驅動器電路。於該情況下,最好是使得 不同規格的驅動器1C被使用於掃瞄線側及信號線側上。 於圖素區1 0 0 2中,信號線與掃瞄線被相交以形成一 -45- (42) (42)1364111 矩陣,且一電晶體被形成於每一交叉部分中。一具有形成 自非晶半導體或半非晶半導體之通道部分的TFT可被使用 爲配置於圖素區1 002中之電晶體,依據本發明之—型態 。一非晶半導體係藉由一電漿CVD方法、一灘射方法等 而被形成。能夠以電漿CVD來形成一半非晶半導體於3 〇〇 °C以下之溫度。其形成一電晶體所需的膜厚度被形成於短 時間內,即使於(例如)550 mm X 650 mm之外部尺寸的 非鹼性玻璃基體之情況下。此一製造技術之特徵得以製造 —大尺寸螢幕之顯示裝置。此外,一半非晶TFT可藉由從 一 SAS形成一通道部分而獲得1至15 cm2/V. sec cm2之 電子場效移動率。TFT可被使用爲一圖素之切換元件或者 一形成掃瞄線驅動器電路之元件。因此,可製造一種實現 面板上系統之EL顯示面板。 圖]9A至20B顯示一條件,即其具有一半導體膜之各 TFT係由SAS所形成以致其一掃瞄線驅動器電路被整體地 形成於一基體上’如實施例模式3。於使用一具有半導體 膜之各TFT係由AS所形成的情況下,掃瞄線驅動器電路 及信號'驅動器電路可均被安裝爲驅動器1C。 於該情況下,最好是區別其將被使用於掃瞄線側上及 於信號線側上之驅動器1C的規格。例如,需要一構成掃 瞄線驅動器1C之電晶體以承受約3 0 V之電壓;然而,驅 動頻率爲100 kHz以下且不需要相對地高速操作。因此, 最好是設定構滅掃瞄線驅動器之電晶體的足夠長的通道長 度(L )。另一方面,信號線驅動器IC之電晶體需約1 2 -46- (43)1364111 V之承受電壓;然而,驅動頻率爲約65 kHz友 高速操作。因此,最好是以微米規則設定其構 電晶體的通道長度等。 圖21A及21B顯示一結構,其中一驅動 COG而被安裝於圖2中之一液晶顯不裝置的 21A顯示一結構,其中一驅動器1C 106被安 基體2 00上,其係使用一各向異性導電材料。 101、一信號線輸入終端104 (與一掃猫線驅動 之情況相同)被提供於TFT基體200之上。 22 9係利用一密封劑226而被黏貼至TFT基儀 晶層230被形成於基體之間。 一 FPC 8 12係使用一各向異性導電材料而 號線輸入終端104。各向異性導電材料包含一 導電粒子814,其表面各被電鍍以Au等,且 十至數百μιη。利用導電粒子2 1 4,信號線輸入 連接至其形成於F P C 8 1 2中之一配線8 1 3。驅 亦利用一各向異性導電材料而被安裝至TFT 1 用樹脂811中所包含之導電粒子810,一設ί ]〇6中之輸入-輸出終端809被電連接至信號 104° 如圖2 1 Β中所示,一驅動器1C 1 06係以-而被固定至TFT基體200,且驅動器1C之輸 809U可使用一Au配線817而被連接至信號 104。接著,一密封樹脂818被使用於此以供 > 3V且需要 成驅動器之 器1C係由 情況下。圖 裝於一TFT 一圖素部分 J器電路1 03 一相反基體 | 200 。 一液 被安裝至信 樹脂8 1 5及 其直徑爲數 終端1 〇 4被 動器1C 106 ^體200。利 冷驅動器1C 線輸入終端 -黏著劑8 1 6 入-輸出終端 線輸入終端 密封。對於 -47- (44) (44)1364111 驅動器1C之安裝方法並無限制,而可使用一已知方法, 諸如COG、配線接合、或TAB。 驅動器1C被形成以具有與相反電極相同的厚度。因 此’其可具有幾乎相同的高度,其導致整體之薄型顯示裝 置。此外’各基體係由同一材料所形成;因此,即使當顯 示裝置中之溫度改變時仍不會產生熱應力,而因此不會損 害包含TFT之電路的性質。此外,如此實施例中所示,一 驅動器電路被安裝以一驅動器1C,其係較1C晶片更長以 致其將被安裝於一圖素區域上之驅動器1C的數目可被減 少0 如上所述’ 一驅動器電路可被安裝於一液晶顯示裝置 上。 _ 實施例4 可藉由依據實施例模式1至4所製造之一液晶顯示裝 置而完成一液晶電視接收器。圖2 5顯示液晶電視接收器 之一主結構的一方塊圖。如圖1中所示之結構,有一種情 況,其中一掃瞄線驅動器電路403及一信號線驅動器電路 402係藉由一 TAB方法而被安裝,藉由僅形成一圖素部分 401。如圖2中所示之結構,掃瞄線驅動器電路403及信 號線驅動器電路402係藉由一 COG方法而被安裝於圖素 區域401及其一周邊上。如圖3中所示之結構,有一種情 況,其中一TFT被形成自—SAS,且信號線驅動器電路 402被分離地安裝爲一驅動器1C,藉由整體地形成圖素區 -48- (45) (45)1364111 域401及掃瞄線驅動器電路403於一基體上。然而,可應 用任一模式。 作爲一外部電路之另一結構,於一視頻信號之一輸入 側中’提供一調諧器404、一視頻信號放大器電路405, 其放大由調諧器所接收的一視頻信號;一視頻信號處理電 路406,其將所輸出之信號轉變爲一相應於紅、綠、及藍 之各色的色彩信號;一控制電路407,用以將視頻信號轉 變爲一驅動器1C之輸入規格;等等。控制電路407將一 信號個別地輸入掃瞄線側及信號線側。於數位驅動之情況 下’一信號分割電路408被設於信號線側上且可具有一結 構,其中輸入數位信號藉由分割爲m片段而被提供。 於接收自調諧器4 04的信號之中,一聲頻信號被傳輸 至一聲頻信號放大器電路409,且其輸出係透過一聲頻信 號處理電路410而被提供至一揚聲器413。一控制電路 4 1 1接收一接收站之控制資訊(一接收頻率)或來自一輸 入部分4 1 2之音量,並傳輸一信號至調諧器404或聲頻信 號處理電路410。 如圖26係一液晶顯示模組之一範例。一 TFT基體 200及一相反基體229被固定以一密封劑226,且一圖素 部分101及一液晶層23 0被提供於其間以形成一顯示區。 需一上色層270以執行色彩顯示。於RGB系統之情況下 ,一相應於紅、綠、及藍之各色彩的上色層270被提供相 應於各圖素。極化板271及267被提供於TFT基體200及 相反基體229之外。光源包含一冷陰極管258及一光導電 -49- (46) (46)1364111 板259;且一電路板257係藉由一撓性印刷板273及一終 端231而被連接至TFT基體200,且一外界電路(諸如一 控制電路或一電源供應電路)被結合。 圖2 7顯示一狀態,其中藉由結合此液晶顯示模組入 —外殻23 0 1而完成電視接收器。一顯示螢幕23 03係由液 晶顯示模組所形成,而一揚聲器23 04、操作開關2305 , 等等被提供爲其他附加設備。因此,電視接收器可依據本 發明而被完成。 當然,本發明之液晶顯示裝置並不限定於電視接收器 而可應用於顯示媒體,諸如一車站、機場等內之資訊顯示 板、行動電話之顯示等、或街上之廣告顯示板、以及個人 電腦之監視器。 【圖式簡單說明】 圖1係一頂視圖’其顯示液晶顯示裝置的一結構。 圖2係一頂視圖’其顯示液晶顯示裝置的一結構。 圖3係一頂視圖,其顯示液晶顯示裝置的一結構。 圖4 A至4 E係橫斷面視圖,其解釋一液晶顯示裝置之 製造方法。 圖5 A至5 E係橫斷面視圖,其解釋一液晶顯示裝置之 製造方法。 圖6A至6D係橫斷面視圖’其解釋一液晶顯示裝置 之製造方法。 圖7 A至7 E係橫斷面視圖’其解釋一液晶顯示裝置之 -50- (47) (47)1364111 製造方法。 圖8A至8D係橫斷面視圖’其解釋一液晶顯示裝置 之製造方法。 圖9A至9C係橫斷面視圖,其解釋一液晶顯示裝置之 製造方法。 圖1〇Α至10E係橫斷面視圖,其解釋—液晶顯示裝置 之製造方法。 圖1 1 A至1 1 E係橫斷面視圖,其解釋一液晶顯示裝置 之製造方法。 圖1 2 A至1 2 E係橫斷面視圖,其解釋一液晶顯示裝置 之製造方法。 ® 1 3係一橫斷面視圖,其解釋一液晶顯示裝置之製 造方法。 ® 14A至14C顯示一頂視圖及橫斷面視圖,其描述一 '液晶顯示裝置之製造方法。 圖1 5 A至1 5 C顯示一頂視圖及橫斷面視圖,其解釋一 液晶顯示裝置之製造方法。 圖16A至16C顯示一頂視圖及橫斷面視圖,其解釋一 液晶顯示裝置之製造方法。 圖17A至17C顯示一頂視圖及橫斷面視圖,其解釋— 液晶顯示裝置之製造方法。 ® 1 8係一橫斷面視圖,其解釋一液晶顯示裝置之製 造方法。 圖19A及19B爲圖形,其解釋-液晶顯示裝置之—驅 -51 - (48) (48) 丄冲411! 動器電路的一安裝方法(C〇G)。 圖20A及20B爲圖形,其解釋一液晶顯示裝置之〜驅 動器電路的一安裝方法(TAB)。 圖21A及21B爲圖形,其解釋一液晶顯示裝置之〜驅 動器電路的一安裝方法(COG).。 圖22係解釋~電路架構之圖形’當一液晶顯示裝慶 之一掃瞄線驅動器電路被形成自一 TFT時。 圖23係解釋一電路架構之圖形,於其中一液晶顯示 裝置之一掃瞄線驅動器電路被形成自~ TFT的情況(〜偏 移暫存器電路)。 圖24係解釋一電路架構之圖形’於其中一液晶顯示 裝置之一掃瞄線驅動器電路被形成自一 TFT的情況(一緩 衝器電路)° 圖2 5係顯示一液晶電視之一主結構的一方塊圖。 圖2 6係一圖形’其解釋—液日日藏不模組之結構。 圖2 7係一圖形’其解釋依據本發明所完成之一電視 接收器的結構。 圖2 8係一頂視圖’其顯示一液晶顯示裝置。 圖29係圖28中所示之一液晶顯示裝置的一等效電路 槪圖。 圖3 〇係一圖形’其解釋—微滴排出系統之結構。 【主要;件符號說明】 】0 0 :基髎 -52- (49) (49)1364111 1001 :基體 1 0 0 2:圖素區域 1 003 :驅動器電路 1 004 :驅動器電路電路 1 005 :基體 1006:帶
1 00 7 :驅動器1C 1 00 8 :基體 1009:帶 101 :圖素部分
1 0 1 0 :驅動器IC 1 02 :圖素 1 0 3 :掃瞄線輸入終端 .104 :信號線輸入終端 105 :驅動器1C 1 〇 6 :驅動器IC 107:掃瞄線驅動器電路 1 0 8 :保護二極體 1 2 0 4 :電容線 1 2 2 4 :圖素電極 1400 :基體 1403:微滴排出機構 1 404 :成像機構 1 4 0 5 :頭部 (50) (50)1364111 1 4 0 7 :控制機構 1 408 :儲存媒體 1 409 :影像處理機構 1 4 1 0 :電腦 1 4 1 1 :標記 1500:脈衝輸出電路 1501 :緩衝器電路 1502 :圖素 200 : TFT 基體 201 :黏合增進層 202 :閘極配線 2 0 3 :閘極電極 2 0 4 :絕緣層 2 0 5 :絕緣層 2 0 6 :絕緣層 2 0 7 :絕緣層 20 8 :半導體膜 209 :通道保護膜 210 :半導體膜 2 1 1 :遮罩 212 :半導體膜 213 :半導體膜 2 1 4 :層間絕緣膜 2 1 5 :源極配線 -54 - (51) (51)1364111 2 1 6 :汲極配線 2 1 7 :半導體膜 218 :半導體膜 219 :保護層 .2 2 0 :絕緣層 2 2 1 :圖素電極 2 2 2 :絕緣層 2 2 3 :密封劑 2 2 4 :絕緣層 22 5 :導電層 2 2 6 :密封劑 2 2 9 :相反基體 2 3 0 :液晶層 2 3 0 1 :外殼 2303:顯不營幕 2 3 04 :揚聲器 2 3 0 5 :操作開關 2 3 1 :終端 2 3 2 :連接配線層 2 3 3 :連接配線層 2 3 4 :連接配線層 2 3 5 :連接配線層 2 5 3 :配線層 2 5 4 :共同電壓配線 (52) (52)1364111 255 :配線 256:信號配線層 2 5 7 :電路板 2 5 8 :冷陰極管 2 5 9 :光導引板 260 : TFT 2 6 1 :保護二極體 262 :保護二極體 2 65 :電容 2 7 0 :上色層 2 7 1 :極化器 2 72 :極化器 2 7 3 :撓性印刷電路 300 : TFT 基體 3〇1 :半導體膜 302 :遮罩 3 03 :半導體膜 3 04 :半導體膜 3 0 5 :層間膜 3 0 6 :源極配線 3 0 7 :汲極配線 3 0 8 :半導體膜 3 09 :半導體膜 310 :半導體膜 -56- (53) (53)1364111 4 Ο 1 :圖素區域 402 :信號線驅動器電路 403 :掃瞄線驅動器電路 4 0 4 :調諧器 405 :視頻信號放大器電路 406 :視頻信號處理電路 4 0 7 :控制電路 40 8 :信號分裂器電路 409:聲頻信號放大器電路 410:聲頻信號處理電路 4 1 1 :控制電路 4 1 2 :輸入單元 413 :揚聲器 .5 0 0 :基體 5 0 1 :圖素電極層 5 0 2 :閘極配線層 5 0 3 :閘極電極 5 0 4 :絕緣層 5 0 5 :絕緣層 5 0 6 :絕緣層 5 0 7 :絕緣層 5 08 :半導體層 5 09 :通道保護膜 510 :半導體膜 -57- (54) (54)1364111 5 1 1 :遮罩 512 :半導體膜 513 :半導體膜 5 1 4 :層間絕緣膜 5 1 5 :源極配線 5 1 6 :汲極配線 517 :半導體膜 518 :半導體膜 5 1 9 :絕緣層 5 2 0 :絕緣層 601-613 : TFT 620-627 : TFT 630-635 : TFT 700 : TFT 基體 7 0 1 :絕緣層 702:圖素電極層 809:輸入-輸出終端 8 1 0 :導電粒子 8 1 1 :樹脂 8 1 2 : A u配線 8 1 3 :配線 8 1 4 :導電粒子 8 1 5 :樹脂
816 :黏合材料U -58- (55) (55)1364111 8 1 7 : Au配線 8 1 8 :密封樹脂 -59-

Claims (1)

1364111 月巧日修正本 第093134746號專利申請案中文申請專利範圍修正本 民國100年12月23日修正 十、申請專利範圍 L —種顯示裝置,包含: 黏合增進層,在其中一個基體之上; 薄膜電晶體,包括: 包含導電材料之閘極電極,於該黏合增進層之上 * 島狀閘極絕緣層,包含氮化矽層、氧氮化矽層、 及氧化矽層的至少其中一者,其與該閘極電極相接觸; 半導體層;及 包含導電材料之源極及汲極配線’其係連接至該 半導體層;以及 連接至該薄膜電晶體之圖素電極’ 其中,該半導體層之一端被設置成不自該閘極絕緣層 之一端突出。 2. 如申請專利範圍第1項之裝置’另包含保護膜於該 半導體層之上。 3. 如申請專利範圍第1項之裝置’其中’該閘極電極 與該源極和汲極配線的至少其中之一的導電材料含有選自 下列群組中的其中之一做爲主要成分:Ag、AU、Cu、W 及A1。 4. 如申請專利範圍第1項之裝置’其中’該薄膜電晶 體可被操作以1 cm2/V · seC至15 Cm2/V · SeC之場效遷移 1364111 率’且該薄膜電晶體之該半導體層含有氫及鹵素、以及具 有晶體結構之半導體。 5·如申請專利範圍第1項之裝置,其中,該顯示裝置 爲液晶顯示裝置,且該等基體包夾液晶。 6. 如申請專利範圍第1項之裝置,其中,該顯示裝置 被安裝於電視接收器、個人電腦、行動電話、資訊顯示器 、及廣告板的其中之一中。
7. —種顯示裝置,包含: 黏合增進層,在其中一個基體之上; 薄膜電晶體,包括: 包含導電材料之閘極電極於該黏合增進層之上: 島狀閘極絕緣層,包含氮化砂層、氧氮化砂層、 及氧化矽層的至少其中一者,其與該閘極電極相接觸; 半導體層:及 包含導電材料之源極及汲極配線,其係連接至該 Φ半導體層;以及 連接至該薄膜電晶體之圖素電極, 其中,該半導體層之一端被設置成與該閘極絕緣層之 一端相重合。 8. 如申請專利範圍第7項之裝置,另包含保護膜於該 半導體層之上。 9. 如申請專利範圍第7項之裝置,其中,該閘極電極 與該源極和汲極配線的至少其中之一的導電材料含有選自 下列群組中的其中之一做爲主要成分:Ag、Au、Cu、W -2- 1364111 及Al〇 10. 如申請專利範圍第7項之裝置,其中,該薄膜電 晶體可被操作以1 cm2/V · sec至1 5 cm2/V · sec之場效遷 移率,且該薄膜電晶體之該半導體層含有氫及鹵素、以及 具有晶體結構之半導體。 11. 如申請專利範圍第7項之裝置,其中,該顯示裝 置爲液晶顯示裝置,且該等基體包夾液晶。 12. 如申請專利範圍第7項之裝置,其中,該顯示裝 置被安裝於電視接收器、個人電腦、行動電話、資訊顯示 器、及廣告板的其中之一中。 13. —種顯示裝置,包含: 黏合增進層,在其中一個基體之上; 薄膜電晶體,包括: 包含導電材料之閘極電極於該黏合增進層之上; 島狀閘極絕緣層,包含氮化矽層、氧氮化矽層、 及氧化矽層的至少其中一者,其與該閘極電極相接觸; 半導體層;及 包含導電材料之源極及汲極配線,其係連接至該 半導體層; 氮化矽層與氧氮化矽層的其中之一,其係與該源 極及汲極配線相接觸;以及 連接至該薄膜電晶體之圖素電極, 其中,該半導體層之一端被設置成不自該閘極絕緣層 之一端突出。 -3- 1364111 14.如申請專利範圍第13項之裝置,另包含保護膜於 該半導體層之上。 15.如申請專利範圍第13項之裝置,其中,該閘極電 極與該源極和汲極配線的至少其中之一的導電材料含有選 自下列群組中的其中之一做爲主要成分:Ag、Au、Cu、W 及A1。
16. 如申請專利範圍第13項之裝置,其中,該薄膜電 晶體可被操作以1 cm2/V· sec至15 cm2/V· sec之場效遷 移率,且該薄膜電晶體之該半導體層含有氫及鹵素、以及 具有晶體結構之半導體。 17. 如申請專利範圍第13項之裝置,其中,該顯示裝 置爲液晶顯示裝置,且該等基體包夾液晶。 18. 如申請專利範圍第13項之裝置,其中,該顯示裝 置被安裝於電視接收器、個人電腦、行動電話、資訊顯示 器、及廣告板的其中之一中》
19. 一種顯示裝置,包含: 黏合增進層,在其中一個基體之上; 薄膜電晶體,包括·‘ 包含導電材料之閘極電極於該黏合增進層之上; 島狀閘極絕緣層,包含氮化矽層、氧氮化矽層、 及氧化矽層的至少其中一者,其與該閘極電極相接觸; 半導體層; 包含導電材料之源極及汲極配線,其係連接至該 半導體層;及 -4- 1364111 氮化矽層與氧氮化矽層的其中之一,其係與該源 極及汲極配線相接觸:以及 連接至該薄膜電晶體之圖素電極, 其中,該半導體層之一端被設置成與該閘極絕緣層之 —端相重合。 20. 如申請專利範圍第19項之裝置,另包含保護膜於 該半導體層之上。 21. 如申請專利範圍第19項之裝置,其中,該閘極電 極與該源極和汲極配線的至少其中之一的導電材料含有選 自下列群組中的其中之一做爲主要成分:Ag、Au、Cu、W 及A1。 22. 如申請專利範圍第19項之裝置,其中,該薄膜電 晶體可被操作以1 cm2/V · sec至15 cm2/V · sec之場效遷 移率,且該薄膜電晶體之該半導體層含有氫及鹵素、以及 具有晶體結構之半導體。 23. 如申請專利範圍第19項之裝置,其中,該顯示裝 置爲液晶顯示裝置,且該等基體包夾液晶。 24. 如申請專利範圍第19項之裝置,其中,該顯示裝 置被安裝於電視接收器、個人電腦、行動電話、資訊顯示 器、及廣告板的其中之一中。 25· —種顯示裝置,包含: 黏合增進層,在其中一個基體之上; 第一薄膜電晶體,包括: 包含導電材料之閘極電極於該黏合增進層之上; -5- 1364111 島狀閘極絕緣層,包含氮化矽層、氧氮化矽層、 及氧化矽層的至少其中一者,其與該閘極電極相接觸: 半導體層;及 包含導電材料之源極及汲極配線,其係連接至該 • 半導體層;及 . 連接至該第一薄膜電晶體之圖素電極, 驅動器電路,其具有具有和該第一薄膜電晶體之結構 φ 相同的結構之第二薄膜電晶體;以及 配線層,其係自該驅動器電路延伸出,且被連接至該 第一薄膜電晶體之該閘極電極, 其中,該半導體層之一端被設置成不自該閘極絕緣層 之一端突出。 26. 如申請專利範圍第25項之裝置,另包含保護膜於 該半導體層之上。 27. 如申請專利範圍第25項之裝置,其中,該閘極電 Φ 極與該源極和汲極配線的至少其中之一的導電材料含有選 自下列群組中的其中之一做爲主要成分:Ag、Au、Cu、W 及A1。 28. 如申請專利範圍第25項之裝置,其中,該第一及 該第二薄膜電晶體可被操作以1 cm2/V· sec至15 cm2/V • sec之場效遷移率,且該薄膜電晶體之該半導體層含有 氫及鹵素、以及具有晶體結構之半導體。 2 9.如申請專利範圍第25項之裝置,其中’該顯示裝 置爲液晶顯示裝置,且該等基體包夾液晶。 -6- 1364111 30. 如申請專利範圍第25項之裝置,其中,該顯示裝 置被安裝於電視接收器、個人電腦、行動電話、資訊顯示 器、及廣告板的其中之一中。 31. —種顯示裝置,包含: 黏合增進層,在其中一個基體之上; 第一薄膜電晶體,包括: 包含導電材料之閘極電極於該黏合增進層之上: 島狀閘極絕緣層,包含氮化矽層、氧氮化矽層、 及氧化矽層的至少其中一者,其與該閘極電極相接觸; 半導體層;及 包含導電材料之源極及汲極配線,其係連接至該 半導體層;及 連接至該第一薄膜電晶體之圖素電極, 驅動器電路,其具有具有與該第一薄膜電晶體之結構 相同的結構之第二薄膜電晶體;以及 配線層,其係自該驅動器電路延伸出,且被連接至該 第一薄膜電晶體之該閘極電極, 其中,該半導體層之一端被設置成與該閘極絕緣層之 一端相重合。 32. 如申請專利範圍第31項之裝置,另包含保護膜於 該半導體層之上。 33. 如申請專利範圍第31項之裝置,其中,該閘極電 極與該源極和汲極配線的至少其中之一的導電材料含有選 自下列群組中的其中之一做爲主要成分:Ag、Au、Cu、W 1364111 及A1。 3 4.如申請專利範圍第31項之裝置,其中,該第一及 該第二薄膜電晶體可被操作以1 cm2/V. sec至15 cm2/V • sec之場效遷移率,且該薄膜電晶體之該半導體層含有 氫及鹵素、以及具有晶體結構之半導體。 3 5.如申請專利範圍第31項之裝置,其中,該顯示裝 置爲液晶顯示裝置,且該等基體包夾液晶。
3 6.如申請專利範圍第31項之裝置,其中,該顯示裝 置被安裝於電視接收器、個人電腦、行動電話、資訊顯示 器、及廣告板的其中之一中。 37.—種顯示裝置,包含: 黏合增進層,在其中一個基體之上; 第一薄膜電晶體,包括: 包含導電材料之閘極電極於該黏合增進層之上; 島狀閘極絕緣層,包含氮化矽層、氧氮化矽層、 及氧化矽層的至少其中一者,其與該閘極電極相接觸; 半導體層; 包含導電材料之源極及汲極配線,其係連接至該 半導體層;及 氮化矽層與氧氮化矽層的其中之一,其係與該源 極及汲極配線相接觸: 連接至該第一薄膜電晶體之圖素電極, 驅動器電路,其具有具有與該第一薄膜電晶體之結構 相同的結構之第二薄膜電晶體;以及 -8- 1364111 配線層,其係自該驅動器電路延伸出,且被連接至該 第一薄膜電晶體之該閘極電極, 其中,該半導體層之一端被設置成不自該閘極絕緣層 之~端突出。 38. 如申請專利範圍第37項之裝置,另包含保護膜於 該半導體層之上。 39. 如申請專利範圍第37項之裝置,其中,該閘極電 極與該源極和汲極配線的至少其中之一的導電材料含有選 自下列群組中的其中之一做爲主要成分:Ag、Au、Cu、W 及A1。 40. 如申請專利範圍第37項之裝置,其中,該第一及 該第二薄膜電晶體可被操作以1 cm2/V. sec至15 cm2/V • sec之場效遷移率,且該薄膜電晶體之該半導體層含有 氫及鹵素、以及具有晶體結構之半導體。 41. 如申請專利範圍第37項之裝置,其中,該顯示裝 置爲液晶顯示裝置,且該等基體包夾液晶。 42. 如申請專利範圍第37項之裝置,其中,該顯示裝 置被安裝於電視接收器、個人電腦、行動電話、資訊顯示 器、及廣告板的其中之一中。 43. —種顯示裝置,包含: 黏合增進層,在其中一個基體之上; 第一薄膜電晶體,包括: 包含導電材料之閘極電極於該黏合增進層之上; 島狀閘極絕緣層,包含氮化矽層、氧氮化矽層、 -9 - 1364111 及氧化矽層的至少其中一者,其與該閘極電極相接觸; 半導體層; 包含導電材料之源極及汲極配線,其係連接至該 半導體層;及 氮化矽層與氧氮化矽層的其中之一,其係與該源 極及汲極配線相接觸; 連接至該第一薄膜電晶體之圖素電極,
驅動器電路,其具有具有與該第一薄膜電晶體之結構 相同的結構之第二薄膜電晶體;及 配線層,其係自該驅動器電路延伸出,且被連接至該 第一薄膜電晶體之該閘極電極, 其中,該半導體層之一端被設置成與該閘極絕緣層之 一端相重合。 44. 如申請專利範圍第43項之裝置,另包含保護膜於 該半導體層之上。 45. 如申請專利範圍第43項之裝置,其中,該閘極電 極與該源極和汲極配線的至少其中之一的導電材料含有選 自下列群組中的其中之一酸爲主要成分:Ag、Au、Cu、W 及A1。 46. 如申請專利範圍第43項之裝置,其中,該第一及 該第一薄膜電晶體可被操作以1 cm2/V. sec至15 cm2/V • sec之場效遷移率,且該薄膜電晶體之該半導體層含有 氫及鹵素、以及具有晶體結構之半導體。 47. 如申請專利範圍第43項之裝置,其中,該顯示裝 -10- 1364111 置爲液晶顯示裝置,且該等基體包夾液晶。 48.如申請專利範圍第43項之裝置,其中,該顯示裝 置被安裝於電視接收器、個人電腦、行動電話、資訊顯示 器、及廣告板的其中之一中。 49· —種顯示裝置之製造方法,包含下列步驟: 藉由微滴排出方法以選擇性地形成閘極電極於其絕緣 表面與基底表面的其中之一已被預先處理的基體之上;
形成閘極絕緣層於該閘極電極之上, 形成第一半導體層於該閘極絕緣層之上, 藉由微滴排出方法以選擇性地形成通道保護層於在該 第一半導體層之上與該閘極電極相重疊的區域之上; 形成含有具有一個導電性型式之雜質的第二半導體層 於該閘極絕緣層、該第一半導體層、及該通道保護層之上
選擇性地形成第一遮罩層於該第二半導體層之上; 使用該第一遮罩層以蝕刻該第一半導體層、該第二半 導體層’、及該閘極絕緣膜: 藉由微滴排出方法以選擇性地形成第一絕緣層於該閘 極電極之上, 藉由微滴排出方法以選擇性地形成源極及汲極配線; 蝕刻在該通道保護層之上的該第二半導體層; 形成鈍化膜於該基體的整個表面之上; 藉由微滴排出方法以選擇性地形成第二絕緣層於該鈍 化膜上; -11 - 1364111 蝕刻在該汲極配線之上的該鈍化膜;及 形成透明導電膜於該第二絕緣層之上,以便連接至該 汲極配線》 50. 如申請專利範圍第49項之方法,其中,形成該閘 - 極絕緣層及形成該第一半導體層於該閘極電極之上的該步 . 驟被連續地實施而不暴露於大氣中。 51. 如申請專利範圍第49項之方法,其中,形成該閘 φ 極絕緣層及形成該第一半導體層之該步驟被連續地實施而 不暴露於大氣中。 - 52. 如申請專利範圍第49項之方法,其中,該閘極絕 緣層係形成有一疊層,而在該疊層中,氮化矽膜、氧化矽 膜及二氮化矽膜被依序地形成。 5 3.如申請專利範圍第49項之方法,其中,該第二半 導體層、該第一半導體層、及該閘極絕緣層係使用該第一 遮罩層而被蝕刻;因此,該第一半導體之一端被設置成不 # 自該閘極絕緣層之一端突出。 54.如申請專利範圍第49項之方法,其中,該顯示裝 置爲液晶顯示裝置。 5 5·—種顯示裝置之製造方法,包含下列步驟: 藉由微滴排出方法以選擇性地形成閘極電極於其絕緣 表面與基底表面的其中之一已被預先處理的基體之上: 形成閘極絕緣層於該閘極電極之上, 形成第一半導體層於該閘極絕緣層之上, 藉由微滴排出方法以選擇性地形成通道保護層於在該 -12- 1364111 第一半導體層之上與該閘極電極相重疊的區域之上; 形成含有具有一個導電性型式之雜質的第二半導體層 於該閘極絕緣層、該第一半導體層、及該通道保護層之上 , 選擇性地形成第一遮罩層於該第二半導體層之上: 使用該第一遮罩層以蝕刻該第一半導體層、該第二半 導體層、及該閘極絕緣層; 藉由微滴排出方法以選擇性地形成第一絕緣層於該閘 極電極之上; 藉由微滴排出方法以選擇性地形成源極及汲極配線; 使用該源極及汲極配線做爲遮罩以蝕刻在該通道保護 層之上的該第二絕緣層: 形成鈍化膜於該基體的整個表面之上; 藉由微滴排出方法以選擇性地形成第二絕緣層於該鈍 化膜之上; 使用該第二絕緣層做爲遮罩以蝕刻在該汲極配線之上 的該鈍化膜;及 形成透明導電膜於該第二絕緣層之上,以便連接至該 汲極配線。 56. 如申請專利範圍第55項之方法,其中,形成該閘 極絕緣層及形成該第一半導體層之該步驟被連續地實施而 不暴露於大氣中。 57. 如申請專利範圍第55項之方法,其中,該閘極絕 緣層係形成有一疊層,而在該疊層中,氮化矽膜、氧化矽 -13- 1364111 膜及二氮化矽膜被依序地形成。 58. 如申請專利範圍第55項之方法,其 導體層、該第一半導體層、及該閘極絕緣層 遮罩層而被餓刻;因此’該第一半導體之一 自該閘極絕緣層之一端突出。 59. 如申請專利範圍第55項之方法,其中 置爲液晶顯示裝置。 ,該第二半 使用該第一 被設置成不 該顯示裝
-14-
TW093134746A 2003-11-14 2004-11-12 Display device and method for manufacturing the same TWI364111B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003386030 2003-11-14

Publications (2)

Publication Number Publication Date
TW200527681A TW200527681A (en) 2005-08-16
TWI364111B true TWI364111B (en) 2012-05-11

Family

ID=34587392

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093134746A TWI364111B (en) 2003-11-14 2004-11-12 Display device and method for manufacturing the same

Country Status (5)

Country Link
US (2) US7601994B2 (zh)
KR (2) KR101130232B1 (zh)
CN (2) CN101452893B (zh)
TW (1) TWI364111B (zh)
WO (1) WO2005047968A1 (zh)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101152201B1 (ko) * 2003-11-14 2012-06-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치의 제조 방법
US8247965B2 (en) * 2003-11-14 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Light emitting display device and method for manufacturing the same
WO2005048223A1 (en) * 2003-11-14 2005-05-26 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and method for manufacturing the same
TWI259538B (en) * 2004-11-22 2006-08-01 Au Optronics Corp Thin film transistor and fabrication method thereof
US20070231974A1 (en) * 2006-03-30 2007-10-04 Hsien-Kun Chiu Thin film transistor having copper line and fabricating method thereof
US8026669B2 (en) * 2006-03-31 2011-09-27 Canon Kabushiki Kaisha Display device
KR101338106B1 (ko) * 2006-06-30 2013-12-06 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
US8017186B2 (en) * 2006-08-17 2011-09-13 Semiconductor Energy Laboratory Co., Ltd. Film forming method, discharging droplet method and droplet discharging device
KR101251349B1 (ko) * 2006-08-18 2013-04-05 삼성디스플레이 주식회사 박막 트랜지스터 표시판, 이의 제조 방법 및 이를포함하는 표시 장치.
US8937013B2 (en) * 2006-10-17 2015-01-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor
US8525817B2 (en) * 2006-12-06 2013-09-03 Pervasive Display Co., Ltd. Pixel array module and flat display apparatus
JP5216446B2 (ja) * 2007-07-27 2013-06-19 株式会社半導体エネルギー研究所 プラズマcvd装置及び表示装置の作製方法
JP5058084B2 (ja) * 2007-07-27 2012-10-24 株式会社半導体エネルギー研究所 光電変換装置の作製方法及びマイクロ波プラズマcvd装置
JP5572307B2 (ja) 2007-12-28 2014-08-13 株式会社半導体エネルギー研究所 光電変換装置の製造方法
TWI450399B (zh) 2008-07-31 2014-08-21 Semiconductor Energy Lab 半導體裝置及其製造方法
US8945981B2 (en) 2008-07-31 2015-02-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
CN101714546B (zh) 2008-10-03 2014-05-14 株式会社半导体能源研究所 显示装置及其制造方法
CN101719493B (zh) 2008-10-08 2014-05-14 株式会社半导体能源研究所 显示装置
US20100142222A1 (en) * 2008-12-04 2010-06-10 World Properties, Inc. Light guide with refractive layer
JP5615540B2 (ja) * 2008-12-19 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5420274B2 (ja) * 2009-03-02 2014-02-19 パナソニック株式会社 半導体装置及びその製造方法
KR101851403B1 (ko) * 2009-07-18 2018-04-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치 제조 방법
TWI405335B (zh) 2010-09-13 2013-08-11 Au Optronics Corp 半導體結構及其製造方法
CN101997037B (zh) * 2010-09-20 2012-07-04 友达光电股份有限公司 半导体结构及其制造方法
WO2012117439A1 (ja) 2011-02-28 2012-09-07 パナソニック株式会社 薄膜半導体装置及びその製造方法
WO2016152090A1 (ja) * 2015-03-25 2016-09-29 凸版印刷株式会社 薄膜トランジスタ、薄膜トランジスタの製造方法及び薄膜トランジスタを用いた画像表示装置
KR102694860B1 (ko) * 2016-09-23 2024-08-13 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR102507830B1 (ko) * 2017-12-29 2023-03-07 엘지디스플레이 주식회사 디스플레이 장치
CN110534659B (zh) * 2018-05-23 2022-09-27 昆明申北科技有限公司 顶发光oled的阳极结构、显示装置及其制造方法

Family Cites Families (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0640585B2 (ja) * 1987-11-02 1994-05-25 沖電気工業株式会社 薄膜トランジスタ
JPH0794752A (ja) 1993-09-22 1995-04-07 Dainippon Printing Co Ltd 半導体装置の製造方法および半導体装置
JP2701738B2 (ja) 1994-05-17 1998-01-21 日本電気株式会社 有機薄膜el素子
JPH07333652A (ja) 1994-06-13 1995-12-22 Hitachi Ltd 液晶表示装置
KR0145899B1 (ko) * 1995-02-11 1998-09-15 김광호 완전 자기 정렬형 액정 표시 장치용 박막 트랜지스터 기판의 제조방법
JPH09105952A (ja) * 1995-10-11 1997-04-22 Toshiba Electron Eng Corp アクティブマトリクス型液晶表示装置
JP3516424B2 (ja) * 1996-03-10 2004-04-05 株式会社半導体エネルギー研究所 薄膜半導体装置
JP4011664B2 (ja) 1997-02-03 2007-11-21 キヤノン株式会社 配線基板の製造方法
JPH10253983A (ja) 1997-03-14 1998-09-25 Toshiba Corp 反射型液晶表示装置および反射電極
JP3599972B2 (ja) * 1997-09-30 2004-12-08 三洋電機株式会社 薄膜トランジスタの製造方法
JP4087949B2 (ja) 1998-05-20 2008-05-21 セイコーエプソン株式会社 電気光学装置の製造方法及び電気光学装置
US6909477B1 (en) * 1998-11-26 2005-06-21 Lg. Philips Lcd Co., Ltd Liquid crystal display device with an ink-jet color filter and process for fabricating the same
US6503772B1 (en) * 1999-03-26 2003-01-07 Fuji Xerox Co., Ltd. Method of manufacturing a thin film transistor-integrated color filter
TW480722B (en) 1999-10-12 2002-03-21 Semiconductor Energy Lab Manufacturing method of electro-optical device
JP4896286B2 (ja) 2000-01-07 2012-03-14 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4118484B2 (ja) 2000-03-06 2008-07-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2001257350A (ja) 2000-03-08 2001-09-21 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
TW484238B (en) 2000-03-27 2002-04-21 Semiconductor Energy Lab Light emitting device and a method of manufacturing the same
JP2002062543A (ja) * 2000-08-18 2002-02-28 Matsushita Electric Ind Co Ltd 液晶画像表示装置および画像表示装置用半導体装置の製造方法
TW518552B (en) * 2000-08-18 2003-01-21 Semiconductor Energy Lab Liquid crystal display device, method of driving the same, and method of driving a portable information device having the liquid crystal display device
JP3972354B2 (ja) * 2000-10-17 2007-09-05 セイコーエプソン株式会社 アクティブマトリクス基板及び液晶表示装置の製造方法
US6743700B2 (en) * 2001-06-01 2004-06-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor film, semiconductor device and method of their production
JP4683772B2 (ja) 2001-06-15 2011-05-18 株式会社半導体エネルギー研究所 発光装置の作製方法
JP2003022892A (ja) 2001-07-06 2003-01-24 Semiconductor Energy Lab Co Ltd 発光装置の製造方法
JP2003109773A (ja) 2001-07-27 2003-04-11 Semiconductor Energy Lab Co Ltd 発光装置、半導体装置およびそれらの作製方法
JP2003058077A (ja) 2001-08-08 2003-02-28 Fuji Photo Film Co Ltd ミクロファブリケーション用基板、その製造方法および像状薄膜形成方法
US6645807B2 (en) * 2001-09-06 2003-11-11 Matsushita Electric Industrial Co., Ltd. Method for manufacturing semiconductor device
TWI258317B (en) 2002-01-25 2006-07-11 Semiconductor Energy Lab A display device and method for manufacturing thereof
JP2003318193A (ja) 2002-04-22 2003-11-07 Seiko Epson Corp デバイス、その製造方法及び電子装置
JP4068883B2 (ja) 2002-04-22 2008-03-26 セイコーエプソン株式会社 導電膜配線の形成方法、膜構造体の製造方法、電気光学装置の製造方法、及び電子機器の製造方法
ATE361075T1 (de) * 2002-04-24 2007-05-15 Boehringer Ingelheim Pharma Pharmazeutische kombination zur behandlung von benigner prostatahyperplasie oder zur langzeitvorbeugung von akuter harnzurückhaltung
US6858464B2 (en) 2002-06-19 2005-02-22 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing light emitting device
TWI276366B (en) 2002-07-09 2007-03-11 Semiconductor Energy Lab Production apparatus and method of producing a light-emitting device by using the same apparatus
AU2003277541A1 (en) 2002-11-11 2004-06-03 Semiconductor Energy Laboratory Co., Ltd. Process for fabricating light emitting device
TWI362644B (en) 2003-01-16 2012-04-21 Semiconductor Energy Lab Liquid crystal display device and manufacturing method therof
US7183146B2 (en) 2003-01-17 2007-02-27 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
EP1592049A1 (en) 2003-02-05 2005-11-02 Sel Semiconductor Energy Laboratory Co., Ltd. Process for manufacturing display
JP4437544B2 (ja) 2003-02-05 2010-03-24 株式会社半導体エネルギー研究所 半導体装置の作製方法
WO2004070819A1 (ja) 2003-02-05 2004-08-19 Semiconductor Energy Laboratory Co., Ltd. 表示装置の製造方法
KR101069333B1 (ko) 2003-02-05 2011-10-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치의 제조방법
JP4526951B2 (ja) 2003-02-06 2010-08-18 株式会社半導体エネルギー研究所 表示装置の作製方法
KR101193015B1 (ko) 2003-02-06 2012-10-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 플라즈마 장치
JPWO2004070809A1 (ja) 2003-02-06 2006-05-25 株式会社半導体エネルギー研究所 表示装置の作製方法
US7061570B2 (en) 2003-03-26 2006-06-13 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
JP4628109B2 (ja) 2003-04-25 2011-02-09 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7192859B2 (en) 2003-05-16 2007-03-20 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device and display device
TWI336921B (en) 2003-07-18 2011-02-01 Semiconductor Energy Lab Method for manufacturing semiconductor device
US7202155B2 (en) 2003-08-15 2007-04-10 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing wiring and method for manufacturing semiconductor device
US7354808B2 (en) 2003-08-15 2008-04-08 Semiconductor Energy Laboratory Co., Ltd. Resist composition and method for manufacturing semiconductor device using the same
JP3923462B2 (ja) 2003-10-02 2007-05-30 株式会社半導体エネルギー研究所 薄膜トランジスタの作製方法
JP4689159B2 (ja) 2003-10-28 2011-05-25 株式会社半導体エネルギー研究所 液滴吐出システム
US7226819B2 (en) 2003-10-28 2007-06-05 Semiconductor Energy Laboratory Co., Ltd. Methods for forming wiring and manufacturing thin film transistor and droplet discharging method
US8263983B2 (en) 2003-10-28 2012-09-11 Semiconductor Energy Laboratory Co., Ltd. Wiring substrate and semiconductor device
KR101061888B1 (ko) 2003-11-14 2011-09-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 그 제조방법

Also Published As

Publication number Publication date
US20090325333A1 (en) 2009-12-31
WO2005047968A1 (en) 2005-05-26
TW200527681A (en) 2005-08-16
CN1906527A (zh) 2007-01-31
KR20110124378A (ko) 2011-11-16
CN100451797C (zh) 2009-01-14
KR101195165B1 (ko) 2012-10-29
US7601994B2 (en) 2009-10-13
CN101452893B (zh) 2011-04-13
US20070057258A1 (en) 2007-03-15
KR101130232B1 (ko) 2012-03-27
US7883912B2 (en) 2011-02-08
KR20060123320A (ko) 2006-12-01
CN101452893A (zh) 2009-06-10

Similar Documents

Publication Publication Date Title
TWI364111B (en) Display device and method for manufacturing the same
US8101467B2 (en) Liquid crystal display device and method for manufacturing the same, and liquid crystal television receiver
JP5298149B2 (ja) パターン形成方法
US7122445B2 (en) Peeling method
US7732334B2 (en) Method for manufacturing semiconductor device
KR101072412B1 (ko) 표시장치 및 그의 제조방법과, 텔레비젼 장치
TWI376805B (en) Method for manufacturing liquid crystal display device
US7499117B2 (en) Liquid crystal display device and manufacturing method thereof
JP4737971B2 (ja) 液晶表示装置および液晶表示装置の作製方法
JP4671665B2 (ja) 表示装置の作製方法
JP4741218B2 (ja) 液晶表示装置及びその作製方法、並びに液晶テレビ受像機
JP4624078B2 (ja) 液晶表示装置の作製方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees