TWI261215B - Hold type image display apparatus having two staggered different pixels and its driving method - Google Patents
Hold type image display apparatus having two staggered different pixels and its driving method Download PDFInfo
- Publication number
- TWI261215B TWI261215B TW093107871A TW93107871A TWI261215B TW I261215 B TWI261215 B TW I261215B TW 093107871 A TW093107871 A TW 093107871A TW 93107871 A TW93107871 A TW 93107871A TW I261215 B TWI261215 B TW I261215B
- Authority
- TW
- Taiwan
- Prior art keywords
- data
- lines
- pixels
- circuit
- gate
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3659—Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0261—Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Description
1261215 玖、發明說明: ㈠發明所屬之技術領域 本發明係有關於一保持型影像顯示器裝置,諸如一液 晶顯示器(LCD)裝置,以及一電場發光(EL)顯示器裝置與 其驅動方法。 ㈡先前技術 一般而言’ 一保持型影像顯示器裝置,諸如一 LCD 衣:置或 E L顯不器裝置係由複數個由—'資料線驅動器電 路所驅動之資料線(或信號線)、複數個由一閘線驅動器電 路所驅動之閘線(或掃描線)、以及像素所構成。這些像素 係分別被設置於一位於該些資料線與閘線之間的交錯處。 於此保持型影像顯示器裝置中,顯示器品質係由於該低響 應速度及該保持動作所造成之殘餘影像現象而惡化。此項 說明將詳述於下文中。 爲要抑制該殘餘影像現象,先前技術之保持型影像顯 示器裝置係將視訊資料傳送給位於閘線上之像素,將黑色 資料傳送給位於另一閘線上之像素(請參考1?-八-2000-1 2 2 5 9 6)。此項說明亦將詳述於下文中。 然而,於上述之先前技術的保持型影像顯示器裝置 中,該資料線驅動器電路之規模及功率消耗較大。 ㈢發明內容 本發明之一目的係要提供一保持型影像顯示器裝置’ 能夠抑制該殘餘影像現象,同時縮減一資料線驅動器電路 之比例及功率消耗。 另一*目的係要提供一*面板、一*鬧線驅動電路、以及 1261215 一被使用於一保持型影像顯示器裝置內之資料線驅動器電 路。 另一目的係要提供一用於驅動一保持型影像顯示器裝 置之驅動方法。 依據本發明,於一保持型影像顯示器裝置中,一面板 包括複數個資料線、複數個閘線、以及被設置於該些資料 線與該些閘線之間交錯處的第一及第二類型之像素。該些 第一類型像素之每一個或較多個以及該些第二類型像素之 每一個或較多個均於該些交叉點處交錯,其中該些第一類 型像素之每一個係被連接至該些資料線之其中之一以及該 些閘線之兩條連續線。該些第二類型像素之每一個係被連 接至該些資料線之其中之一以及該些閘線之其中之一。一 閘線驅動器電路於第一選擇周期內掃描該些用以寫入第一 視訊資料之閘線的兩條第一連續線以及於~第一選取週期 內掃描用以寫入第一黑色資料之該些閘線的兩條第二連續 線,而且掃描該些用以寫入第二視訊資料之第一連續閘線 的前一條線以及於一第二選取週期內寫入第二黑色資料之 該些第二條連續閘線的前一條線。一資料線驅動器電路係 於該第一選取週期內傳送該第一視訊資料及該第一黑色資 料至該些資料線中,而且於該第二選取週期內傳送該第二 視訊資料及該第二黑色資料至該些資料線中。 此外,該資料線驅動器電路建構有位移暫存器電路, 用於每一水平週期接收兩個水平起始脈衝信號以利平移與 水平時脈信號同步之該兩個水平起始脈衝信號;一資料暫 存器電路,用以閂鎖與該些閂鎖信號同步之該第一及第二 1261215 視訊資料;一數位/類比轉換電路,用以依據被閂鎖於該 資料暫存器電路內之該第一及第二視訊資料而執行數位/ 類比轉換;一黑色資料電壓產生電路,用以產生至少一黑 色資料;以及一輸出緩衝電路,用以多路傳輸並傳送該第 一及第二視訊資料以及該黑色資料至該些資料線。因此’ 該位移暫存器電路包括串聯之第三正反器,其係爲該水平 時脈信號所計時以產生閂鎖信號,該些第三正反器數目爲 該些資料線數的一半。 再者,利用一方法驅動一保持型影像顯示器裝置,其 包含一面板,該面板包括複數個資料線、複數個閘線、以 及被設置於該些資料線與該些閘線之間交叉點的第一及第 二類型像素,每一該些第一類型像素或較多個以及每一該 些第二類型像素或較多個於該些交叉點處交錯,其中每一 該些第一類型像素係被連接至該些資料線之其中之一以及 該些閘線之兩條連續線,以及每一該些第二類型係被連接 至該些資料線之其中之一以及該些閘線之其中之一,於一 第一選取週期內,用以寫入第一視訊資料之該些閘線的兩 條連續線以及用以寫入第一黑色資料之該些閘線的兩條第 二連續線均被掃描,而且該第一視訊資料及該第一黑色資 料均被提供至該些資料線。再者,於一第二選取週期內, 用以寫入第一視訊資料之該些第一連續聞線的前一條線以 及用以寫入第一黑色資料之該些第二連續閘線的前一條線 均被傳送至該些資料線。 ㈣實施方式 在說明該些較佳實施例之前,先前技術之L c D裝置 1261215 說明所依據的圖示有第1圖、第2圖、第3圖、第4圖、 第5圖、第6圖、第7圖、第8圖、第9A圖、第9B圖、 第10圖、第11圖、第12圖、第13圖、第14圖、以及 第15圖。 第1圖係說明一第一先前技術之LCD裝置,於該圖 中,元件符號1 1係指一具有mxn點陣之LCD面板,其中, m爲640,η爲480。也就是說,該LCD面板11包括由一 資料線驅動器電路12所驅動之m條資料線DLm DL2,DL3, DL4,…,DL^,DLm、由一閘線驅動器電路13所驅動之η 條閘線 GL" GL2,GL3,GL4,...,GLu,GLn、以及 mxn 像素 Pij (i = 1,2,3,4,···,m-1,m; j = 1,2,3,4,···,η·1,n), 分別被設置於該些資料線Dh,DL2, DL3, DL4,··.,DLn, DLm與該些閘線Gh,GL2, GL3, GL4,…,GLu,GLn之間的 一交叉點。每一該些像素Pu之建構要素有一薄膜電晶體 (TFT) Qu,諸如Qh、一像素電容器h,諸如Ch,包括 液晶,其係被連接於該TFT Qu與一共電極之間,一共電 壓VCOM係被施加至該共電極。 第2圖係說明第1圖之該資料線驅動器電路1 2的詳 細圖,於該圖中,該資料線驅動器電路1 2之建構要素有 一位移暫存器電路1 2 1、一資料暫存器電路1 22、一資料 閂鎖電路123、一數位/類比(D/A)轉換電路124、以及一輸 出緩衝電路125。 該位移暫存器電路1 2 1平移一水平起始脈衝信號 (HST),其係與一水平時脈信號HCK同步,如第3圖所示。 該位移暫存器121係由串聯之D型正反器1211,1212, 1213, 1261215 1 2 1 4 , , 1 2 1 m -1,1 2 1 m所構成,其係由該水平時脈信號H C κ 之上緣所自十時’循序產生問鎖ί目號LA1,LA2,LA3,LA4,···, LAm-1,LAm,如第3圖所示。該水平起始脈衝信號HST 係由一水平時序產生電路(圖略)產生,其係接收一水平同 步信號H S Y N C。而且,該水平時脈信號H C K係由一時脈 信號產生電路(圖略)產生。 該資料暫存器電路122係依據該些閂鎖信號LA1,LA2, LA3,LA4,…,LAm-1,LAm 問鎖一由 B。,Bj,…,B7 所代表 之8位元階段性視訊資料信號VD,如第3圖所示,該資 料暫存器電路1 22之構成係由該閂鎖信號LA 1計時,閂鎖 該階段性視訊信號VD之數位視訊資料D 1的8個D型正 反器1 22 1、由該閂鎖信號LA2計時,閂鎖該階段性視訊 信號VD之數位視訊資料D2的8個D型正反器1 222、由 該閂鎖信號LA3計時,閂鎖該階段性視訊信號VD之數位 視訊資料D3的8個D型正反器1223、由該閂鎖信號LA4 計時,閂鎖該階段性視訊信號VD之數位視訊資料D4的8 個D型正反器1 224、…、由該閂鎖信號LAm-Ι計時,閂 鎖該階段性視訊信號VD之數位視訊資料Dm-1的8個D 型正反器122m-l、以及由該閂鎖信號LAm計時,閂鎖該 階段性視訊信號VD之數位視訊資料Dm的8個D型正反 器1 22m。因此,該8位元階段性視訊信號VD之該數位視 訊資料Dl,D2, D3, D4,…,Dm-1,Dm係由一信號處理電路 (圖略)循序產生。 該資料閂鎖電路1 23閂鎖並多路傳輸該數位視訊資料 D 1,D 2,D 3,D 4,…,D m -1,D m。該資料閂鎖電路1 2 3係由 1261215 閂鎖電路 123 1,1 2 3 2,1 23 3,1 234,…,123m-1,123m 構成, 這些閂鎖電路(1231,1 23 2·.·)係由一水平閃控信號HSTB如 第3圖所示所計時,此HSTB信號係由該水平時序產生電 路產生,而且該電路123係由一極性信號POL(如第3圖 所示)所計時之多工器123 1’,1 23 2’,…,123m/2’組成。此 極性信號POL係由該水平時序產生電路產生。此極性信號 P〇L係用以實現一點倒置方法(dot inversion method),其 係有利於功率消耗。 該D/A轉換電路124之構成係由用以產生對該共電壓 (Common Volt age) VCOM之類比階段性電壓於該正極端上 的正極端D/A轉換器1241,1 243,…,124m-l以及用以產生 對該共電壓VCOM之類比階段性電壓於該負極端上的負極 端D/A轉換器1242, 1244,…,124m。也就是說,如果POL二 “1”,則該些閂鎖電路 1231,1 23 2,1 2 3 3,1 234,…,123m-l, 123m分別被該些多工器1231’,1 2 3 2’,…,123m/2’連接至 該些 D/A 轉換器 1241,1 242, 1 243, 1 244,…,124m-l,124m。 因此,該些 D/A 轉換器 1241,1242,1243,1244,…,124m-l, 1 24m產生類比視訊信號,且此類比視訊信號分別對應至 該些數位視訊信號Dl,D2, D3,D4,…,Dm-1,Dm。另一方 面,如果P〇L二“ 0 ”,則該些閂鎖電路1 2 3 1,1 2 3 2,1 2 3 3, 1 234,…,123m-1,123m分別被該些多工器1231’,1232’,…, 123m/2’連接至該些 D/A 轉換器 1 242,1241,1 244,1 243,…, 124m,124m-l。因此,該些 D/A 轉換器 1241,1 242,1 243, 1 244,…,124m-l,124m產生類比視訊信號,此類比視訊信 號分別對應至該些數位視訊信號D2,Dl, D4,D3,...,Dm, 1261215 D m -1 〇 該輸出緩衝電路1 2 5係依據一資料選擇信號D S L多路 傳輸來自該D/A轉換電路124傳送之該些類比視訊信號’ 如第3圖所示,該選擇信號係與該極性信號P0L相似。該 資料選取信號DSL係由該水平時序產生電路產生。該輸出 緩衝電路1 2 5係由放大器(通常稱爲電壓隨耦器類型之運 算放大器)1251,1 25 2,1 25 3,1 254,…,125m-l,125m 所構 成,目的以放大分別來自該些D/A轉換器1241,1242, 1243, 1 244,...,124m-1,124m之該些類比視訊信號,而且該電路 125係由多工器1251’,1 252’,…,125m/2’構成,其係由該 資料選擇信號DOL所計時。因此,該些多工器1251’, 1 25 2’,…,125 m/2’之動作方式如同該資料閂鎖電路123之 該些多工器1231’,1 23 2’,…,123m/2’之動作方式。也就是 說,如果DSL = “1”,則該些多工器1251’,1 25 2’,…,125m/2’ 係呈一直通狀態,如果D S L = “ 0 ”,該些多工器1 2 5 Γ , 1 25 2’,…,125m/2’係呈一交叉狀態。因此,對應至該些數 位視訊信號Dl,D2, D3, D4,…,Dm-1,Dm之該些類比視訊 信號分別被傳送至該些資料線DLl5 DL2,DL3,DL4,…, DLu。而應了解是對應至該些數位視訊信號〇2, Dl,D4, D3,…,Dm,Dm-1之該些類比視訊信號絕不會被傳送至該 些個別的資料線 Dh,DL2,DL3,DL4,...,DLu,DLm。
第4圖係說明第丨圖之該閘線驅動器電路i 3的詳細 圖’於該圖中,該閘線驅動器電路1 3之建構要素有一用 以平移一垂直起始脈衝信號VST之位移暫存器電路131, 如第5圖所示’該脈衝信號v s T係與一垂直時脈信號V C K 1261215 同步,而且該電路13之建構要素還有一輸出緩衝電路 132,其係由放大器(通常稱爲電壓隨耦器類型之運算放大 器)1321,1 3 22,1 3 23,1 3 24,…,132η-1,132η 所構成。一垂 直起始脈衝信號VSP係於每一圖框週期產生。該位移暫存 器電路131係由串聯之D型正反器1311,1312,1313, 13 14,…,13 1η-1,13 1η所構成,其係由該垂直時脈信號VCK 之上緣所計時以利分別產生閘線信號(或掃描線信號)於該 些閘線GLl5 GL2, GL3,GL4,…,GLu,GLn上,如第5圖所 示。 · 如第6圖所示,於一第一圖框週期T1內,當視訊資 料①+,②-,③+及④-分別被傳送至該些資料線Dh,DL2, DL3及DL4,而該閘線Gq之閘線信號爲高電位時,該視 訊資料①+,②-,③+及④-於時間tl時分別被寫入至像 素A,B,C及D,如第7圖所示。 於一第二圖框週期T2內,當視訊資料①’·,②’ +,③ 及④’ +分別被傳送至該些資料線Dh,DL2, DL3及DL4,而 該閘線GL2之閘線信號爲高電位時,該視訊資料①’-,②’ +, 0 ③及④’+於時間t2時分別被寫入至像素E,F, G及H,, 如第7圖所示。 於一第三圖框週期T3內,當視訊資料①” +,②”-, ③” +及④分別被傳送至該些資料線Dh,DL2, DL3及 DL4,而該閘線GL3之閘線信號爲高電位時,該視訊資料 ①” +,②”-,③” +及④於時間t3時分別被寫入至像素I,J, K及L,如第7圖所示。 其後,類似之動作說明如同該原理。 -13- 1261215 然而’就第1圖之LCD裝置而言,該顯示器之品質 係由於該殘餘影像現象而惡化。例如,如果第丨圖之LCD 裝置係屬一扭曲向列(TN)型,則該響應速度係規定於 10ms,時間長度大於一圖框週期,諸如1 / 6 0秒。因此, 如第8圖所示,一顯示之像素階電壓(亮度)之應用在實際 上無法依據其之對應視訊資料寫入至該些資料線DLl,DL2, DL3,DL4,…,DLn,DLm之其中之一的規定。例如,其將 針對該實際顯示像素階電壓而花上三個或四個圖框週期, 實現該對應視訊資料所呈現之本身目標電壓。因此,上述 該殘餘影像現象係因第1圖之該LCD裝置的低響應速度 所導致。此外,上述該殘餘影像現象造成的原因是第1圖 之該LCD裝置係屬一保持型(參考資料:Taiichiro Kurita, “Degradation of Quality of Moving Images Displayed on Hold Type Displays and Its Improving Method”,1999 Symposium of IEICE,SC-8-1,pp.20 7-208,1 999)。也就是說,如第 9A 圖 所示,以一保持型顯示器裝置而言,諸如第1圖之該LCD 裝置,因爲一被傳送之視訊資料階的保持時間維持一圖框 週期’所以遺留被傳送之視訊資料,直到下一視訊資料被 傳迗爲止’其將提局該殘餘影像現象。另一方面,如第9 B 圖所示,以一脈動式顯示器裝置而言,諸如一陰極射線管 (CRT)顯示器裝置,一被傳送之視訊資料階僅維持一短暫 時間’諸如數毫秒,其將抑制該殘餘影像現象。 第10圖係說明一第二先前技術之LCD裝置(請參照 JP-A-2000- 1 22596),目的是要抑制該殘餘影像現象,而視 訊資料均被傳送至一閘線上之像素,黑色信號均被傳送至 -14- 1261215 另一閘線上之像素。 第1〇中提供有一 LCD面板21、一資料線驅動器電路 22、以及一閘線驅動器電路23。因此,該LCD面板21及 該資料線驅動器電路22之結構分別與第1圖之LCD面板 1 1及該資料線驅動器電路1 2相同。 第1 1圖係說明第1 〇圖之該閘線驅動器電路23的詳 細圖,於該圖中,該閘線驅動器電路23之建構要素有一 用以平移一垂直起始脈衝信號VST之位移暫存器電路 231,如第12圖所示,該脈衝信號VST係與一垂直時脈信 號VCK同步,而且該電路23之建構要素還有一閘電路 23 3、以及一輸出緩衝電路234,其係由放大器(通常稱爲 電壓隨耦器類型之運算放大器)2341,2342, 2343,2344,…, 234η·1,234η 所構成。 該位移暫存器231係由串聯之D型正反器2311,2312, 23 13,23 14,…,23 1η-1,23 1η所構成,其係由該垂直時脈 信號VCK之上緣所計時,產生信號Si,S2, S3, S4,…,S^, Sn,如第12圖所示。 該位移暫存器232係由串聯之D型正反器2321, 2322, 23 23, 23 24,…,23 2η-1,23 2η所構成,其係由該垂直時脈 信號VCK之下緣所計時,因而產生信號S/,S2’,S3’,S4’,…, S^’,Sn’ ’如第12圖所示。 該閘電路2 3 3之建構要素有一用以接收該些信號S i 及Si’之閘2 3 3 1、一用以接收該些信號S2及S2’之閘23 3 2、 一用以接收該些信號S3及S3’之閘2 3 3 3、一用以接收該些 信號S4及S4’之閘2 3 34、…、一用以接收該些信號Su,and 1261215
Sn.i,之閘233n-l、一用以接收該些信號Sn and Sn之閘 23 3 η,目的係分別產生閘線信號(或掃描線信號)於該些閘 線 GLp GL2, GL3, GL4,…,GLn,GLn 上,如第 12 圖所示。 如第1 2圖所示,兩個垂直起始脈衝信號V S T係於每 一圖框週期產生。該些垂直起始脈衝信號VST之一第一信 號係被用以寫入黑色資料,而該些垂直起始脈衝信號VST 之一第二信號係被用以寫入視訊資料。 如第1 3圖所示,於一第一圖框週期之前半時間T 1內, 當視訊資料①+,②-,③+及④-分別被傳送至該些資料線 Dh,DL2,DL3及DL4,而該閘線Gh之閘線信號爲高電位 時,該視訊資料①+,②-,③+及④-於時間11時分別被寫 入至像素A,B,C及D,如第14圖所示。之後,如第13 圖所示,於該第一圖框週期之後半時間Τ Γ內,當黑色資 料Β +,Β·,Β+及 B-分別被傳送至該些資料線DLk + 1,DLk + 2 DLk + 3及DLk + 4,雖然該閘線GLK + 1處之閘線信號爲高電位, 該黑色資料B +,B-,B +及B-於時間tl’分別被寫入至像素 BA,BB, BC及BD,如第14圖所示。 又,於一第二圖框週期之前半時間T2內,當視訊資 料①②’ +,③及④’ +分別被傳送至該些資料線DL, DL2, DL3及DM,而該閘線GL2之閘線信號爲高電位時, 該視訊資料①’-,②’ +,③’-及④’+於時間12時分別被寫 入至像素E,F,G及H,,如第14圖所示。隨後,於該第二 圖框週期之後半時間T2’內,當黑色資料B-,B +,B -及B + 分別被傳送至該些資料線Dh,DL2, DL3及DL4,而該閘線 GLk + 2之閘線信號爲高電位時,該黑色資料B_,B +,b-及… 1261215 於時間t2時分別被寫入至像素,BE, BF,BG及BH,如第14 圖所示。 接著,於一第三圖框週期之前半時間T3內,當視訊 資料①” +,②”-,③” +及④分別被傳送至該些資料線DLj D L· 2,D L· 3及D L· 4,而該閘線G L 3之閘線信號爲高電位時, 該視訊資料①” +,②”-,③” +及④於時間t3時分別被寫 入至像素I,〗,K及L,如第14圖所示。隨後,於該第三 圖框週期之後半時間Τ 3 ’內,當視訊資料Β +,Β -,Β +及Β -分別被傳送至該些資料線Dh, DL2, DL3及DL4,而該閘線 GLk + 3之聞線號爲筒電位時,該視迅資料B +,B_,B +及B·* 於時間t3時分別被寫入至像素BI,BJ,BK及BL,如第14 圖所示。 之後,則重複上述之相同動作。 因此,如第1 5圖所示,具有k閘線之一寬度的一黑 色區域,其中k = 1,2, 3,…,係被掃描於一螢幕上以抑制 該殘餘影像現象。 然而’就第10圖之該LCD裝置而言,因爲該資料線 驅動器電路2 2之結構與第2圖之該資料驅動器電路1 2相 同’所以該資料線驅動器電路22之規模仍一樣大,因而 防止該LCD裝置變小。此外,因爲該資料驅動器電路22 之輸出緩衝電路的功率消耗放大器(電壓隨耦器)數目與該 些資料線DLi,DL2,…,DLm —樣,所以該功率消耗被大幅 提高。
第16圖係說明一依據本發明之該LCD裝置的第一實 施例’於該圖中,元件符號1係指一具有m X n點陣之LCD 1261215 面板’其中’ m爲640,n爲480。也就是說,該Lcd面 板1包括由一資料線驅動器電路2所驅動之m資料線DLi, dl2, dl3, dl4,···,DLm小 DLm、(11+1)閘線 GL" GL〗, gl4’ ···,gLh,GLn,GLn + i,以及 mXn 像素 ,其係被設 置於該些資料線Dτ m m ητ γμ τ^τ ULh DL2,DL3,UL4,···,DLh,DLn 與該些 鬧線 GLi,GL2, Gl3, Gl4, ···,GLn + GLn,GLn“之間的交叉 點。該閘線GLn + 1係附加至第丨圖及第i〇圖之該些閘線GI^, GL2,GL3,GL4,…,gLh,GLn;不過,這樣將不會增加製 造的步驟。 該些像素之每一個的建構要素有兩個TFT (^"及Q〆 與一包括液晶之像素電容器,此連接至一共電極, 該共電極電壓VCOM係被施加至該共電極。該TFT 係 被連接於該資料線DL與該TFT /之間,而該TFT 係被連接於該TFT 與該像素電容器之間。 如果i+j = 2,4,6,…,則該像素係屬一第一類型, 其中該TFT 之閘,諸如Qh,係被連接至該閘線GLj, 諸如GL!,以及該TFT ’之閘,諸如Qu’,係被連接至 該閘線Gh + 1,諸如GL2。因此,當該些閘線Gh及GLj + 1 之電壓均爲高電壓時,視訊資料或黑色資料係由該資料線 DL傳送至該第一類型像素Ρη (ι+·ΐ = 2, 4, 6, 8,…)。 另一方面,如果i+j = 3,5,7,9,…,則該像素Ρυ係 屬一第二類型,其中該TFT Qu及Qu’之該些閘,諸如q21 及Q21,均被連接至該閘線GL」,諸如GLi。因此,當該閘 線GI^之電壓爲局電壓時’視訊資料或黑色資料係由該資 料線DLl傳送至該第二類型像素(i+j = 3,5,7,9,…)。 1261215 該些第一類型像素(i+j = 2,4,6,8,…)以及該些 第二類型像素(i+j = 3,5,7,9,…)均於該LCD面板1 內呈交錯。也就是說’該些第一類型像素Pu(i+j = 2,4,6, 8,…)以及該些第二類型像素pn (i+」=3,5,7,9,…)均呈 欄、列交替排列。 第1 7圖係說明第1 6圖之該資料線驅動器電路2的詳 細圖,於該圖中,該資料線驅動器電路2之建構要素有一 位移暫存器電路2 1、一資料暫存器電路2 2、一資料閂鎖 電路23、一數位/類比(D/A)轉換電路24、一黑色資料電壓 產生電路2 5、以及一輸出緩衝電路2 6。 該位移暫存器電路21平移一水平起始脈衝信號HST, 其係與一水平時脈信號HCK同步,如第18圖所示。該位 移暫存器21係由串聯之D型正反器211,212,…,21m/2 所構成,其係由該水平時脈信號HCK之上緣所計時,循 序產生閂鎖信號LA1,LA2,…,LAm/2,如第18圖所示。 兩個水平起始脈衝信號HST係由每一水平同步信號HSYNC 所產生,此水平同步信號HSYNC則由一水平時序產生電 路(圖略)產生,而此水平時序產生電路則是用以接收該水 平同步信號HSYNC。再者,該水平時脈信號HCK係產生 自一時脈信號產生電路(圖略)。 該資料暫存器電路22係依據該些閂鎖信號LA 1, LA2,…,LAm/2.閂鎖一由bg,Β!,…,B7所代表之8位元階 段性視訊資料信號VD。如第1 8圖所示,該資料暫存器電 路22之構成要素有8個由該閂鎖信號LA 1所計時而閂鎖 該階段性視訊信號VD之數位視訊資料D 1或D2的D型正 -19- 1261215 反器22 1、8個由該閂鎖信號LA2所計時而閂鎖該階段性 視訊is號V D之數fiA視訊資料D 3或D 4的D型正反器 222、…、8個由該閂鎖信號LAI m/2所計時而閂鎖該階段 性視訊信號VD之數位視訊資料Dm-1或Dm的D型正反 器22。因此,該8位元階段性視訊信號VD之該數位視訊 資料D 1,D3,…,Dm -1,D2,D4,…,Dm係由一信號處理電 路(圖略)循序產生。也就是說,於一第一水平週期內循序 產生該數位視訊資料Dl,D3,…,Dm-1,D2,D4,...,Dm, 以及在隨該第一水平週期交替而來的第二水平週期時間中 循序產生該數位視訊資料D2, D4,…,Dm,Dl,D3,...,Dm-1 ° 該資料閂鎖電路23閂鎖該數位視訊資料D1或D2、D3 或D4、…、Dm-Ι或Dm。該資料閂鎖電路23係由一水平 閃控信號HSTB計時之閂鎖電路所構成,如第1 8圖所示, 該信號HSTB係由該水平時序產生電路產生。 該D/A轉換電路24之構成要素有一極性信號P〇L所 計時之多工器2411,2412,…,241 m/2,如第18圖所示、產 生類比階電壓於對該共電壓VCOM之該正極端的正極端 D/A反向器242 1, 2423,…,242m-l、產生類比階電壓於對 該共電壓VCOM之該負極端的負極端D/A反向器2422, 2424, 24 2m、以及該極性信號POL所計時之多工器243 1,2432,…, 243m/2。也就是說,如果POL = “1”,該些正端D/A轉換 器242 1,2423,242m-l均被該些多工器241 1,2412,…, 241m/2 以及 2431,2432,…,243m/2 選取。因此’該 D/A 轉換電路24產生出分別對應至該些數位視訊信號D 1或 -20- 1261215 D2、D3或D4、 …、Dm-1或Dm之正極性類比視訊信號, 而且傳送至該輸出緩衝電路26。另一方面,如果P0L = “〇”,該些負端D/A轉換器2422,2424, 242m均被該些多 工器 2411,2412,…,241m/2 以及 2431,2432,…,243m/2 選 取。因此,該D/A轉換電路24產生出分別對應至該些數 位視訊信號D1或D2、D3或D4、 …、Dm_l或Dm之負 極性類比視訊信號,而且傳送至該輸出緩衝電路26。 該黑色資料電壓產生電路25係由該極性信號p〇L計 時之一多工器251以及一放大器252所建構。該多工器251 以相同的該些多工器2411,2412,…,241m/2及該些多工器 2431,2432,...,243:11/2之方式動作。也就是說,如果p〇L = “1”,則黑色資料B-即被選取、被放大、以及被傳送至該 輸出緩衝電路26。另一方面,如果P〇L = “0”,則黑色資 料B-即被選取、被放大、以及被傳送至該輸出緩衝電路26。 該輸出緩衝電路26係依據一幾乎等於區分該極性信 號P〇L所獲得之一資料選取信號DSL,多路傳輸源自該D/A 轉換電路2 4之該些類比視訊信號以及該黑色資料電壓B -或B+。該資料選取信號DSL係由該水平時序產生電路產 生。 該輸出緩衝電路26係由放大器(通常稱爲電壓隨耦器 類型之運算放大器)2611,2612,…,261 m/2所構成,目的 以放大分別來自該些D/A轉換電路24之該些多工器2431, 24 3 2,…,243m/2以及由該資料選擇信號DSL所計時之多 工器262 1,2622,…,262m/2的該些類比視訊信號。因此, 如果DSL = “1”,則該些多工器262 1,2622,…,262m/2係 1261215 呈一直通狀態,如果DSL = “0,,,該些多工器262 1,2622,…, 2 6 2 m / 2係呈一交叉狀態。 因此,於一第一水平週期內,當P〇L = “ 1,,(正極)以 及 DSL = “1”(直通狀態),信號 D1 ( + ),B-,D3( + ),B·,…, Dm-1( + ),B-均由該輸出緩衝電路26產生,之後,當P〇L二 “0”(負極)以及DSL二“0”(交叉狀態),信號B +,D2(-),B +, D4(-),…,B +,Dm(-)均由該輸出緩衝電路26產生。 另一方面,於一第二水平週期內,當P〇L = “1”(正 極)以及DSL = “0”(交叉狀態),信號B-,D2 ( + ),B-, D4( + ),…,B-,Dm( + )均由該輸出緩衝電路26產生,之後, 當P〇L = “0”(負極)以及DSL二“1”(直通狀態),信號Dl(-), B +,D3(-),B4,…,Dm-l(-),B +均由該輸出緩衝電路26產 生。 第1 9圖係說明第1 6圖之該閘線驅動器電路2的詳細 圖,於此圖中,該閘線驅動器電路3之建構要素有一用以 平移一垂直起始脈衝信號VST之位移暫存器電路31及 32,如第20圖所示,該脈衝信號VST係與一垂直時脈信 號VCK同步,而且該電路3之建構要素還有一閘電路33、 以及一輸出緩衝電路34,其係由放大器341,342, 343, 344,…,34η-1,34η所構成。兩個垂直起始脈衝信號VSP 係於每一圖框週期產生。 該位移暫存器電路31係由串聯之D型正反器311, 312, 313,314,…,31η·1,31η, 31η+1,31η + 2 所構成,其係由該 垂直時脈信號VCK之上緣所計時,產生信號S2, S3, S4,…,Sn,Sn,Sn + 1,Sn + 2,如第 20 圖所示。 -22- 1261215 該位移暫存器32係由串聯之D型正反器321,3 22, 3 2 3, 3 24, ...,32η-1,32η,3 2n+l所構成,其係由該垂直時脈信 號VCK之下緣所計時,因而產生信號S/,S2’,S3’,S4’,…, Sn./,S/,Sn + 1,,如第 20 圖所示。 該閘電路3 3之構成要素有一用以接收該些信號S , ’及 S2之閘331、一用以接收該些信號S2’及S3之閘3 3 2、一 用以接收該些信號S3’及S4之閘3 3 3、一用以接收該些信 號S4’及S5之閘3 34、…、一用以接收該些信號Sn^’及Sn 之閘33n-l、一用以接收該些信號Sn’及Sn + 1之閘33η、以 及一用以接收該些信號Sn + 1’及Sn + 2之閘33η+1。此外,該 閘電路33之構成要素有一用以接收該信號Si及該閘331 之一輸出信號Si ”的閘33Γ、 一用以接收該信號S2及該 閘332之一輸出信號S2”的閘3 3 2’、 一用以接收該信號S3 及該閘3 3 3之一輸出信號S3”的閘3 3 3’、 一用以接收該 信號S4及該聞334之一輸出信號S4”的聞334’、…、一用 以接收該信號Sn.i及該閘33η^之一輸出信號”的閘 33n_/、一用以接收該信號Sn及該閘33n之一輸出信號Sn” 的閘33η’、以及一用以接收該信號S n + 1及該閘33 n+1之 一輸出信號Sn + 1 ”的閘33η+Γ。 因此,該閘電路3 3將閘線信號(或掃描線信號)分別 產生於該些閘線 Gh,GL2,GL3,GL4,…,GLn,GLn,GLn + 1 上,如第20圖所示。
如第20圖所示,兩個垂直起始脈衝信號VST係於每 一圖框週期產生。該些垂直起始脈衝信號VST之一第一信 號係被用以寫入黑色資料,而該些垂直起始脈衝信號VST -23- 1261215 之一第二信號係被用以寫入視訊資料。 如第21圖所示,於一第一圖框週期之前半時間T1內, 當視訊資料①+及③+分別被傳送至該些資料線D L i及 DL3,以及黑色資料B-被傳送至該些資料線DL2及DL4,
而該閘線Gh、GL2、GLk + 1、及GLk + 2之該些閘線信號爲高 電位時,該視訊資料①+被寫入至像素A、E、及BA,該 視訊資料③+被寫入至像素C、G、及B C,以及黑色資料 B-於時間tl被寫入至像素B、D、BB、BD、BF、及BH, 如第22所示。之後,於該第一圖框週期之前半時間τ 1,內, 當視訊資料②-及④-分別被傳送至該些資料線dl2及DL4, 以及黑色資料B +被傳送至該些資料線Dh及DL3,而該閘 線Gh及GLk+1之該些閘線信號爲高電位時,該視訊資料 ②-被寫入至像素B,該視訊資料④-被寫入至像素D ,以 及黑色資料B +於時間tl被寫入至像素BA及BC,如第22 所示。
接者,於一第二圖框週期之前半時間T2內,當視p 資料②’ +及④,+分別被傳送至該些資料線DL2及DL<,以 及黑色資料B-被傳送至該些資料線DLi及DL3,而該閘、 GL2、GL3、GLk + 2、及GLk + 3之該些閘線信號爲高電位時 該視訊資㈣,+被寫入至像_F、J、&BF,該視訊資料 ④、被寫入至像素Η、L、BH,以及黑色資料B,時間 被寫入至像素卜G、BE、BG、以及BK,如第22月 示之後於β第一圖框週期之後半時間T2,內,當視| 資料①及③’·分別被傳送至該些資料線DL1及叫,以 及黑色資料B +被傳送至該些資料線叫及…,而該聞 -24- 1261215 GL2及GLk + 2之該些閘線信號爲高電位時,該視訊資料④,_ 被寫入至像素E,該視訊資料③’-被寫入至像素G,以及 黑色資料B +於時間t2’被寫入至像素BF及BH,如第22 所示。 又,於一第三圖框週期之前半時間T 3內,當視訊資 料①” +及③” +分別被傳送至該些資料線Dh及DL3,以及 黑色資料B-被傳送至該些資料線DL2及DL4,而該閘線 GL3、GL4、GLk + 3、及GLk + 4之該些閘線信號爲高電位時, 該視訊資料①” +被寫入至像素I、Μ、及BI,該視訊資料 ③” +被寫入至像素Κ、◦、及ΒΚ’以及黑色資料Β -於時間 t3被寫入至像素J、L、BJ、BN、BL、及ΒΡ,如第22所 示。之後,於該第三圖框週期之後半時間T 3,內,當視訊 資料②及④分別被傳送至該些資料線DL2及DL4,以 及黑色資料B +被傳送至該些資料線DLl及dl3,而該閘線 GL3及GLk + 3之該些閘線信號爲高電位時,該視訊資料②,,-被寫入至像素〗’該視訊資料④被寫入至像素L,以及 黑色資料B +於時間t3’被寫入至像素BI及BK,如第22圖 所示。 之後,則重複上述之相同動作。 因此,同樣如第10圖之該第二先前技術LCD裝置所 示,具有k閘線之一寬度的一黑色區域,其中k =丨,3, 5,…,係被掃描以抑制該殘餘影像現象。 就第16圖之該LCD裝置而言,因爲第I?圖之該資料 線驅動器電路2的結構小於第2圖之該資料線驅動器電路 1 2的結構,所以該資料線驅動器電路2可爲小尺寸之大 -25- 1261215 小,以致可提高該整合度。此外,因爲第1 7圖之該輸出 緩衝電路26之功率消耗放大器數目與該些資料線dl DL2,…,DLm —樣爲一分之一 ’所以該功率消耗可以被大 幅縮減。 第23圖係說明依據本發明之該LCD裝置的一第二實 施例,於該圖中,一 LCD面板1,取代第16圖之該lcd面 板1,其中該第一類型之兩個連續像素匕(1 =丨,2, 5 6 J以下=1,3,5,…,及 1 = 3,4,7,8,…j 以下=2,4,6,… 以及該第二類型之兩個連續像素(i = 3,4,7,8 」以 下=1,3,5,…,及 i = 1,2,5,6,··· j 以下=2,4,0,…) 均呈交錯。也就是說,兩個第一類型之像素p"以及兩個 弟一*類型之像素Pij系呈欄、列父替排列。 該些第一類型像素?^之每一個係與第16圖之該些像 素一樣。也就是說,該TFT 之閘,諸如qu,係被連接 至該閛線GLr諸如Gh,以及該TFT (^,之閘,諸如Qn,, 係被連接至該閘線G h ! ’諸如G L 2。因此,當該些閘線g l 及G L j + i之電壓均爲局電壓時,視訊資料或黑色杳料係由 該資料線DLi傳送至該第一類型像素。 此外,該些第二類型像素Ρϋ之每一個係與第16圖之 該些像素一樣。也就是說,該TFT (^及Qij,之該些閘, 諸如Qn及Q22’,兩者均被連接至該閘線,諸如Gl2。 因此,當該閘線Gk之電壓爲高電壓時,視訊資料或黑色 資料係由該資料線DI^傳送至該第二類型像素Pij。 而且’於第2 3圖中,第1 6圖之該資料線驅動器電路 2係被一資料線驅動器電路2,所取代,其係被詳加說明於 -26- 1261215 第24圖中。 於第1 7圖中,該資料線驅動器電路2 ’之建構要素有 一位移暫存器電路21’、一資料暫存器電路22’、一資料 閂鎖電路23’、一 D/A轉換電路24’、一黑色資料電壓產 生電路2 5 ’、以及一輸出緩衝電路2 6,。 該位移暫存器電路2 Γ平移一水平起始脈衝信號 H S T,如第2 5圖所示,其係與一水平時脈信號H C K同步, 如第25圖所示。該位移暫存器電路2 Γ之結構與第1 7圖 之該位移暫存器電路2 1的結構一樣。也就是說,該位移 暫存器21’係由串聯之D型正反器21 1,212,…,21(m/2-l), 2 lm/2所構成,其係由該水平時脈信號HCK之上緣所計時, 循序產生閂鎖信號LAI,LA2,…,LA(m/2-l),LAm/2,如第 25圖所示。 該資料暫存器電路22’係依據該些閂鎖信號LA1, LA2,…,LA(m/2-l),LAm/2 閂鎖一由 BQ,B!,…,B7 所代表 之8位元階段性視訊資料信號VD。該資料暫存器電路22 ’ 之結構與第1 7圖之該資料暫存器電路22的結構一樣。也 就是說,如第25圖所示,該資料暫存器電路22’之建構要 素有由該閂鎖信號L A 1所計時以閂鎖該階段性視訊信號 VD之數位視訊資料D1或D3的8個D型正反器221、由 該閂鎖信號LA2所計時以閂鎖該階段性視訊信號VD之數 位視訊資料D3或D4的8個D型正反器222、…、由該閂 鎖信號LA(m/2-l)所計時以閂鎖該階段性視訊信號VD之 數位視訊資料Dm-3或Dm-2的8個D型正反器22 (m/2-l)、 以及由該閂鎖信號LA(m/2)所計時以閂鎖該階段性視訊信 -27- 1261215 號VD之數位視資料Dm-2或Dm的8個D型正反器22。 因此’該8位兀階段性視訊信號v d之該數位視訊資料d 1, D2, D5,…,Dm-3, Dm-2, D3, D4,D7,…,Dm-1,Dm 係由一 信號處理電路(圖略)循序產生。也就是說,於一第一水平 週期內循序產生該數位視訊資料Dl,D2,D5,...,Dm_3 Dm-2, D3, D4, D7,…,Dm-1, Dm,以及在隨著該第一水平 週期交替而來的一第二水平週期時間中循序產生該數位視 訊資料 D3,D4,D7,…,Dm-1,Dm,Dl,D2,D5,...,Dm-3, D m - 2 〇 該資料閂鎖電路2 3 ’閂鎖該數位視訊資料d 1或D 3、D 2 或D4、…、Dm-3或Dm-1、Dm-2或Dm。該資料閂鎖電路 2 3 ’之結構與第1 7圖之該資料閂鎖電路2 3的結構一樣。 也就是說,該資料閂鎖電路23’係由一水平閃控信號HSTB 計時之閂鎖電路231,232,…,23(m/2-l),23m/2所構成, 如第25圖所示,該信號HSTB係由該水平時序產生電路 產生。 該D/A轉換電路24’係與第17圖之該D/A轉換電路24 具有相同的結構。也就是說,該D/A轉換電路24’之構成 要素有一極性信號POL所計時之多工器2411,···,241 m/2, 如第25圖所示、產生類比階段性電壓於對該共電壓VC〇M 之該正極端的正極端D/A轉換器242 1,…,242m-1、產生 類比階段性電壓於對該共電壓VCOM之該負極端的負極端 D/A轉換器2422,…,242m、以及該極性信號P〇L所計時 之多工器2431,2432,…,243m/2。也就是說,如果P〇L = “1,,,該些正端D/A轉換器242 1,…,242m-l均被該些多工 1261215 器2411,…,241m/2以及24 3 1,…,24 3 m/2選取。因此,該 D/A轉換電路24’產生出分別對應至該些數位視訊信號D1 或D 3、D 2或D 4、…、D m - 3或D m -1、D m - 2或D m之正極 性類比視訊信號,而且傳送至該輸出緩衝電路26 ’。另一 方面,如果P〇L = “0”,該些負端D/A轉換器242 2,…,242m 均被該些多工器2411,…,241m/2以及2431,…,243m/2選 取。因此,該D/A轉換電路24’產生出分別對應至該些數 位視訊信號D1或D3、D2或D4、…、Dm-3或Dm-1、Dm-2或Dm之負極性類比視訊信號,而且傳送至該輸出緩衝 電路2 6。 該黑色資料電壓產生電路25’係與第17圖之該黑色資 料電壓產生電路25相似。也就是說,該黑色資料電壓產 生電路25’係由該極性信號POL計時之一多工器251以及 放大器252及253所建構。該多工器251如同該些多工器 2411,…,241m/2及該些多工器2431,…,243m/2 —樣方式 動作。因此,如果POL = “1”,則黑色資料B +及B-被放大 傳送至該輸出緩衝電路26’。另一方面,如果POL = “0”, 則黑色資料B-及B +被放大傳送至該輸出緩衝電路26’。 該輸出緩衝電路26’依據一資料選取信號DSL,多路 傳輸源自該D/A轉換電路24’之該些類比視訊信號以及該 黑色資料電壓B -或B +,其中資料選取信號係由該水平 時序產生電路產生。 該輸出緩衝電路26’係與第17圖之該輸出緩衝電路26 相似。也就是說,該輸出緩衝電路26’係由放大器2611, 2612,…,261(m/2-l),261m/2所構成,目的以放大來自該 些D/A轉換電路24’之該些多工器243 1,…,243m/2以及由 1261215 該資料選擇信號DSL所計時之多工器262 1,…,262m/4的 該些類比視訊信號。因此,如果DSL = “ 1 ” ’則該些多工 器2621,…,262m/4係呈一直通狀態,如果DSL = “0”,該 些多工器262 1,…,262m/4係呈一交叉狀態。 因此,於一第一水平週期內,當POL = “1”(正極)以 及 DSL = “1”(直通狀態),信號 D1 ( + ),D2(-),B +,B-,…, Dm-3( + ),Dm-2(-),B +,B -均由該輸出緩衝電路26’產生, 之後,當POL = “1”(正極)以及DSL = “0”(交叉狀態),信 號 B +,B-,D3( + ),D4,…,B +,B-,Dm-1( + ),Dm(-)均由該輸 出緩衝電路26’產生。 因此,於一第二水平週期內,當P〇L = “〇,,(負極)以 及 DSL = “0”(交叉狀態),信號 B-,B +,D3 (·), D4( + ),…,B-, B +,Dm-l(-),Dm( + )均由該輸出緩衝電路26’產生,之後, 當POL = “0”(負極)以及DSL = “1”(直通狀態),信號Dl(-), D2( + ),B-,B +,…,Dm-3(-),Dm-2( + ),B-,B +均由該輸出緩 衝電路2 6 ’產生。 應注意是該閘線驅動器電路3之結構與第1 7圖之電 路結構相同。 如第26圖所示,於一第一圖框週期之前半時間了1內, 當視訊資料①+及②-分別被傳送至該些資料線DLi及 DL2,以及黑色資料B +及B-被傳送至該些資料線DL3及 D L 4 ’而該些閘線g L丨、G L 2、G L k +丨、及G L k + 2之該胜;閘線 信號爲高電位時,該視訊資料①+被寫入至像素A、E、及 BA,該視訊資料②-被寫入至像素B、F、及BB,黑色杳 料B +被寫入至像素C、BC、及BG,以及黑色畜料B_於時 間tl被寫入至像素d、BD、及BH,如第27圖所示。之 1261215 後5、β第_框週期之後半時間τ丄,內,當視訊資料③+ 及④-分別被傳送至該些資料線叫及DL4,以及黑色資料 B +及B-被傳送至該&畜料摊η π —貝料線DLi及DL2,而該些閘線GL! 及GLk + 1之β二閘線fg號爲高電位時,該視訊資料③+被寫 入至像素C,該視訊資料④_被寫入至像素d,黑色資料B — 被寫入至像素BA,以及黑色資料B_於時間u被寫入至像 素BB,如第27圖所示。
接者’如第一圖框週期之前半時間τ 2內,當視訊 資料③及④’ +分別被傳送至該些資料線D“及DL4,以 及黑色貝料B -及B +被傳送至該些資料線〇1^及DL2,而 該些闊線GL2、GL3、GLk + 2、及GLk + 3之該些閘線信號爲高 電位時,該視訊資料③,-被寫入至像素G、K、及BG,該 視訊資料④’ +被寫入至像素H、L、BH,黑色資料B -被寫 入至像素E、B E、及BI、以及黑色資料b +於時間12被寫 入至像素F、BF、及BJ,如第27所示。之後,於該第二 圖框週期之後半時間T 2,內,當視訊資料①,-及②,+分別 被傳送至該些資料線Dh及DL2,以及黑色資料B —及B + 被傳送至該些資料線DL3及DL4,而該些閘線Gl2及GLk + 2 之該些閘線信號爲高電位時,該視訊資料①,-被寫入至像 素E ’該視訊資料②’ +被寫入至像素F,黑色資料B +被寫 入至像素BG,以及黑色資料B +於時間t2,被寫入至像素 BH,如第27圖所示。 又,於一第三圖框週期之前半時間T3內,當視訊資 料①” +及②分別被傳送至該些資料線Dh及DL2,以及 黑色資料B +及B-被傳送至該些資料線DL3及DL4,而該 -31- 1261215 些閘線GL3、GL4、GLk + 3、及GLk + 4之該些閘線信號爲高電 位時’該視訊資料①,,+被寫入至像素I、KM、及I,該視 訊資料②被寫入至像素j、〇、及BK,黑色資料B +被寫 入至像素K、BK、及B0,以及黑色資料B-於時間t3被寫 入至像素L、BL、及BP,如第27圖所示。之後,於該第 三圖框週期之後半時間T3,內,當視訊資料③+及④-分別 被傳送至該些資料線DL3及DL4,以及黑色資料B +及B-被傳送至該些資料線Dh及DL2,而該些閘線GL3及GLk + 3 之該些閘線信號爲高電位時,該視訊資料③+被寫入至像素 K,該視訊資料④-被寫入至像素L,黑色資料B +被寫入至 像素BI,以及黑色資料於時間t3’被寫入至像素BJ,如 第27圖所示。 之後,則重複上述之相同動作。 因此,同樣如第10圖之該第二先前技術LCD裝置所 示,具有k閘線之一寬度的一黑色區域,其中k = 1,3, 5,...,係被掃描以抑制該殘餘影像現象。 甚至就第23圖之該LCD裝置來說,因爲第24圖之該 資料線驅動器電路2 ’的結構小於第2圖之該資料線驅動器 電路1 2的結構,所以該資料線驅動器電路2 ’可爲小尺寸 之大小,以致可提高該整合度。此外,因爲第24圖之該 輸出緩衝電路2 6 ’之功率消耗放大器數目與該些資料線D L i, DL2,…,DLm數目一樣爲二分之一,所以該功率消耗可以 被大幅縮減。 在上述該些實施例中,雖然該黑色資料電壓B +或B-被設定爲一標準白色型LCD裝置之一最大電壓或一最小 1261215 電壓,但是本發明係可以被應用於一標準黑色型LCD裝 置,其中該黑色資料電壓B +或B_被設定爲該共電壓 VCOM。 此外,在上述該些實施例中,該第二類型像素包括兩 個連接至一閘線之TFT,然而,該第二類型像素可以包括 一 TFT,其之〇N阻抗等於這兩個TFT。 甚至’在上述之該些實施例中,該些第一類型像素之 位置以及該些第二類型像素之位置可以互換。因此,該第 一水平週期之動作以及該第二水平週期之動作均被互換。 又,在上述該些實施例中,一或二個第一類型像素及 一或二個第二類型像素均呈交錯;然而,三或較多個第一 類型像素及三或較多個第二類型像素可以呈交錯。 而且’在上述該些實施例中,可以採用該點陣反向方 法以外的反向方法。 此外’本發明可以被應用於一 LCD裝置以外的保持 型影像顯示器裝置,諸如一電場發光(EL)顯示器裝置。 如上所述’依據本發明,該資料線驅動器電路尺寸可 以縮小,其之功率消耗可以被降低。 ©圖示簡單說明 下列將配合附圖做本發明與先前技術比較之詳細說 明,其中: 第1圖係一電路方塊圖,說明一第一先前技術之液晶 顯示器(LCD)裝置; 第2圖係一第1圖之該資料線驅動器電路的詳細圖; 第3圖係一時序圖,說明第2圖之該資料線驅動器電 -33· 1261215 路的動作; 第4圖係一第1圖之該閘線驅動器電路的詳細圖; 第5圖係一時序圖,說明第4圖之該閘線驅動器電路 的動作; 第6圖係一時序圖,說明第1圖之該LCD裝置的動 作; 第7圖係一時序圖,其係補述第6圖之動作; 第8圖係一時序圖,說明該殘餘影像現象發生於第1 圖之該LCD裝置的一原因; 第9A及9B圖均爲時序圖,說明該殘餘影像現象發生 於第1圖之該LCD裝置的另一原因; 第10圖係一電路方塊圖,說明一第二先前技術之LCD 裝置; 第1 1圖係一第1 0圖之該聞線驅動器電路的詳細圖; 第1 2圖係一時序圖,說明第1 1圖之該閘線驅動器電 路的動作; 第13圖係一時序圖,說明第10圖之該LCD裝置的動 作; 第1 4圖係一時序圖,其係補述第1 3圖之動作; 第15圖係一示圖,說明第10圖之該LCD面板之一黑 色區域; 第16圖係一電路方塊圖,說明一依據本發明之該LCD 裝置的第一實施例; 第1 7圖係一第1 6圖之該資料線驅動器電路的詳細 圖; -34- 1261215 第1 8圖係一時序圖,說明第1 7圖之該資料線驅動器 電路的動作; 第1 9圖係一第1 6圖之該閘線驅動器電路的詳細圖; 第2 0圖係一時序圖,說明第1 9圖之該閘線驅動器電 路的動作; 第21圖係一時序圖,說明第16圖之該LCD裝置的動 作; 第22圖係一時序圖,其係補述第21圖之動作; 第23圖係一電路方塊圖,說明一依據本發明之該LCD 裝置的第二實施例; 第24圖係一第23圖之該資料線驅動器電路的詳細 圖; 第25圖係一時序圖,說明第24圖之該資料線驅動器 電路的動作; 第26圖係一時序圖,說明第23圖之該LCD裝置的動 作; 第27圖係一時序圖,其係補述第26圖之動作。 元件符號說明: 1…面板 2,2’,12,22…資料線驅動器電路 3,3 ’,1 3,2 3,2 3 3 1,2 3 3 2,2 3 3 3,2 3 3 4 …閘線驅動器電路 1 1,21…LCD面板 22’…資料暫存器電路 23’···資料閂鎖電路 24,24’…數位/類比(D/A)轉換電路 25,25’…黑色資料電壓產生電路 -35- 1261215 26,26’,34,1 3 2,234···輸出緩衝電路 3 1,32,131,231…位移暫存器電路 33 J33…閘電路 21 1,212,221,222,31 1,312,313,314,321,322,323,324,121 1, 1212,1213,1214,1221,1222,1223,1224,1311,1312,1313,1314 …D型正反器 2 3 2…位移暫存器 251,24 1 1,24 1 2,262 1,2622,243 1,243 2...多工器 252,253,341,342,343,344···放大器
233 1,2332,2333,2334,33 1,33 1,,332,332,,333,333,,334,334,, 23 3 1,23 32,23 3 3,23 34···閘 1211,1212,1213,1214,1221,1222,1223,1224,1311,1312,13 13, 1314…D型正反器 1 23 1,1 23 2,1 23 3,1 234 …閂鎖電路 1 24 1,1 243···正極端D/A轉換器 1 242,1 244···負極端D/A轉換器
1251,1252,1253,1254,1321,1322,1323,1324,2341,2342,2343, 2344,26 1 1,2612…放大器(通常稱爲電壓隨耦器類型之運算 放大器) 231 1,2312,2313,2314,2321,2322,2323,2324···串聯之 D 型正 反器 242 1,2423···正極端D/A反向器 2422,2423,2424…負極端D/A反向器 -36-
Claims (1)
1261215 叙: 拾、申請專利範圍: 第93 107 87 1號「具有兩交錯之不同像素的保持型影像顯示器裝 置及其驅動方法」專利案 (2005年5月6日修正) 1 . 一種保持型影像顯示器裝置,包括: 一面板(1 , 1 ’),包括複數個資料線(DL,,DL2,..., DLm)、複數個閘線(Gh,GL2,…,GLn,GLn + 1 )、以及被 設置於該些資料線與該些閘線間之交叉處的第一及第二 類型像素(Pu)該些第一類型像素之每一個或較多個以 及該些第二類型像素之每一個或較多個係於該些交叉處 呈交錯,其中該些第一類型像素之每一個係被連接至該 些資料線之其中之一以及該些閘線之兩條連續線,以及 該些第二類型像素之每一個係被連接至該些資料線之其 中之一及該些閘線之其中之一; 一閘線驅動器電路(3 ),連接至該些閘線,用以於一 第一選取週期(Tl,T2,…)掃描寫入第一視訊資料之該 些聞線的兩條第一連續線(GLi,Gl2)以及寫入第一黑色 資料之該些閘線的兩條第二連續線(GLk + i,glk + 2),以及 用以於一第二選取週期(ΤΓ,T2,,…)掃描寫入第二視 訊資料之該些第一連續閘線的前一條線以及寫入第二黑 色資料之該些第二連續閘線的前一條線;以及 一資料線驅動器電路(2,2,),連接至該些資料線, 用於該第一選取週期內傳送該第一視訊資料及該第一黑 色資料至該些資料線,以及用以於該第二選取週期內傳 达讀第一視訊資料及該第二黑色資料至該些資料線。 1261215 2 .如申請專利範圍第1項之保持型影像顯示器裝置,其中 每一該些第一類型像素包含: 一包括液晶之第一像素電容器(C u ); 第一及第二薄膜電晶體(Qu,Qu’),均串聯於該些資 料線之其中之一與該第一像素電容器之間’該第一及第 二薄膜電晶體具有個別的閘,這些個別的閘均連接至該 些閘線之兩條連續線, 每一該些第二類型像素包含: 一包括液晶之第二像素電容器(C u );以及 第三及第四薄膜電晶體(Q i p Q u ’),均串聯於該些資 料線之其中之一與該第二像素電容器之間,該第三及第 四薄膜電晶體具有個別的閘,這些個別的閘均連接至該 些閘線之其中之一。 3 .如申請專利範圍第1項之保持型影像顯示器裝置,其中 每一該些第一類型像素包含: 一包括液晶之第一像素電容器(C u ); 第一及第二薄膜電晶體(Q u,Q u ’),均串聯於該些資 料線之其中之一與該第一像素電容器之間,該第一及第 二薄膜電晶體具有個別的閘,這些個別的閘均連接至該 些閘線之兩條連續線, 每一該些第二類型像素,其包含: 一包括液晶之第二像素電容器(C u );以及 一第三薄膜電晶體被連接至該些資料線之其中之一與 該第二像素電容器之間,該第三薄膜電晶體具有一連接 至該些閘線之其中之一的閘, 1261215 該第三薄膜電晶體之一 ON阻抗等於該第一及第二薄 膜電晶體之一 ON阻抗。 4 .如申請專利範圍第1項之保持型影像顯示器裝置,其中 在該兩條第一連續閘線與該兩條第二連續閘線之間的一 差額爲 k,k 係 1 , 3,5,...。 5 .如申請專利範圍第1項之保持型影像顯示器裝置,其中 該閘線驅動器電路包括: 第一及第二位移暫存器電路(31,32),用以於每一圖 框週期接收兩個垂直起始脈衝信號(VST),並平移與一 垂直時脈信號(VCK )同步之該些垂直起始脈衝信號,該 第一位移暫存器電路包括該垂直時脈信號上緣計時而產 生第一信號(S!,S2,…)之串聯式第一正反器(3 1 1, 3 12,…)該第二位移暫存器電路,包括該垂直時脈信 號下緣計時而產生第二信號(S/,S2’,…)之串聯式第 二正反器(321,3 2 2,…); 一閘電路(3 3 )連接至該第一及第二位移暫存器電路, 用以接收該第一及第二信號以產生多個掃描信號,該些 掃描信號用以掃描該兩條第一連續閘線及該兩條第二連 續閘線;以及 一輸出緩衝電路(3 4 ),連接至該閘電路,用以放大該 些掃描信號。 6 .如申請專利範圍第1項之保持型影像顯示器裝置,其中 該第一及第二選取週期形成一水平週期,該第一視訊資 料及該第一黑色資料之一順序係與該第二視訊資料及該 第二黑色資料之一順序相反。 1261215 7 .如申請專利範圍第6項之保持型影像顯示器裝置,其中 該第一視訊資料與該第一黑色資料之極性係與該第二視 訊資料與該第二黑色資料的極性相反。 8 .如申請專利範圍第1項之保持型影像顯示器裝置,其中 該資料線驅動器電路包括: 一位移暫存器電路(2 1,2 Γ ),於每一水平週期接收 兩個水平起始脈衝信號(H S T )以平移與一水平時脈信號 (HCK)同步之該兩個水平起始脈衝信號,該位移暫存器 電路包括串聯之第三正反器(2 1 1,2 1 2 ,...),且被該水 平時脈信號計數以產生閂鎖信號(LA1,LA2,...),該些 第三正反器數目係該些資料線數的一半; 一資料暫存器電路(22 ),連接至該位移暫存器電路, 用以問鎖與該些問鎖號问步之該第一*及第二視訊資 料; 一數位/類比轉換電路(2 4,2 4 ’),被連接至該資料暫 存器電路,用以執行有關被閂鎖於該資料暫存器電路之 該第一及第二視訊資料的數位/類比轉換; 一黑色資料電壓產生電路(25,25’),用以產生至少 一黑色資料(Β+, Β -);以及 一輸出緩衝電路(26,26 ’),被連接至該數位/類比轉 換電路及該黑色資料電壓產生電路,用以多路傳輸並傳 送該第一及第二視訊資料及該黑色資料至該些資料線。 9 ·如申請專利範圍% 8項之保持型影像顯示器裝置,其中 該輸出緩衝電路包括複數個用以放大該類比第一及第二 視訊資料電壓之放大器(261 1,261 2,…),該些放大器 1261215 數目係該些資料線數的一半。 1〇·如申請專利範圍第8項之保持型影像顯示器裝置,其 中該些第一類型像素之每一個與該些第二類型像素之每 一個均於該些資料線與該些閘線之間的該些交叉處呈交 錯, 該數位/類比轉換電路包括: 複數個正極端數位/類比轉換器( 242 1,…,242m-l); 複數個負極端數位/類比轉換器(2422,…,242m);以及 多工器(2411,2412,…,2 4 3 1,2 4 3 2,…),均連接 至該些正極端數位/類比轉換器以及該些負極端數位/類 比轉換器,用以依據一極性信號(POL )選取該些正極端 數位/類比轉換器或該些負極端數位/類比轉換器, 該黑色資料電壓產生電路係依據該極性信號選取並產 生負極端黑色資料(B -)或正極端黑色資料(B+ )。 1 1 .如申請專利範圍第1 0項之保持型影像顯示器裝置’其 中該輸出緩衝電路包含複數個多工器(2 6 2 1, 2 6 2 2,...),而每一多工器分別被連接至該數位/類比轉 換電路、該黑色資料電壓產生電路、以及該些資料線之 其中兩條,用以多路傳輸該第一及第二視訊信號以及該 黑色資料。 1 2 .如申請專利範圍第8項之保持型影像顯不益‘置’其 中每兩個之該些類型之像素與每兩個該些第二類型像素 均於該些資料線與該些閘線之間的該些交叉處呈交錯’ 該數位/類比轉換電路’其包含: 複數個正極端數位/類比轉換器(242 1,…,242m-1); 1261215 複數個負極端數位/類比轉換器(2422,…,242m);以及 多工器(2411,2412,…,24 3 1,2 4 3 2,·..)均連接至 該些正極端數位/類比轉換器以及該些負極端數位/類比 轉換器,用以依據一極性信號(POL )多路傳輸該些正極 端數位/類比轉換器以及該些負極端數位/類比轉換器’ 該黑色資料電壓產生電路係依據該極性信號多路傳輸 負極端黑色資料(B -)及正極端黑色資料(B+ ) ° 1 3 .如申請專利範圍第1 2項之保持型影像顯示器裝置,其 中該輸出緩衝電路包含複數個多工器(2 6 2 1, 2622,…),該些多工器(2621,2622,…)分別被連接至 該數位/類比轉換電路、該黑色資料電壓產生電路、以 及該些資料線之其中四條,用以多路傳輸該第一及第二 視訊信號以及該黑色資料。 1 4 . 一種使用於一保持型影像顯示器裝置中之面板,其包 含: 複數個資料線(DL!,DL2,…,DLm); 複數個閘線(Gh,GL2,…,GLn, GLn + 1);以及 被設置於該些資料線與該些閘線之間的交叉處之第一 及第二類型像素(pu)的面板(1,1,),該些第一類型像 素之每一個或較多個以及該些第二類型像素之每一個或 較多個係於該些交叉處呈交錯,其中該些第一類型像素 之每一個係被連接至該些資料線之其中之一以及該些閘 線之兩條連續線,以及該些第二類型像素之每一個係被 連接至該些資料線之其中之一及該些閘線之其中之一。 1 5 .如申請專利範圍第1 4項之面板,其中每一該些第一類 1261215 型像素包括: 一包括液晶之第一像素電容器(c u ); 第一及第二薄膜電晶體(Qu,Qu,),均串聯於該些資 料線之其中之一與該第一像素電容器之間,該第一及第 二薄膜電晶體具有個別的閘,該些閘均連接至該些閘線 之兩條連續線, 每一該些第二類型像素包括: 一包括液晶之第二像素電容器(C u );以及 第三及第四薄膜電晶體(Qu,Qij’),其均被串聯於該 些資料線之其中之一與該第二像素電容器之間,該第三 及第四薄膜電晶體具有個別的閘,均連接至該些閘線之 其中之一。 1 6 ·如申請專利範圍第1 4項之面板,其中每一該些第一類 型像素包括: 一包括液晶之第一像素電容器(C i J ;以及 第一及第二薄膜電晶體(Q u,Q u ’),均串聯於該些資 料線之其中之一與該第一像素電容器之間,該第一及第 二薄膜電晶體具有個別的閘,均連接至該些閘線之兩條 連續線, 該些第二類型像素之每一個,其包含: 一包括液晶之第二像素電容器(C u );以及 一第三薄膜電晶體,連接至該些資料線之其中之一與 該第二像素電容器之間,該第三薄膜電晶體具有一連接 至該些閘線之其中之一的閘’ 該第三薄膜電晶體之一 ON阻抗等於該第一及第二薄 1261215 膜電晶體之一 ON阻抗。 1 7 . —種使用於一保持型影像顯示器裝置中之閘線驅動器 電路,該裝置包括一建構有複數個資料線(DLi,DL2, ..., DLm)、複數個閘線(Gh,GL2,…,GLn,GLn + 1 )、以及被 設置於該些資料線與該些閘線之間的交叉處之第一及第 二類型像素(p u )的面板(1,1 ’),每一該些第一類型像 素或較多個以及每一該些第二類型像素或較多個於該些 交叉處呈交錯,該些第一類型像素之每一個係被連接至 該些資料線之其中之一以及該些閘線之兩條連續線,以 及該些第二列像素之每一個係被連接至該些資料線之其 中之一及該些閘線之其中之一, 其中該閘線驅動器電路係於一第一選取週期(Τ 1, T 2,…)掃描用以寫入第一視訊資料之該些閘線的兩條 第一連續線(Gh,GL2)以及用以寫入第一黑色資料之該 些聞線的兩條% 一連續線(G L k + i,G L κ + 2),在一第二選 取週期(Tl,,Τ2’,…)掃描用以寫入第二視訊資料之該 些第一連續閘線的前一條線以及用以寫入第二黑色資料 之該些第二連續閘線的前一條線。 1 8 ·如申請專利範圍第1 7項之閘線驅動器電路,其中在該 兩條第一連續閘線與該兩條第二連續閘線之間一差額爲 k,k 係 1,3 , 5 ,…° 1 9 ·如申請專利範圍第1 7項之閘線驅動器電路,其包括: 第一及第二位移暫存器電路(31, 32),用於每一圖框 週期接收兩個垂直起始脈衝信號(V S T )以平移與一垂直 時脈信號(VCK )同步之該些垂直起始脈衝信號,該第一 1261215 及第二位移暫存器電路(3 1 , 3 2 ),包括該垂直時脈信號 上緣計時而產生第一信號(S i,S 2 ,…)之串聯式第一正 反器(3 1 1,3 1 2 ,...)的該第一位移暫存器電路、包括該 垂直時脈信號下緣計時而產生第二信號(S i ’,S 2 ’,...) 之串聯式第二正反器( 3 2 1, 3 2 2,…)的該第二位移暫存 器電路; 一閘電路(33),連接至該第一及第二位移暫存器,用 以接收該第一及第二信號而產生掃描該兩條第一連續閘 線及該兩條第二連續閘線之掃描信號;以及 一輸出緩衝電路(3 4 ),連接至該閘電路,用以放大該 些掃描信號。 2 0 · —種使用於一保持型影像顯示器裝置中之資料線驅動 器電路’該裝置包括一建構有複數個資料線(DLi,dl2,..., DLm)、複數個閘線(GLl,GL2,…,GLn,GLn + 1)、以及被 設置於該些資料線與該些閘線之間的交叉處之第一及第 二類型像素(Pu)的面板(1,1,),該些第一類型像素之 每一個或較多個以及該些第二類型像素之每一個或較多 個係於該些交叉處呈交錯,該些第一類型像素之每一個 係被連接至該些資料線之其中之一以及該些閘線之兩條 連續線,該些第二類型像素之每一個係被連接至該些資 料線之其中之一及該些閘線之其中之一, 其中一資料線驅動器電路係於一第一選取週期內傳送 第一視訊資料及第一黑色資料至該些資料線,而且於一 弟一 :>$取週期內傳送第二視訊資料及第二黑色資料至該 些資料線。 1261215 2 1 .如申請專利範圍第2 0項之資料線驅動器電路,其中該 第一及第二選取週期形成一水平週期,該第一視訊資料 及該第一黑色資料之一順序係與該第二視訊資料及該第 二黑色資料之一順序相反。 2 2。如申請專利範圍第2 1項之資料線驅動器電路,其中該 第一視訊資料與該第一黑色資料之極性係與該第二視訊 資料與該第二黑色資料的極性相反。 23 .如申請專利範圍第20項之資料線驅動器電路,包括: 一用以於每一水平週期接收兩個水平起始脈衝信號 (HST)以平移與一水平時脈信號(HCK)同步之該兩個水平 起始脈衝信號的位移暫存器電路(2 1,2 1 ’),該位移暫 存器電路包括串聯之第三正反器(2 1 1,2 1 2,…),其係 被該水平時脈信號計數以產生閂鎖信號(L A 1, LA2,…)、該些第三正反器數目係該些資料線數的一半; 一資料暫存器電路(22 ),連接至該位移暫存器電路, 用以閂鎖與該些閂鎖信號同步之該第一及第二視訊資 料; 一數位/類比轉換電路(2 4,2 4 ’),連接至該資料暫存 器電路,用以執行有關被閂鎖於該資料暫存器電路之該 第一及第二視訊資料的數位/類比轉換; 一用以產生至少一黑色資料(B+,B-)之黑色資料電壓 產生電路(25,25’);以及 一輸出緩衝電路(2 6,2 6 ’),連接至該數位/類比轉換 電路及該黑色資料電壓產生電路,用以多路傳輸並傳送 該第一及第二視訊資料及該黑色資料至該些資料線。 -10 * 1261215 2 4 .如申請專利範圍第2 3項之資料線驅動器電路,其中該 輸出緩衝電路包括複數個用以放大該類比第一及第二視 訊資料電壓之放大器(2 6 2 2,26 1 2,…),該些放大器數 目係該些資料線數的一半。 2 5 .如申請專利範圍第2 3項之資料線驅動器電路,其中每 一該些第一類型像素以及每一該些第二類型像素均於該 些資料線與該些閘線之間的該些交叉處呈交錯, 該數位/類比轉換電路,其包含: 複數個正極端數位/類比轉換器(242 1,...,242m - 1 ); 複數個負極端數位/類比轉換器( 2422,…,242m);以及 多工器(2411,2412,…,2431,2432,…),均連接 至該些正極端數位/類比轉換器以及該些負極端數位/類 比轉換器’用以依據一極性信號(P 〇 L )選取該些正極端 數位/類比轉換器或該些負極端數位/類比轉換器, 該黑色資料電壓產生電路係依據該極性信號選取並產 生負極端黑色資料(B -)或正極端黑色資料(B+ )。 26 ·如申請專利範圍第25項之資料線驅動器電路,其中該 輸出緩衝電路包含複數個多工器(2621,2622,…),分 別連接至該數位/類比轉換電路、該黑色資料電壓產生 電路、以及該些資料線之其中兩條,用以多路傳輸該第 一及第二視訊信號以及該黑色資料。 2 7 .如申請專利範圍第2 3項之資料線驅動器電路,其中該 些第一類型像素之每兩個以及該些第二類型像素之每兩 個均於該些資料線與該些閘線之間的該些交叉處呈交 錯, -11- 1261215 該數位/類比轉換電路包含: . 複數個正極端數位/類比轉換器( 2 4 2 1,…,2 42m-l); 複數個負極端數位/類比轉換器( 2422,…,242m);以及 多工器(2411, 2412,…,2431, 2432,…)’連接至 該些正極端數位/類比轉換器以及該些負極端數位/類比 轉換器,用以依據一極性信號(POL )多路傳輸該些正極 端數位/類比轉換器以及該些負極端數位/類比轉換器, 該黑色資料電壓產生電路係依據該極性信號多路傳輸 負極端黑色資料(B+ )或正極端黑色資料(B - )。 0 2 8 .如申請專利範圍第2 7項之資料線驅動器電路,其中該 輸出緩衝電路包含複數個多工器( 2 6 2 1,2 6 2 2,…),分 別連接至該數位/類比轉換電路、該黑色資料電壓產生 電路、以及該些資料線之其中四條,用以多路傳輸該第 一及第二視訊信號以及該黑色資料。 2 9 · —種用於驅動一保持型影像顯示器裝置之方法,包括: 一面板(1,1 ’),包括複數個資料線(DLi,DL2,…, DLm)、複數個閘線(GL!,GL2,…,GLn,GLn + 1 )、以及被 設置於該些資料線與該些閘線之間的交叉處之第一及第 隹 一類型像素(Pu),該些第一類型像素之每一個或較多 個以及該些第一類型像素之每一個或較多個係於該些交 叉處呈父錯,其中該些第一類型像素之每一個係被連接 至該些資料線之其中之一以及該些閘線之兩條連續線, 以及該些第一類型像素之每一個係被連接至該些資料線 之其中之一及該些閘線之其中之一,該方法包含: 於一第一選取週期(Tl,T2,…)掃描兩條用於寫入第 -12- 1261215 一視訊資料之該些閘線的第一連續線(gl!,GL2)以及兩 條用於寫入第一黑色資料之該些閘線的第二連續線 (GLk + i,GLκ + 2 ), 於該第一選取週期傳送該第一視訊資料及該第一黑色 資料至該些資料線; 於一第二選取週期(ΤΓ,Τ2’,…)掃描一用以寫入第 二視訊資料之該些第一連續閘線的前一條線以及一用以 寫入第二黑色資料之該些第二連續閘線的前一條線;以 及 於該第二選取週期傳送該第二視訊資料及該第二黑色 資料至該些資料線。 3 〇 ·如申請專利範圍第2 9項之方法,其中在該兩條第一連 續閘線與該兩條第二連續閘線之間的一差額爲k,k係 1,3,5, 3 1 ·如申請專利範圍第2 9項之方法,其中該掃描包括: 於每一圖框週期接收兩個垂直起始脈衝信號(VST )以 平移與一垂直時脈信號(VCK)同步之該些垂直起始脈衝 號,目的以產生第一信號(S !,S 2,…)以及第二信號 (S 1 ’,S 2 ’,…); 接收該弟一及弟—丨目號而產生掃描該兩條第一*連續聞 線及該兩條第二連續聞線之掃描信號;以及 放大該些掃描信號。 32·如申請專利範圍第29項之方法,其中該第一及第二選 取週期形成一水平週期,該第一視訊資料及該第一黑色 資料之一順序係與該第二視訊資料及該第二黑色資料之 -13- 1261215 一順序相反。 3 3 .如申請專利範圍第3 2項之方法,其中該第一視訊資料 與該第一黑色資料之極性係與該第二視訊資料與該第二 黑色資料的極性相反。 3 4 ·如申請專利範圍第2 9項之方法,其中該傳送包含: 於每一水平週期接收兩個水平起始脈衝信號(HST )以 平移與一水平時脈信號(HCK )同步之該兩個水平起始脈 衝信號; 閂鎖與該些閂鎖信號同步之該第一及第二視訊資料; 執行有關該被閂鎖之第一及第二視訊資料的數位/類 比轉換; 產生至少一黑色資料(B+,B -);以及 多路傳輸並傳送該第一及第二視訊資料及該黑色資料 至該些資料線。 3 5 .如申請專利範圍第3 4項之方法,其中該些第一類型像 素之每一個以及該些第二類型像素之每一個均於該些資 料線與該些閘線之間的該些交叉處呈交錯, 該數位/類比執行時包含: 依據一極性信號(POL )選取一正極端數位/類比執行或 一負極端數位/類比執行;以及 依據該極性信號選取並產生負極端黑色資料(B -)或正 極端黑色資料(B+)。 3 6 ·如申請專利範圍第3 4項之方法,其中該些第一類型像 素之每兩個以及該些第二類型像素之每兩個均於該些資 料線與該些閘線之間的該些交叉處呈交錯, -14- 1261215 該數位/類比執行時包含: 依據一極性信號(P 0 L )多路傳輸一正極端數位/類比執 行及一負極端數位/類比執行;以及 依據該極性信號多路傳輸負極端黑色資料(B+ )或正極 端黑色資料(B -)。
-15-
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003086569A JP4390469B2 (ja) | 2003-03-26 | 2003-03-26 | 画像表示装置、該画像表示装置に用いられる信号線駆動回路及び駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200425006A TW200425006A (en) | 2004-11-16 |
TWI261215B true TWI261215B (en) | 2006-09-01 |
Family
ID=32985137
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW093107871A TWI261215B (en) | 2003-03-26 | 2004-03-24 | Hold type image display apparatus having two staggered different pixels and its driving method |
Country Status (5)
Country | Link |
---|---|
US (1) | US7423624B2 (zh) |
JP (1) | JP4390469B2 (zh) |
KR (1) | KR100652104B1 (zh) |
CN (1) | CN100410996C (zh) |
TW (1) | TWI261215B (zh) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1820180B1 (en) | 2004-12-06 | 2014-10-15 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic apparatus using the same |
CN100543825C (zh) * | 2005-01-07 | 2009-09-23 | 鸿富锦精密工业(深圳)有限公司 | 主动驱动液晶显示面板及其驱动方法 |
JP4584131B2 (ja) * | 2005-04-18 | 2010-11-17 | ルネサスエレクトロニクス株式会社 | 液晶表示装置及びその駆動回路 |
KR20060112155A (ko) * | 2005-04-26 | 2006-10-31 | 삼성전자주식회사 | 표시 패널과, 이를 구비한 표시 장치 및 이의 구동 방법 |
TWI295051B (en) * | 2005-07-22 | 2008-03-21 | Sunplus Technology Co Ltd | Source driver circuit and driving method for liquid crystal display device |
CN101253446B (zh) * | 2005-08-30 | 2010-04-21 | 夏普株式会社 | 器件基板和液晶面板 |
CN1953030B (zh) * | 2005-10-20 | 2010-05-05 | 群康科技(深圳)有限公司 | 控制电路装置和采用该控制电路装置的液晶显示器 |
JP4869706B2 (ja) | 2005-12-22 | 2012-02-08 | 株式会社 日立ディスプレイズ | 表示装置 |
KR20070083350A (ko) * | 2006-02-21 | 2007-08-24 | 삼성전자주식회사 | 소스 구동 장치 및 구동 방법과, 이를 갖는 표시 장치 및구동 방법 |
KR100793556B1 (ko) * | 2006-06-05 | 2008-01-14 | 삼성에스디아이 주식회사 | 구동회로 및 이를 이용한 유기전계발광표시장치 |
KR100732833B1 (ko) * | 2006-06-05 | 2007-06-27 | 삼성에스디아이 주식회사 | 구동회로 및 이를 이용한 유기전계발광표시장치 |
KR100732826B1 (ko) * | 2006-06-05 | 2007-06-27 | 삼성에스디아이 주식회사 | 구동회로 및 이를 이용한 유기전계발광표시장치 |
KR100795690B1 (ko) | 2006-06-09 | 2008-01-17 | 삼성전자주식회사 | 디스플레이 장치의 소스 드라이버 및 구동 방법 |
TWI341505B (en) * | 2006-11-27 | 2011-05-01 | Chimei Innolux Corp | Liquid crystal panel and driving method thereof |
US20090096816A1 (en) * | 2007-10-16 | 2009-04-16 | Seiko Epson Corporation | Data driver, integrated circuit device, and electronic instrument |
CN101783117B (zh) * | 2009-01-20 | 2012-06-06 | 联咏科技股份有限公司 | 栅极驱动器及应用其的显示驱动器 |
US9171514B2 (en) * | 2012-09-03 | 2015-10-27 | Samsung Electronics Co., Ltd. | Source driver, method thereof, and apparatuses having the same |
TWI633531B (zh) * | 2017-10-13 | 2018-08-21 | 點晶科技股份有限公司 | 發光二極體驅動電路以及發光二極體顯示裝置 |
US10855730B2 (en) | 2017-10-31 | 2020-12-01 | Crestron Electronics, Inc. | Clean video switch among multiple video feeds in a security system |
US11074880B2 (en) * | 2018-08-23 | 2021-07-27 | Sitronix Technology Corp. | Display panel driving method for saving power and display panel driving circuit thereof |
CN112703552A (zh) * | 2018-10-10 | 2021-04-23 | 深圳市柔宇科技股份有限公司 | 一种goa电路及显示装置 |
KR20210158144A (ko) * | 2020-06-23 | 2021-12-30 | 엘지디스플레이 주식회사 | 게이트 드라이버, 데이터 드라이버 및 이를 이용한 표시장치 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3734629B2 (ja) | 1998-10-15 | 2006-01-11 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 表示装置 |
KR100291770B1 (ko) * | 1999-06-04 | 2001-05-15 | 권오경 | 액정표시장치 |
TW523724B (en) * | 2001-08-09 | 2003-03-11 | Chi Mei Electronics Corp | Display panel with time domain multiplex driving circuit |
KR100803163B1 (ko) * | 2001-09-03 | 2008-02-14 | 삼성전자주식회사 | 액정표시장치 |
-
2003
- 2003-03-26 JP JP2003086569A patent/JP4390469B2/ja not_active Expired - Fee Related
-
2004
- 2004-03-24 US US10/807,638 patent/US7423624B2/en not_active Expired - Fee Related
- 2004-03-24 CN CNB2004100085720A patent/CN100410996C/zh not_active Expired - Fee Related
- 2004-03-24 TW TW093107871A patent/TWI261215B/zh not_active IP Right Cessation
- 2004-03-26 KR KR1020040020664A patent/KR100652104B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TW200425006A (en) | 2004-11-16 |
KR100652104B1 (ko) | 2006-12-06 |
US20040189572A1 (en) | 2004-09-30 |
JP4390469B2 (ja) | 2009-12-24 |
US7423624B2 (en) | 2008-09-09 |
CN100410996C (zh) | 2008-08-13 |
JP2004294733A (ja) | 2004-10-21 |
CN1534565A (zh) | 2004-10-06 |
KR20040085015A (ko) | 2004-10-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI261215B (en) | Hold type image display apparatus having two staggered different pixels and its driving method | |
KR100853772B1 (ko) | 액정표시장치의 구동방법 및 장치 | |
JP3516382B2 (ja) | 液晶表示装置及びその駆動方法並びに走査線駆動回路 | |
US7477224B2 (en) | Liquid crystal display | |
KR101322002B1 (ko) | 액정표시장치 | |
US7068330B2 (en) | Liquid crystal display using swing storage electrode and a method for driving the same | |
KR101703875B1 (ko) | 액정표시장치 및 그 구동방법 | |
WO2016084735A1 (ja) | データ信号線駆動回路、それを備えた表示装置、およびその駆動方法 | |
WO2004095404A2 (en) | Display system with frame buffer and power saving sequence | |
JP5341191B2 (ja) | 表示装置および表示装置の駆動方法 | |
JPH08248385A (ja) | アクティブマトリックス型液晶ディスプレイとその駆動方法 | |
KR20080006037A (ko) | 시프트 레지스터, 이를 포함하는 표시 장치, 시프트레지스터의 구동 방법 및 표시 장치의 구동 방법 | |
JP2006267999A (ja) | 駆動回路チップ及び表示装置 | |
KR20080036912A (ko) | 표시 장치 및 그의 구동 방법 | |
US7339566B2 (en) | Liquid crystal display | |
TW201007669A (en) | A display driving device and the driving method thereof | |
KR20060131036A (ko) | 액정 표시 장치의 구동 장치 및 구동 방법 | |
JP4902185B2 (ja) | 表示装置 | |
KR101264697B1 (ko) | 액정표시장치의 구동장치 및 구동방법 | |
JP2008216893A (ja) | 平面表示装置及びその表示方法 | |
JP2004046236A (ja) | 液晶表示装置の駆動方法 | |
TW583632B (en) | Driving method and circuit of liquid crystal display panel | |
KR100965587B1 (ko) | 액정표시장치 및 이의 구동방법 | |
KR20080067255A (ko) | 액정표시장치의 구동회로 | |
JP2007156462A (ja) | 液晶表示装置及び駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |