Nothing Special   »   [go: up one dir, main page]

KR20050050207A - 파워 업 회로 - Google Patents

파워 업 회로 Download PDF

Info

Publication number
KR20050050207A
KR20050050207A KR1020030083900A KR20030083900A KR20050050207A KR 20050050207 A KR20050050207 A KR 20050050207A KR 1020030083900 A KR1020030083900 A KR 1020030083900A KR 20030083900 A KR20030083900 A KR 20030083900A KR 20050050207 A KR20050050207 A KR 20050050207A
Authority
KR
South Korea
Prior art keywords
node
reference voltage
voltage generator
output
power
Prior art date
Application number
KR1020030083900A
Other languages
English (en)
Other versions
KR100550795B1 (ko
Inventor
손종호
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020030083900A priority Critical patent/KR100550795B1/ko
Priority to US10/752,275 priority patent/US20050110533A1/en
Publication of KR20050050207A publication Critical patent/KR20050050207A/ko
Application granted granted Critical
Publication of KR100550795B1 publication Critical patent/KR100550795B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K17/223Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches

Landscapes

  • Dram (AREA)
  • Control Of Electrical Variables (AREA)
  • Logic Circuits (AREA)

Abstract

반도체 메모리 소자의 내부 전압원 생성을 목적으로 반도체 메모리 소자내에 구성된 기준 전압 생성기와; 상기 기준 전압 생성기의 출력에 따라 턴온되어 제 1 노드의 전위를 외부 전압원의 전압으로 상승시키기 위한 제 1 전류 경로 제어부와;상기 기준 전압 생성기의 출력에 따라 턴온되어 상기 제 1 노드의 전압을 접지로 싱크시키기 위한 제 2 전류 경로 제어부와; 상기 제 1 노드의 전압에 따라 파워 업 신호를 생성하는 구동부를 포함하여 이루어진 파워 업 회로가 개시된다.

Description

파워 업 회로{Power up circuit}
본 발명은 반도체 메모리 소자 내에서 외부 전압 인가시 칩 내부에 초기 상태를 결정짓기 위한 파워 업 회로에 관한 것으로, 특히 온도와 공정 변화에 대한 내성을 증대시키면서 칩 면적을 감소시킬 수 있는 파워 업 회로에 관한 것이다.
현재 대부분의 디램과 같은 메모리 소자에는 초기 외부 전압의 상승을 감지하여 디램 내부 동작의 초기 상태를 셋팅하려는 목적으로 파워 업 회로를 사용하고 있다.
종래의 파워 업 회로는 외부 온도 변화와 공정 변화에 그 변화폭이 매우 크며 또한 칩 내부의 래이 아웃 면적도 크게 차지한다. 특히, 온도와 공정 변화에 대해 매우 민감하기 때문에 파워 업을 알리는 신호가 인에이블되는 시점이 크게 변하게 되므로 칩 동작에 문제를 일으키는 경우가 있다.
이러한 종래 기술을 도 1 및 도 2 를 참조하여 설명하기로 한다.
종래 기술에 따른 파워 업 회로는 크게 저항 디바이더(10), PMOS트랜지스터 시리즈(20), NMOS트랜지스터 시리즈(30) 및 캐패시터(40)로 구성된다.
저항 디바이더(10)의 각 저항에 연결된 스위치의 온 또는 오프에 따라 전체 저항 값이 변화되고, 외부 전압은 저항들에 의해 디바이드되는데 외부 전압이 낮을 시에는 저항 디바이더에서 출력되는 신호(aa)또한 낮은 레벨이 되고, 이를 입력으로 하는 NMOS트랜지스터 시리즈(30)의 NMOS트랜지스터들은 턴오프된다. 그러므로 PMOS트랜지스터 시리즈(20)의 PMOS트랜지스터들이 턴온되므로 이 PMOS트랜지스터 시리즈를 통해 흐르는 전류에 의해 노드(n0)의 전위가 상승하게 된다. 그러므로 인버터(INV1 내지 INV3)를 경유한 신호인 파워 업 회로의 최종 출력 신호(pwrup)가 로우 상태를 유지하게 된다.
반대로 외부 전압이 상승하기 시작하면 신호(aa)의 레벨이 높아져 NMOS트랜지스터 시리즈(30)의 NMOS트랜지스터들이 턴온되므로 PMOS트랜지스터 시리즈(20)를 통해 흐르던 전류는 NMOS 트랜지스터 시리즈를 통해 접지로 싱크된다. 그러므로 노드(n0)의 레벨은 낮은 상태를 유지하게되어 결국 인버터(INV3)의 출력인 파워 업 회로의 최종 출력 신호(pwrup)는 하이 상태가된다.
이러한 종래 기술의 문제점은 외부 전압에 대한 저항 디바이더가 온도와 공정 변수에 매우 민감하다는 점이다. 즉, 도 2에 도시된 바와 같이 온도 및 프로세스 변화로 인한 파워 업 신호의 변화폭이 0.71V(1.32 ~ 2.03V)가 된다. 이로인해 파워 업 신호(pwrup)가 인에이블되는 시점의 변화가 커서 칩 내부를 초기 상태로 셋팅하는데 에러가 발생하게 된다.
따라서 본 발명은 온도와 공정 변화에 대한 내성을 증대시키면서 칩 면적을 감소시킬 수 있는 파워 업 회로를 제공하는데 그 목적이 있다.
상술한 목적을 달성하기 위한 본 발명에 따른 파워 업 회로는 반도체 메모리 소자의 내부 전압원 생성을 목적으로 반도체 메모리 소자내에 구성된 기준 전압 생성기와;
상기 기준 전압 생성기의 출력에 따라 턴온되어 제 1 노드의 전위를 외부 전압원의 전압으로 상승시키기 위한 제 1 전류 경로 제어부와;
상기 기준 전압 생성기의 출력에 따라 턴온되어 상기 제 1 노드의 전압을 접지로 싱크시키기 위한 제 2 전류 경로 제어부와;
상기 제 1 노드의 전압에 따라 파워 업 신호를 생성하는 구동부를 포함하여 이루어진다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명하기로 한다.
도 3 은 본 발명에 따른 파워 업 회로에 채용된 기준 전압 생성기의 회로도이다.
도 3의 기준 접압 생성기는 반도체 메모리 소자의 내부 전압 생성을 목적으로 기존 칩에 구성되어 있다.
본 발명은 이러한 기준 전압 생성기의 출력을 파워 업 회로의 NMOS트랜지스터의 입력으로 사용하게 된다. 기준 전압 생성기를 구체적으로 설명하면 다음과 같다.
기준 전압 생성기는 외부 전압원(Vext)과 제 2 및 제 3 노드(n2 및 n3)간에 커런트 미러 형태로 접속된 제 1 및 제 2 PMOS트랜지스터(P1 및 P2)를 포함한다. 기준 전압 생성기의 출력인 제 2 노드(n2)와 접지간에 게이트가 제 3 노드(n3)에 접속되는 제 1 NMOS트랜지스터(N1)가 접속된다. 제 3 노드(n3)와 접지간에 게이트가 제 2 노드(n2)에 접속되는 제 2 NMOS트랜지스터(N2)가 접속된다.
NMOS트랜지스터(N1 및 N2)는 커런트 미러 형태이므로 이들 트랜지스터의 채널 폭과 채널길이가 같다면 각각의 트랜지스터를 통해서 흐르는 전류(I1 및 I2)는 동일하게 된다.
NMOS트랜지스터(N1)의 Vgsn1은 수학식 1로 표현 할 수 있다.
NMOS트랜지스터(N2)의 Vgsn2는 수학식 2로 표현할 수 있다.
여기서, Vgs2=Vgs1 + I1 R 이므로 다음과 같은 수학식 3이 성립된다.
또한, PMOS트랜지스터(P1 및 P2)에 의한 커런트 미러 효과로 I1=I2 관계가 성립되므로 수학식 4가 성립된다.
그러므로 기준 전압 생성기의 출력 전압(Vstress) 즉, PMOS트랜지스터(P1)의 Vgsp1 은 수학식 5로 표현할 수 있다.
위 식에서 보게되면, 온도가 증가하면, 문턱 전압(Vth)이 감소하고 μn 이 감소하게 되어 기준 전압 생성기의 출력(Vstress)은 외부 전압에 대하여 항상 일정 비율을 갖게 된다. 그러므로, 온도와 공정 프로세스에 영향을 덜 받는 기준 전압이 생성된다.
도 4 는 도 3에 도시된 기준 전압 생성기를 채용한 본 발명에 따른 파워 업 회로도이다.
본 발명에 따른 파워 업 회로는 크게 기준 전압 생성기(100), PMOS트랜지스터 시리즈(200), NMOS트랜지스터 시리즈(300) 및 캐패시터(400)로 구성된다.
기준 전압 생성기(100)를 제외한 나머지 구성은 종래 기술과 다르지 않다.
파워가 온되면 기준 전압 생성기(100)에서는 도 3에서 설명한 바와 같이 일정한 기준 전압(Vstress)을 생성하게 된다.
외부 전압(Vext)이 낮을 시에는 기준 전압 생성기(vext)에서 출력되는 신호(Vstress)또한 낮은 레벨이 되고, 이를 입력으로 하는 NMOS트랜지스터 시리즈(300)의 NMOS트랜지스터들은 턴오프된다. 그러므로 PMOS트랜지스터 시리즈(200)의 PMOS트랜지스터들이 턴온되므로 이 PMOS트랜지스터 시리즈(300)를 통해 흐르는 전류에 의해 노드(n0)의 전위가 상승하게 된다. 그러므로 구동부인 인버터(INV1 내지 INV3)를 경유한 신호 즉, 파워 업 회로의 최종 출력 신호(pwrup)가 로우 상태를 유지하게 된다.
반대로 외부 전압(Vext)이 상승하기 시작하면 기준 전압 생성기에서 출력되는 신호(Vstress)의 레벨이 높아져 NMOS트랜지스터(N3)가 턴온되어 외부 전압(Vext)이 캐패시터(400)에 차지된다. 캐패시터(400)에 차지된 전압에 의해 NMOS트랜지스터 시리즈(300)의 NMOS트랜지스터들이 턴온되므로 PMOS트랜지스터 시리즈(200)를 통해 흐르던 전류는 NMOS 트랜지스터 시리즈(300)를 통해 접지로 싱크된다. 그러므로 노드(n0)의 레벨은 낮은 상태를 유지하게되어 결국 인버터(INV3)의 출력인 파워 업 회로의 최종 출력 신호(pwrup)는 하이 상태가된다.
PMOS트랜지스터 시리즈(200)는 외부 전압(Vext)과 노드(n0)간에 직렬 연결된 다수의 PMOS트랜지스터와 이들의 드레인과 소스를 각기 단락시키기 위한 다수의 스위치로 구성되는데 저항 디바이더를 사용할 수도 있다.
NPMOS트랜지스터 시리즈(300)는 노드(n0)와 접지간에 직렬 연결된 다수의 NMOS트랜지스터와 이들의 드레인과 소스를 각기 단락시키기 위한 다수의 스위치로 구성된다.
도 5 는 본 발명의 파워 업 회로를 이용하여 시뮬레이션한 결과를 나타내는그래프로서 파워 업 신호의 변화폭이 0.40V(1.86~1.46V)임을 알 수 있다. 도 5는 온도 변화(-40℃, 25℃, 90℃)와 공정 변화(Typical, Slow, Fast 조건)를 모두 포함하여 시뮬레이션한 결과이다. 도 5에 도시된 바와 같이파워 업 신호의 변화폭이 종래의 그것보다 훨씬 감소하였음을 알 수 있다.
상술한 바와 같이 본 발명에 의하면 온도 및 공정 변화에 기인한 파워 업 신호의 변동을 최소한으로 줄일 수 있을 뿐만 아니라 큰 면적을 차지하는 저항 디바이더가 없으므로 래이아웃 면적을 30%이상 줄일 수 있다.
도 1 은 종래 기술에 따른 파워 업 회로도이다.
도 2 는 종래 기술에 따른 파워 업 회로를 이용하여 시뮬레이션한 결과를 나타내는 그래프이다.
도 3 은 기준 전압 생성기의 회로도이다.
도 4 는 본 발명의 제 1 실시예에 따른 파워 업 회로도이다.
도 5 는 본 발명의 제 1 실시예에 따른 파워 업 회로를 이용하여 시뮬레이션한 결과를 나타내는 그래프이다.
* 도면의 주요 부분에 대한 부호의 설명
100: 기준 전압 생성기 200: PMOS트랜지스터 시리즈
300: NMOS트랜지스터 시리즈 400: 캐패시터

Claims (8)

  1. 반도체 메모리 소자의 내부 전압원 생성을 목적으로 반도체 메모리 소자내에 구성된 기준 전압 생성기와;
    상기 기준 전압 생성기의 출력에 따라 턴온되어 제 1 노드의 전위를 외부 전압원의 전압으로 상승시키기 위한 제 1 전류 경로 제어부와;
    상기 기준 전압 생성기의 출력에 따라 턴온되어 상기 제 1 노드의 전압을 접지로 싱크시키기 위한 제 2 전류 경로 제어부와;
    상기 제 1 노드의 전압에 따라 파워 업 신호를 생성하는 구동부를 포함하여 이루어진 파워 업 회로.
  2. 제 1 항에 있어서,
    상기 제 1 전류 경로 제어부는 다수의 PMOS트랜지스터를 포함하여 구성된 파워 업 회로.
  3. 제 1 항에 있어서,
    상기 제 2 전류 경로 제어부는 다수의 NPMOS트랜지스터를 포함하여 구성된 파워 업 회로.
  4. 제 1 항에 있어서,
    상기 제 1 경로 제어부는 저항 디바이더로 구성된 파워 업 회로.
  5. 제 1 항에 있어서,
    상기 외부 전압원과 상기 기준 전압 발생기의 출력간에 접속되어 상기 기준 전압 발생기의 출력에 따라 턴온되는 NMOS트랜지스터와;
    상기 기준 전압 발생기의 출력과 접지간에 접속되는 캐패시터를 더 포함하는 파워 업 회로.
  6. 제 1 항에 있어서,
    상기 기준 전압 생성기는 상기 외부 전압원과 제 2 및 제 3 노드간에 커런트 미러 형태로 접속된 제 1 및 제 2 PMOS트랜지스터와;
    상기 기준 전압 생성기의 출력인 상기 제 2 노드와 접지간에 접속되며 게이트가 상기 제 3 노드에 접속된 제 1 NMOS트랜지스터와;
    상기 제 3 노드와 접지간에 접속되며 게이트가 상기 제 2 노드에 접속된 제 2 NMOS트랜지스터를 포함하여 구성된 파워 업 회로.
  7. 제 6 항에 있어서,
    상기 제 2 노드와 접지간에 접속된 캐패시터를 더 포함하는 파워 업 회로.
  8. 제 1 항에 있어서,
    상기 구동부는 직렬 연결된 다수의 인버터로 구성되는 파워 업 회로.
KR1020030083900A 2003-11-25 2003-11-25 파워 업 회로 KR100550795B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020030083900A KR100550795B1 (ko) 2003-11-25 2003-11-25 파워 업 회로
US10/752,275 US20050110533A1 (en) 2003-11-25 2004-01-06 Power up circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030083900A KR100550795B1 (ko) 2003-11-25 2003-11-25 파워 업 회로

Publications (2)

Publication Number Publication Date
KR20050050207A true KR20050050207A (ko) 2005-05-31
KR100550795B1 KR100550795B1 (ko) 2006-02-08

Family

ID=34588040

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030083900A KR100550795B1 (ko) 2003-11-25 2003-11-25 파워 업 회로

Country Status (2)

Country Link
US (1) US20050110533A1 (ko)
KR (1) KR100550795B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100753034B1 (ko) * 2005-08-01 2007-08-30 주식회사 하이닉스반도체 내부 전원전압 발생 회로
KR100791075B1 (ko) * 2006-11-15 2008-01-03 삼성전자주식회사 파워 업 리셋 회로 및 이를 구비한 반도체 장치
KR100902053B1 (ko) * 2007-10-09 2009-06-15 주식회사 하이닉스반도체 반도체 메모리 장치의 기준 전압 발생회로
DE102007048455B4 (de) * 2007-10-10 2011-06-22 Texas Instruments Deutschland GmbH, 85356 Rücksetzen beim Einschalten

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960003529B1 (ko) * 1993-07-08 1996-03-14 삼성전자주식회사 반도체 메모리 장치의 칩 초기화 신호 발생회로
JP3037031B2 (ja) * 1993-08-02 2000-04-24 日本電気アイシーマイコンシステム株式会社 パワーオン信号発生回路
JP3650186B2 (ja) * 1995-11-28 2005-05-18 株式会社ルネサステクノロジ 半導体装置および比較回路
KR100302589B1 (ko) * 1998-06-05 2001-09-22 김영환 기준전압발생기의스타트업회로
US6150805A (en) * 1998-11-06 2000-11-21 Fairchild Semiconductor Corporation Self-canceling start-up pulse generator
US6710646B1 (en) * 2000-05-05 2004-03-23 Telefonaktiebolaget Lm Ericsson Cuk style inverter with hysteretic control

Also Published As

Publication number Publication date
KR100550795B1 (ko) 2006-02-08
US20050110533A1 (en) 2005-05-26

Similar Documents

Publication Publication Date Title
KR100205530B1 (ko) 감지 증폭기
KR100302589B1 (ko) 기준전압발생기의스타트업회로
US6429705B1 (en) Resetting circuit independent of a transistor's threshold
KR960043513A (ko) 반도체 장치의 파워-업 리세트 신호 발생 회로
KR100605594B1 (ko) 파워업신호 발생 장치
US7068547B2 (en) Internal voltage generating circuit in semiconductor memory device
US6211709B1 (en) Pulse generating apparatus
KR100452333B1 (ko) 파워 업 신호 발생기
KR20070021560A (ko) 스윙 리미터
KR100815184B1 (ko) 반도체 소자의 파워 업 신호 생성장치
KR100550795B1 (ko) 파워 업 회로
KR100933797B1 (ko) 반도체 메모리 소자의 승압전압 레벨 감지기
KR100480906B1 (ko) 반도체 메모리 소자의 리페어 회로
KR100258362B1 (ko) 반도체 소자의 기준전압 발생장치
KR100554840B1 (ko) 파워 업 신호 발생 회로
KR20000061319A (ko) 온도 보상 회로를 구비한 기준전류 발생회로
KR950012703A (ko) 반도체 메모리 장치의 데이타 입력 버퍼
KR100762842B1 (ko) 반도체 메모리 장치의 초기화 시스템
KR100833416B1 (ko) 파워업 리셋 회로
JPH11326398A (ja) 電圧検知回路
KR100714013B1 (ko) 가변적인 입력 레벨을 갖는 입력버퍼
KR200222131Y1 (ko) 전력 오류 감지 회로
KR100327427B1 (ko) 메모리 소자의 파워 업 회로
KR200212897Y1 (ko) 번인 감지 회로
KR950009715A (ko) 반도체 소자의 외부전압 검색회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090121

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee