JP5018757B2 - パラレル−シリアル変換器及びデータ受信システム - Google Patents
パラレル−シリアル変換器及びデータ受信システム Download PDFInfo
- Publication number
- JP5018757B2 JP5018757B2 JP2008313680A JP2008313680A JP5018757B2 JP 5018757 B2 JP5018757 B2 JP 5018757B2 JP 2008313680 A JP2008313680 A JP 2008313680A JP 2008313680 A JP2008313680 A JP 2008313680A JP 5018757 B2 JP5018757 B2 JP 5018757B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- data
- signal
- clock signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Logic Circuits (AREA)
- Manipulation Of Pulses (AREA)
Description
Behzad Razavia著,"Design of Integrated Circuits for Optical Communications,"International Edition 2003,(シンガポール),マグローヒル・エジュケーション(McGraw-HillEducation),2003年,p.333−339
図3は、高速パラレル−シリアル変換器の第1の実施例の構成を示す図である。図3のパラレル−シリアル変換器は、フリップフロップ20−1乃至20−5、選択回路21、フリップフロップ22、分周回路23、バッファ24、フリップフロップ25及び26、カウンタ27、デコーダ28、任意位相生成回路29、及び選択回路30を含む。このパラレル−シリアル変換器により、入力端子から供給される2ビットのデータid0及びid1を、データレートが2倍の1ビットのデータodataに変換する。このデータodataは、内部回路100に供給される。上記パラレル−シリアル変換器と内部回路100とで、データ受信システムを構成する。
(付記1)
データ信号を受信する複数のデータ端子と、
前記複数のデータ端子からのデータ信号を選択する選択回路と、
クロック信号に基づいて前記選択回路の出力をラッチする第1ラッチ回路と
を有するパラレル−シリアル変換器において、
複数の信号を選択して出力するレプリカ選択回路と、
前記クロック信号に基づいてラッチした前記レプリカ選択回路の出力に基づいて、前記選択回路の選択動作を制御するタイミング信号を生成するタイミング信号生成回路と
を備えることを特徴とするパラレル−シリアル変換器。
(付記2)
前記タイミング信号は、前記レプリカ選択回路に供給されること
を特徴とする付記1に記載のパラレル−シリアル変換器。
(付記3)
前記複数の信号は固定値であること
を特徴とする付記1又は付記2に記載のパラレル−シリアル変換器。
(付記4)
前記クロック信号を分周する分周回路を備え、
前記分周回路から出力される分周クロック信号を前記タイミング信号生成回路に供給すること
を特徴とする付記1、付記2又は付記3に記載のパラレル−シリアル変換器。
(付記5)
前記タイミング信号生成回路は、
前記レプリカ選択回路の出力信号に応じてカウント動作をするカウンタと、
前記カウンタ信号の出力に基づいて複数の前記分周クロック信号を重み付けするための重み付け信号を出力するDACと、
前記重み付け信号により重み付けした前記複数の分周クロック信号を重ね合わせることにより前記タイミング信号を生成する回路と
を備えることを特徴とする付記4に記載のパラレル−シリアル変換回路。
(付記6)
前記複数のデータ端子から供給されるデータ信号のそれぞれをラッチする複数の第2ラッチ回路を備えること
を特徴とする付記1、付記2、付記3又は付記4に記載のパラレル−シリアル変換器。
(付記7)
前記タイミング信号生成回路は、
前記分周クロック信号に基づいてパルス信号を生成するパルス生成回路と、
前記パルス信号に基づいて前記タイミング信号を生成するVCOと、
を備えることを特徴とする付記4に記載のパラレル−シリアル変換回路。
(付記8)
前記レプリカ選択回路の出力をラッチして、前記タイミング信号生成回路に出力する第3ラッチ回路を備えること
を特徴とする付記1乃至付記7の何れか一に記載のパラレル−シリアル変換回路。
(付記9)
複数の第1データ信号から一の第1データ信号を選択して、クロック信号に同期して動作するラッチ回路に出力するパラレル−シリアル変換器において、
複数の第2データ信号から一の第2データ信号を選択して出力するレプリカ選択回路を備え、
前記クロック信号に基づいてラッチした前記レプリカ選択回路の出力とクロック信号とに基づいて前記第1データ信号を選択するタイミングの位相を調整すること
を特徴するパラレル−シリアル変換器。
(付記10)
前記複数の第2データ信号は、固定値であること
を特徴とする付記9に記載のパラレル−シリアル変換器。
(付記11)
前記タイミングの位相の調整は、前記クロック信号を分周した分周クロックに基づいて行われること
を特徴とする付記9又は付記10に記載のパラレル−シリアル変換器。
(付記12)
前記レプリカ回路の出力信号に基づいて前記分周クロック信号の重み付けを行い、前記重み付けされた分周クロック信号に基づいて、前記第1データ信号を選択すること
を特徴とする付記11に記載のパラレル−シリアル変換回路。
(付記13)
前記分周クロック信号に基づいてパルス信号を生成し、前記パルス信号に基づいて前記第1データ信号を選択するタイミングの位相を調整すること
を特徴とする付記11に記載のパラレル−シリアル変換回路。
(付記14)
外部からのデータ信号を受信するインターフェイス回路と、
前記インターフェイス回路を介して前記データ信号を受信する内部回路と、
を備え、
前記インターフェイス回路は、パラレル−シルアル変換器を備え、
前記パラレル−シリアル変換器は、
データ信号を受信する複数のデータ端子と、
前記複数のデータ端子からのデータ信号を選択する選択回路と、
クロック信号に基づいて前記選択回路の出力をラッチする第1ラッチ回路と
複数の信号を選択して出力するレプリカ選択回路と、
前記クロック信号に基づいてラッチした前記レプリカ選択回路の出力に基づいて、前記選択回路の選択動作を制御するタイミング信号を生成するタイミング信号生成回路と
を備えること
を特徴とするデータ受信システム。
(付記15)
前記タイミング信号は、前記レプリカ選択回路に供給されること
を特徴とする付記14に記載のデータ受信システム。
(付記16)
前記複数の信号は固定値であること
を特徴とする付記14又は付記15に記載のデータ受信システム。
21 選択回路
22 フリップフロップ
23 分周回路
24 バッファ
25,26 フリップフロップ
27 カウンタ
28 デコーダ
29 任意位相生成回路
30 選択回路
Claims (10)
- データ信号を受信する複数のデータ端子と、
前記複数のデータ端子からのデータ信号を選択する選択回路と、
クロック信号に基づいて前記選択回路の出力をラッチする第1ラッチ回路と
を有するパラレル−シリアル変換器において、
複数の信号を選択して出力するレプリカ選択回路と、
前記レプリカ選択回路の出力を前記クロック信号に基づいてラッチする第2のラッチ回路と、
前記クロック信号に基づいて前記第2のラッチ回路にラッチした前記レプリカ選択回路の出力に基づいて、前記選択回路の選択動作を制御するタイミング信号を生成するタイミング信号生成回路と
を備えることを特徴とするパラレル−シリアル変換器。 - データ信号を受信する複数のデータ端子と、
前記複数のデータ端子からのデータ信号を選択する選択回路と、
クロック信号に基づいて前記選択回路の出力をラッチする第1ラッチ回路と
を有するパラレル−シリアル変換器において、
複数の信号を選択して出力するレプリカ選択回路と、
前記クロック信号に基づいてラッチした前記レプリカ選択回路の出力に基づいて、前記選択回路の選択動作を制御するタイミング信号を生成するタイミング信号生成回路と
を含み、前記タイミング信号は、前記レプリカ選択回路に供給されること
を特徴とするパラレル−シリアル変換器。 - 前記複数の信号は固定値であること
を特徴とする請求項1又は請求項2に記載のパラレル−シリアル変換器。 - 前記クロック信号を分周する分周回路を備え、
前記分周回路から出力される分周クロック信号を前記タイミング信号生成回路に供給すること
を特徴とする請求項1、請求項2又は請求項3に記載のパラレル−シリアル変換器。 - 前記タイミング信号生成回路は、
前記レプリカ選択回路の出力信号に応じてカウント動作をするカウンタと、
前記カウンタ信号の出力に基づいて複数の前記分周クロック信号を重み付けするための重み付け信号を出力するDACと、
前記重み付け信号により重み付けした前記複数の分周クロック信号を重ね合わせることにより前記タイミング信号を生成する回路と
を備えることを特徴とする請求項4に記載のパラレル−シリアル変換回路。 - 前記複数のデータ端子から供給されるデータ信号のそれぞれをラッチする複数の第2ラッチ回路を備えること
を特徴とする請求項1、請求項2、請求項3又は請求項4に記載のパラレル−シリアル変換器。 - 前記タイミング信号生成回路は、
前記分周クロック信号に基づいてパルス信号を生成するパルス生成回路と、
前記パルス信号に基づいて前記タイミング信号を生成するVCOと、
を備えることを特徴とする請求項4に記載のパラレル−シリアル変換回路。 - 前記レプリカ選択回路の出力をラッチして、前記タイミング信号生成回路に出力する第3ラッチ回路を備えること
を特徴とする請求項1乃至請求項7の何れか一に記載のパラレル−シリアル変換回路。 - 複数の第1データ信号から一の第1データ信号を選択して、クロック信号に同期して動作するラッチ回路に出力するパラレル−シリアル変換器において、
複数の第2データ信号から一の第2データ信号を選択して出力するレプリカ選択回路と、
前記レプリカ選択回路の出力を前記クロック信号に基づいてラッチする第2のラッチ回路と
を備え、
前記クロック信号に基づいて前記第2のラッチ回路にラッチした前記レプリカ選択回路の出力とクロック信号とに基づいて前記第1データ信号を選択するタイミングの位相を調整すること
を特徴するパラレル−シリアル変換器。 - 外部からのデータ信号を受信するインターフェイス回路と、
前記インターフェイス回路を介して前記データ信号を受信する内部回路と、
を備え、
前記インターフェイス回路は、パラレル−シルアル変換器を備え、
前記パラレル−シリアル変換器は、
データ信号を受信する複数のデータ端子と、
前記複数のデータ端子からのデータ信号を選択する選択回路と、
クロック信号に基づいて前記選択回路の出力をラッチする第1ラッチ回路と
複数の信号を選択して出力するレプリカ選択回路と、
前記レプリカ選択回路の出力を前記クロック信号に基づいてラッチする第2のラッチ回路と、
前記クロック信号に基づいて前記第2のラッチ回路にラッチした前記レプリカ選択回路の出力に基づいて、前記選択回路の選択動作を制御するタイミング信号を生成するタイミング信号生成回路と
を備えること
を特徴とするデータ受信システム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008313680A JP5018757B2 (ja) | 2008-12-09 | 2008-12-09 | パラレル−シリアル変換器及びデータ受信システム |
US12/620,157 US7990294B2 (en) | 2008-12-09 | 2009-11-17 | Parallel-serial conversion circuit and data receiving system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008313680A JP5018757B2 (ja) | 2008-12-09 | 2008-12-09 | パラレル−シリアル変換器及びデータ受信システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010141441A JP2010141441A (ja) | 2010-06-24 |
JP5018757B2 true JP5018757B2 (ja) | 2012-09-05 |
Family
ID=42230373
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008313680A Expired - Fee Related JP5018757B2 (ja) | 2008-12-09 | 2008-12-09 | パラレル−シリアル変換器及びデータ受信システム |
Country Status (2)
Country | Link |
---|---|
US (1) | US7990294B2 (ja) |
JP (1) | JP5018757B2 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4992947B2 (ja) * | 2009-09-18 | 2012-08-08 | 富士通株式会社 | パラレル−シリアル変換器及びパラレルデータ出力器 |
JP5471509B2 (ja) * | 2010-01-26 | 2014-04-16 | 富士通株式会社 | パラレル−シリアル変換器 |
GB201015730D0 (en) * | 2010-09-20 | 2010-10-27 | Novelda As | Continuous time cross-correlator |
GB201015729D0 (en) | 2010-09-20 | 2010-10-27 | Novelda As | Pulse generator |
JP5516299B2 (ja) * | 2010-10-01 | 2014-06-11 | 富士通セミコンダクター株式会社 | 分周器およびそれを有するミキサ回路 |
KR102047825B1 (ko) * | 2013-03-06 | 2019-11-22 | 삼성전자 주식회사 | 분주 클록 생성 장치 및 분주 클록 생성 방법 |
JP6239987B2 (ja) * | 2014-01-16 | 2017-11-29 | 株式会社東芝 | パラレルシリアル変換回路 |
JP6394130B2 (ja) * | 2014-07-09 | 2018-09-26 | 株式会社ソシオネクスト | 出力回路 |
US9337874B1 (en) * | 2014-12-18 | 2016-05-10 | Intel IP Corporation | High-speed digital signal processing systems |
FR3038084B1 (fr) * | 2015-06-29 | 2017-12-29 | Centre National De La Recherche Scient (C N R S) | Microprocesseur parallele stochastique |
US9698970B1 (en) * | 2016-03-03 | 2017-07-04 | Xilinx, Inc. | Low-power phase interpolator with wide-band operation |
CN116781087B (zh) * | 2023-08-16 | 2023-11-03 | 合肥奎芯集成电路设计有限公司 | 一种二转一并串转换电路 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6432722A (en) * | 1987-07-29 | 1989-02-02 | Hitachi Ltd | Parallel/serial converting circuit |
JPH0779167A (ja) * | 1993-09-07 | 1995-03-20 | Fujitsu Ltd | パラレル/シリアル変換方法及び回路 |
JP3729582B2 (ja) * | 1996-08-13 | 2005-12-21 | 富士通株式会社 | 半導体装置、半導体装置システム及びディジタル遅延回路 |
JP2000278141A (ja) * | 1999-03-26 | 2000-10-06 | Mitsubishi Electric Corp | マルチプレクサ |
JP2001320280A (ja) * | 2000-05-10 | 2001-11-16 | Mitsubishi Electric Corp | 並列−直列変換回路 |
JP4493164B2 (ja) * | 2000-06-16 | 2010-06-30 | 富士通マイクロエレクトロニクス株式会社 | データ・バースト転送回路、パラレル・シリアル変換回路およびシリアル・パラレル変換回路、発振回路 |
DE102004014973B3 (de) * | 2004-03-26 | 2005-11-03 | Infineon Technologies Ag | Parallel-Seriell-Umsetzer |
JP4517974B2 (ja) * | 2005-08-05 | 2010-08-04 | 株式会社日立製作所 | 半導体装置 |
CN101467384B (zh) * | 2006-03-31 | 2012-10-24 | 安立股份有限公司 | 数据信号产生装置 |
US20090231708A1 (en) * | 2006-07-21 | 2009-09-17 | Satoru Shibata | Zoom lens system, imaging apparatus, and method for zooming the zoom lens system |
-
2008
- 2008-12-09 JP JP2008313680A patent/JP5018757B2/ja not_active Expired - Fee Related
-
2009
- 2009-11-17 US US12/620,157 patent/US7990294B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20100141306A1 (en) | 2010-06-10 |
JP2010141441A (ja) | 2010-06-24 |
US7990294B2 (en) | 2011-08-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5018757B2 (ja) | パラレル−シリアル変換器及びデータ受信システム | |
JP5561010B2 (ja) | 逐次比較型ad変換器及び逐次比較型ad変換器の動作クロック調整方法 | |
O'Malley et al. | A programmable digital pulse width modulator providing versatile pulse patterns and supporting switching frequencies beyond 15 MHz | |
US8941415B2 (en) | Edge selection techniques for correcting clock duty cycle | |
US7562246B2 (en) | Phase controllable multichannel signal generator | |
US10158352B2 (en) | Delay signal generating apparatus using glitch free digitally controlled delay line and associated delay signal generating method | |
US7870415B2 (en) | Clock processors in high-speed signal converter systems with data clock aligner sharing error signal produced in duty cycle stabilizer | |
US8816734B2 (en) | Clock generation circuit and semiconductor apparatus including the same | |
JP3773941B2 (ja) | 半導体装置 | |
WO2003084067A2 (en) | System with dual rail regulated locked loop | |
US7952409B2 (en) | Clock generation circuit and integrated circuit | |
CN103078643A (zh) | 连续逼近缓存器模拟至数字转换器以及相关控制方法 | |
US8995600B1 (en) | CMOS interpolator for a serializer/deserializer communication application | |
KR101655877B1 (ko) | 시간 디지털 변환기 | |
JP2013078129A (ja) | 周波数調整装置及びそれを含むdll回路 | |
US8248131B2 (en) | Timing generating circuit and phase shift circuit | |
CN103475364A (zh) | 电流输出控制装置及方法、数字控制振荡装置、数字锁相环、频率合成器及数字频率锁定环 | |
Jeong et al. | Digital delay locked loop with open-loop digital duty cycle corrector for 1.2 Gb/s/pin double data rate SDRAM | |
JP5149987B2 (ja) | クロック生成回路およびそれを備えた信号再生回路 | |
US9780797B2 (en) | CMOS interpolator for a serializer/deserializer communication application | |
JP2005354271A (ja) | 半導体装置、クロック位相調整回路、送信回路及び受信回路。 | |
JP2023045562A (ja) | 積分型a/d変換器、及び、半導体装置 | |
US8970268B2 (en) | Semiconductor apparatus | |
JP2006287484A (ja) | クロック・データリカバリ回路 | |
JP2006067414A (ja) | パルス幅補正回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110907 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120130 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120207 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120409 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120515 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120528 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150622 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |