JP5088311B2 - 電源回路、情報処理装置および電源制御方法 - Google Patents
電源回路、情報処理装置および電源制御方法 Download PDFInfo
- Publication number
- JP5088311B2 JP5088311B2 JP2008318683A JP2008318683A JP5088311B2 JP 5088311 B2 JP5088311 B2 JP 5088311B2 JP 2008318683 A JP2008318683 A JP 2008318683A JP 2008318683 A JP2008318683 A JP 2008318683A JP 5088311 B2 JP5088311 B2 JP 5088311B2
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- timing
- control signal
- unit
- frequency characteristic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/30—Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Dc-Dc Converters (AREA)
Description
前記判定手段によって前記制御信号が一定の周波数特性をもつと判定された場合に、前記電源に入力される電圧を変化させるタイミングを所定の範囲内で不規則に変化させる調整手段と
を備えたことを特徴とする電源回路。
前記判定手段によって前記制御信号が一定の周波数特性をもつと判定された場合に、前記電源に入力される電圧を変化させるタイミングを所定の範囲内で不規則に変化させる調整手段と
を備えたことを特徴とする情報処理装置。
前記判定工程によって前記制御信号が一定の周波数特性をもつと判定された場合に、前記電源に入力される電圧を変化させるタイミングを所定の範囲内で不規則に変化させる調整工程と
を含んだことを特徴とする電源制御方法。
101 CPU
102 周辺LSI
103 各種入出力デバイス
104a USBコネクタ
104b LANコネクタ
104c 外部モニタ出力コネクタ
105 外部電力入力部
106 充電回路
107 各種電源
110、410 CPUコア電源
111、411 電源制御部
112 制御信号入力部
113 D/Aコンバータ
114 リファレンス電圧生成部
115 エラーアンプ部
116 PWM生成部
117 ドライバー部
118 発振回路
119 平滑回路
21 ACアダプタ
22 バッテリ
23 各種USB機器
24 各種通信機器
25 外部モニタ
310、510 電源回路
311、511 電源制御部
312 リファレンス電圧生成部
313 エラーアンプ部
314 PWM生成部
315 ドライバー部
400 第1ユニット
412 周波数特性検知部
413 バッファ回路
421 キーボード
422 トラックパッド
423 左クリックボタン
424 右クリックボタン
425 係止ユニット
45 連結部
451 係止穴
452 係止解除ボタン
460 光ディスクドライブ
461 開閉蓋
462 イジェクトボタン
500 第2ユニット
512、522 周波数特性検知部
513、523 バッファ回路
524 パルス発生器
530 カバー
531 表示窓
532 押しボタン
540 表示パネル
550 留め具ユニット
551a 開口
552a 留め具
93 上カバー
Claims (6)
- 電源を制御するための制御信号が一定の周波数特性をもつか否かを判定する判定手段と、
前記判定手段によって前記制御信号が一定の周波数特性をもつと判定された場合に、前記電源に入力される電圧を変化させるタイミングを所定の範囲内で不規則に変化させる調整手段と
を備えたことを特徴とする電源回路。 - 前記調整手段は、前記電源に入力される電圧を上昇させるタイミングを早めることにより、前記電源に入力される電圧を変化させるタイミングを所定の範囲内で不規則に変化させることを特徴とする請求項1に記載の電源回路。
- 前記調整手段は、前記電源に入力される電圧を下降させるタイミングを遅らせることにより、前記電源に入力される電圧を変化させるタイミングを所定の範囲内で不規則に変化させることを特徴とする請求項1に記載の電源回路。
- 前記調整手段は、前記電源に入力される電圧を変化させるタイミングを変化させた時間の分だけ前記電源に入力される信号のスルーレートを緩く変更することを特徴とする請求項1に記載の電源回路。
- 電源を制御するための制御信号が一定の周波数特性をもつか否かを判定する判定手段と、
前記判定手段によって前記制御信号が一定の周波数特性をもつと判定された場合に、前記電源に入力される電圧を変化させるタイミングを所定の範囲内で不規則に変化させる調整手段と
を備えたことを特徴とする情報処理装置。 - 電源を制御するための制御信号が一定の周波数特性をもつか否かを判定する判定工程と、
前記判定工程によって前記制御信号が一定の周波数特性をもつと判定された場合に、前記電源に入力される電圧を変化させるタイミングを所定の範囲内で不規則に変化させる調整工程と
を含んだことを特徴とする電源制御方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008318683A JP5088311B2 (ja) | 2008-12-15 | 2008-12-15 | 電源回路、情報処理装置および電源制御方法 |
US12/618,294 US8433932B2 (en) | 2008-12-15 | 2009-11-13 | Power circuit, information processing apparatus, and power control method based on fixed frequency characteristic of control signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008318683A JP5088311B2 (ja) | 2008-12-15 | 2008-12-15 | 電源回路、情報処理装置および電源制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010140421A JP2010140421A (ja) | 2010-06-24 |
JP5088311B2 true JP5088311B2 (ja) | 2012-12-05 |
Family
ID=42242013
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008318683A Expired - Fee Related JP5088311B2 (ja) | 2008-12-15 | 2008-12-15 | 電源回路、情報処理装置および電源制御方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8433932B2 (ja) |
JP (1) | JP5088311B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5039215B2 (ja) * | 2011-02-23 | 2012-10-03 | 株式会社東芝 | ノイズ低減回路、電子機器、ノイズ低減方法 |
JP6623854B2 (ja) * | 2016-03-10 | 2019-12-25 | 株式会社リコー | 伝送制御装置および伝送制御装置を備える画像形成装置 |
JP6490879B2 (ja) * | 2016-12-06 | 2019-03-27 | パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America | 情報処理装置及び情報処理方法 |
JP6677891B2 (ja) * | 2017-07-24 | 2020-04-08 | 富士通クライアントコンピューティング株式会社 | 情報処理装置及び電圧制御方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3229019B2 (ja) * | 1992-06-23 | 2001-11-12 | 東洋電機製造株式会社 | Pwmインバータ装置 |
JPH07245942A (ja) * | 1994-03-08 | 1995-09-19 | Yokogawa Electric Corp | ランダムスイッチング電源 |
JP3061049B1 (ja) * | 1999-04-09 | 2000-07-10 | 株式会社村田製作所 | 圧電トランスインバ―タ |
JP2001125691A (ja) | 1999-10-28 | 2001-05-11 | Toshiba Corp | コンピュータ及びcpuの間歇動作制御方法 |
US6510068B1 (en) * | 2001-07-17 | 2003-01-21 | Douglas A. Bors | Pulse width modulation utilizing a shifted control signal |
JP2003324944A (ja) * | 2002-05-08 | 2003-11-14 | Fuji Electric Co Ltd | 電源回路 |
JP2005168129A (ja) * | 2003-12-01 | 2005-06-23 | Toyota Industries Corp | スイッチング電源回路 |
JP2005274742A (ja) * | 2004-03-23 | 2005-10-06 | Mitsubishi Electric Corp | 映像表示機器用電源装置 |
JP2006023645A (ja) * | 2004-07-09 | 2006-01-26 | Sharp Corp | 表示装置およびその駆動方法 |
JP4525311B2 (ja) * | 2004-11-25 | 2010-08-18 | パナソニック株式会社 | スイッチング電源装置 |
CN100413191C (zh) * | 2005-03-30 | 2008-08-20 | 昂宝电子(上海)有限公司 | 用于控制电源变换器中的开关频率变化的系统和方法 |
JP4212569B2 (ja) | 2005-04-01 | 2009-01-21 | 株式会社デンソー | スイッチング装置 |
JP4976797B2 (ja) * | 2005-09-29 | 2012-07-18 | クラリオン株式会社 | スイッチング電源装置 |
JP2007215317A (ja) * | 2006-02-09 | 2007-08-23 | Seiko Instruments Inc | スイッチング電源装置 |
US7948187B2 (en) * | 2007-05-22 | 2011-05-24 | Apple Inc. | Electronically controlling acoustic energy from piezoelectric transformers |
-
2008
- 2008-12-15 JP JP2008318683A patent/JP5088311B2/ja not_active Expired - Fee Related
-
2009
- 2009-11-13 US US12/618,294 patent/US8433932B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20100153753A1 (en) | 2010-06-17 |
JP2010140421A (ja) | 2010-06-24 |
US8433932B2 (en) | 2013-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101297481B1 (ko) | 프로세싱 코어들의 독립 전력 제어 | |
JP5088311B2 (ja) | 電源回路、情報処理装置および電源制御方法 | |
US11347256B2 (en) | Apparatus and methods for reducing clock-ungating induced voltage droop | |
US8677165B2 (en) | Variably delayed wakeup transition | |
JPH0720968A (ja) | 電圧と周波数を動的に変更することによってコンピュータの消費電力を減少させる方法 | |
EP1483650A2 (en) | Method and apparatus for enabling a low power mode for a processor | |
JP4078644B2 (ja) | 情報処理装置および方法、並びにプログラム | |
WO2012148753A1 (en) | Clock synchronization across an interface with an intermittent clock signal | |
EP2539792B1 (en) | Dynamic voltage dithering | |
WO2009156948A2 (en) | Electronic device, method of controlling an electronic device, and system-on-chip | |
JP4388117B2 (ja) | 情報処理装置および電源制御方法 | |
US9201477B2 (en) | Power management with thermal credits | |
JP2003337634A (ja) | コンピュータ装置及びプロセッサ制御方法及びプロセッサ制御方法をコンピュータに実行させるためのプログラム及びプロセッサ制御方法をコンピュータに実行させるためのプログラムを記録したコンピュータ読み取り可能な記録媒体 | |
JP2005190294A (ja) | 電子機器及びその制御方法 | |
JP2001125691A (ja) | コンピュータ及びcpuの間歇動作制御方法 | |
US10939200B2 (en) | Audio processing in multi-OS devices having multiple audio inputs | |
JP2004078642A (ja) | 割込み制御回路 | |
WO2012067211A1 (ja) | 情報処理装置、電子機器、コンピュータプログラム記憶媒体、および、性能と電力の制御方法 | |
JP3049041B1 (ja) | Cpuクロックの制御方法および回路 | |
JP5445804B2 (ja) | 音声信号中継回路および音声信号中継方法 | |
JP5126497B2 (ja) | 音声信号中継回路および音声信号中継方法 | |
JP2003078414A (ja) | A/d変換制御装置 | |
JP2002189527A (ja) | 放射ノイズ低減装置及び放射ノイズ低減方法 | |
JPH05265885A (ja) | ノイズ低減回路 | |
JPH11282551A (ja) | 電源回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110907 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120808 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120814 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120827 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150921 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5088311 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |