CN114325357A - 一种debug系统、方法、装置以及介质 - Google Patents
一种debug系统、方法、装置以及介质 Download PDFInfo
- Publication number
- CN114325357A CN114325357A CN202111452712.3A CN202111452712A CN114325357A CN 114325357 A CN114325357 A CN 114325357A CN 202111452712 A CN202111452712 A CN 202111452712A CN 114325357 A CN114325357 A CN 114325357A
- Authority
- CN
- China
- Prior art keywords
- observed
- signal
- data
- collector
- target
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 62
- 238000004590 computer program Methods 0.000 claims description 12
- 239000002699 waste material Substances 0.000 abstract description 13
- 230000003993 interaction Effects 0.000 abstract description 7
- 230000000694 effects Effects 0.000 abstract description 2
- 238000012360 testing method Methods 0.000 description 14
- 238000010586 diagram Methods 0.000 description 8
- 238000012545 processing Methods 0.000 description 7
- 230000009471 action Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000005284 excitation Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 238000010998 test method Methods 0.000 description 2
- 238000013024 troubleshooting Methods 0.000 description 2
- 238000013473 artificial intelligence Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000010801 machine learning Methods 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 238000009877 rendering Methods 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Images
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本申请公开了一种DEBUG系统,包括主控制器和采集器。主控制器与JTAG仿真器连接,主控制器接受JTAG仿真器的访问并对访问信息进行译码,以获取待观测信号所在的IP。主控制器通过JTAG协议与各采集器连接,进行信息的交互。各采集器与芯片内的待观测信号连接,获取待观测信号的数据。主控制器根据待观测信号所在的IP控制对应的目标采集器获取待观测信号的数据。采用本技术方案,待观测信号直连到本系统的采集器,主控制器通过仿真器的访问直接控制采集器获取待观测信号的数据,无需获取其他信号的数据,在对待观测信号进行观测时,减少了资源和时间的浪费。本申请还公开了DEBUG方法、装置以及介质,与上述系统相对应,效果同上。
Description
技术领域
本申请涉及故障排除技术领域,特别是涉及一种DEBUG系统、方法、装置以及介质。
背景技术
边界扫描测试技术是非常常用的一种用于排除故障(DEBUG)的技术,用于解决印刷电路板块上的芯片的引脚过多而带来的测试困难,也用于芯片之间的连接测试问题和整个系统的测试。边界扫描测试技术是通过在芯片内部逻辑的边界和外部引脚之间增加条扫描链和测试访问端口,测试激励信息,串行传送的测试方法。
但是该方法对芯片信号的观测只能为逐级观测,想要对待观测信号进行观测需要先对前置的信号进行观测,造成了观测资源和时间的浪费。
由此可见,如何在对待观测信号进行观测时,减少资源和时间的浪费是本领域技术人员亟待解决的问题。
发明内容
本申请的目的是提供一种DEBUG系统、方法、装置以及介质,用于在对待观测信号进行观测时,减少资源和时间的浪费。
为解决上述技术问题,本申请提供一种DEBUG系统,包括:
主控制器1和采集器2;
所述主控制器1与JTAG仿真器3连接,接收所述JTAG仿真器3的访问并进行译码以获取待观测信号所在的IP;
所述主控制器1通过联合测试工作组(Joint Test Action Group,JTAG)协议与各所述采集器2连接;
各所述采集器2与芯片内的所述待观测信号连接;
所述主控制器1根据所述待观测信号所在的IP控制对应的目标采集器获取所述待观测信号的数据。
为解决上述技术问题,本申请还提供一种DEBUG方法,应用于上述的DEBUG系统,包括:
获取JTAG仿真器发送的待观测信号所在的IP;
根据所述待观测信号所在的IP选择对应的目标采集器;
控制所述目标采集器锁存所述待观测信号的数据。
优选的,在所述控制所述目标采集器锁存所述待观测信号的数据的步骤之前,还包括:
获取所述待观测信号的观测模式,所述观测模式包括直接观测模式和条件观测模式;
进一步的,所述控制所述目标采集器锁存待观测信号的数据包括:根据所述观测模式控制所述目标采集器锁存所述待观测信号的数据。
优选的,若所述观测模式为直接观测模式,则所述根据所述观测模式控制所述目标采集器锁存所述待观测信号的数据包括:
控制所述目标采集器锁存当前时刻的所述待观测信号的数据。
优选的,若所述观测模式为条件观测模式,则所述根据所述观测模式控制所述目标采集器锁存待观测信号的数据包括:
获取所述待观测信号的各寄存器的地址以及对应的目标数据;
在所述待观测信号的各寄存器的地址对应的实时数据满足所述目标数据的情况下,控制所述目标采集器锁存满足所述目标数据的实时数据和对应的寄存器的地址。
优选的,还包括:
查询所述目标采集器的各寄存器的状态是否均为空,若否,则关闭所述采集器。
优选的,还包括:
获取所述目标采集器锁存所述待观测信号的数据时刻的时间信息。
优选的,还包括:
获取所述JTAG仿真器发送的观测链信息,所述观测链信息包括观测链上各所述待观测信号所在的IP;
根据所述观测链信息,控制观测链上全部所述目标采集器锁存对应的所述待观测信号的数据。
为解决上述技术问题,本申请还提供一种DEBUG装置,包括存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上述的DEBUG方法的步骤。
为解决上述技术问题,本申请还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上述的DEBUG方法的步骤。
本申请所提供的DEBUG系统,包括主控制器和采集器。其中,主控制器与JTAG仿真器连接,当JTAG仿真器发出访问时,主控制器接受访问并对访问信息进行译码,以获取到待观测信号所在的IP。主控制器通过JTAG协议与各采集器连接,进行信息的交互。各采集器与芯片内的待观测信号连接,用于获取待观测信号的数据。主控制器可以根据待观测信号所在的IP控制对应的目标采集器获取待观测信号的数据。相对于当前技术中,芯片的信号需要逐级观测。采用本技术方案,芯片中的待观测信号直连到DEBUG系统的采集器,主控制器通过JTAG仿真器的访问直接控制采集器获取待观测信号的数据,无需获取其他信号的数据,在对待观测信号进行观测时,减少了资源和时间的浪费。
此外,本申请所提供的DEBUG方法、装置以及介质与上述的DEBUG系统相对应,效果同上。
附图说明
为了更清楚地说明本申请实施例,下面将对实施例中所需要使用的附图做简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种DEBUG系统的结构图;
图2为本申请实施例提供的一种主控制器的结构图;
图3为本申请实施例提供的一种采集器的结构图;
图4为本申请实施例提供的一种DEBUG方法的流程图;
图5为本申请实施例提供的一种DEBUG装置的结构图;
附图标记如下:1为主控制器,2为采集器,3为JTAG仿真器,4为TAP控制器,5为多路选择器,6为信号采集控制器,7为译码器,8为信号锁存器。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本申请保护范围。
边界扫描测试技术是非常常用的一种用于DEBUG的技术,用于解决印刷电路板块上的芯片的引脚过多而带来的测试困难,也用于芯片之间的连接测试问题和整个系统的测试。边界扫描测试技术是通过在芯片内部逻辑的边界和外部引脚之间增加条扫描链和测试访问端口,测试激励信息,串行传送的测试方法。
但是该方法对芯片信号的观测只能为逐级观测,想要对待观测信号进行观测需要先对前置的信号进行观测,造成了观测资源和时间的浪费。
本申请的核心是提供一种DEBUG系统、方法、装置以及介质,用于在对待观测信号进行观测时,减少资源和时间的浪费。
为了使本技术领域的人员更好地理解本申请方案,下面结合附图和具体实施方式对本申请作进一步的详细说明。
图1为本申请实施例提供的一种DEBUG系统的结构图,如图1所示,该系统包括:
主控制器1和采集器2;
主控制器1与JTAG仿真器3连接,接收JTAG仿真器3的访问并进行译码以获取待观测信号所在的IP;主控制器1通过JTAG协议与各采集器2连接;各采集器2与芯片内的待观测信号连接;主控制器1根据待观测信号所在的IP控制对应的目标采集器获取待观测信号的数据。
IP:Intellectual Property的缩写,意为:影响力资产。是一种知识产权,在本实施例中,可以将其理解为芯片的一个模块。每个IP在设计时就规定了一些重要的信号统一连到IP顶层,这些信号即为待观测信号。待观测信号可以是独立的信号或者IP内部寄存器的数据。
在本申请实施例中,主控制器1通过JTAG管脚与JTAG仿真器3连接,接收JTAG仿真器3的访问并进行译码以获取到待观测信号所在的IP,并通过IP控制对应的采集器2工作,以获取待观测信号的数据。
图2为本申请实施例提供的一种主控制器的结构图,如图2所示,主控制器1包括TAP控制器4和多路选择器5。其中,TAP控制器4包含JTAG协议状态机以及部分控制逻辑,实现对从JTAG仿真器3的JTAG管脚进来的JTAG协议进行初步解析,选择控制某个采集器2,又或是选择将某一条JTAG链路挂接在JTAG协议的TDI和TDO接口之间,来完成对芯片内部的访问,将选择的信息发送至多路选择器5以实施。多路选择器5根据TAP控制器4的输出解析输出信息,选中某条JTAG链路,将TDI输出给选中的JTAG链,并且将该JTAG链路的输出TDO信号返回给TAP控制器4,实现主控制器1和采集器2的信息交互。
图3为本申请实施例提供的一种采集器的结构图,如图3所示,采集器2包括信号采集控制器6、译码器7以及信号锁存器8。其中,信号采集控制器6用于对主控制器1或者其他采集器2传输的JTAG协议进行解析,转化为内部的寄存器读写协议,即将串行的TDI转换为并行的读或写,将读数据转化为串行的TDO输出。同时,信号采集控制器6提供了自定义的控制寄存器组,自定义的控制寄存器组主要实现以下功能:控制采集器2的使能开关;选择寄存器的锁存方式。其中,选择寄存器的锁存方式主要由如下寄存器实现:
模式选择寄存器:提供直接锁存模式以及条件锁存两种模式。当配置为直接锁存模式时,在配置信号锁存器8使能后,采集器2将直接锁存当前选中的待观测信号的锁存器值。配置为条件锁存模式的时候,在配置信号锁存器8使能后,将会一直监测配置选中的待观测信号的锁存器,直到其达到配置的目标值后,将IP中的全部待观测信号的锁存器值锁存。
锁存寄存器:配置该寄存器后,控制采集器2锁存当前的待观测信号的锁存器值,不再发生实时变动。
锁存条件寄存器:锁存的条件包含地址及数据两个条件,当配置的地址所对应的采集器2的信号值达到配置的数据值的时刻进行锁存。
锁存状态寄存器:用来反馈当前选中的信号锁存器8的锁存状态。
采集器2中的译码器7能够根据信号采集控制器6转化的寄存器读写协议的地址,选择对应的偏移地址寄存器,以用于采集待观测信号内具体的某个数据。
采集器2中的信号锁存器8对接待观测信号,并接收信号采集控制器6的控制信息。在收到锁存信号时实现对待观测信号的锁存,锁存后的信号值不再发生实时变化。
本申请实施例提供的DEBUG系统,包括主控制器和采集器。其中,主控制器与JTAG仿真器连接,当JTAG仿真器发出访问时,主控制器接受访问并对访问信息进行译码,以获取到待观测信号所在的IP。主控制器通过JTAG协议与各采集器连接,进行信息的交互。各采集器与芯片内的待观测信号连接,用于获取待观测信号的数据。主控制器可以根据待观测信号所在的IP控制对应的目标采集器获取待观测信号的数据。相对于当前技术中,芯片的信号需要逐级观测。采用本技术方案,芯片中的待观测信号直连到DEBUG系统的采集器,主控制器通过JTAG仿真器的访问直接控制采集器获取待观测信号的数据,无需获取其他信号的数据,在对待观测信号进行观测时,减少了资源和时间的浪费。
在上述实施例中,对于DEBUG系统进行了详细的描述,本申请实施例还提供一种DEBUG方法,应用于上述的DEBUG系统。图4为本申请实施例提供的一种DEBUG方法的流程图,如图4所示,该方法包括:
S10:获取JTAG仿真器3发送的待观测信号所在的IP。
JTAG仿真器3也称为JTAG调试器,是通过ARM芯片的JTAG边界扫描口进行调试的设备。在步骤S10中,用户通过设置JTAG仿真器3,选择需要观测的芯片的待观测信号,主控制器1通过JTAG管脚获取到JTAG仿真器3发送的信息并解析以得到待观测信号所在的IP。该待观测信号可以是一个,也可以是多个。
S11:根据待观测信号所在的IP选择对应的目标采集器。
在具体实施中,每个待观测信号都有对应的采集器2。一条JTAG链上往往有多个采集器2,若多个待观测信号位于同一条JTAG链上,则可以根据JTAG链选择该链上的全部采集器2。
S12:控制目标采集器锁存待观测信号的数据。
在步骤S12中,主控制器1控制目标采集器锁存待观测信号的数据。锁存的时间可以是目标采集接收到主控制器1的控制信号时立刻锁存,也可以是待观测信号的寄存器的值达到了预先设定的阈值时进行锁存。
本申请实施例提供的DEBUG方法,应用于上述的DEBUG系统。主控制器与JTAG仿真器连接,当JTAG仿真器发出访问时,主控制器获取访问并对访问信息进行译码,以获取到待观测信号所在的IP。主控制器通过JTAG协议与各采集器连接,进行信息的交互。各采集器与芯片内的待观测信号连接,用于获取待观测信号的数据。主控制器可以根据待观测信号所在的IP控制对应的目标采集器获取待观测信号的数据。相对于当前技术中,芯片的信号需要逐级观测。采用本技术方案,芯片中的待观测信号直连到DEBUG系统的采集器,主控制器通过JTAG仿真器的访问直接控制采集器获取待观测信号的数据,无需获取其他信号的数据,在对待观测信号进行观测时,减少了资源和时间的浪费。
在具体实施中,对于待观测信号的锁存,对于一些较为简单的DEBUG场景,只需要观测某几个信号的状态即可。而对于复杂度较高的DEBUG场景,技术人员则需要获取特定条件下的某些信号的状态。
因此,在上述实施例的基础上,在本实施例中,在控制目标采集器锁存待观测信号的数据的步骤之前,还包括:
获取待观测信号的观测模式,观测模式包括直接观测模式和条件观测模式;
进一步的,控制目标采集器锁存待观测信号的数据包括:根据观测模式控制目标采集器锁存待观测信号的数据。
在本实施例中,观测模式包括直接观测模式和条件观测模式。需要说明的是,当观测模式为直接观测模式时,采集器2锁存当前时刻的待观测信号的数据。当观测模式为条件观测模式时,采集器2会一直监测待观测信号的数据,当待观测信号的数据达到预设值时进行锁存。可以理解的是,待观测信号中有不同的寄存器,当观测模式为条件观测模式时,采集器2会根据待观测信号中各寄存器的地址对各寄存器进行监测,待观测信号中的各寄存器有各自对应的目标数据,当寄存器的数据达到目标数据时,即锁存条件,采集器2会对此刻IP中的全部待观测信号的锁存器值进行锁存,以此使技术人员获取到特定情况下的待观测信号的数据。
本申请实施例提供的DEBUG方法,对待观测信号的观测分为直接观测模式和条件观测模式。在直接观测模式时,可以实时的、动态的观测待观测信号。在条件观测模式时,可以获取特殊的、静态的场景下的待观测信号的数据,能更有效更直接地帮助验证人员获取想要获得的芯片内部状态信息。采用本技术方案,技术人员可以根据需求选择不同的观测模式,增加了观测的灵活性。
在上述实施例的基础上,在本实施例中,若观测模式为直接观测模式,则根据观测模式控制目标采集器锁存待观测信号的数据包括:
控制目标采集器锁存当前时刻的待观测信号的数据。
本申请实施例提供的DEBUG方法,在观测模式为直接观测模式的情况下,目标采集器锁存当前时刻的待观测信号的各个寄存器的数据,有利于实时的、动态的观测待观测信号。
在上述实施例的基础上,在本实施例中,若观测模式为条件观测模式,则根据观测模式控制目标采集器锁存待观测信号的数据包括:
获取待观测信号的各寄存器的地址以及对应的目标数据;
在待观测信号的各寄存器的地址对应的实时数据满足目标数据的情况下,控制目标采集器的寄存器锁存满足目标数据的实时数据和对应的寄存器的地址。
在本实施例中,当设置待观测信号的各寄存器的地址以及对应的目标数据后,采集器2对各寄存器进行监测。当各寄存器对应的实时数据达到目标数据时,采集器2进行锁存。具体的,采集器2当中的译码器7根据信号采集控制器6转化的寄存器读写协议的地址,选择对应的偏移地址,用寄存器读写协议的地址加上偏移地址即可得出待观测信号的寄存器的地址,以用于采集待观测信号内具体的某个数据。可以理解的是,采集器2在待观测信号中的寄存器中的实时数据达到目标数据时进行锁存,而如果没有达到目标数据,采集器2则继续监测,等待其达到目标数据后进行锁存。
本申请实施例提供的DEBUG方法,在观测模式为条件观测模式的情况下,获取特殊的、静态的场景下的待观测信号的数据,能更有效更直接地帮助验证人员获取想要获得的芯片内部状态信息。
在具体实施中,当采集器2内的各寄存器获取到待观测信号的数据后,采集器2便不再使用,但是采集器2仍处于使能状态,造成了资源的浪费。
在上述实施例的基础上,在本实施例中,还包括:
查询目标采集器的各寄存器的状态是否均为空,若否,则关闭采集器2。
本申请实施例提供的DEBUG方法,查询目标采集器的各寄存器的状态是否均为空,若否,则说明采集器已获取到待观测信号的数据,因此,关闭采集器,减少了资源的浪费。
TCK作为JTAG的测试时钟输入引脚,可以为JTAG系统加入时间信息。在上述实施例的基础上,在本实施例中,还包括:
获取目标采集器锁存待观测信号的数据时刻的时间信息。
本申请实施例提供的DEBUG方法,主控制器获取到时间信息,给每次目标采集器锁存待观测信号的数据添加时间戳,从而可以判断出待观测信号的变化趋势。
需要说明的是,采集器2位于JTAG链上,JTAG链接于主控制器1的TDI和TDO中。一条JTAG链上可能存在很多采集器2,在具体实施中,若想对一条JTAG链上的待观测信号进行观测,则还包括:
获取JTAG仿真器3发送的观测链信息,观测链信息包括观测链上各待观测信号所在的IP;根据观测链信息,控制观测链上全部采集器2锁存对应的待观测信号的数据。
本申请实施例提供的DEBUG方法,根据观测链信息控制一条JTAG链上的全部采集器工作,获取该JTAG链上的全部待观测信号的数据,实现大规模的待观测信号的监测。
在上述实施例中,对于DEBUG方法进行了详细描述,本申请还提供DEBUG装置对应的实施例。
由于装置部分的实施例与方法部分的实施例相互对应,因此装置部分的实施例请参见方法部分的实施例的描述,这里暂不赘述。
图5为本申请实施例提供的一种DEBUG装置的结构图,如图5所示,该装置包括:存储器20,用于存储计算机程序;
处理器21,用于执行计算机程序时实现如上述实施例DEBUG方法的步骤。
本实施例提供的DEBUG装置可以包括但不限于智能手机、平板电脑、笔记本电脑或台式电脑等。
其中,处理器21可以包括一个或多个处理核心,比如4核心处理器、8核心处理器等。处理器21可以采用数字信号处理(Digital Signal Processing,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable LogicArray,PLA)中的至少一种硬件形式来实现。处理器21也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称中央处理器(CentralProcessing Unit,CPU);协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器21可以集成有图像处理器(Graphics Processing Unit,GPU),GPU用于负责显示屏所需要显示的内容的渲染和绘制。一些实施例中,处理器21还可以包括人工智能(Artificial Intelligence,AI)处理器,该AI处理器用于处理有关机器学习的计算操作。
存储器20可以包括一个或多个计算机可读存储介质,该计算机可读存储介质可以是非暂态的。存储器20还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。本实施例中,存储器20至少用于存储以下计算机程序201,其中,该计算机程序被处理器21加载并执行之后,能够实现前述任一实施例公开的DEBUG方法的相关步骤。另外,存储器20所存储的资源还可以包括操作系统202和数据203等,存储方式可以是短暂存储或者永久存储。其中,操作系统202可以包括Windows、Unix、Linux等。数据203可以包括但不限于待观测信号所在的IP、待观测信号的数据、时间信息等。
在一些实施例中,DEBUG装置还可包括有显示屏22、输入输出接口23、通信接口24、电源25以及通信总线26。
本领域技术人员可以理解,图5中示出的结构并不构成对DEBUG装置的限定,可以包括比图示更多或更少的组件。
本申请实施例提供的DEBUG装置,包括存储器和处理器,处理器在执行存储器存储的程序时,能够实现如下方法:获取JTAG仿真器发送的待观测信号所在的IP;根据待观测信号所在的IP选择对应的目标采集器;控制目标采集器锁存待观测信号的数据。
本申请实施例提供的DEBUG装置,当JTAG仿真器发出访问时,主控制器接受访问并对访问信息进行译码,以获取到待观测信号所在的IP。主控制器通过JTAG协议与各采集器连接,进行信息的交互。各采集器与芯片内的待观测信号连接,用于获取待观测信号的数据。主控制器可以根据待观测信号所在的IP控制对应的目标采集器获取待观测信号的数据。相对于当前技术中,芯片的信号需要逐级观测。采用本技术方案,芯片中的待观测信号直连到DEBUG系统的采集器,主控制器通过JTAG仿真器的访问直接控制采集器获取待观测信号的数据,无需获取其他信号的数据,在对待观测信号进行观测时,减少了资源和时间的浪费。
最后,本申请还提供一种计算机可读存储介质对应的实施例。计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上述方法实施例中记载的步骤。
可以理解的是,如果上述实施例中的方法以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本申请实施例提供的计算机可读存储介质,当JTAG仿真器发出访问时,主控制器接受访问并对访问信息进行译码,以获取到待观测信号所在的IP。主控制器通过JTAG协议与各采集器连接,进行信息的交互。各采集器与芯片内的待观测信号连接,用于获取待观测信号的数据。主控制器可以根据待观测信号所在的IP控制对应的目标采集器获取待观测信号的数据。相对于当前技术中,芯片的信号需要逐级观测。采用本技术方案,芯片中的待观测信号直连到DEBUG系统的采集器,主控制器通过JTAG仿真器的访问直接控制采集器获取待观测信号的数据,无需获取其他信号的数据,在对待观测信号进行观测时,减少了资源和时间的浪费。
以上对本申请所提供的一种DEBUG系统、方法、装置以及介质进行了详细介绍。说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
Claims (10)
1.一种DEBUG系统,其特征在于,包括:
主控制器(1)和采集器(2);
所述主控制器(1)与JTAG仿真器(3)连接,接收所述JTAG仿真器(3)的访问并进行译码以获取待观测信号所在的IP;
所述主控制器(1)通过JTAG协议与各所述采集器(2)连接;
各所述采集器(2)与芯片内的所述待观测信号连接;
所述主控制器(1)根据所述待观测信号所在的IP控制对应的目标采集器获取所述待观测信号的数据。
2.一种DEBUG方法,其特征在于,应用于权利要求1所述的DEBUG系统,包括:
获取JTAG仿真器发送的待观测信号所在的IP;
根据所述待观测信号所在的IP选择对应的目标采集器;
控制所述目标采集器锁存所述待观测信号的数据。
3.根据权利要求2所述的DEBUG方法,其特征在于,在所述控制所述目标采集器锁存待观测信号的数据的步骤之前,还包括:
获取所述待观测信号的观测模式,所述观测模式包括直接观测模式和条件观测模式;
进一步的,所述控制所述目标采集器锁存待观测信号的数据包括:根据所述观测模式控制所述目标采集器锁存所述待观测信号的数据。
4.根据权利要求3所述的DEBUG方法,其特征在于,若所述观测模式为直接观测模式,则所述根据所述观测模式控制所述目标采集器锁存所述待观测信号的数据包括:
控制所述目标采集器的锁存当前时刻的所述待观测信号的数据。
5.根据权利要求3所述的DEBUG方法,其特征在于,若所述观测模式为条件观测模式,则所述根据所述观测模式控制所述目标采集器锁存所述待观测信号的数据包括:
获取所述待观测信号的各寄存器的地址以及对应的目标数据;
在所述待观测信号的各寄存器的地址对应的实时数据满足所述目标数据的情况下,控制所述目标采集器锁存满足所述目标数据的实时数据和对应的寄存器的地址。
6.根据权利要求2至5任意一项所述的DEBUG方法,其特征在于,还包括:
查询所述目标采集器的各寄存器的状态是否均为空,若否,则关闭所述采集器。
7.根据权利要求6所述的DEBUG方法,其特征在于,还包括:
获取所述目标采集器锁存所述待观测信号的数据时刻的时间信息。
8.根据权利要求2所述的DEBUG方法,其特征在于,还包括:
获取所述JTAG仿真器发送的观测链信息,所述观测链信息包括观测链上各所述待观测信号所在的IP;
根据所述观测链信息,控制观测链上全部所述目标采集器锁存对应的所述待观测信号的数据。
9.一种DEBUG装置,其特征在于,包括存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求2至8任意一项所述的DEBUG方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求2至8任意一项所述的DEBUG方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111452712.3A CN114325357A (zh) | 2021-11-30 | 2021-11-30 | 一种debug系统、方法、装置以及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111452712.3A CN114325357A (zh) | 2021-11-30 | 2021-11-30 | 一种debug系统、方法、装置以及介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114325357A true CN114325357A (zh) | 2022-04-12 |
Family
ID=81049367
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111452712.3A Pending CN114325357A (zh) | 2021-11-30 | 2021-11-30 | 一种debug系统、方法、装置以及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114325357A (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102103535A (zh) * | 2011-03-07 | 2011-06-22 | 北京大学深圳研究生院 | 多核处理器、多核处理器的调试系统和调试方法 |
CN112527710A (zh) * | 2020-12-17 | 2021-03-19 | 西安邮电大学 | 一种jtag数据捕获分析系统 |
-
2021
- 2021-11-30 CN CN202111452712.3A patent/CN114325357A/zh active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102103535A (zh) * | 2011-03-07 | 2011-06-22 | 北京大学深圳研究生院 | 多核处理器、多核处理器的调试系统和调试方法 |
CN112527710A (zh) * | 2020-12-17 | 2021-03-19 | 西安邮电大学 | 一种jtag数据捕获分析系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113312879B (zh) | 芯片电路功能验证系统、方法、设备及存储介质 | |
CN108446215B (zh) | Pos机测试的方法、装置、系统及终端 | |
US10203371B2 (en) | Methods and systems for generating functional test patterns for manufacture test | |
CN105787164A (zh) | 一种用于可编程逻辑器件的调试方法及系统 | |
CN109240965B (zh) | Fpga逻辑捕获处理显示套件及其使用方法 | |
CN107273249B (zh) | 主板测试方法、处理器和主板测试系统 | |
CN111722968A (zh) | 一种硬件调试方法、装置、系统及可读存储介质 | |
CN113014339A (zh) | PCIe外插卡接收通道的质量测试方法、装置及设备 | |
CN109407655B (zh) | 一种调试芯片的方法及装置 | |
CN114281624A (zh) | 一种i2c信号完整性的测试方法、系统、装置及设备 | |
CN117076337B (zh) | 一种数据传输方法、装置、电子设备及可读存储介质 | |
CN113849419A (zh) | 芯片的测试向量生成方法、系统、设备及存储介质 | |
CN116521468B (zh) | 一种fpga在线调试方法及支持在线调试的fpga | |
EP3961403A1 (en) | Bus monitoring device and method, storage medium, and electronic device | |
CN112485699A (zh) | 一种服务器电源测试系统 | |
CN114325357A (zh) | 一种debug系统、方法、装置以及介质 | |
CN108693466B (zh) | 一种边界扫描器件、装置及控制方法和扫描方法 | |
CN115017080A (zh) | 一种在fpga芯片内复用jtag管脚的电路及方法 | |
CN116087752A (zh) | 一种芯片测试方法、系统、装置及介质 | |
US9946624B1 (en) | Systems and methods to capture data signals from a dynamic circuit | |
US6973607B2 (en) | Method and apparatus for testing electronic components | |
CN106650006B (zh) | 可编程逻辑器件的调试方法、系统及电子设计自动化终端 | |
CN111367729A (zh) | 一种结合CPLD与UART的debug方法、系统及设备 | |
CN111428691A (zh) | 芯片的调试方法、芯片的调试装置、存储介质和处理器 | |
CN116719746B (zh) | 调试方法、设备、待调试产品和计算机存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |