Nothing Special   »   [go: up one dir, main page]

CN101276541B - 显示装置及其驱动方法 - Google Patents

显示装置及其驱动方法 Download PDF

Info

Publication number
CN101276541B
CN101276541B CN 200810088829 CN200810088829A CN101276541B CN 101276541 B CN101276541 B CN 101276541B CN 200810088829 CN200810088829 CN 200810088829 CN 200810088829 A CN200810088829 A CN 200810088829A CN 101276541 B CN101276541 B CN 101276541B
Authority
CN
China
Prior art keywords
signal
shift register
image element
sweep
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN 200810088829
Other languages
English (en)
Other versions
CN101276541A (zh
Inventor
浅野慎
谷龟贵央
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Design And Development Contract Society
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101276541A publication Critical patent/CN101276541A/zh
Application granted granted Critical
Publication of CN101276541B publication Critical patent/CN101276541B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本文公开了一种显示装置及其驱动方法,其中,该显示装置包括:多个像素电路,每个像素电路都具有多个开关,开关被配置为接收预定周期的驱动信号,并通过驱动信号控制打开和闭合操作;以及驱动电路,被配置为控制开关的打开/闭合状态;驱动电路可用于扫描所述像素电路,并在彼此独立的周期中打开和闭合开关。通过本发明,可以实现显示装置的小型化、功耗的降低以及输入信号的减少。

Description

显示装置及其驱动方法
相关申请的交叉参考
本发明包含于2007年3月30日向日本专利局提交的日本专利申请JP 2007-092809号的主题,其全部内容结合于此作为参考。
技术领域
本发明涉及诸如有机电致发光(EL)显示装置的显示装置(以矩阵形式配置像素电路)中的有源矩阵型显示装置和用于该有源矩阵型显示装置的驱动方法。
背景技术
例如,在诸如液晶显示器(LCD)装置(下文称作LCD装置)的图像显示装置中,以矩阵形式配置大量的像素,并且响应于将被显示的图像信息来控制每个像素的光强度,从而显示图像。
同时,有机EL显示装置是自发光显示装置的显示装置,其中,每个像素电路均包括发光器件。当与LCD装置相比时,有机EL显示装置具有很高的显示图像的视觉可观察性、不需要背光以及响应速度很高。
此外,通过流过发光器件的电流值来控制每个发光器件的亮度,从而获取显色灰阶。换句话说,有机EL显示装置与LCD装置较大的特性差异在于发光器件为电流控制型。
与LCD装置类似,单纯矩阵型驱动方式和有源矩阵型驱动方式可用作有机EL显示器的驱动方式。尽管前一种方式结构简单,但其不适于实现大尺寸和高清晰度的显示装置。因此,正在积极地进行后一种有源矩阵型驱动方式的开发,其中,设置在每个像素电路内的有源器件(通常为薄膜晶体管(TFT))用于控制。
这里,描述典型的有源矩阵型有机EL显示装置的操作原理。
图1示出了典型有机EL显示装置的结构。
参照图1,所示的显示装置10包括像素阵列部12(以m×n矩阵配置像素电路(PXLC)12a)、水平选择器(HSEL)13、垂直扫描器(VSCN)14、通过水平选择器13选择并提供有根据亮度信息的数据信号的数据线DTL1~DTLn、以及通过垂直扫描器14选择性驱动的扫描线WSL1~WSLm。
注意,可在多晶硅上形成或者通过MOSIC等形成和在像素周围形成水平选择器13和/或垂直扫描器14。
在图2中示出了图1所示像素电路12a的结构的实例。
参照图2,像素电路20具有迄今为止推荐的各种电路结构中最简单的电路结构。
像素电路20包括p沟道TFT 21、n沟道TFT 22、电容器C21以及由有机EL器件(OLED)形成的发光器件23。
像素电路20的TFT 21的基极连接至电源电位VDD,并且其栅极连接至TFT 22的漏极。发光器件23的阳极连接至TFT 21的漏极,并且其阴极连接至基准电位GND,例如,基准电位GND可以是地电位。
像素电路20的TFT 22的源极连接至对应列的数据线DTL(DTL1~DTLn),并且其栅极连接至对应行的扫描线WSL(WSL1~WSLm)。电容器C21的一端连接至电源电位VDD,并且其另一端连接至TFT 22的漏极。
注意,由于有机EL器件在大多数情况下具有整流特性,所以有时被称作OLED(有机发光二极管),并使用如图2中的发光器件等的二极管符号来表示。但是,在下面的描述中,不需要OLED具有整流特性。
在使用具有如上所述这种结构的像素电路20的情况下,当将要将亮度数据写入这种像素时,通过垂直扫描器14的对应扫描线WSL来选择包括像素的像素行,并在该行中的像素中的TFT 22导通。
此时,通过数据线DTL以电压形式从水平选择器13提供亮度数据,并将其通过TFT 22写入用于保持数据电压的电容器C21。
写入电容器C21的亮度数据被保持一场的周期。将保持的数据电压施加于TFT 21的栅极。
因此,TFT 21根据所保持的数据通过电流驱动发光器件23。此时,通过调整被电容器C21保持的TFT 21的栅极-源极电压Vdata(<0)执行发光器件23的灰阶表示。
注意,由于用在图2的结构实例中的TFT晶体管起到开关器件的作用,所以在下面的描述中,可通过n沟道TFT、p沟道TFT或任意其它的开关器件来形成开关器件。
通常,有机EL器件的亮度Loled与流过有机EL器件的电流Ioled成比例地增大。因此,发光器件23的亮度Loled和电流Ioled满足下面的表达式(1):
Loled∝Ioled=k(Vdata-Vth)        …(1)
其中,k=1/2·μ·Cox·W/L。这里,μ是TFT 21中的载流子的迁移率,Cox为单位面积的TFT 21的栅极电容,W为TFT 21的栅极宽度,并且L为TFT 21的栅极长度。
因此,TFT 21的迁移率μ和阈值电压Vth(<0)的偏差对发光器件23的亮度的偏差具有直接影响。
在这种情况下,例如,即使将相同的电位Vdata写入不同的像素,在不同像素中的TFT 21的阈值电压Vth也发生偏差。因此,在不同的像素中流过发光器件23的电流Ioled偏离很大量,并与期望值偏离很多。结果,不能期待显示器件具有很高的画面质量。
已经推荐了解决刚刚所描述问题的大量像素电路,并在图3中示出了这些像素电路的一个代表。
参照图3,所示的像素电路30包括p沟道TFT 31、n沟道TFT32~34、电容器C31和C32以及由有机EL器件形成的发光器件(OLED)35。在图3中,还示出了数据线DTL、扫描线WSL、自动调零(auto zero)线AZL以及驱动线DSL。
下面,参照图4A~图4E描述像素电路30的操作。
如图4A和图4B所示,驱动线DSL和自动调零线AZL的信号被设置为高电平,以分别将TFT 32和TFT 33置于导通状态。此时,因为TFT 31以二极管连接状态连接至发光器件35,所以电流流过TFT 31。
随后,如图4A所示,驱动线DSL的信号被设置为低电平,以将TFT 32置于非导通状态。此时,如图4C所示,扫描线WSL被置于高电平状态,以将TFT 34置于导通状态。因此,如图4D所示,将基准电位Vref提供给数据线DTL。由于因此中断流向TFT 31的电流,所以如图4E所示,TFT 31的栅极电位Vg升高。然而,在栅极电位Vg上升至电位VDD-|Vth|的时间点处,TFT 31进入非导通状态并稳定电位。下文中,该操作有时被称为“自动调零操作”。
然后,自动调零线AZL被设置为低电平,以将TFT 33置于非导通状态,以及数据线DTL的电位被设置得比基准电位Vref低电压ΔVdata。如图4E所示,信号线电位的改变通过电容器C31将TFT 31的栅极电位降低电压ΔVg。
随后,如果如图4A和图4C所示,分别将扫描线WSL设置为低电平以将TFT 34置于非导通状态以及将驱动线DSL设置为高电平以将TFT 32置于导通状态,则电流流过TFT 31和发光器件35。因此,发光器件35开始发光。
如果可以忽略寄生电容,则分别根据下面的表达式(2)和(3)确定TFT 31的电压ΔVg和栅极电位Vg。
ΔVg=ΔVdata×C1/(C1+C2)            …(2)
Vg=VCC-|Vth|-ΔVdata×C1/(C1+C2)    …(3)
其中,C1为电容器C31的电容值,C2为电容器C32的电容值。
另一方面,在由Ioled表示发光时流过发光器件35的电流的情况下,通过串联连接至发光器件35的TFT 31控制电流Ioled。如果假设TFT 31在饱和区中操作,则使用众所周知的MOS晶体管表达式和上面的表达式(3)可获得由下面的表达式(4)所给出的关系:
Ioled=μCoxW/L/2(VCC-Vg-|Vth|)2
     =μCoxW/L/2(ΔVdata×C1/(C1+C2))2    …(4)
其中,μ为载流子的迁移率,Cox为单位面积的栅极电容,W为栅极宽度,以及L为栅极长度。
根据表达式(4),通过不依赖于TFT 31的阈值电压Vth从外部提供的电位ΔVdata来控制电流Ioled。换句话说,如果使用图3的像素电路30,则可以实现不被在不同像素中发生偏差的阈值电压Vth所影响的、电流均匀性相对较高以及由此亮度均匀性校高的显示装置。
例如,在美国专利第5684365号、日本专利公开第Hei 8-234683号或JP-2002-514320T中公开了上述像素电路。
发明内容
尽管上述具体实例是消除由TFT的特性偏差所引起的亮度不均匀的方案实例,但参照图3或图4也可以看出,通常为了控制一个像素电路,需要诸如扫描线WSL和驱动线DSL的多条控制信号线。
现在,描述典型的有源矩阵型有机EL显示装置中的像素电路的驱动方法。为了简化描述,描述一种驱动方法,其中,使用沿扫描线WSL传送以控制向像素电路的写入的扫描信号和沿驱动线DSL传送以控制发光器件35的驱动信号。
图5示出了有源矩阵型有机EL显示装置形式的显示装置10a。参照图5,显示装置10a包括像素电路30、水平选择器(HSEL)13、垂直扫描器(VSCN)14以及驱动扫描器(DSCN)15。在像素阵列部中,以480×n矩阵的形式配置如图3所示的这种像素电路30。像素电路30通过数据线DTL1~DTLn分别连接至水平扫描器13、通过扫描线WSL1~WSL480分别连接至垂直扫描器14以及通过驱动线DSL1~DSL480分别连接至驱动扫描器15。
垂直扫描器14、驱动扫描器15和水平选择器13根据时钟信号顺序驱动扫描线WSL1~WSL480、驱动线DSL1~DSL480以及数据线DTL1~DTLm,以选择预定的像素电路30并执行对所选像素电路30的写入。
垂直扫描器14包括用于其中480级的移位寄存器SRW1~SRW480和逻辑电路LW1~LW480。移位寄存器SRW1~SRW480串联连接,并且逻辑电路LW1~LW480分别连接至用于各级的移位寄存器SRW1~SRW480。
与写入像素电路30周期相同的起始信号SCLK1输入至第一级的移位寄存器SRW1。此外,相同周期的时钟信号CLK1并行输入至移位寄存器SRW1~SRW480。
移位寄存器SRW1~SRW480分别将输入信号输出至每一个都由多个器件构成的逻辑电路LW1~LW480,并且逻辑电路LW1~LW480对输入信号执行预定处理,使得沿扫描线WSL1~WSL480传送扫描信号。
驱动扫描器15具有设置在其中的480级的移位寄存器SRD1~SRD480和逻辑电路LD1~LD480。移位寄存器SRD1~SRD480串联连接,以及逻辑电路LD1~LD480分别连接至各级的移位寄存器SRW1~SRW480。
对于第一级的移位寄存器SRD1,输入与用于控制像素电路30的TFT 32的驱动信号相同的周期的起始信号SCLK2。此外,将相同周期的时钟信号CLK2并行输入至SRD1~SRD480。
移位寄存器SRD1~SRD480将输入信号输出至每一个都由多个器件形成的逻辑电路LD1~LD480,并且逻辑电路LD1~LD480对输入信号执行预定处理,使得沿驱动线DSL1~DSL480分别传送驱动信号。
为从垂直扫描器14输出的一个扫描信号设置一组移位寄存器,类似地,为从驱动扫描器15输出的一个驱动信号设置一组移位寄存器。然而,一般的有源矩阵型有机EL显示装置也具有类似结构。
现在,参照图6A~图6T描述垂直扫描器14和驱动扫描器15的操作。
图6A~图6T示出了显示装置10a中的垂直扫描器14和驱动扫描器15的操作。具体地,图6A示出了时钟信号CLK1;图6B示出了起始信号SCLK1;图6C~6J示出了沿扫描线WSL1~WSL244传送的扫描信号;图6K示出了时钟信号CLK2;图6L示出了起始信号SCLK2;以及图6M~6T分别示出了沿驱动线DSL1~DSL244传送的驱动信号。注意,图6C~图6T中示出的扫描信号和驱动信号仅示出了其中的一部分。
如图6C~图6J所示,假设在一场周期内,沿扫描线WSL1~WSL480传送一次开/关扫描信号,以及如图6M~图6T所示,在一场周期内,开/关驱动信号传送两次。注意,在图6C~6T中示出的扫描线WSL和驱动线DSL仅示出了信号线的一部分。此外,假设在初始状态下,所有移位寄存器SRW的输入和输出信号都被设置为低电平。
如图6A所示,时钟信号CLK1输入至垂直扫描器14的移位寄存器SRW1~SRW480,以及如图6K所示,时钟信号CLK2输入至驱动扫描器15的移位寄存器SRD1~SRD480。
同时,如图6B所示,起始信号SCLK1输入至第一级的移位寄存器SRW1,以及如图6L所示,起始信号SLK2输入至第一级的移位寄存器SRD1。
注意,在一场周期内,480个脉冲的时钟信号CLK1和CLK2分别输入至移位寄存器SRW1~SRW480和移位寄存器SRD1~SRD480。
输入至第一级的移位寄存器SRW1的起始信号SLK1与时钟信号CLK1同步地顺序移位至移位寄存器SRW2~SRW480。然后,如图6C~图6J所示,移位寄存器SRW1~SRW480分别通过逻辑电路LW1~LW480顺序将扫描信号传送至扫描线WSL1~WSL480,以控制像素电路30的TFT 34(参照图3)。
此外,驱动扫描器15类似于垂直扫描器14进行操作,并且如图6M~图6T所示,类似于垂直扫描器14的操作,顺序将驱动信号传送至驱动线DSL1~DSL480,以控制像素电路30的TFT 32(参照图3)。
顺便提及,有源矩阵型有机EL显示装置包括大量的驱动信号线,驱动信号线的数目大于对于一个像素电路仅需要一条扫描线的一般有源矩阵型LCD显示装置的驱动信号线的数目。此外,因为需要更多数量的驱动信号线,所以有源矩阵型有机EL显示装置的用于产生驱动信号的电路的外围元件的尺寸增大,并且由于使用玻璃基板上的TFT产生驱动信号线,所以需要增加显示装置的框架的尺寸。这产生了由此加大功耗的问题。
上述问题的一个解决方法是对一个像素使用一组移位寄存器,以生成不同驱动电路的多个输出信号。
现在,参照图7和图8A~8R描述上述问题的解决方法的实例。
图7示出了根据问题的解决方法实例的显示装置10b的实例。
参照图7,构成显示装置10b,以使用一组移位寄存器和逻辑电路来执行对像素的写入。垂直扫描器14a具有类似于图5的垂直扫描器14的结构,并且对于像素电路30的各行包括移位寄存器SR1~SR480和逻辑电路L1~L480。逻辑电路L1~L480通过扫描线WSL1~WSL480和驱动线DSL1~DSL480分别连接至各行的像素电路30。
现在,参照图8A~图8R描述垂直扫描器14a的操作。
图8A~图8R是示出显示装置10b中的垂直扫描器14a的操作的时序图。图8A示出了时钟信号CLK;图8B示出了起始信号SCLK;图8C~图8J示出了沿扫描线WSL1~WSL224传送的扫描信号;以及图8K~图8R示出了沿驱动线DSL1~DSL224传送的驱动信号。注意,仅示出了扫描线和驱动线的信号的一部分。
如图8C~图8J所示,在一场周期内,沿扫描线WSL1~WSL480和驱动线DSL1~DSL480传送一次开/关扫描信号和驱动信号。
注意,假设在初始状态下,所有移位寄存器SRW的输入和输出都被设置为低电平。此外,在一场周期内,480个脉冲的时钟信号CLK输入至移位寄存器SR1~SR480。
在图7所示的垂直扫描器14a中,类似于上文所述的显示装置10a的垂直扫描器14,时钟信号CLK输入至垂直扫描器14a的移位寄存器SR1~SR480(图8A),并且起始信号SCLK输入至第一级的移位寄存器SR1(图8B)。
与时钟信号CLK1同步,输入至第一级的移位寄存器SR1的起始信号SCLK被顺序移位至移位寄存器SR2~SR480。
然后,如图8C~图8J所示,通过逻辑电路L1~L480,移位寄存器SR1~SR480将输入信号顺序传送至扫描线WSL1~WSL480,以控制像素电路30的TFT 34(参照图3)。
如果将延迟半个时钟的信号用于驱动信号,则如图8K所示,例如,可使用扫描线WSL2的扫描信号作为用于驱动线DSL1的驱动信号来控制像素电路30的TFT 32。
如果通过i表示移位寄存器的任意移位级数,则沿驱动线DSL(i)传送的驱动信号等于传送至扫描线WSL(i+1)的扫描信号,并且可从一组移位寄存器中输出多个驱动信号。
然而,尽管如果沿扫描线WSL和驱动线DSL传送的信号的接通/切断周期相同可以使用上述方法,但在使用如图6C~图6J所示的这种多个扫描信号并且对各个扫描信号执行具有不同的开/关周期的不同操作的情况下,不能生成期望的扫描信号。因此,不能直接使用上述方法。
因此,需要提供一种显示装置及其驱动方法,通过该显示装置及其驱动方法,对于具有彼此不同的周期的多个扫描信号可共同使用移位寄存器,同时通过相同时钟扫描移位寄存器。
根据本发明的一个实施例,提供了一种显示装置,包括:多个像素电路,每一个都具有被配置为接收预定周期的驱动信号并被驱动信号控制其打开和闭合操作的多个开关;以及驱动电路,被配置为控制开关的打开/闭合状态,该驱动电路可用于扫描像素电路,并以各自独立的周期打开和闭合开关。
优选地,驱动电路响应于像素电路在扫描方向上被划分为期望的多个区域,并通过选择信号仅选择期望的一个划分区域,以及控制所选择的划分区域中的开关的打开/闭合状态。
在这种情况下,优选构成显示装置,使得每个像素电路均包括:第一开关,连接至以第一周期控制的第一驱动线;以及第二开关,连接至以第二周期控制的第二驱动线,该驱动电路包括串联连接的多个移位寄存器。每个移位寄存器都具有被输入预定周期的时钟信号的第一输入端以及第二输入端,处于第一级的一个移位寄存器在其第二输入端处接收预定周期的信号,驱动电路被配置为通过选择信号顺序选择划分区域并响应于移位寄存器的输入和输出状态控制以第一和第二周期控制第一和第二开关。
优选地,构成显示装置,使得每个像素电路均包括:光电器件;驱动晶体管,被配置为利用写信号驱动光电器件发光;第一开关,被配置为通过第一扫描信号而打开和闭合;以及第二开关,被配置为通过第二扫描信号而打开和闭合,以将写信号提供给用于驱动信号的控制终端,驱动电路被配置为将第二打开和闭合周期设置得长于第一开关的打开和闭合周期,并在第二打开和闭合周期中驱动第二开关。
根据本发明的另一个实施例,提供了一种显示装置的驱动方法,该显示装置包括多个像素电路,每一个都包括被配置为接收预定周期的驱动信号并被驱动信号控制其打开和闭合操作的多个开关,该驱动方法包括以预定周期扫描像素电路并在各自独立的周期内单独控制开关的步骤。
在在显示装置及其驱动方法中,每个像素电路的多个开关都从驱动电路接收驱动信号,并被驱动信号控制打开和闭合。此时,在各自独立的周期内开关被控制为打开和闭合。
通过显示装置及其驱动方法,由于在具有相互不同周期的多个扫描信号中共享移位寄存器,所以可以实现框架尺寸的减小。
附图说明
图1是示出典型的有机EL显示装置的结构的框图;
图2是示出图1所示像素电路的结构的第一实例的电路图;
图3是示出图1所示像素电路的结构的第二实例的电路图;
图4A~图4E是示出用于图3的像素电路的驱动方法的时序图;
图5是示出不同的典型有机EL显示装置和垂直扫描器的结构的实例的框图;
图6A~图6T是示出图5所示垂直扫描器的操作的时序图;
图7是示出不同的典型有机EL显示装置和垂直扫描器的结构的另一个实例的框图;
图8A~图8R是示出图7所示垂直扫描器的操作的时序图;
图9是示出应用本发明实施例的有机EL显示装置的结构实例的框图;
图10是示出图9所示像素电路的结构实例的电路图;
图11是示出图9所示垂直扫描器的结构的第一实例的框图;
图12是示出图11所示垂直扫描器的电路结构实例的框图;
图13是示出图11所示移位寄存器的等效模型的实例的框图;
图14A~图14D是示出图13的移位寄存器的操作的时序图;
图15A~图15S是示出图12的垂直扫描器的操作的时序图;
图16是示出图9所示垂直扫描器的结构的第二实例的框图;以及
图17A~图17X是示出图16的垂直扫描器的操作的时序图。
具体实施方式
下面,通过参照视图说明本发明的优选实施例。
图9示出了应用本发明的有机EL显示装置的结构实例,以及图10示出了用在有机EL显示装置中的像素电路的具体结构的实例。
参照图9和图10,显示装置100包括:像素阵列部102,其中,以m×n矩阵形式配置像素电路101;水平选择器(HSEL)103;垂直扫描器(VSCN)104,用作驱动电路;第一自动调零电路(AZRD1)105;以及第二自动调零电路(AZRD2)106。
每个像素电路101都通过数据线DTL连接至水平选择器103并通过用于控制向像素电路101写入的扫描线WSL和用于驱动发光器件的驱动线DSL连接至垂直扫描器104。此外,每个像素电路101都通过用作第三驱动线的第一自动调零线AZL1连接至第一自动调零电路105以及通过用作第四驱动线的第二自动调零线AZL2连接至第二自动调零电路106。
在下面的描述中,假设像素阵列部102包括以480(=m)×n矩阵形式配置的像素电路101。
每个像素电路101都包括p沟道TFT 111(对应于第二开关)、n沟道TFT 112和113、另一个n沟道TFT 114(对应于第一开关)、再一个n沟道TFT 115、电容器C111、由有机EL器件形成的发光器件116、第一节点ND111、以及第二节点ND112。
在像素电路101中,TFT 111、用作驱动晶体管的TFT 112、第一节点ND111和发光器件116串联连接在本实施例中的电源电位VCC的第一基准电压和本实施例中的地电位Vcathode的第二基准电压之间。更具体地,发光器件116的阴极连接至地电位Vcathode,其阳极连接至第一节点ND111。TFT 112的源极连接至第一节点ND111,并且TFT 111的漏极连接至TFT 112的漏极,其源极连接至电源电位VCC。
TFT 112的栅极连接至第二节点ND112,并且TFT 111的栅极连接至驱动线DSL。TFT 113的漏极连接至第一节点ND111和电容器C111的第一电极,其源极连接至固定电位VSS2。此外,TFT 113的栅极连接至第二自动调零线AZL2。此外,电容器C111的第二电极连接至第二节点ND112。
TFT 114的源极和漏极连接至数据线DTL和第二节点ND112并在它们之间。TFT 114的栅极连接至扫描线WSL。此外,TFT 115的源极和漏极连接至第二节点ND112和预定电位Vss1并在它们之间。TFT 115的栅极连接至第一自动调零线AZL1。
当沿扫描线WSL传送的扫描信号具有高电平时,TFT 114表现为导通状态,并执行向像素的写入。
另一方面,当沿驱动线DSL传送的驱动信号具有低电平时,TFT 111表现为导通状态,并且电流流向发光器件116,使得发光器件116发光。
现在,描述垂直扫描器104的结构的第一实例。
第一结构实例
图11示出了垂直扫描器104的第一结构实例。
显示装置100的垂直扫描器104对于具有不同周期的多个信号以相同的时钟进行扫描,同时共享移位寄存器。为了简化说明和描述,下面集中描述垂直扫描器104。因此,这里省略对第一自动调零电路105、第二自动调零电路106、第一自动调零线AZL1和第二自动调零线AZL2的描述。
像素电路101通过数据线DTL1~DTLn连接至水平选择器103,并通过扫描线WSL1~WSL480和驱动线DSL1~DSL480连接至垂直扫描器104。
垂直扫描器104包括移位寄存器SR1~SR480和逻辑电路L1~L480。
移位寄存器SR1~SR480串联连接,并且对于各个移位级具有连接至其的逻辑电路L1~L480。将相同周期的时钟信号CLK输入至移位寄存器SR1~SR480,并将具有发光器件的驱动周期的起始信号SCLK输入至第一级的移位寄存器SR1。
图11所示的垂直扫描器104被划分成第一区REG1和第二区REG2,第一区REG1包括分别设置在第一至第240个移位级的移位寄存器SR1~SR240和逻辑电路L1~L240,第二区REG2包括分别设置在第241至第480个移位级的移位寄存器SR241~SR480和逻辑电路L241~L480。
在本结构实例中,为了在第一区REG1和第二区REG2之间改变,垂直扫描器104包括选择信号线SLCTL、第一选择信号线SLCTL1、第二选择信号线SLCTL2、反相器1041、用于480级的反相器1042以及用于480级的AND门1043。
如图11所示,将选择信号线SLCTL分配给第一选择信号线SLCTL1和第二选择信号线SLCTL2。此外,反相器1041连接至第一选择信号线SLCTL1,以转换输入至垂直扫描器104的信号。
第一区REG1
在第一区REG1中,通过信号线,将每个逻辑电路L1~L240的第一输出端连接至AND门1043的第二输入端,并将其第二输出端连接至反相器1042的输入端。通过信号线,将AND门1043的第一输入端连接至第二选择信号线SLCTL2,将其第二输出端连接至对应级的逻辑电路L1~L240中的一个的第一输出端,并且其输出端通过对应的一条扫描线WSL1~WSL240连接至相同级的像素电路101。反相器1042通过驱动线DSL1~DSL240分别连接至相同级的像素电路101。
第二区REG2
在第二区REG2中,通过信号线,将每个逻辑电路L241~L480的第一输出端连接至AND门1043的第二输入端,并将其第二输出端连接至反相器1042的输入端。通过信号线,将AND门1043的第一输入端连接至第二选择信号线SLCTL2,将其第二输入端连接至对应级的逻辑电路L241~L480中的一个的第一输出端。此外,将AND门1043的输出端连接至同级的那些像素电路101和扫描线WSL241~WSL480中的一条。反相器1042通过驱动线DSL241~DSL480连接至相同级的像素电路101。
现在,描述本结构实例中的区REG1和REG2的选择。
第一区REG1的选择
如果传送至选择信号线SLCTL的选择信号SLCT变为高电平,则第二选择信号线SLCTL2的信号电位此后保持为高电平,并且第一选择信号线SLCTL1的信号电平通过反相器1041变为低电平。因此,通过AND门1043选择设置在第一区REG1中的扫描线WSL1~WSL240,并且仅在连接至扫描线WSL1~WSL240的那些像素电路101中执行写入。
第二区REG2的选择
如果传送至选择信号线SLCTL的选择信号SLCT变为低电平,则第一选择信号线SLCTL1的信号电平通过反相器1041变为高电平,并且第二选择信号线SLCTL2的信号电平变为低电平。因此,通过AND门1043选择在第二区REG2中设置的扫描线WSL241~WSL480,并且仅在连接至扫描线WSL241~WSL480中的那些像素电路101中执行写入。
对于驱动线DSL1~DSL480,不管选择信号SLCT如何,都传送逻辑电路L1~L480的输出信号。当任意一个输出信号都具有高电平时,通过反相器1042将信号电平转换至低电平,因此,连接至对应一条驱动线DSL 1~DSL480的像素电路101的TFT 111(参照图10)导通,并且发光器件116发光。
简而言之,如果选择信号SLCT被保持为高电平,则能够进行第一区REG1中对像素电路101的写入,但是如果选择信号SLCT被保持为低电平,则能够进行第二区REG2中对像素电路101的写入。
现在,描述本结构实例中的垂直扫描器104的电路结构。
图12示出了垂直扫描器104的电路结构的实例。
参照图12,移位晶体管SR(i)~SR(i+2)串联连接。移位晶体管SR(i)~SR(i+2)具有时钟输入端CK、反相时钟输入端XCK、输入端IN以及输出端OUT,时钟信号CLK、反相时钟信号XCLK和输入信号INS分别输入其中,以及从中输出输出信号OUTS。此外,逻辑电路L(i)~L(i+2)包括AND门122和反相器123。这里,后缀i表示第i级的移位寄存器等。
例如,第i个移位寄存器SR(i)的输入端IN连接至AND门122的第一输入端,其输出端OUT通过节点NDi连接至反相器123的输入端和输出缓冲器1042的输入端。
反相器123的输入端连接至节点NDi,其输出端连接至AND门122的第二输入端。
AND门122的第一输入端连接至移位寄存器SR(i)的输入端IN,其第二输入端连接至反相器123的输出端,并且其输出端连接至AND门1043的第二输入端。AND门1043的第一输入端连接至选择信号线SLCTL,其第二输入端连接至AND门122的输出端,并且其输出端连接至输出缓冲器124的输入端。
输出缓冲器124的输入端连接至AND门1043的输出端,并且其输出端连接至扫描线WSL(i)。反相器1042的输入端连接至节点NDi,并且其输出端连接至驱动线DSL(i)。
注意,图12中所示的选择信号线SLCTL表示选择信号线SLCT1和SLCT2中的一条。例如,在移位晶体管SR(i)设置在第一区REG1中的情况下,选择信号线SLCTL表示第二选择信号线SLCTL2,而在移位晶体管SR(i)设置在第二区REG2中的情况下,选择信号线SLCTL表示第一选择信号线SLCTL1。
类似的连接模式还用于移位寄存器SR(i+1)和SR(i+2)。
现在,将第i个移位寄存器SR(i)作为实例来描述垂直扫描器104的部件的操作。
不管选择信号SLCT如何,驱动线DSL(i)都反映移位寄存器SR(i)的输出信号OUTS。通过输出缓冲器124将移位寄存器SR(i)的输出信号OUTS的信号电平进行反转。当输出信号OUTS处于高电平时,发光器件发光,而当输出信号OUTS具有低电平时,发光器件不发光。
(A)描述当选择信号SLCT保持为高电平时的操作
如果移位寄存器SR(i)接收高电平的输入信号INS并输出低电平的输出信号OUTS,则AND门122的第一输入端接收高电平信号,其第二输入端接收通过反相器23反转的高电平信号。然后,AND门122输出高电平信号。
然后,AND门1043的第一输入端接收高电平信号,其第二输入端接收从AND门122输出的高电平信号。随后,AND门1043将高电平信号传送至扫描线WSL(i)。
然后,如果移位寄存器SR(i)接收高电平的输入信号INS并输出高电平的输出信号OUTS,则AND门122的第一输入端接收高电平信号,其第二输入端接收通过反相器123反相的低电平信号。然后,AND门122输出低电平信号。
然后,AND门1043的第一输入端接收高电平信号,其第二输入端接收从AND门122输出的低电平信号,并输出低电平信号。输出缓冲器123从AND门1043接收低电平信号,并将低电平信号传送至扫描线WSL(i)。
然后,如果移位寄存器SR(i)接收低电平的输入信号INS并输出高电平的输出信号OUTS,则AND门122的第一输入端接收低电平信号,其第二输入端接收通过反相器123反相的低电平信号。随后,AND门122输出低电平信号。
然后,AND门1043的第一输入端接收高电平信号,其第二输入端接收从AND门122输出的低电平信号,并输出低电平信号。输出缓冲器124从AND门1043接收低电平信号,并将低电平信号传送至扫描线WSL(i)。
另一方面,如果移位寄存器SR(i)接收低电平的输入信号INS并输出低电平的输出信号OUTS,则AND门122的第一输入端接收低电平信号,其第二输入端接收通过反相器123反相的高电平信号。随后,AND门122输出低电平信号。
然后,AND门1043的第一输入端接收高电平信号,其第二输入端接收从AND门122输出的低电平信号,并输出低电平信号。输出缓冲器124从AND门1043接收低电平信号,并将低电平信号传送至扫描线WSL(i)。
(B)描述当选择信号SLCT保持为低电平时的操作
由于将低电平信号输入至AND门1043的第一输入端,所以AND门1043的输出表现为低电平。因此,不管移位寄存器SR(i)的输入和输出信号的信号电平,扫描线WSL(i)都表现为低电平。
如上所述,仅当选择信号SLCT的状态被选择并且移位寄存器SR(i)接收高电平的输入信号INS并输出低电平的输出信号OUTS时,才将高电平信号传送至扫描线WSL(i),以执行对像素的写入。
现在,描述根据本结构实例的移位寄存器的操作。
图13示出了移位寄存器的等效模型的实例。
参照图13,根据本结构实例的移位寄存器SR(i)具有时钟输入端CK、反相时钟输入端XCK、输入端IN以及输出端OUT。
移位寄存器SR(i)在时钟信号CLK和反相时钟信号XCLK的上升沿处进行操作。
图14A~图14D示出了图13所示移位寄存器的操作。
将图14A所示的时钟信号CLK和图14B所示的反相时钟信号XCLK分别输入至时钟输入端CK和反相时钟输入端XCK。
如果将图14C所示的输入信号INS输入至移位寄存器SR(i)的输入端IN,则由于输入信号INS具有低电平,所以移位寄存器SR(i)从输出端OUT输出如图14D所示的低电平的输出信号OUTS,然后保持低电平,直至时钟信号CLK的下一个上升沿。
然后,在时钟信号CLK的第二上升沿处,由于输入信号INS具有高电平,所以移位寄存器SR(i)输出高电平的输出信号OUTS,并保持高电平的输出信号OUTS,直至时钟信号CLK的第三上升沿。
在时钟信号CLK的第三上升沿处,由于输入信号INS处于低电平,所以移位寄存器SR(i)输出低电平的输出信号OUTS,并保持低电平的输出信号OUTS,直至没有示出的时钟信号CLK的第四上升沿。
以这种方式,移位寄存器SR(i)与时钟信号CLK同步地将输入信号INS顺序移位一级,并输出所移位的输入信号INS。
现在,参照图15A~图15S描述垂直扫描器104的操作。
图15A~图15S示出根据本结构实例的垂直扫描器104的时序图。具体地,图15A~图15C分别示出了时钟信号CLK、起始信号SCLK和选择信号SLCT;图15D~图15K示出了沿扫描线WSL1~WSL244传送的扫描信号;图15L~图15S示出了沿驱动线DSL1~DSL224传送的驱动信号。注意,在图15D~15S中示出的扫描信号和驱动信号仅示出了其一部分。
如图15D~图15K所示,在一场周期内,沿每条扫描线WSL1~WSL480传送一次开/关扫描信号,并且如图15L~图15S所示,在一场周期内,沿每条驱动线DSL1~DSL480传送两次开/关驱动信号。注意,在初始状态下,将所有移位寄存器SR1~SR480的输入和输出信号都设置为低电平。
如图15A所示,在一场周期内,将480个脉冲的时钟信号CLK输入至垂直扫描器104的移位寄存器SR1~SR480的每一个,并且如图15B所示,将起始信号SCLK输入至第一级的移位寄存器SR1。
此外,移位寄存器SR1~SR480接收输入信号INS,并将输出信号OUTS输出至逻辑电路L1~L480。
如图15A所示,将时钟信号CLK输入至移位寄存器SR1~SR480。此外,将如图15B所示的这种起始信号SCLK输入至移位寄存器SR1。起始信号SCLK具有等于两倍于驱动信号周期的扫描信号周期,即,具有图10所示发光器件116的发光周期。
如图15C所示,选择信号SLCT被保持为高电平直至在第一区REG1中的第240级被扫描,随后在第二区REG2中的第241~480级保持为低电平。
在选择信号SLCT保持为高电平的周期内,选择第一区REG1,而在选择信号SLCT保持为低电平的周期内,选择第二区REG2。
在时钟信号CLK的第一上升沿处,将图15B所示高电平的起始信号SCLK输入至移位寄存器SR1。此外,此时,移位寄存器SR1的输出信号OUTS保持为初始低电平。
因此,如图15D所示,扫描线WSL1变为高电平,并保持为高电平直至时钟信号CLK的下一个上升沿,同时执行在扫描线WSL1上的像素的写入。
由于移位寄存器SR2~SR480的输入信号INS和输出信号OUTS都具有低电平,所以扫描线WSL2~WSL480保持为低电平,并且不执行向像素电路101的写入。此外,移位寄存器SR1~SR480的所有输出信号OUTS和驱动线DSL1~DSL480都保持为低电平,并且发光器件116不发光。
在时钟信号CLK的第二上升沿处,如图15B所示,移位寄存器SR1的输入信号INS保持为高电平。
移位寄存器SR1将输入信号INS移位对应于半个时钟的量,并且移位寄存器SR1的输出信号OUTS和移位寄存器SR2的输入信号INS变为高电平。此外,移位寄存器SR2的输出信号OUTS以及移位寄存器SR3~SR480的输入和输出信号都保持为低电平。
因此,如图15E所示,扫描线WSL1的扫描信号变为低电平,扫描线WSL2的扫描信号变为高电平。然后,扫描线WSL2的扫描信号保持为高电平直至时钟信号CLK的下一个上升沿,并执行扫描线WSL2上的像素电路101的写入。此外,如图15L所示,驱动线DSL1上的发光器件116在起始信号SCLK保持为高电平的周期内执行第一次发光。
在时钟信号CLK的第三上升沿处,如图15B所示,移位寄存器SR1的输入信号INS保持为高电平。
移位寄存器SR1将输入信号INS移位半个时钟,并且移位寄存器SR1的输出信号OUTS和移位寄存器SR2的输入信号INS都保持为高电平。
移位寄存器SR2将输入信号INS移位半个时钟,并且移位寄存器SR2的输出信号OUTS和移位寄存器SR3的输入信号INS都保持为高电平。此外,移位寄存器SR3的输出信号OUTS以及移位寄存器SR4~SR480的输入和输出信号都保持为低电平。
因此,如图15F所示,扫描线WSL2的扫描信号变为低电平,扫描线WSL3的扫描信号变为高电平,并保持在高电平直至时钟信号CLK的下一个上升沿,同时执行扫描线WSL3上的像素电路101的写入。此外,如图15M所示,在起始信号SCLK保持为高电平的同时,驱动线DSL2上的发光器件116执行第一次发光。
在时钟信号CLK的第四上升沿处,如图15B所示,移位寄存器SR1的输入信号INS保持为高电平。
移位寄存器SR1将输入信号INS移位半个时钟,并且移位寄存器SR1的输出信号OUTS和移位寄存器SR2的输入信号INS都保持为高电平。
移位寄存器SR2将输入信号INS移位半个时钟,并且移位寄存器SR2的输出信号OUTS和移位寄存器SR3的输入信号INS都保持为高电平。
移位寄存器SR3将输入信号INS移位半个时钟,并且移位寄存器SR3的输出信号OUTS和移位寄存器SR4的输入信号INS都变为高电平。此外,移位寄存器SR4的输出信号OUTS以及移位寄存器SR5~SR480的输入和输出信号都保持为低电平。
因此,如图15G所示,扫描线WSL3的扫描信号变为低电平,扫描线WSL4的扫描信号改变并保持为高电平,直至时钟输入端CK的下一个上升沿,同时执行扫描线WSL3上的像素电路101的写入。此外,如图15N所示,驱动线DSL3上的发光器件116在起始信号SCLK被保持为高电平的周期内执行第一次发光。
此后,在选择信号SLCT保持为高电平的第一区REG1中,移位寄存器SR1~SR480与时钟信号CLK同步地将输入信号INS一级半个时钟顺序进行移位,使得在扫描方向上传送扫描信号和驱动信号的脉冲,直至第240个时钟信号CLK。
在时钟信号CLK的第241个上升沿处,移位寄存器SR240将输入信号INS移位半个时钟,并且移位寄存器SR240的输出信号OUTS和移位寄存器SR241的输入信号INS变为高电平。此外,移位寄存器SR241的输出信号OUTS以及移位寄存器SR242~SR480的输入和输出信号保持为低电平。
因此,如图15H所示,扫描线WSL240的扫描信号变为低电平,扫描线WSL241的扫描信号变为高电平并保持为高电平,直至时钟信号CLK的下一个上升沿,同时执行扫描线WSL241上的像素电路101的写入。
此外,驱动线DSL240上的发光器件116在起始信号SCLK保持为高电平的周期内执行第一次发光。
在时钟信号CLK的第242个上升沿处,移位寄存器SR241将输入信号INS移位半个时钟,并且移位寄存器SR241的输出信号OUTS和移位寄存器SR242的输入信号INS变为高电平。此外,移位寄存器SR242的输出信号OUTS以及移位寄存器SR243~SR480的输入和输出信号保持为低电平。
因此,如图15I所示,扫描线WSL241的扫描信号变为低电平,扫描线WSL242的扫描信号变为高电平,并保持为高电平,直至时钟信号CLK的下一个上升沿,同时执行扫描线WSL242上的像素电路101的写入。此外,如图15P所示,驱动线DSL241的发光器件116在起始信号SCLK保持为高电平的周期内执行第二次发光。
此后,在选择信号SCLT保持在低电平的第二区REG2中,移位寄存器SR(i)与时钟信号CLK同步地将输入信号INS一级半个时钟进行移位,直至到达第480个时钟信号CLK。因此,如图15J~图15K和15Q~15S所示,在扫描方向上顺序传送扫描信号和驱动信号的脉冲。
如上所述,根据本结构实例,即使扫描信号和驱动信号的信号周期彼此不同,通过在扫描方向上划分垂直扫描器104并选择性地使用选择信号来选择划分区域,可以实现通过共享的移位寄存器在相同时钟周期内的扫描。
第二结构实例
现在,描述垂直扫描器的第二结构实例。
图16示出了垂直扫描器的第二结构实例。
参照图16,第二结构实例的垂直扫描器104a包括与第一结构实例的垂直扫描器104类似的移位寄存器SR1~SR480和逻辑电路L1~L480,并具有与第一结构实例类似的连接方式。然而,在垂直扫描器104a中,其区域在扫描方向上划分为4个区。垂直扫描器104a还包括解码器107,用于选择期望的一个划分区域。
为了简化描述,下面主要给出垂直扫描器104a的描述。因此,这里省略第一自动调零电路105、第二自动调零电路106、第一自动调零线AZL1和第二自动调零线AZL2。
具体地,垂直扫描器104a包括由移位寄存器SR1~SR120和逻辑电路L1~L120构成的第一区REG1、移位寄存器SR121~SR240和逻辑电路L121~L240构成的第二区REG2、移位寄存器SR241~SR360和逻辑电路L241~L360构成的第三区REG3以及移位寄存器SR361~SR480和逻辑电路L361~L480构成的第四区REG4。
在本结构实例中,为了执行区REG1~REG4的改变,垂直扫描器104a包括解码器107、第一选择信号线SLCTL00、第二选择信号线SLCTL01、第三选择信号线SLCTL10、第四选择信号线SLCTL11、480级的反相器1042以及480级的AND门1043a。
第一区REG1
在第一区REG1中,通过信号线,逻辑电路L1~L120中的每一个的第一输出端连接至AND门1043a的第二输入端,其第二输出端连接至反相器1042的输入端。通过信号线,AND门1043a的第一输入端连接至第一选择信号线SCLTL00,其第二输入端连接至逻辑电路L1~L120中对应的一个的第一输出端。AND门1043a的输出端通过扫描线WSL1~WSL120中对应的一条连接至相同级的像素电路101。反相器1042的输出端通过驱动线DSL1~DSL120中随应的一条连接至相同级的像素电路101。
第二区REG2
在第二区REG2中,通过信号线,逻辑电路L121~L240的每一个的第一输出端连接至AND门1043a的第二输入端,其第二输出端连接至反相器1042的输入端。通过信号线,AND门1043a的第一输入端连接至第二选择信号线SCLTL01,其第二输入端连接至逻辑电路L121~L240中对应的一个的第一输出端。AND门1043a的输出端通过扫描线WSL121~WSL240中对应的一条连接至相同级的像素电路101。反相器1042的输出端通过驱动线DSL121~DSL240中对应的一条连接至相同级的像素电路101。
第三区REG3
在第三区REG3中,通过信号线,逻辑电路L241~L360的每一个第一输出端连接至AND门1043a的第二输入端,其第二输出端连接至反相器1042的输入端。通过信号线,AND门1043a的第一输入端连接至第三选择信号线SCLTL10,其第二输入端连接至逻辑电路L241~L360中对应的一个的第一输出端。AND门1043a的输出端通过扫描线WSL241~WSL360中对应的一条连接至相同级的像素电路101。反相器1042的输出端通过驱动线DSL241~DSL360中对应的一条连接至相同级的像素电路101。
第四区REG4
在第四区REG4中,通过信号线,逻辑电路L361~L480的每一个的第一输出端连接至AND门1043a的第二输入端,其第二输出端连接至反相器1042的输入端。通过信号线,AND门1043a的第一输入端连接至第四选择信号线SCLTL11,其第二输入端连接至逻辑电路L361~L480中对应的一个的第一输出端。AND门1043a的输出端通过扫描线WSL361~WSL480中对应的一条连接至相同级的像素电路101。反相器1042的输出端通过驱动线DSL361~DSL480中对应的一条连接至相同级的像素电路101。
第一选择信号线SCLCTL00、第二选择信号线SCLCTL01、第三选择信号线SCLCTL10和第四选择信号线SCLCTL11连接至解码器107。
将选择信号SLCT0和另一个选择信号SLCT1输入至解码器107。解码器107执行预定处理,并输出选择信号SLCT00、SLCT01、SLCT10和SLCT11,以分别选择信号线SLCTL00、SLCTL01、SLCTL10和SLCTL11。
现在,描述在本结构实例中的区REG1~REG4的选择。
第一区REG1的选择
如果将低电平的选择信号SLCT0和低电平的选择信号SLCT1输入至解码器107,则解码器107输出高电平的选择信号SLCT00、低电平的选择信号SLCT01、低电平的选择信号SLCT10和低电平的SLCT11。此时,选择第一区REG1,并执行向连接至扫描线WSL1~WSL120的像素电路101的写入。
第二区REG2的选择
如果将高电平的选择信号SLCT0和低电平的选择信号SLCT1输入至解码器107,则解码器107输出低电平的选择信号SLCT00、高电平的选择信号SLCT01、低电平的选择信号SLCT10和低电平的SLCT11。此时,选择第二区REG2,并执行向连接至扫描线WSL121~WSL240的像素电路101的写入。
第三区REG3的选择
如果将低电平的选择信号SLCT0和高电平的选择信号SLCT1输入至解码器107,则解码器107输出低电平的选择信号SLCT00、低电平的选择信号SLCT01、高电平的选择信号SLCT10和低电平的SLCT11。此时,选择第三区REG3,并执行向连接至扫描线WSL241~WSL360的像素电路101的写入。
第四区REG4的选择
如果将高电平的选择信号SLCT0和高电平的选择信号SLCT1输入至解码器107,则解码器107输出低电平的选择信号SLCT00、低电平的选择信号SLCT01、低电平的选择信号SLCT10和高电平的SLCT11。此时,选择第四区REG4,并执行向连接至扫描线WSL361~WSL480的像素电路101的写入。
对于驱动线DSL1~DSL480,分别传送来自逻辑电路L1~L480的信号。
参照图17A~图17X描述该垂直扫描器104a的操作。
图17A~图17X示出了根据本结构实例的垂直扫描器104a的操作。具体地,图17A示出了时钟信号CLK;图17B示出了起始信号SCLK;图17C示出了选择信号SLCT0;图17D示出了选择信号SLCT1;图17E示出了选择信号SLCT00;图17F示出了选择信号SLCT01;图17G示出了选择信号SLCT10;图17H示出了选择信号SLCT11;图17I~图17P示出了向扫描线WSL1~WSL362传送的扫描信号;以及图17Q~图17X示出了向驱动线DSL1~DSL362传送的驱动信号。注意,图17所示出的扫描信号和驱动信号仅示出了其一部分。
在一场周期内,向扫描线WSL1~WSL480传送一次开/关扫描信号,并且在一场周期内,向驱动线DSL1~DSL480传送四次开/关驱动信号。注意,移位寄存器SR1~SR480的输入和输出信号初始都处于低电平。
如图17A所示,将相同周期的时钟信号CLK输入至移位寄存器SR1~SR480。此外,如图17B所示,将周期等于发光器件116的发光周期四倍的起始信号SCLK输入至第一级的移位寄存器SR1。
如图17C所示,将周期等于起始信号SCLK周期的两倍的信号传送至选择信号SLCT0。此外,如图17D所示,将周期等于起始信号SCLK周期四倍的另一个信号传送至选择信号SLCT1。
随后,如图17E~图17H所示,解码器107响应于选择信号SLCT0和选择信号SLCT1的信号电平来输出选择信号SLCT00、SLCT01、SLCT10和SLCT11。
在第二结构实例中,解码器107按顺序连续选择区REG1~REG4,并且类似于第一结构实例,垂直扫描器104a与时钟信号CLK同步地执行扫描方向上的扫描。
如图17I所示在这种时钟信号CLK的上升沿处生成的扫描信号与时钟信号CLK同步地如图17I~17P所示顺序进行移位,以执行向像素电路101的写入。
此外,如图17Q所示在这种时钟信号CLK的上升沿处生成的驱动信号与时钟信号CLK同步地如图17R~17X所示顺序进行移位,并在一场周期内,发光器件116发光四次。
此外,虽然在本结构实例中选择信号SLCT00、SLCT01、SLCT10和SLCT11具有其中一个在任意定时保持一次高电平的这种信号周期,但它们可具有其中一个保持两次高电平的这种不同的信号周期。
此外,在本结构实例中,仅对于扫描信号提供四个划分区域的选择信号SLCT00、SLCT01、SLCT10和SLCT11。如果关于驱动信号提供三个划分区域的选择信号,则可将扫描信号的扫描周期设置为诸如驱动信号的驱动周期的4/3倍的非整数倍。
此外,在第一和第二结构实例中,驱动线DSL1~DSL244的驱动信号具有等于扫描线WSL1~WSL244的扫描信号两倍或四倍的频率。如果驱动线DSL1~DSL244的驱动信号具有如通过频率等于扫描线WSL1~WSL244的扫描信号两倍或四倍的频率的信号和频率等于扫描线WSL1~WSL244的扫描信号的频率的信号的逻辑或运算表示的这样多个频率分量,则在通过选择信号选择区之后可以再次通过逻辑电路执行信号的组合。
通过上述的第一和第二结构实例,即使扫描信号和驱动信号的周期彼此不同,但可通过在扫描线上划分垂直扫描器的区并选择性地使用划分区域来执行相同时钟频率的扫描。
通过根据本发明的显示装置及其驱动方法,可通过相同的移位寄存器共享与相同时钟具有不同周期的多条垂直扫描线的传输。因此,可以提供不发生闪烁并显示高画面质量的图像的有机EL显示装置。此外,由于可以共享移位寄存器,所以可以实现有机EL显示装置的最小化、功耗的降低以及输入信号的减少。
虽然已经使用具体术语描述了本发明的优选实施例时,但这样的描述只是用于说明的目的,应该了解,在不背离本发明的精神和范围的情况下,可以进行修改和变化。

Claims (5)

1.一种显示装置,包括:
多个像素电路,每一个都包括多个开关,所述多个开关被配置为接收预定周期的驱动信号并被所述驱动信号控制进行打开和闭合操作;以及
驱动电路,被配置为控制所述多个开关的打开/闭合状态;
所述驱动电路用于扫描所述像素电路,并以各自独立的相互不同的周期打开和闭合所述多个开关;
所述驱动电路在具有所述相互不同的周期的多个扫描信号中共享移位寄存器。
2.根据权利要求1所述的显示装置,其中,所述驱动电路相应于所述像素电路在扫描方向上被划分为期望的多个区域,并在所划分的多个区域中利用选择信号仅选择期望的一个划分区域。
3.根据权利要求2所述的显示装置,其中
每个所述像素电路均包括
第一开关,连接至以第一周期控制的第一驱动线;以及
第二开关,连接至以第二周期控制的第二驱动线,所述驱动电路包括
串联连接的多个移位寄存器;
每个所述移位寄存器都具有被输入预定周期的时钟信号的第一输入端,处于第一级的那些移位寄存器中的一个具有被输入预定周期的信号的第二输入端;
所述驱动电路被配置为利用所述选择信号顺序选择所述划分区域,并且响应于所述移位寄存器的输入状态和输出状态以所述第一周期和所述第二周期控制所述第一开关和所述第二开关。
4.根据权利要求1所述的显示装置,其中
每个所述像素电路均包括
光电器件,
驱动晶体管,被配置为利用写信号驱动所述光电器件发光,
第一开关,被配置为通过第一扫描信号而打开和闭合,以将所述写信号提供给所述驱动晶体管的控制端,以及
第二开关,被配置为通过第二扫描信号而打开和闭合,
所述驱动电路被配置为将所述第二开关的打开和闭合周期设置得长于所述第一开关的打开和闭合周期,并在所述第二开关的打开和闭合周期中驱动所述第二开关。
5.一种显示装置的驱动方法,所述显示装置包括多个像素电路,每一个像素电路都包括多个开关,所述多个开关被配置为接收预定周期的驱动信号并被所述驱动信号控制进行打开和闭合操作,所述驱动方法包括:
以预定周期扫描所述像素电路并以各自独立的相互不同的周期单独控制所述多个开关的步骤,在具有所述相互不同的周期的多个扫描信号中共享移位寄存器。
CN 200810088829 2007-03-30 2008-03-28 显示装置及其驱动方法 Active CN101276541B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007-092809 2007-03-30
JP2007092809A JP2008250093A (ja) 2007-03-30 2007-03-30 表示装置およびその駆動方法

Publications (2)

Publication Number Publication Date
CN101276541A CN101276541A (zh) 2008-10-01
CN101276541B true CN101276541B (zh) 2010-09-29

Family

ID=39793410

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200810088829 Active CN101276541B (zh) 2007-03-30 2008-03-28 显示装置及其驱动方法

Country Status (5)

Country Link
US (2) US9262967B2 (zh)
JP (1) JP2008250093A (zh)
KR (2) KR20080089206A (zh)
CN (1) CN101276541B (zh)
TW (1) TW200849194A (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5309475B2 (ja) * 2007-06-05 2013-10-09 ソニー株式会社 表示パネル駆動方法、表示装置、表示パネル駆動装置及び電子機器
TWI413961B (zh) * 2007-06-05 2013-11-01 Sony Corp 顯示面板驅動方法、顯示裝置、顯示面板驅動裝置與電子裝置
JP4816686B2 (ja) 2008-06-06 2011-11-16 ソニー株式会社 走査駆動回路
JP5434092B2 (ja) * 2009-01-27 2014-03-05 セイコーエプソン株式会社 発光装置及び電子機器
JP5484208B2 (ja) 2010-06-14 2014-05-07 キヤノン株式会社 撮像装置
JP4816803B2 (ja) * 2010-07-30 2011-11-16 ソニー株式会社 走査駆動回路を備えた表示装置
KR101479297B1 (ko) * 2010-09-14 2015-01-05 삼성디스플레이 주식회사 주사 구동부 및 그를 이용한 유기전계발광 표시장치
CN107195266B (zh) 2011-05-13 2021-02-02 株式会社半导体能源研究所 显示装置
CN103959364B (zh) 2011-11-30 2017-01-18 株式会社半导体能源研究所 显示装置
KR101883922B1 (ko) * 2012-05-17 2018-08-01 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그 구동방법
CN103854596A (zh) * 2012-11-29 2014-06-11 利亚德光电股份有限公司 Led显示器
TWI497474B (zh) * 2013-12-25 2015-08-21 Au Optronics Corp 發光控制電路
CN104978924B (zh) * 2014-04-10 2017-07-25 上海和辉光电有限公司 发光控制驱动器、发光控制与扫描驱动器及显示装置
JP6764829B2 (ja) * 2017-06-01 2020-10-07 株式会社Joled 表示パネルの制御装置、表示装置および表示パネルの駆動方法
CN108257550A (zh) * 2018-03-30 2018-07-06 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板、显示面板
JP7246681B2 (ja) 2018-09-26 2023-03-28 三国電子有限会社 トランジスタ及びトランジスタの製造方法、並びにトランジスタを含む表示装置
JP7190740B2 (ja) * 2019-02-22 2022-12-16 三国電子有限会社 エレクトロルミネセンス素子を有する表示装置
TWI707337B (zh) * 2019-11-04 2020-10-11 凌巨科技股份有限公司 具一對多級輸出設計之陣列上閘極驅動電路
CN111564132A (zh) * 2020-05-29 2020-08-21 厦门天马微电子有限公司 移位寄存器、显示面板和显示装置
CN111696471A (zh) * 2020-07-13 2020-09-22 京东方科技集团股份有限公司 驱动电路,显示面板及显示驱动方法
JP2022109450A (ja) * 2021-01-15 2022-07-28 株式会社Joled 表示装置、及び表示装置の駆動方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5684365A (en) 1994-12-14 1997-11-04 Eastman Kodak Company TFT-el display panel using organic electroluminescent media
US6048630A (en) 1996-07-02 2000-04-11 The Trustees Of Princeton University Red-emitting organic light emitting devices (OLED's)
US6014122A (en) * 1997-01-16 2000-01-11 Nec Corporation Liquid crystal driving circuit for driving a liquid crystal display panel
JP4092857B2 (ja) 1999-06-17 2008-05-28 ソニー株式会社 画像表示装置
JP3498033B2 (ja) * 2000-02-28 2004-02-16 Nec液晶テクノロジー株式会社 表示装置、携帯用電子機器および表示装置の駆動方法
JP3750734B2 (ja) * 2001-07-27 2006-03-01 セイコーエプソン株式会社 走査ライン駆動回路、電気光学装置、電子機器及び半導体装置
US7030356B2 (en) * 2001-12-14 2006-04-18 California Institute Of Technology CMOS imager for pointing and tracking applications
KR100502912B1 (ko) * 2003-04-01 2005-07-21 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
JP4656870B2 (ja) * 2004-06-25 2011-03-23 株式会社半導体エネルギー研究所 半導体表示装置及び電子機器
US7420550B2 (en) * 2004-08-31 2008-09-02 Vast View Technology, Inc. Liquid crystal display driving device of matrix structure type and its driving method
JP4923410B2 (ja) * 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
KR100741977B1 (ko) * 2005-08-26 2007-07-23 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 그의 구동방법
KR100662988B1 (ko) * 2005-10-31 2006-12-28 삼성에스디아이 주식회사 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
JP5160748B2 (ja) * 2005-11-09 2013-03-13 三星ディスプレイ株式會社 発光表示装置

Also Published As

Publication number Publication date
JP2008250093A (ja) 2008-10-16
TW200849194A (en) 2008-12-16
CN101276541A (zh) 2008-10-01
US9293086B2 (en) 2016-03-22
KR20080089206A (ko) 2008-10-06
KR101569633B1 (ko) 2015-11-16
KR20140130403A (ko) 2014-11-10
US20080238835A1 (en) 2008-10-02
US9262967B2 (en) 2016-02-16
US20140368413A1 (en) 2014-12-18

Similar Documents

Publication Publication Date Title
CN101276541B (zh) 显示装置及其驱动方法
CN108932930B (zh) 栅极移位寄存器以及包括其的有机发光二极管显示器
US11244598B2 (en) Pixel circuit, driving method, and display apparatus
CN113707077B (zh) 一种像素驱动电路及其驱动方法、显示基板
CN110796981B (zh) 栅极驱动器和使用栅极驱动器的电致发光显示装置
CN113053289B (zh) 栅极驱动电路及使用该栅极驱动电路的显示装置
KR20060041252A (ko) 핑퐁 전류 구동 회로 및 라인의 동시 주사를 가진 oled표시 장치
CN110706653A (zh) 驱动电路、显示面板、驱动方法及显示装置
EP1610293A2 (en) Light emitting display and driving device and method thereof
US7812787B2 (en) Light emitting display and driving method thereof
CN100423070C (zh) 具有往复转换工作电流驱动电路和同步行扫描的oled显示器
CN110313028A (zh) 信号产生方法、信号发生电路以及显示装置
CN114627798A (zh) 栅极驱动电路和包括栅极驱动电路的电致发光显示设备
KR20190018804A (ko) 게이트 구동회로를 이용한 표시패널
KR20180079102A (ko) 발광 표시 장치
CN111243522A (zh) 一种显示装置及其驱动方法
KR20240106446A (ko) 게이트 구동부 및 이를 포함한 표시장치
US11887541B2 (en) Further reduction of power consumption in display device with low-frequency driving
US11869433B2 (en) Pixel and display apparatus including the same
KR20220074700A (ko) 게이트 구동 회로 및 이를 이용한 전계발광 표시장치
CN116386506A (zh) 包括像素驱动电路的显示设备
KR100649224B1 (ko) 발광 표시 장치와 그 구동 장치 및 구동 방법
CN116153259A (zh) 栅极驱动电路、显示面板及显示装置
CN117275393A (zh) 像素电路及其驱动方法、以及显示面板
CN118974812A (zh) 像素电路、显示面板、显示装置及驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: JANPAN ORGANIC RATE DISPLAY CO., LTD.

Free format text: FORMER OWNER: SONY CORPORATION

Effective date: 20150807

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20150807

Address after: Tokyo, Japan

Patentee after: JOLED Inc.

Address before: Tokyo, Japan

Patentee before: Sony Corp.

TR01 Transfer of patent right

Effective date of registration: 20231120

Address after: Tokyo, Japan

Patentee after: Japan Display Design and Development Contract Society

Address before: Tokyo

Patentee before: JOLED Inc.

TR01 Transfer of patent right