Nothing Special   »   [go: up one dir, main page]

NL7901419A - Schakelinrichting voor het omzetten van digitale sig- nalen, in het bijzonder pcm-signalen, in daarmee over- eenstemmende analoge signalen met behulp van een r-2r- -laddernetwerk. - Google Patents

Schakelinrichting voor het omzetten van digitale sig- nalen, in het bijzonder pcm-signalen, in daarmee over- eenstemmende analoge signalen met behulp van een r-2r- -laddernetwerk. Download PDF

Info

Publication number
NL7901419A
NL7901419A NL7901419A NL7901419A NL7901419A NL 7901419 A NL7901419 A NL 7901419A NL 7901419 A NL7901419 A NL 7901419A NL 7901419 A NL7901419 A NL 7901419A NL 7901419 A NL7901419 A NL 7901419A
Authority
NL
Netherlands
Prior art keywords
ladder network
mos transistor
resistors
signals
longitudinal
Prior art date
Application number
NL7901419A
Other languages
English (en)
Original Assignee
Siemens Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Ag filed Critical Siemens Ag
Publication of NL7901419A publication Critical patent/NL7901419A/nl

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/78Simultaneous conversion using ladder network

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Amplifiers (AREA)

Description

» N-0. 27*-12 SI23S AESISLIGESELISCEiFC, te Berlijn en üünchen,
Bondsrepubliek Duitsland.
Eckakelinrichting voor liet onzetten van digitale signalen, in het bijzonder pCIi-signalen, in daarmee overeenstemmende analoge signalen met behulp van een R-2E-laddernetwerk.
Be uitvinding heeft betrekking op een schakelinrickting voor het omvormen van telkens een aan- 5 tal bits omvattende digitale signalen, in het bijzonder FCII-signsien, in daarmee overeenstemmende analoge signalen gebruikmakend van een S-2E-iaddernet7,rerk.
•^en dnrgelijk S-2E-laddernetwerk kan ongebouwd zijn zoals bijvoorbeeld getoond is in het Duitse 10
Auslegeschrift 2.315*986 zodanig dat alle langsweerstanden en de aan de beide uiteinden van het laddernetwerk liggende dwsrsweerstanden een en dezelfde weerstandswaarde E bezitten, terwijl alle overige dwarsweerstanden de dubbele weerstandswaarde 2E bezitten, waarbij het ene uiteinde van 15 het S-2E-laadernetwerk de analoge signaaluitgang vormt.
/oor net omzetten van teikensn+m+1 bits omvattende digitale signalen in analoge signalen volgens een niet lineaire geknmte karakteristiek, die uit 2m+' lineaire secties met telkens 2“ amplitudetrappen bestaat kan daarbij aan elk 20 vercmamgspunt van een groep van n naburige verbindingspunten van telkens een dwarsweerstand en tenminste een mn^oweerstane, selectief een constante stroom uit een van n constante stroombronnen in overeenstemming met de telkens auor een oinaire ”1” gevormde n laagstwasrdige bits van 23 keu keurenende digitaie signaal tcegevoerd worden, waarbij net naar aeanaloge signaal toegekeerde verbindingspunt van de snep van n naburige verbindingspunten vanaf het betreffende n^emae van net E-2E-laddernetwerk een afstand heeft overeenstemmend met 1 tot 2E” ' verbindingspunten in over- 30 790 U 1 9 * Ο C.
eenstemming met de waarde van de telkens door een binaire ”1” gevormde m bits van het betreffende digitale getal en waarbij daaraan dn de richting van het genoemde uiteinde van het R-2S-laddernetwerk naburig verbindingspunt van een dwarsweerstand en tenminste een langsweerstand een 5 constante stroom uit een afzonderlijke constante stroombron wordt toegevoerd in het geval dat tenminste een van de m bits van het betreffende digitale signaal wordt gevormd door een binair "l”.
Een dergelijk R-2R-laddernetwerk kan 10 echter ook zodanig opgebouwd zijn (zie bijvoorbeeld Elek-tronik 21, 1972, 2, 39, 40, figuur 3; 1978, IEEE International Solid-State Circuits Conference, Digest of Technical Papers, 186, 187» figuur 2 bovenaan) dat alle langsweerstanden de weerstandswaarde E en alle dwarsweer- 15 standen de weerstandswaarde 2R bezitten, waarbij het ene uiteinde van het R-2S-laddernetwerk de analoge signaal-uitgang vormt en het andere uiteinde van het R-2R-ladder-netwerk door een extra weerstand met de weerstandswaarden 2R afgesloten is. Voor het omzetten van een digitaal sig- 20 naai dat een met het aantal d?7arsweerstanden overeenstemmend aantal bits omvat kunnen dan aan die uiteinden van de dwarsweerstanden, die van de langsweerstanden afgekeerd" zijn, met de bits aan het digitale signaal overeenstemmende binaire spanningen worden aangeschakeld. 25
Het E-2R-laddernetwerk kan daarbij gerealiseerd zijn zoals bijvoorbeeld getoond is in het Duitse octrooischrift 2.423·130 of het Franse octrooischrift 2.043.946 en wel zodanig dat de een weerstandswaarde E bezittende langsweerstanden door de source-drain-trajecten 30 van MOS-transistoren zijn gevormd, welke transistoren telkens in geleidende toestand zijn, en de, de weerstandswaarde 2E bezittende dwarsweerstanden door de source-drain-trajecten van telkens twee MOS-transistoren respectievelijk twee MOS-transistcrparen van twee groepen van aan een per groep 35 afzonderlijk aangesloten aan verschillende spanningen afge- 79 0 1 4'iö 3 vende voedingsspanningsbronnen aangesloten MOS-transis-toren worden gevormd, die uitgaande van de afwisselend geactiveerde uitgangen van telkens een stuurschakeling waaraan aan de ingangszijde telkens een bit van het betreffende digitale signaal kan worden toegevoerd, door aan- 5 sturing aan hun stuurelektroden met dezelfde stuurpoten-tiaal, die ook wordt aangeboden aan de stuurelektroden van de, de langsweerstanden vormende MOS-transistoren, afwisselend in geleidende toestand kunnen 7/orden gestuurd waarbij een van de beide MOS-transistoren (respectievelijk MOS- ίο transistorparen), die diegene van de dwarsweerstanden van de E-2E-laddernetwerk vormen, die liggen aan het van de analoge signaal uitgang verkeerde uiteinde van het ladder-netwerk, steeds een in geleidende toestand aanwezige extra MOS-transistor (respectievelijk MOS-transistorpaar) paral- 15 lel geschakeld is. De nauwkeurigheid waarmee de digitaal/ analoog-omvorming wordt uitgevoerd hangt bij een dergelijk R-2R-laddernetwerk afgezien van geometrische toleranties van de MCS-transistcren, in hoge mate af van de invloed van de betreffende gate-source-spanning en de gate-drain- 20 spanning op de weerstand van de geleidende MOS-transistor.
Als gevolg daarvan wijken de we erstandswaarden van de afzonderlijke MOS-transistoren afhankelijk van de bitcombina-ties van keu digitale signaal in verschillende combinaties relatief sterk af van een theoretisch uniforme weer- 25 standswaarde E in beide richtingen, zodat de digitaal/ analoog-omvorming voorzien kan zijn van een fout tot 20%.
tenslotte kan een dergeüjk R-2S-ladder-netwerk ook zodanig uitgevoerd zijn (zie bijvoorbeeld Elek-tronics 4-p (1972) 12, 85, 87, 90, figuur 5 5 1978 IEEE 30
International Solid-State Circuits Conference, Digest of Technical Papers, 186, 187, figuur 2 onderaan), dat weer alle langsweerstanden de weerstandswaarde E en alle dwars-weerstanden de weerstandswaarde 2E bezitten, waarbij aan het verbindingspunt van de aan een uiteinde van het R-2R- 35 laddernetwerk liggende dwarsweerstand en de daaraan naburige 7901419 *· ' -¾ 4 langsweerstand een constante stroom wordt ingevoerd en dat het andere uiteinde van het R-2R~laddernetwerk door een extra weerstand met een weerstandswaarde 2R is afgesloten. Ter omzetting van een digitaal signaal, dat een met het aantal dwarsweerstanden overeenstemmend aantal 5 hits omvat, kunnen dan die uiteinden van de dwarsweerstanden, die af gekeerd zijn van de langs we er stand en, in overeenstemming met de bits van het digitale signaal, direct worden verbonden met de tegenpool van de constante stroombron of met de, op een en dezelfde potentiaal ge- 10 houden en de analoge signaaluitgang vormende somstroom-leiding.
De uitvinding heeft nu betrekking op een schakelinrichting voor digitaal/analoog-omvorming gebruikmakend van een R-2R-laddernetwerk van het laatst- 15 genoemde type, waarin de weerstanden van het B-2R-ladder-netwerk worden gevormd door MOS-transistoren. Daarbij mogen alle, de weerstandswaarde 2E bezittende MOS-transis-toren worden gevormd door een paar van twee dezelfde, in serie geschakelde MOS-transistoren met de weerstandswaar- 20 de R. Ook een dergelijk R-2R-laddernetwerk maakt een exacte digitaal/analoog-omvorming bij een exacte realisatie van de weerstandswaarde E in alle MOS-transistoren mogelijk waarbij de nauwkeurigheid waarmee de digitaal/analoog-omvorming wordt uitgevoerd weer afhangt van de geometrische 25 toleranties van de MOS-transistoren en van de invloed van de gate-source-spanning en de gate-drain-spanning op de weerstanden van de geleidende MOS-transistoren. De uitvinding heeft nu ten doel om beïnvloeding van de nauwkeurigheid van de digitaal/analoog-omvorming door de in- 30 vloed van de gate-source-spanning en de gate-drain-spanning op de weerstanden van geleidende MOS-transistoren in hoge mate te vermijden.
De uitvinding betreft derhalve een schakelinrichting voor het omvormen van telkens een aantal 33 bits omvattende digitale signalen, in het bijzonder PCH_ 79014 19 *- · 5 signalen, in daarmee overeenstemmende analoge signalen, voorzien van een uit langsweerstanden met de weerstands-waarde R en dwarsweerstanden met de weerstandswaar&e 2R opgebouwd R-2R-laddernetwerk, a) waarin de met bet verbindingspunt aan bet ene uiteinde 5 van bet R-2R-laddernetwerk liggende dwarsweerstand en de daaraan naburige langsweerstand voorzien wordt van constante stroom, b) bet andere uiteinde door een extra weerstand met weer- standswaarde 2R is afgesloten en 10 c) waarin voor bet omvormen van een digitaal signaal, dat een door bet aantal dwarsweerstanden overeenstemmend aantal bits omvat, die uiteinden van de dwarsweerstanden, die afgekeerd zijn van de langsweerstanden, in overeenstemming met de bits van bet digitale signaal ofwel direct met de 15 tegenpool van een constante stroombron of met een (virtueel) op dezelfde potentiaal gehouden en de analoge signaal-uitgang vormende somstroomleiding kunnen worden verbonden, d) waarbij alle weerstanden van bet R-2R-laddernetwerk worden gevormd door de source-drain-trajecten van op een 20 chip geïntegreerd afzonderlijk respectievelijk in serie geschakelde en onderling identieke MOS-transistoren; welke schakelinrichting volgens de uitvinding wordt gekenmerkt door de combinatie van de volgende kenmerken e) dat bij de source-drain-trajecten van telkens twee paar 25 van in serie geschakelde MOS-transistoren de, de dwarsweerstanden van bet R-2R-laddernetwerk vormende MOS-transistoren tot twee groepen van MCS-transistorparen behoren waarvan f) de tot de ene groep van MCS-transistorparen behorende 30 afzonderlijke MOS-transistorparen telkens tussen bet betreffende verbindingspunt van langsweerstand en dwarsweerstand van bet 3-2E-laddernetwerk en de, de constante stroom met door bet digitale signaal afhankelijke voorteken leverende constante stroombron liggen en 35 g) dit tot de andere groep van MOS-transistorparen bebo- 7901419 6 rende afzonderlijke MOS-transistorparen telkens tussen het betreffende verbindingspunt van langsweerstand en dwarsweerstand van het R-2R-laddernetwerk en de somstroom-leiding liggen, waarbij h) de telkens beide MOS-transistorparen door een stuur- 5 schakeling, die aan de ingangszijde telkens een bit met digitale signaal krijgt toegevoerd, door besturing van hun stuurelektroden met dezelfde stuurpotentiaal, die aan de 'stuurelektroden van de met hun source-drain-trajecten de langsweerstanden van het R-2R-laddernetwerk vormende en 10 steeds in geleidende toestand aanwezig MOS-transistoren ligt, afwisselend in de geleidende toestand kunnen worden bestuurd.
De uitvinding heeft het voordeel dat ongeacht eventuele overblijvende verschillende gate-source- 13 spanningen en gate-drain-spanningen en daarmee overblijvende onnauwkeurigheden in de realisatie van de weerstands-waarde R respectievelijk 2R de digitaal/analoog-omvorming in resultaat nagenoeg onbeïnvloed blijft van dergelijke foutbronnen waardoor de nauwkeurigheid, waarmee de digi- 20 taal/analoog-omvorming wordt uitgevoerd, aanzienlijk wordt verhoogd.
Aan de hand van het in de figuur weergegeven uitvoeringsvoorbeeld zal de uitvinding in het volgende nader worden verklaard. 25
In de figuur is een schakelinrichting getoond voor het omvormen van een telkens een aantal bits Bq, B1, B2...Bn omvattende digitale signalen, in het bijzonder PCM-signalen in daarmee overeenstemmende analoge signalen, welke als belangrijk bestanddeel een R-2R-ladder- 30 netwerk bevat, dat het gerealiseerd is met onderling identieke MOS-transistoren die op een chip geïntegreerd kunnen zijn.
Tot dit R-2R-laddernetwerk behoren enerzijds de met hun source-drain-trajecten de langsweerstan- 33 den van het R-2R-laddernetwerk vormende MOS-transistoren 7901419 7 ¢10, 120,..., die door n kanaal MOS-transistoren van het verrijkingstype gevormd kunnen zijn. Deze MOS-transistoren zijn met hun stuurelektroden aangesloten op de stuurspan-ning Uqq van bijvoorbeeld +12 V, waardoor ze continu in geleidende toestand worden gehouden. 5
Anderzijds behoren tot het R-2R-ladder-netwerk met hun source-drain-trajecten telkens paarsgewijze in serie geschakeld, de dwarsweerstanden van het R-2R-laddernetwerk vormende MOS-transistoren T11-T12, ¢13-T14,.. ,2n1-Tn2, 2n3-£u4-, die eveneens gevormd kunnen zijn 10 door IT-kanaal MOS-transistoren van het verrijkingstype. De MOS-transistorparen ¢11-112,...In3-ln4 vormen op hun beurt telkens met een eigen stuurschakeling St1...Stn verbonden paren ¢11-3312, 2313-Ï14-;... Tn1-ïn2, In3-2)ii4 van eik twee groepen ¢11-0312, ¢21-122,...^1-1^5 113-114, 15 123-Ï24,.. .In3-53u4 van tot de MOS-transistorparen behorende MOS-transistorparen.
Daarbij is telkens een tot de ene groep ¢13-5314,,.. In3-53n4 van MCS-transistorparen behorend tran-sistorpaar, bijvoorbeeld her MOS-transistorpaar 123-124, 20 tussen het betreffende verbindingspunt (2) van de langs-weerstand en de dwarsweerstand van het R-2R-laddernetwerk en de tegenpool (massa) van een constante stroombron Ico , die aan het verbindingspunt 1 van de aan een uiteinde van het R-2R-laddernetwerk liggende dwarsweerstand en de daar- 25 aan naburige langsweerstand een constante stroom van bijvoorbeeld 200A met van het tekenbit Bq van het telkens om te vormen digitale signaal bepaald teken invoert. Sen dergelijke constante stroombron voor het opwekken van bipolaire constante stromen kan in principe op bekende wijze 30 opgebouwd zijn (zoals bijvoorbeeld getoond is in elektronik 21 (1972(5» 165, 167 figuur 12), reden waarop deze schakeling op zichzelf niet verder zal worden besproken. Aan het van de constante stroombron Iq afgekeerde uiteinde is het R-2R-laddernetwerk door een, een 2R-weerstand vor- 35 mend paar van in serie geschakelde MOS-transistoren la3- 7901419 ψ 'χ· 8
Ta4· afgesloten, waarbij de gate-elektroden van deze tran-sistoren zijn verbonden met de reeds genoemde stuurspanning UGG, zodat het MOS-transistorpaar TaJi-H&M· voortdurend in geleidende toestand is.
Het telkens hij de andere groep T11-T12,... 5
Tn1-ïn2 van MOS-transistorparen behorende MOS-transistorpaar, zoals bijvoorbeeld het MOS-transistorpaar T21-T22, ligt telkens tussen het betreffende verbindingspunt, bijvoorbeeld het verbindingspunt 2, van de langsweerstand en de dwarsweerstand van het R-2R-laddernetwerk en het 10 door een somstroomleiding s analoge signaaluitgang daarvan* Deze somstroomleiding s is in de in de figuur getoonde schakelinrichting verbonden met de inverterende ingang (-) van een als inverterende versterker geschakelde operationele versterker, terwijl met de niet inverterende in- 15 gang (+) daarvan het voetpunt van de constante stroombron iG verbonden is. De somstroomleiding s wordt daarmee steeds op dezelfde potentiaal (virtuele massa) gehouden als het voetpunt van de constante stroombron iG.
be stuurschakelingen St1,...Stn van de 20 afzonderlijke paren Ι11-Ί112, T13-T14;«. .Tn1-ïn2, Tn3-!Fn4· van MOS-transistorparen T11-T12,...Tn3-Tn4 kunnen zoals in de figuur voor de stuurschakeling St2 afzonderlijk is getoond telkens twee in serie geschakelde invertoren bezitten die gerealiseerd kunnen worden door MOS-transis- 25 toren Na, Nb. Deze MOS-transistoren Na, Nb liggen met hun hoofdelektrode telkens aan het voetpunt van de constante stroombron (massa), terwijl de andere hoofdelektrode telkens via een eveneens door middel van MOS-transistoren Ma,
La respectievelijk Mb, Lb gerealiseerde zogenaamde Boots- 30 trap-sc hake ling Ca, La, Ma respectievelijk Cb, Lb, Mb zijn verbonden met een, de reeds genoemde stuurspanning UGG van bijvoorbeeld *12 V voerende leiding. Alle MOS-transistoren van de stuurschakelingen St kunnen daarbij weer gevormd worden door N-kanaal MOS-transistoren van het ver- 35 rijkingstype.
7901419 9
De stuurelektrode van de, een invertor vormende MOS-transistor Ma krijgt het telkens afhankelijk van zijn positie binnen het om te vormen digitale signaal in aanmerking komende bit B2 toegevoerd, waarbij voor het toevoeren van een bit "1" een potentiaal van bijvoorbeeld 5 +10 Y en voor het toevoeren van een bit ”0” een potentiaal van bijvoorbeeld 0 Y aan de stuurelektrode van de MOS-transistor Na wordt toegevoerd.
In het eerste geval, dat wil zeggen bij toevoer van een bit "1", wordt daardoor de MOS-transistor 10 Na in de geleidende toestand gebracht, waarbij op het schakelpunt a een potentiaal van ongeveer 0 Y optreedt. Tegelijkertijd is de MOS-transistor Ma geleidend en aanvankelijk ook de MOS-transistor La, tot op het schakelpunt c een potentiaal van ongeveer +10 V optreedt. lege- 15 lijkertijd daarmee wordt de MOD-transistor Nb in blokkerende toestand gebracht, waarbij op het schakelpunt b een potentiaal van 12 Y en op het schakelpunt d een potentiaal van ongeveer 20 V optreedt. Door de stuurschakeling St2 worden daarmee de met hun stuurelektroden op het 20 schakelpunt b aangesloten MOS-transistoren T21-T22 van het E-2E-laddernetwerk in de geleidende toestand gestuurd, terwijl de met hun stuurelektroden op het schakelpunt a aangesloten MOS-transistoren T23-T24 in de blokkerende toestand worden gestuurd. 25
In het tweede geval, dat wil zeggen bij toevoer van een bit "0n wordt de MOS-transistor Na in de blokkerende toestand gebracht, waarbij op het schakelpunt c de potentiaal verschuift naar ongeveer +20 Y en op het schakelpunt a een potentiaal van +12 Y optreedt, en tege- 30 lijkertijd daarmee wordt de MOS-transistor Nb in geleidende toestand gestuurd, waarbij op het schakelpunt b een potentiaal van ongeveer 0 Y en op het schakelpunt d een potentiaal van ongeveer +10 Y optreedt. Door de stuurschakeling St2 wordt dan het MOS-transistorpaar T23-T24- in geleiden- 35 de toestand gestuurd, terwijl het MOS-transistorpaar T21- 7901419 10 T22 in blokkerende toestand terecht komt.
Op overeenkomstige wijze kunnen, zonder dat dit in de figuur afzonderlijk is getoond, ook de overige stuurschakelingen St1,...Stn uitgevoerd zijn welke op overeenkomstige wijze de met deze schakelingen verbonden 5 MOS-transistorparen van het R-2R-laddernetwerk sturen.
Bij de in de figuur weergegeven realisatie van de stuurschakelingen St met twee in serie geschakelde MOS-transistor-invertors, die telkens met een zogenaamde Bootstrap-schakeling zijn verbonden, zorgen deze Bootstrap- 10 schakelingen ervoor dat telkens de volle stuurspanning aan de stuur elektroden van de telkens in geleidende toestand te sturen MOS-transistorparen van het R-2R-laddernetwerk wordt toegevoerd. In plaats daarvan kunnen de stuurschakelingen St eventueel ook in afwijking van de 15 in de figuur weergegeven verhoudingen dusdanig uitgevoerd zijn, dat de, de invertor vormende MOS-trans is toren telkens via een als belastingsweerstand toegepaste ïï-kanaal MOS-transistor van het verarmingstype met de, de stuurspan-ning Uqq voerende leiding zijn verbonden. DergeÜjke stuur_ 20 schakelingen zijn in principe bekend (bijvoorbeeld uit het Duitse Offenlegungsschrift 2.423.130), en daarop zal derhalve niet nader worden ingegaan. Verder kunnen als stuurschakelingen ook bistabiele kipsehakelingen toegepast worden die voorzien zijn van desbetreffende belastings- 25 elementen zodat weer precies de volle stuur spanning Uqq aan de stuurelektroden van de betreffende MOS-transistorparen van het R-2R-laddernetwerk wordt toegevoerd. Ook hier behoeft op deze plaats niet nader te worden ingegaan.
Door de stuurschakelingen St1...Stn, 30 die aan de ingangszijde de afzonderlijke bits B^.. .BQ van het om te vormen digitale signaal krijgen toegevoerd, ontvangen dus telkens de MOS-transistoren Ti1-(Di2 respectievelijk Ti3-Ti4 van telkens een der beide door de betreffende stuursehakeling Sti (i * 1,...n) bestuurde MOS- 35 transistorparen Ti1-Ü}i2, Ti3-Ti4 aan de stuurelektroden 7901419 11 dezelfde stuur spanning Ug^, die ook wordt aangeboden aan de stuurelektroden van de voortdurend geleidende MOS-transistoren 110, ¢20,.,. en Ta3-Ta4·. De MOS-transistoren Ti3-ïi4- respectievelijk Ti1-Ti2 van bet telkens andere door de betreffende stuurschakeling Sti bestuurde MOS- 5 transistorpaar ontvangen aan bun stuurelektroden een onder de drempelspanning van de MOS-transistoren liggende stuurspanning. Daarmee is naar de maatstaf van bet aan de betreffende stuurschakeling Sti telkens toegevoerde bit Bi van bet om te vormen digitale signaal telkens een der 10 beide MOS-transistorparen geleidend, namelijk bij bet optreden van een bit ”0" bet naar de tegenpool van de constante stroombron 10 leidende MOS-transistorpaar (Di3-!Di4 en bij bet optreden van een bit ”1" bet naar de (virtueel) op dezelfde potentiaal gehouden en de analoge signaaluit- 15 gang vormende somstrocmleiding s voerende MOS-transistorpaar Si1-2?i2.
Daarbij werken onder de invloed van verschillende gate-source-spanningen en gate-drain-spannin-gen de weerstandswaarden van de afzonderlijke MOS-transis- 20 toren meer of minder sterk af van een voor alle MOS-transistoren uniforme weerstandswaarde R, indien onder de aangegeven omstandigheden bij positief (negatief) voorteken van de door de constante stroombron 10 in bet R-2R-laddernetwerk ingevoerde constante stroom de weerstand 25 van de telkens naar de langstak van bet R-2R-laddernet-werk toegekeerde MOS-transistor Ïi1-Ti3 van een in een dwarstak van bet E-2R-laddernetwerk liggend MOS-transistorpaar groter is (kleiner is) als de weerstandswaarde van de, van de langstak van bet E-2E-laddernetwerk af ge- 30 keerde MOS-transistor Ti2-respectievelijk Ti4- van het betreffende MOS-transistorpaar. Door het toevoeren aan de stuurelektroden van de telkens geleidende, de dwarsweer-standen vormende MOS-transistoren en aan de stuurelektroden van de continu geleidende respectievelijk de langs- 35 weerstanden en de afsluitweerstand van bet E-2R-ladder- 790 14 1 9

Claims (1)

1. Schakelinrichting voor het omvormen van telkens een aantal bits omvattende digitale signalen, 30 in het bijzonder PCM-signalen, in daarmee overeenstemmende analoge signalen, voorzien van een uit langsweerstanden met de weerstandswaarde R en dwarsweerstanden met de weerstandswaarde 2R opgebouwd R-2R-laddernetwerk, a) waarin op het verbindingspunt van een aan het uiteinde 35 van het R-2R-laddernetwerk liggende dwarsweerstand en een 7901419 «w s daarmee naburige langsweerstand een constante stroom wordt ingevoerd, b) waarbij aan het andere uiteinde door een weerstands met de weerstandswaarde 2R is afgesloten en c) waarin ter omvorming van een digitaal signaal, dat een 5 met het aantal dwarsweerstanden overeenstemmende aantal bits omvat, die uiteinden van de dwarswe erstanden, die afgekeerd zijn van de langsweerstanden, in overeenstemming met de bits van het digitale signaal ofwel direct met het voetpunt van de constante stroombron ofwel met een virtueel 10 op dezelfde potentiaal (virtuele massa) gehouden en de analoge signaaluitgang vormende somstroomleiding kunnen worden verbonden, d) waarbij alle weerstanden van het R-2R-laddernetwerk door de source-drain-trajecten van op een chip geïnte- 15 greerd afzonderlijk respectievelijk in serie geschakelde onderling identieke MOS-transistoren zijn gevormd, met het kenmerk, dat e) de met de source-drain-trajecten van telkens twee paar van in serie geschakelde MOS-transistoren (£11, £12, £13- 20 £14,.. · ;£n1, £n2, Tn3-Tn4) de dwarsweerstanden van het R-2R-laddernetwerk vormende MOS-transistoren behorend tot twee groepen van MOS-transistorparen waarvan f) de tot de ene groep van MOS-transistorparen behorende afzonderlijke MOS-transistorparen (£13-£14,...,£n3-£n4) 25 telkens tussen het betreffende verbindingspunt (1,...n) van langsweerstand en dwarsweerstand van het R-2R-ladder-netwerkeSet voetpunt (massa) van de, de constante stroom met van het digitale signaal (Bq) afhankelijk voorteken leverende constante stroombron (IQ) liggen en '30 g) de tot de andere groep van MOS-transistorparen behoren de afzonderlijke MOS-transistorparen (£11-£12,..., £n1-£n2) telkens tussen het betreffende verbindingspunt (1,...n) van langsweerstand en dwarswe er stand van het R-2R-laddernetwerk en de somstroomleiding(s) liggen, waarbij 35 h) de telkens beide MOS-transistorparen (£11-£12, £13-£14; 7901419 h’ ^ ·,.··5 Tn1-Tn2, Tn3-Tn4-) door een stuurschakeling (St1,... Stn) die aan de ingangszijde telkens een bit (B^...Bn) van het betreffende digitale signaal krijgen toegevoerd, door besturing aan de stuurelektroden met dezelfde stuur-potentiaal (Üqq) » die aan de stuurelektroden van de, met 5 bun source-drain-trajecten de langsweerstanden van bet E-2E-laddernetwerk vormende en steeds in geleidende toestand aanwezige MOS-transistoren (110, T20...) ligt, afwisselend in de geleidende toestand kunnen worden gestuurd, ^I0 ********** 7901419 Behoort bij O.A. 79«01419 Ned. 5=¾ I—— ——— . - --o ---r—ï -π--- cz I— H--1-lg c .-Ti—_n „ CO jE CZ CQÓ | CD I 04. t Λ ._,-¾ Π—^irÏHVl ΣΤ „ T-° Y . 1--0 "““^Ίζρ! -i Ji z Λ „_X «-» ™ ,_/ \_____, • 0 IHü I n fn ΣΤ „ T ro "-i-1-1 1-0 -1 i-i- - Z M ° ^ CD (1_I <-> ^ iz I I-icj Γ-------1--1-1* ^,jn-n--.. . co X 1» ,*£i-π 1 ;=i - I-H si si g = 1--4-<3D— =? 790 1 4 19
NL7901419A 1978-09-01 1979-02-22 Schakelinrichting voor het omzetten van digitale sig- nalen, in het bijzonder pcm-signalen, in daarmee over- eenstemmende analoge signalen met behulp van een r-2r- -laddernetwerk. NL7901419A (nl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE2838310A DE2838310C2 (de) 1978-09-01 1978-09-01 Schaltungsanordnung zur Umsetzung von Digital-Signalen, insbesondere PCM- Signalen, in diesen entsprechende Analog- Signale, mit einem R-2R-Kettennetzwerk
DE2838310 1978-09-01

Publications (1)

Publication Number Publication Date
NL7901419A true NL7901419A (nl) 1980-03-04

Family

ID=6048518

Family Applications (1)

Application Number Title Priority Date Filing Date
NL7901419A NL7901419A (nl) 1978-09-01 1979-02-22 Schakelinrichting voor het omzetten van digitale sig- nalen, in het bijzonder pcm-signalen, in daarmee over- eenstemmende analoge signalen met behulp van een r-2r- -laddernetwerk.

Country Status (16)

Country Link
US (1) US4415883A (nl)
JP (1) JPS6013617B2 (nl)
AR (1) AR215221A1 (nl)
AT (1) AT367939B (nl)
BE (1) BE874829A (nl)
CH (1) CH644233A5 (nl)
DE (1) DE2838310C2 (nl)
FR (1) FR2435162B1 (nl)
GB (1) GB2029143B (nl)
GR (1) GR73570B (nl)
IT (1) IT1112183B (nl)
LU (1) LU80870A1 (nl)
NL (1) NL7901419A (nl)
SE (1) SE428985B (nl)
SU (1) SU1233820A3 (nl)
ZA (1) ZA794643B (nl)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5312370A (en) * 1976-07-20 1978-02-03 Toei Kogyo Kk Device for automatically and contnuously measuring magnetization curve of magnetic substance
DE2939455C2 (de) * 1979-09-28 1983-11-17 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zur Umsetzung von Digital-Signalen, insbesondere PCM-Signalen, in diesen entsprechende Analog-Signale, mit einem R-2R-Kettennetzwerk
JPH0115241Y2 (nl) * 1981-03-20 1989-05-08
JPS59125121A (ja) * 1982-12-29 1984-07-19 Fujitsu Ltd R―2rラダーデジタル―アナログ変換回路
JPS59163912A (ja) * 1983-03-08 1984-09-17 Toshiba Corp C−r型da変換器
US4580131A (en) * 1983-06-03 1986-04-01 Harris Corporation Binarily weighted D to a converter ladder with inherently reduced ladder switching noise
US4635038A (en) * 1985-11-08 1987-01-06 Advanced Micro Devices, Inc. CMOS-transistor-based digital-to-analog converter
JPH0449423U (nl) * 1990-09-03 1992-04-27
US5134400A (en) * 1991-01-07 1992-07-28 Harris Corporation Microwave multiplying D/A converter
DE69306603T2 (de) * 1992-02-11 1997-06-05 Philips Electronics Nv Stromteiler sowie integrierte Schaltung mit mehreren Stromteilern
JP3222783B2 (ja) * 1996-09-30 2001-10-29 株式会社東芝 D/aコンバ−タ
CN1324320C (zh) * 2004-04-07 2007-07-04 威盛电子股份有限公司 多组直流信号转换数字信号装置
JP2007143069A (ja) * 2005-11-22 2007-06-07 Mitsubishi Electric Corp 電力増幅器

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2043946A5 (nl) * 1969-05-02 1971-02-19 Commissariat Energie Atomique
DE2154654C3 (de) * 1971-11-03 1982-04-15 Siemens AG, 1000 Berlin und 8000 München Spannungsteilerschaltungsanordnung und Verfahren zu deren Herstellung
DE2315986C3 (de) * 1973-03-30 1978-12-14 Siemens Ag, 1000 Berlin Und 8000 Muenchen Digital-Analog-Umsetzer, insbesondere für einen nach dem Iterativverfahren arbeitenden Codierer
DE2423130A1 (de) * 1974-05-13 1975-11-20 Siemens Ag Schaltungsanordnung zur umsetzung von digitalen siganlen, insbesondere pcm- signalen, in entsprechende analoge spannungen

Also Published As

Publication number Publication date
JPS5535596A (en) 1980-03-12
GB2029143B (en) 1982-09-02
JPS6013617B2 (ja) 1985-04-08
CH644233A5 (de) 1984-07-13
IT1112183B (it) 1986-01-13
LU80870A1 (de) 1979-06-07
AT367939B (de) 1982-08-10
SU1233820A3 (ru) 1986-05-23
ATA124579A (de) 1981-12-15
SE428985B (sv) 1983-08-01
ZA794643B (en) 1980-08-27
IT7920518A0 (it) 1979-02-26
GB2029143A (en) 1980-03-12
GR73570B (nl) 1984-03-19
FR2435162B1 (fr) 1985-01-11
BE874829A (fr) 1979-07-02
US4415883A (en) 1983-11-15
DE2838310C2 (de) 1983-12-01
FR2435162A1 (fr) 1980-03-28
SE7901370L (sv) 1980-03-02
AR215221A1 (es) 1979-09-14
DE2838310B1 (de) 1980-01-10

Similar Documents

Publication Publication Date Title
NL7901419A (nl) Schakelinrichting voor het omzetten van digitale sig- nalen, in het bijzonder pcm-signalen, in daarmee over- eenstemmende analoge signalen met behulp van een r-2r- -laddernetwerk.
US3740581A (en) Precision switching circuit for analog signals
US3252011A (en) Logic circuit employing transistor means whereby steady state power dissipation is minimized
US3866064A (en) Cmos analog switch
US4326136A (en) Threshold circuit using complementary field effect transistors
WO1995001667A1 (en) A protection device using field effect transistors
US4551709A (en) Integrable digital/analog converter
US4045793A (en) Digital to analog converter
JP3611340B2 (ja) 半導体回路
US3617916A (en) Commutated buffer amplifier
US4890012A (en) An integrated controlled FET switch
US4553132A (en) Apparatus for matching FET switches as for a video digital-to-analog converter
US20170229955A1 (en) Capacitor strings and application thereof to precision analog performance without precision parts
EP1091485A1 (en) Input stage for buffer with negative feedback
US5220306A (en) Digital signal comparator for comparing n-bit binary signals
JPH0376419A (ja) 集積可能なトランジスタスイツチング段
US4336527A (en) Digital-to-analog converter
KR890004770B1 (ko) 논리 회로
JPS61157115A (ja) 「シユートスルー」電流抑制手段を具備したcmos
JP3248784B2 (ja) 多値論理回路
EP0210697A2 (en) Producing a digital representation of the time-integral of an electric current
US5153461A (en) Logic circuit using element having negative differential conductance
JP2002033648A (ja) 縦続接続回路
JP2647970B2 (ja) 基準電圧回路
US3142770A (en) Tunnel diode circuits

Legal Events

Date Code Title Description
A85 Still pending on 85-01-01
BA A request for search or an international-type search has been filed
BB A search report has been drawn up
BC A request for examination has been filed
BV The patent application has lapsed