Nothing Special   »   [go: up one dir, main page]

Multisim 12

Unduh sebagai docx, pdf, atau txt
Unduh sebagai docx, pdf, atau txt
Anda di halaman 1dari 6

IV.

Multisim

a. Percobaan 1

- Analisa

Rangkaian diatas adalah rangkaian SR-FF dengan gerbang NOR. Ketika inputan S=R=1
maka akan terjadi invalid yaitu keadaan dimana keluaran akan berganti 1 ke 0 lalu 0 ke 1
secara cepat. Lalu output set yaiyu Q=1 ketika S=1 R=0 dan akan di reset ketia S=0 dan
R=1 maka output Q=0.
b. Percobaan 2

CK D X1 X2
1 1 0 1
0 1 1 0
0 0 1 0
1 0 1 0
1 1 0 1
1 0 0 1
0 0 0 1
0 1 1 0
- Analisa :

Ketika clock pada di awal di mulai adalah Ck=0 maka akan terjadi kadaan invalid, namun
ketika sudah diubah Ck=1 maka akan terjadi keadaan seperti tabel diatas, tergantung
kondisi dari Inputan D.
c. Percobaan 3

Tabel Percobaan ketiga


CK 1D 2D 1Q 1P 2Q 2P
0 1 1 0 1 0 1
0 0 0 0 1 0 1
1 0 1 0 1 0 1
1 1 0 0 1 0 1
1 0 1 0 1 0 1
0 1 0 0 1 0 1
0 0 1 0 1 0 1
0 0 0 0 1 0 1
1 1 1 1 0 1 0

Analisa:
Pada percobaan ketiga pada dasarnya merupakan dua rangkaian flip-flop
Data. Terlihat pada tabel di atas output Q baru akan berubah nilai jika nilai setiap
masukan (A dan C) telah berosilasi 1 perioda. Berdasarkan tabel di atas dapat
disimpulkan bahwa rangkaian ini lebih sulit untuk berganti tanda sehingga lebih
baik dalam segi penjagaan nilai data (tidak mudah berganti tanda). Dari tabel di atas
juga terlihat bahwa masing-masing rangkaian flip-flop Data tidak
bergantung/independen antara satu sama lain.
d. Percobaan 4

CK D0 D1 D2 D3 Q0 Q1 Q2 Q3
0 1 1 1 1 0 0 0 0
0 0 0 0 0 0 0 0 0
1 0 1 0 1 0 1 0 1
1 1 0 1 0 1 0 1 0
1 0 1 0 1 0 1 0 1
0 1 0 1 0 0 1 0 1
0 0 1 0 1 0 1 0 1
0 0 0 0 0 0 1 0 1
1 1 1 1 1 1 1 1 1

- Analisa :

Ini adalah rangkaian data namun dengan memakai IC yaitu dengn keuntungan dapat
menyimpan 4 bit data. Dilihat dari tabel kebenaran diatas, maka ketika diawal Ck=0
maka akan terjadi invalid, lalu kedtika CK=1 akan terjadi seperti inputan D. Fungsi dari Ck
ialah untuk mengatur keteraturan dari inputan itu sendiri.
e. Percobaan 5

- CLK J K 1Q 2Q
1 0 0 1 1
0 0 0 1 1
1 0 0 1 1
0 0 1 1 1
1 0 1 1 1
0 0 1 1 1
1 1 0 1 1
0 1 0 1 1
1 1 0 1 1
0 0 1 1 1
1 0 1 1 1
0 0 1 1 1

- Analisa :
Percobaan kelima adalah FF-JK, memiliki 3 buah inputan, yaitu 1 sinyal Ck dan
sinyal J,K. Dan dua buah sinyal keluaran Q,Qnot. Prinsip kerja FF-JK berbeda
dengan FF sebelumnya. FF ini tidak bergantung pada pemberian sinyal Cknya,
melainkan bergantung pada keadaan sinyal JK nya, dan sinyal Cknya sebagai yang
dicacah.
f. Percobaan 6

CLK J K 1Q 2Q
1 0 0 0 0
0 0 0 0 0
1 0 0 0 0
0 0 1 0 0
1 0 1 0 0
0 0 1 1 1
1 1 0 1 1
0 1 0 0 0
1 1 0 0 0
0 0 1 0 0
1 0 1 0 0
0 0 1 1 1
Analisa :
Pada rangkaian diatas merupakan rangkaian flip-flop JK yang memiliki dua input
yaitu J dan K juga memiliki dua output yaitu 1Q dan 2Q seperti yang terlihat pada
tabel kebenaran diatas. Rangkaian diatas menggunakan IC 74LS76D.

Anda mungkin juga menyukai