Computing">
Practica 5
Practica 5
Practica 5
Profesores:
Delgado Mendoza José Luis
Memije Garduño Daniel
Tiempo de realización: 1 semana
Fecha de entrega: 16/02/2023
Calif.
Firma Profesor
OBJ ETIVOS ..................................................................................................................................... 3
MARCO TEÓRICO........................................................................................................................... 4
Multiplexor ...................................................................................................................................... 4
Demultiplexor.................................................................................................................................. 4
Memoria SRAM ............................................................................................................................... 4
Sumador .......................................................................................................................................... 5
Restador .......................................................................................................................................... 5
PROCEDIMIENTO ........................................................................................................................... 5
ANÁLISIS DE RESULTADO Y CONCLUSIONES ...................................................................... 8
ANEXOS ............................................................................................................................................ 9
BIBLIOGRAFÍA ............................................................................................................................... 14
Ilustración 1 _____________________________________________________________________________ 4
Ilustración 2 _____________________________________________________________________________ 4
Ilustración 3 Implementar el siguiente circuito de la figura No.: ________________________________ 6
Ilustración 4 ____________________________________________________________________________ 6
Ilustración 5 _____________________________________________________________________________ 8
Tabla 1 ________________________________________________________________________________ 5
Tabla 2 Tabla No. 2. Direcciones para almacenar los datos. __________________________________ 7
OBJ ETIVOS
Que el alumno al término de la práctica sea capaz de:
a) Implementar un sumador binario completo de 1 bit y un sumador de 4 bits
utilizando compuertas simples, se mostrará el funcionamiento de un sumador en
circuito integrado.
b) Verificar experimentalmente la operación de un multiplexor 74LS157, 74LS150
y 74LS151.
c) Utilizar un MUX para generar una función lógica de varias entradas.
d) Que el alumno realice las mediciones y ajustes correspondientes para obtener
los tiempos adecuados, para circuitos que funcionan como señal de reloj.
e) Comprobación del funcionamiento de los multiplexores utilizando un multiplexor
de circuito integrado utilizando 4 fuentes de señales digitales.
f) Comprobación del funcionamiento de los demultiplexores usando un
demultiplexor de
circuito integrado para seleccionar 1 de 4 dispositivos digitales a controlar
mediante una sola señal de control.
g) Comprobar la operación de las memorias EPROM (donde será cargado el
programa) y RAM (donde se leen y cargan datos).
MATERIAL
2 74LS157
1 74LS82
1 74LS151
1 74LS 150
16 interruptores.
16 resistores 2.2 KΩ.
EQUIPO
Osciloscopio.
2 puntas Compensadas de Osciloscopio.
Fuente de voltaje (5 V DC).
Protoboard.
Pinzas de corte y de punta.
MARCO TEÓRICO
Multiplexor
Un multiplexor o también conocido como MUX o MPX es un dispositivo que sirve
para transmitir datos de diferentes entradas a una sola salida, es decir, todos los
datos que entran al circuito salen por el mismo lugar, dependiendo del tipo que se
utilice, pueden manejar señales analógicas o digitales.
El funcionamiento de los multiplexores se basa en circuitos de compuertas lógicas,
en donde se conectan de tal forma que todas las entradas salen por la misma salida,
con la única condición de que se debe de seleccionar la entrada que mandara los
datos hacia la salida, es decir, que el circuito no puede leer todas las entradas al
mismo tiempo, si no una por vez.[1]
Ilustración 1
Demultiplexor
También existen circuitos que hacen la función inversa de los multiplexores, es
decir que, tienen una sola entrada, varias salidas y los selectores, pero en esta
ocasión los selectores se utilizan para elegir hacia que salida queremos que fluyan
los datos.[1]
Ilustración 2
Memoria SRAM
Lo que se conoce como SRAM (Static Random Access Memory) es un tipo de
memoria RAM usado en varias aplicaciones electrónicas donde se incluyen
juguetes, automóviles, dispositivos digitales y por supuesto ordenadores. Solo
mantiene su contenido mientras se le está aplicando una fuente de alimentación.
Este tipo de memoria difiere de otros tipos como por ejemplo DRAM, en que esta
última usar ciclos de refresco para mantener el contenido vivo y actualizado.
SRAM mantiene los datos en una “imagen” estática” como lo indica du nombre,
hasta que se escribe encima y se pierde por perder la fuente de alimentación. Este
tipo de memoria es más cara, rápida y más eficiente al ahorrar energía comparada
con otros tipos de memoria similares.[2]
Sumador
Un sumador en electrónica digital es un circuito combinacional que permite sumar
2 números binarios. Tiene una salida para mostrar el resultado y otra que define el
acarreo en caso de existir.[3]
Restador
Un restador completo es un circuito combinacional que lleva a cabo una
sustracción entre dos bits, tomando en cuenta que un 1 se ha tomado por una
etapa significativa más baja. Este circuito tiene tres entradas y dos salidas.[4]
PROCEDIMIENTO
Arme un sumador o restador completo usando el simulador, de acuerdo a la tabla
No. 1, empleando los Circuitos integrados 74LS80, 74LS82 y 74LS83 según sea el
caso y se adapte a su solución.
Tabla 1
MESA 1 3 5 7 9 11 13 15
Sumador
6 3 5 4 9 8 4 7
de N-Bits
MESA 2 4 6 8 10 12 14 16
Restador
7 9 5 4 8 7 6 10
de N-Bits
Ilustración 4
MESAS 1 2 3 4 5 6 7 8
MESAS 9 10 11 12 13 14 15 16
En esta práctica obtuvimos un resultado adecuado a los objetivos ya que al termino de esta ya que
al termino sabemos el funcionamiento de un multiplexor y demultiplexor que los podemos utilizar
para la transferencia de datos y como es que funcionan las memorias EPROM y RAM y sus ventajas
de cada una.
[1] https://www.ingmecafenix.com/electronica/multiplexor/
[2] https://ordenadores-y-portatiles.com/sram/
[3] https://cienciayt.com/electronica/sistemas-digitales/sumador/
[4]
https://conocimientosweb.net/dcmt/ficha7419.html#:~:text=Un%20restador%20co
mpleto%20es%20un,tres%20entradas%20y%20dos%20salidas.