Nothing Special   »   [go: up one dir, main page]

WO2011129134A1 - 表示パネル - Google Patents

表示パネル Download PDF

Info

Publication number
WO2011129134A1
WO2011129134A1 PCT/JP2011/051753 JP2011051753W WO2011129134A1 WO 2011129134 A1 WO2011129134 A1 WO 2011129134A1 JP 2011051753 W JP2011051753 W JP 2011051753W WO 2011129134 A1 WO2011129134 A1 WO 2011129134A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal line
scanning signal
display panel
line driving
driving circuit
Prior art date
Application number
PCT/JP2011/051753
Other languages
English (en)
French (fr)
Inventor
修義 上田
小笠原 功
智 堀内
田中 信也
菊池 哲郎
吉田 昌弘
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to JP2012510586A priority Critical patent/JP5377755B2/ja
Priority to US13/636,281 priority patent/US9208741B2/en
Priority to CN201180015163.1A priority patent/CN102884566B/zh
Priority to EP11768656.8A priority patent/EP2560153A4/en
Publication of WO2011129134A1 publication Critical patent/WO2011129134A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133388Constructional arrangements; Manufacturing methods with constructional differences between the display region and the peripheral region
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors

Definitions

  • the present invention relates to a display panel such as a liquid crystal panel, and more particularly to a display panel in which a scanning signal line driving circuit is integrally formed.
  • a method for downsizing a display device As a method for downsizing a display device, a method is known in which a scanning signal line driving circuit (gate driver circuit) for driving scanning signal lines (gate lines) arranged in a display region is integrally formed on a display panel. .
  • a display panel employing this method is also called a gate driver monolithic display panel.
  • Patent Document 1 describes a liquid crystal display device shown in FIG.
  • the liquid crystal display device illustrated in FIG. 11 includes a plurality of pixel circuits 71, a plurality of scanning signal lines 72, a plurality of video signal lines 73, scanning signal line driving circuits 74 and 75, and a video signal line driving circuit 76.
  • the pixel circuit 71, the scanning signal line 72, and the video signal line 73 are arranged inside the display area 77.
  • the scanning signal line drive circuit 74 is disposed along one side of the display area 77 and is connected to one end (left end in FIG. 11) of the scanning signal line 72.
  • the scanning signal line driving circuit 75 is disposed along the opposite sides of the display area 77 and is connected to the other end (right end in FIG. 11) of the scanning signal line 72.
  • the scanning signal line 72 is driven from both ends by two scanning signal line driving circuits 74 and 75.
  • a display panel in which scanning signal line driving circuits are integrally formed on both sides of the display area.
  • a display panel combining conventional techniques (hereinafter referred to as a conventional integrated display panel) and a display panel (hereinafter referred to as a non-integrated display panel) on which a semiconductor chip including a scanning signal line driving circuit is mounted. Is incompatible.
  • the scanning signal line extends in the horizontal direction.
  • the semiconductor chip 82 including the scanning signal line driving circuit is mounted on one end (left end in FIG. 12) of the panel. For this reason, in the non-integrated display panel 80, the center P1 of the display area 81 is at a position shifted from the center line of the panel.
  • the scanning signal line drive circuits 92 and 93 having the same configuration are provided symmetrically on both sides of the display area 91. Therefore, in the conventional integrated display panel 90, the center P2 of the display area 91 is on the center line of the panel. As described above, the center position of the display area differs between the non-integrated display panel 80 and the conventional integrated display panel 90. Therefore, for example, in a display device in which a housing or the like is designed according to the non-integrated display panel 80, there is a problem that the conventional integrated display panel 90 cannot be used as it is instead of the non-integrated display panel 80. To do.
  • the display panel in which the scanning signal line driving circuit is formed integrally has a problem that leakage between wires and disconnection are likely to occur, resulting in a decrease in yield.
  • an object of the present invention is to provide a display panel in which a scanning signal line driving circuit is integrally formed, which is compatible with a non-integrated display panel.
  • a first aspect of the present invention is a display panel in which a scanning signal line driving circuit is integrally formed, A display area including a plurality of pixel circuits arranged two-dimensionally, and a plurality of scanning signal lines extending in a predetermined direction; A first scanning signal line drive circuit that is formed along one side of the display region in the same process as the pixel circuit and drives the scanning signal lines; A second scanning signal line driving circuit that is formed along the opposite sides of the display region in the same process as the pixel circuit and drives the scanning signal line together with the first scanning signal line driving circuit; The first and second scanning signal line driving circuits are characterized in that the size in the short side direction (that is, the size in the extending direction of the scanning signal line in the circuit arrangement region) is different.
  • the first and second scanning signal line driving circuits include a signal control unit that determines a potential to be applied to the scanning signal line, and an output unit that applies the potential determined by the signal control unit to the scanning signal line. And a plurality of trunk lines for supplying a power supply potential and a control signal to the shift register.
  • the output unit includes a pull-up transistor that applies a high-level potential to the scanning signal line, and a pull-down transistor that applies a low-level potential to the scanning signal line, Between the first and second scanning signal line driver circuits, at least one of the pull-up transistor and the pull-down transistor is different in size.
  • the output unit includes a bootstrap capacitor provided at a control terminal of a transistor that applies a potential to the scanning signal line,
  • the bootstrap capacitor is different in capacity between the first and second scanning signal line driver circuits.
  • the transistor included in the signal control unit is different in size between the first and second scanning signal line driver circuits.
  • the main wiring has a different width between the first and second scanning signal line driving circuits.
  • a seventh aspect of the present invention is the sixth aspect of the present invention,
  • the power supply main wiring included in the main wiring is different in width between the first and second scanning signal line driving circuits.
  • the clock main wiring included in the main wiring is different in width between the first and second scanning signal line driving circuits.
  • the width of the wiring included in the signal control unit is different between the first and second scanning signal line driving circuits.
  • An interval between wirings included in the signal control unit is different between the first and second scanning signal line driving circuits.
  • the pixel circuit includes a component having a different size depending on the position of the scanning signal line in the extending direction, In the pixel circuit that is closer to the smaller one in the short-side direction among the first and second scanning signal line driving circuits, the size of the component is maximized or minimized.
  • a twelfth aspect of the present invention is the eleventh aspect of the present invention
  • the pixel circuit includes a write control transistor and a correction capacitor provided between a control terminal of the write control transistor and one conduction terminal.
  • the size of the correction capacitor varies depending on the position of the scanning signal line in the extending direction, and is the maximum in the pixel circuit closer to the smaller one in the short direction of the first and second scanning signal line driving circuits. It is characterized by becoming.
  • connection wiring for connecting the main wiring included in the first scanning signal line driving circuit and the main wiring included in the second scanning signal line driving circuit.
  • a fourteenth aspect of the present invention is the thirteenth aspect of the present invention,
  • a chip mounting area for the video signal line driving circuit is provided along one side other than the side where the first and second scanning signal line driving circuits are formed among the four sides of the display area,
  • the connection wiring is arranged along the remaining side of the display area.
  • the scanning signal line driving circuit is provided on both sides of the display area so that the arrangement area is asymmetrical, thereby providing a non-integrated display panel (semiconductor including the scanning signal line driving circuit).
  • the display panel on which the chip is mounted) and the center of the display area are aligned, and compatibility with the non-integrated display panel can be ensured.
  • the scanning signal line driving circuit is provided. It is desirable to provide the display area on both sides of the display area so that the arrangement area is asymmetric. In such a case, by appropriately determining the width and interval of the wirings included in the scanning signal line driver circuit, it is possible to reduce inter-wiring leakage and disconnection and improve the display panel yield.
  • the scanning signal line driving circuit including the shift register and the trunk wiring is provided asymmetrically on both sides of the display area, so that the centers of the non-integrated display panel and the display area are aligned. Compatibility with the body-type display panel can be ensured.
  • the yield of the display panel can be improved by suitably determining the width and interval of the wirings included in the scanning signal line driver circuit.
  • the center of the display area is aligned with the non-integrated display panel by providing scanning signal line drive circuits having different sizes of pull-up transistors and pull-down transistors on both sides of the display area. Therefore, compatibility with a non-integrated display panel can be ensured.
  • the scanning signal line driving circuits having different bootstrap capacitances are provided on both sides of the display area, so that the center of the non-integrated display panel and the display area are aligned and the non-integrated display is performed. Compatibility with the panel can be ensured.
  • the non-integrated display panel and the center of the display region are aligned, Compatibility with a non-integrated display panel can be ensured.
  • the scanning signal line driving circuits having different widths of the trunk wiring, the power supply trunk wiring, or the clock trunk wiring are provided on both sides of the display region, thereby providing a non-integral type. By aligning the center of the display panel and the display area, compatibility with the non-integrated display panel can be ensured.
  • the width or interval of the wiring included in the signal control unit is suitably determined. As a result, leakage between wires and disconnection can be reduced and the yield of the display panel can be improved.
  • the size of the components included in the pixel circuit is changed according to the position of the scanning signal line in the extending direction, and the scanning signal line driving circuit with the smaller size in the short direction is provided.
  • the size of the correction capacitor included in the pixel circuit is changed in accordance with the position in the extending direction of the scanning signal line, and the scanning signal line driving circuit having the smaller size in the short direction.
  • the scanning signal line drive circuit is provided asymmetrically on both sides of the display region, the pixel circuit performs a suitable correction according to the position in the extending direction of the scanning signal line, Thus, the display quality can be prevented from being lowered.
  • the main wiring included in the scanning signal line driving circuit provided on both sides of the display area is connected using the connection wiring, so that the scanning signal line driving circuit and the outside of the display panel are connected.
  • the wiring for connecting to the display panel can be reduced, the width of the substrate connected to the display panel can be narrowed, and the cost of the substrate can be reduced.
  • connection wiring is arranged along the remaining side of the display area so as not to intersect with the video signal line arranged in the display area.
  • the load associated with the video signal line can be reduced to prevent the display quality from deteriorating.
  • FIG. 1 is a plan view showing a schematic configuration of a display panel according to a first embodiment of the present invention.
  • FIG. 2 is a circuit diagram of a circuit formed in a display area of the display panel shown in FIG. 1.
  • FIG. 2 is a block diagram illustrating a configuration of a scanning signal line driving circuit included in the display panel illustrated in FIG. 1.
  • FIG. 4 is a diagram showing a configuration of one stage of a shift register included in the scanning signal line drive circuit shown in FIG. 3. It is a figure for demonstrating the effect of the display panel which concerns on 1st Embodiment.
  • It is a circuit diagram of a pixel circuit included in a liquid crystal panel.
  • FIG. 7 is a signal waveform diagram showing a change in potential in the pixel circuit shown in FIG. 6.
  • FIG. 7 is a signal waveform diagram showing a change in potential in the pixel circuit shown in FIG. 6. It is a figure for demonstrating the correction
  • FIG. 10 is a layout diagram illustrating a part of a pixel circuit included in a display panel according to a second embodiment. It is a top view which shows schematic structure of the display panel which concerns on the 3rd Embodiment of this invention. It is a figure which shows the structure of the conventional liquid crystal display device. It is a figure for demonstrating the subject of the conventional integrated display panel.
  • FIG. 1 is a plan view showing a schematic configuration of a display panel according to the first embodiment of the present invention.
  • a display panel 10 shown in FIG. 1 includes a display area 11, a first scanning signal line driving circuit 12, a second scanning signal line driving circuit 13, and a chip mounting area 14 for a video signal line driving circuit. It is a liquid crystal panel.
  • m and n are integers of 2 or more.
  • FIG. 2 is a circuit diagram of a circuit formed in the display area 11.
  • m scanning signal lines G1 to Gm, n video signal lines S1 to Sn, and (m ⁇ n) pixel circuits 15 are formed in the display area 11.
  • the scanning signal lines G1 to Gm are arranged in parallel to each other and extend in a predetermined direction (lateral direction in FIG. 2).
  • the video signal lines S1 to Sn are arranged in parallel to each other so as to be orthogonal to the scanning signal lines G1 to Gm.
  • the (m ⁇ n) pixel circuits 15 are arranged in the vicinity of the intersections of the scanning signal lines G1 to Gm and the video signal lines S1 to Sn.
  • the display region 11 includes a plurality of pixel circuits 15 arranged in a two-dimensional manner and a plurality of scanning signal lines G1 to Gm extending in a predetermined direction.
  • the first scanning signal line driving circuit 12 and the second scanning signal line driving circuit 13 are integrally formed on the display panel 10 in the same process as the pixel circuit 15.
  • the horizontal direction is the extending direction of the scanning signal lines G1 to Gm.
  • the first scanning signal line drive circuit 12 is formed along one side (the left side in FIG. 1) of the display region 11, and is connected to one end (the left end in FIG. 1) of the scanning signal lines G1 to Gm.
  • the second scanning signal line drive circuit 13 is formed along the opposite side (right side in FIG. 1) of the display region 11, and is connected to the other ends (right end in FIG. 1) of the scanning signal lines G1 to Gm.
  • the scanning signal lines G1 to Gm are driven from both ends by the first scanning signal line driving circuit 12 and the second scanning signal line driving circuit 13.
  • the chip mounting area 14 is along one side (the lower side in FIG. 1) of the four sides of the display area 11 other than the side where the first scanning signal line driving circuit 12 and the second scanning signal line driving circuit 13 are formed. Provided. A semiconductor chip (not shown) with a built-in video signal line driving circuit is mounted on the chip mounting area 14. The video signal lines S1 to Sn are driven by a video signal line driving circuit built in the semiconductor chip.
  • FIG. 3 is a block diagram showing a configuration of the first scanning signal line driving circuit 12.
  • the first scanning signal line drive circuit 12 includes a plurality of trunk lines 16 and a shift register 17 in which m unit circuits 20 are connected in multiple stages.
  • the trunk line 16 shown in FIG. 3 includes a low-level power supply line VSS and clock lines CK and CKB.
  • the low level power supply wiring VSS supplies a low level power supply potential to the shift register 17, and the clock wirings CK and CKB supply a clock signal to the shift register 17.
  • the main wiring 16 may include a high-level power supply wiring VDD, three or more clock wirings, a signal wiring for resetting the potential of the floating electrode to a predetermined level, and the like.
  • FIG. 4 is a diagram showing a configuration of one stage of the shift register 17.
  • the unit circuit 20 includes a signal control unit 21 and an output unit 22.
  • the signal control unit 21 receives the set signal output from the previous unit circuit 20 and the reset signal output from the next unit circuit 20. Further, the signal control unit 21 is supplied with a power supply potential and a control signal (for example, a clock signal) from the trunk wiring 16.
  • the signal control unit 21 determines the potential to be applied to the scanning signal line Gi based on these input signals.
  • the signal control unit 21 has a first output terminal Nu and a second output terminal Nd. When a high level potential is applied to the scanning signal line Gi, the signal control unit 21 applies a high level potential to the first output terminal Nu to scan. When a low level potential is applied to the signal line Gi, a high level potential is applied to the second output terminal Nd.
  • the output unit 22 includes a pull-up transistor 23, a pull-down transistor 24, and a bootstrap capacitor 25.
  • the drain terminal of the pull-up transistor 23 is connected to the clock line CK or the high-level power supply line VDD, the source terminal is connected to the scanning signal line Gi, and the gate terminal is connected to the first output terminal Nu of the signal control unit 21.
  • the pull-down transistor 24 has a source terminal connected to the low-level power supply line VSS, a drain terminal connected to the scanning signal line Gi, and a gate terminal connected to the second output terminal Nd of the signal control unit 21.
  • the bootstrap capacitor 25 is provided at the gate terminal of the pull-up transistor 23.
  • the pull-up transistor 23 When a high level potential is applied to the first output terminal Nu, the pull-up transistor 23 is turned on, and a high level potential is applied to the scanning signal line Gi from the clock wiring CK or the high level power supply wiring VDD. .
  • the pull-down transistor 24 When a high level potential is applied to the second output terminal Nd, the pull-down transistor 24 is turned on, and a low level potential is applied to the scanning signal line Gi from the low level power supply line VSS.
  • the pull-up transistor 23 applies a high level potential to the scanning signal line Gj, and the pull-down transistor 24 applies a low level potential to the scanning signal line Gj.
  • the signal on the scanning signal line Gi is supplied as a reset signal to the unit circuit 20 in the previous stage and is supplied as a set signal to the unit circuit 20 in the next stage.
  • a bootstrap capacitor 25 is provided at the gate terminal of the pull-up transistor 23. For this reason, when the source potential of the pull-up transistor 23 changes, the gate potential of the pull-up transistor 23 is greatly increased through the bootstrap capacitor 25, and the output impedance of the pull-up transistor 23 decreases. In this manner, the bootstrap capacitor 25 assists in supplying a high level potential.
  • the bootstrap capacitor is connected to a wiring connected to the clock wiring, or is connected to a terminal included in the signal control unit 21. A configuration is also possible.
  • the second scanning signal line driving circuit 13 has the same configuration as the first scanning signal line driving circuit 12 (see FIG. 3). However, between the first scanning signal line driving circuit 12 and the second scanning signal line driving circuit 13, the size of the built-in transistor, the width of the wiring, and the like are different, and the size in the short direction (lateral direction in FIG. 1). Is different.
  • the display panel 10 is configured such that the size of the first scanning signal line driving circuit 12 in the short direction is larger than the size of the second scanning signal line driving circuit 13 in the short direction.
  • the size of the pull-up transistor 23 included in the first scanning signal line driving circuit 12 is made larger than the size of the pull-up transistor 23 included in the second scanning signal line driving circuit 13.
  • the size of the pull-down transistor 24 included in the first scanning signal line driving circuit 12 may be larger than the size of the pull-down transistor 24 included in the second scanning signal line driving circuit 13.
  • the size of the bootstrap capacitor 25 included in the first scanning signal line driving circuit 12 may be larger than the size of the bootstrap capacitor 25 included in the second scanning signal line driving circuit 13.
  • the size of the transistor included in the signal control unit 21 of the first scanning signal line driving circuit 12 may be larger than the size of the transistor included in the signal control unit 21 of the second scanning signal line driving circuit 13. Good.
  • the width of the main wiring 16 included in the first scanning signal line driving circuit 12 may be larger than the width of the main wiring 16 included in the second scanning signal line driving circuit 13.
  • the width of the power supply main line included in the first scanning signal line drive circuit 12 may be larger than the width of the power supply main line included in the second scan signal line drive circuit 13.
  • the width of the clock trunk wiring included in one scanning signal line driving circuit 12 may be made larger than the width of the clock trunk wiring included in the second scanning signal line driving circuit 13.
  • the width of the wiring included in the signal control unit 21 of the first scanning signal line driving circuit 12 is set to the second width.
  • the width of the wiring included in the signal control unit 21 of the scanning signal line driving circuit 13 may be larger.
  • the interval between the wirings included in the signal control unit 21 of the first scanning signal line driving circuit 12 may be larger than the interval between the wirings included in the signal control unit 21 of the second scanning signal line driving circuit 13. Good.
  • the effects of the display panel 10 according to the present embodiment will be described with reference to FIG.
  • the conventional integrated display panel 90 since the scanning signal line drive circuits 92 and 93 having the same size are provided symmetrically on both sides of the display area 91, the center P2 of the display area 91 is displayed. Is on the center line of the panel. For this reason, the center position of the display area differs between the non-integrated display panel 80 and the conventional integrated display panel 90. Therefore, the conventional integrated display panel 90 has a problem that it is not compatible with the non-integrated display panel 80.
  • the first scanning signal line driving circuit 12 and the second scanning signal line driving circuit 13 are asymmetric on both sides of the display region 11. Is provided. Therefore, the first scanning signal line driving circuit 12 and the second scanning signal line driving circuit 13 can be designed so that the center positions of the non-integrated display panel 80 and the display area are aligned. At this time, the center P3 of the display area 11 is at a position shifted from the center line of the panel. Therefore, according to the display panel 10 according to the present embodiment, the center position of the display area is matched with the non-integrated display panel 80 to ensure compatibility with the non-integrated display panel 80. Can do.
  • the two scanning signal line drive circuits so that the sizes in the short direction are different, by suitably determining the width and interval of the wirings included in the signal control unit 21, inter-wiring leakage and disconnection And the yield of the display panel can be improved.
  • FIG. 6 is a circuit diagram of a pixel circuit included in the liquid crystal panel.
  • a pixel circuit 30 illustrated in FIG. 6 includes a write control transistor 31 and a liquid crystal capacitor 32.
  • the gate terminal of the writing control transistor 31 is connected to the scanning signal line Gi
  • the source terminal is connected to the video signal line Sj
  • the drain terminal is connected to one electrode (hereinafter referred to as a pixel electrode 33) of the liquid crystal capacitor 32.
  • a common potential Vcom is applied to the other electrode of the liquid crystal capacitor 32.
  • FIG. 7A and 7B are signal waveform diagrams showing potential changes in the pixel circuit 30.
  • FIG. 7A and 7B show changes in potentials of the scanning signal line Gi, the video signal line Sj, and the pixel electrode 33.
  • FIG. 7A when the potential of the scanning signal line Gi changes from the high level to the low level, the potential of the pixel electrode 33 decreases by ⁇ V1 due to the pull-in.
  • the potential decrease amount ⁇ V1 at this time is given by the following equation (1).
  • VG pp is the amount of change in the potential of the scanning signal line Gi
  • Cgs is the gate-drain capacitance of the write control transistor 31
  • Ct is the total capacitance associated with the drain terminal of the write control transistor 31. It is.
  • Ct includes a storage capacitor provided in parallel with the liquid crystal capacitor 32, a capacitor between the source and drain of the write control transistor 31, and the like.
  • the size of the first scanning signal line driving circuit 12 in the short direction is made larger than the size of the second scanning signal line driving circuit 13 in the short direction. Therefore, a case where the size of the transistor (for example, the pull-up transistor 23) included in the first scanning signal line driving circuit 12 is larger than the size of the transistor included in the second scanning signal line driving circuit 13 is used. Think. In this case, the driving capability of the first scanning signal line driving circuit 12 is larger than the driving capability of the second scanning signal line driving circuit 13. For this reason, as shown in FIG. 8, at the position X closer to the second scanning signal line drive circuit 13 than the middle point M of the scanning signal line Gi, the dullness of the signal on the scanning signal line Gi becomes the maximum, and the common potential The optimum value of Vcom is the maximum.
  • the display panel according to the second embodiment has the same configuration as the display panel 10 according to the first embodiment.
  • the pixel circuit includes a correction capacitor having a different size depending on the position of the scanning signal line Gi in the extending direction, and the size of the correction capacitor is the second scanning signal line. This is the maximum in the pixel circuit close to the drive circuit 13.
  • the capacitance between the gate and the drain of the write control transistor is used as a correction capacitor will be described.
  • FIG. 9 is a layout diagram showing a part of the pixel circuit included in the display panel according to the present embodiment.
  • the write control transistor 41 is formed by disposing the gate region 42, the source region 43, the drain region 44, and the semiconductor region 45.
  • the gate region 42 is formed integrally with the scanning signal line Gi
  • the source region 43 is formed integrally with the video signal line Sj.
  • the drain region 44 is connected to a pixel electrode (not shown) through the contact hole 46.
  • a correction region 47 is formed integrally with the gate region 42 at a position overlapping the drain region 44.
  • the size of the portion where the correction region 47 and the drain region 44 overlap varies depending on the position of the scanning signal line Gi in the extending direction, and is located near the second scanning signal line driving circuit 13 (at the position X in FIG. 8). (Pixel circuit).
  • the size of the correction region 47 is suitably changed to compensate for the change in the common potential Vcom.
  • the common potential Vcom can be made constant, or the change amount of the optimum common potential Vcom can be reduced (see FIG. 8). Therefore, even when two scanning signal line drive circuits are provided asymmetrically on both sides of the display region, suitable correction is performed according to the position of the scanning signal line Gi in the extending direction, and a desired voltage is written to the pixel circuit. Can do. Accordingly, flicker can be prevented and display quality can be prevented from deteriorating.
  • the size of other components included in the pixel circuit is changed according to the position of the scanning signal line Gi in the extending direction, and the pixel circuit close to the scanning signal line driving circuit with the smaller size in the short side direction
  • the size of the component may be maximized or minimized.
  • the area of the portion where the pixel electrode and the scanning signal line overlap, the area of the portion where the branch wiring from the scanning signal line and the branch wiring from the drain region overlap, or the like may be changed. The same effect can be obtained with the display panel according to this modification.
  • FIG. 10 is a plan view showing a schematic configuration of a display panel according to the third embodiment of the present invention. Similar to the display panel 10 according to the first embodiment, the display panel 50 illustrated in FIG. 10 includes a display area 11, a first scanning signal line driving circuit 12, a second scanning signal line driving circuit 13, and an image. This is a liquid crystal panel including a chip mounting area 14 for a signal line driving circuit.
  • the same elements as those of the first embodiment are denoted by the same reference numerals and description thereof is omitted.
  • FIG. 10 shows a trunk wiring disposed on the display panel 50, a semiconductor chip 53 incorporating a video signal line driving circuit, and a flexible printed circuit board 54 connected to the display panel 50.
  • a DC / DC conversion circuit and a display control circuit (not shown) are provided outside the display panel 50. Output signals from these circuits are supplied to the first scanning signal line driving circuit 12 and the second scanning signal line driving circuit 13 via the flexible printed circuit board 54.
  • the first scanning signal line driving circuit 12 and the second scanning signal line driving circuit 13 include a trunk wiring.
  • the display panel 50 includes a connection wiring 51.
  • the first scanning signal line driving circuit 12 is formed along one side
  • the second scanning signal line driving circuit 13 is formed along the other side
  • another A chip mounting area 14 is provided along one side.
  • the connection wiring 51 is disposed along the remaining side (upper side in FIG. 10) of the display area 11. Further, the connection wiring 51 is arranged so as not to intersect with the video signal lines S1 to Sn arranged in the display area 11.
  • One end of the connection wiring 51 is connected to the main wiring included in the first scanning signal line driving circuit 12, and the other end of the connection wiring 51 is connected to the main wiring included in the second scanning signal line driving circuit 13.
  • the display panel 50 is provided with a wiring 52 that connects a wiring (not shown) on the flexible printed circuit board 54 and a trunk wiring included in the first scanning signal line driving circuit 12.
  • a wiring for connecting the wiring on the flexible printed circuit board 54 and the trunk wiring included in the second scanning signal line driving circuit 13 is not provided.
  • a power supply potential and a control signal are supplied from the outside of the display panel 50 to the first scanning signal line driving circuit 12 via the wiring 52. From the outside of the display panel 50 to the second scanning signal line driving circuit 13, the power supply potential and the control signal are connected to the second scanning signal line driving circuit 13 via the wiring 52, the trunk wiring included in the first scanning signal line driving circuit 12, and the connection wiring 51. Is supplied.
  • the connection for connecting the main wiring included in the first scanning signal line driving circuit 12 and the main wiring included in the second scanning signal line driving circuit 13 is performed.
  • Wiring 51 is provided. Therefore, it is possible to reduce the wiring for connecting the scanning signal line driving circuit and the outside of the display panel 50, to narrow the width of the flexible printed board 54 connected to the display panel 50, and to reduce the cost of the flexible printed board 54. it can.
  • connection wiring 51 is provided on a side other than the side where the first scanning signal line driving circuit 12, the second scanning signal line driving circuit 13, and the chip mounting region 14 are provided among the four sides of the display area 11. It is arranged along. Accordingly, the connection wiring 51 is provided so as not to cross the video signal lines S1 to Sn arranged in the display area 11, and the load accompanying the video signal lines S1 to Sn is reduced to prevent the display quality from being lowered. can do.
  • the liquid crystal panel has been described as an example of the display panel to which the present invention is applied.
  • the present invention can also be applied to display panels other than the liquid crystal panel.
  • the display panel of the present invention has a feature that it is compatible with a non-integrated display panel, it can be used for various display panels such as a liquid crystal panel.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

表示パネル(10)上に画素回路と同じ工程で、表示領域(11)の対向する2辺のうち、一方の辺に沿って第1の走査信号線駆動回路(12)を形成し、他方の辺に沿って第2の走査信号線駆動回路(13)を形成する。第1の走査信号線駆動回路(12)と第2の走査信号線駆動回路(13)では、内蔵するトランジスタのサイズや配線の幅などが異なり、短手方向のサイズが異なる。これにより、非一体型表示パネルと表示領域の中心を揃え、非一体型表示パネルとの互換性を確保する。また、2個の走査信号線駆動回路に含まれる配線の幅や間隔を好適に決定し、配線間リークや断線を低減して、表示パネルの歩留まりを改善する。

Description

表示パネル
 本発明は、液晶パネルなどの表示パネルに関し、特に、走査信号線駆動回路を一体に形成した表示パネルに関する。
 表示装置を小型化する方法として、表示領域に配設される走査信号線(ゲート線)を駆動する走査信号線駆動回路(ゲートドライバ回路)を表示パネルに一体に形成する方法が知られている。この方法を採用した表示パネルは、ゲートドライバモノリシック方式の表示パネルとも呼ばれる。
 これとは別に、走査信号線駆動回路を表示領域の両側に設ける方法が、従来から知られている。例えば特許文献1には、図11に示す液晶表示装置が記載されている。図11に示す液晶表示装置は、複数の画素回路71、複数の走査信号線72、複数の映像信号線73、走査信号線駆動回路74、75、および、映像信号線駆動回路76を備えている。画素回路71、走査信号線72、および、映像信号線73は、表示領域77の内部に配置される。走査信号線駆動回路74は、表示領域77の一辺に沿って配置され、走査信号線72の一端(図11では左端)に接続される。走査信号線駆動回路75は、表示領域77の対向する辺に沿って配置され、走査信号線72の他端(図11では右端)に接続される。走査信号線72は、2個の走査信号線駆動回路74、75によって両端から駆動される。
日本国特開2002-358051号公報
 上記の従来技術を組み合わせれば、走査信号線駆動回路を表示領域の両側に一体に形成した表示パネルを得ることができる。しかしながら、従来技術を組み合わせた表示パネル(以下、従来の一体型表示パネルという)には、走査信号線駆動回路を含む半導体チップを実装する表示パネル(以下、非一体型表示パネルという)との間に互換性がないという問題がある。
 図12を参照して、この問題を詳細に説明する。図12では、走査信号線は、横方向に伸延するものとする。非一体型表示パネル80では、走査信号線駆動回路を含む半導体チップ82は、パネルの一方の端(図12では左端)に実装される。このため、非一体型表示パネル80では、表示領域81の中心P1はパネルの中心線からずれた位置にある。
 一方、従来の一体型表示パネル90では、表示領域91の両側に同じ構成を有する走査信号線駆動回路92、93が対称に設けられる。このため、従来の一体型表示パネル90では、表示領域91の中心P2はパネルの中心線上にある。このように非一体型表示パネル80と従来の一体型表示パネル90の間では、表示領域の中心位置が異なる。したがって、例えば、非一体型表示パネル80に合わせて筐体などを設計した表示装置では、非一体型表示パネル80に代えて従来の一体型表示パネル90をそのまま使用することができないという問題が発生する。
 また、走査信号線駆動回路を一体に形成した表示パネルには、配線間リークや断線が発生しやすく、歩留まりが低下するという問題もある。
 それ故に、本発明は、走査信号線駆動回路を一体に形成した表示パネルであって、非一体型表示パネルと互換性があるものを提供することを目的とする。
 本発明の第1の局面は、走査信号線駆動回路を一体に形成した表示パネルであって、
 2次元状に配置された複数の画素回路、および、所定方向に伸延する複数の走査信号線を含む表示領域と、
 前記画素回路と同じ工程で前記表示領域の1辺に沿って形成され、前記走査信号線を駆動する第1の走査信号線駆動回路と、
 前記画素回路と同じ工程で前記表示領域の対向する辺に沿って形成され、前記第1の走査信号線駆動回路と共に前記走査信号線を駆動する第2の走査信号線駆動回路とを備え、
 前記第1および第2の走査信号線駆動回路の間では、短手方向のサイズ(すなわち、回路の配置領域の前記走査信号線の伸延方向のサイズ)が異なることを特徴とする。
 本発明の第2の局面は、本発明の第1の局面において、
 前記第1および第2の走査信号線駆動回路は、前記走査信号線に印加する電位を決定する信号制御部、および、前記信号制御部で決定された電位を前記走査信号線に印加する出力部を含む単位回路を多段接続したシフトレジスタと、前記シフトレジスタに電源電位および制御信号を供給する複数の幹配線とを含むことを特徴とする。
 本発明の第3の局面は、本発明の第2の局面において、
 前記出力部は、前記走査信号線にハイレベル電位を印加するプルアップ用トランジスタと、前記走査信号線にローレベル電位を印加するプルダウン用トランジスタとを含み、
 前記第1および第2の走査信号線駆動回路の間では、前記プルアップ用トランジスタおよび前記プルダウン用トランジスタのうち、少なくとも一方のサイズが異なることを特徴とする。
 本発明の第4の局面は、本発明の第2の局面において、
 前記出力部は、前記走査信号線に電位を印加するトランジスタの制御端子に設けられたブートストラップ容量を含み、
 前記第1および第2の走査信号線駆動回路の間では、前記ブートストラップ容量の容量が異なることを特徴とする。
 本発明の第5の局面は、本発明の第2の局面において、
 前記第1および第2の走査信号線駆動回路の間では、前記信号制御部に含まれるトランジスタのサイズが異なることを特徴とする。
 本発明の第6の局面は、本発明の第2の局面において、
 前記第1および第2の走査信号線駆動回路の間では、前記幹配線の幅が異なることを特徴とする。
 本発明の第7の局面は、本発明の第6の局面において、
 前記第1および第2の走査信号線駆動回路の間では、前記幹配線に含まれる電源用幹配線の幅が異なることを特徴とする。
 本発明の第8の局面は、本発明の第6の局面において、
 前記第1および第2の走査信号線駆動回路の間では、前記幹配線に含まれるクロック用幹配線の幅が異なることを特徴とする。
 本発明の第9の局面は、本発明の第2の局面において、
 前記第1および第2の走査信号線駆動回路の間では、前記信号制御部に含まれる配線の幅が異なることを特徴とする。
 本発明の第10の局面は、本発明の第2の局面において、
 前記第1および第2の走査信号線駆動回路の間では、前記信号制御部に含まれる配線の間隔が異なることを特徴とする。
 本発明の第11の局面は、本発明の第1の局面において、
 前記画素回路は、前記走査信号線の伸延方向の位置に応じて異なるサイズを有する構成要素を含み、
 前記第1および第2の走査信号線駆動回路のうち短手方向のサイズが小さいほうに近い画素回路において、前記構成要素のサイズが最大または最小となることを特徴とする。
 本発明の第12の局面は、本発明の第11の局面において、
 前記画素回路は、書き込み制御トランジスタと、前記書き込み制御トランジスタの制御端子と一方の導通端子との間に設けられた補正用容量とを含み、
 前記補正用容量のサイズは、前記走査信号線の伸延方向の位置に応じて異なり、前記第1および第2の走査信号線駆動回路のうち短手方向のサイズが小さいほうに近い画素回路において最大となることを特徴とする。
 本発明の第13の局面は、本発明の第1の局面において、
 前記第1の走査信号線駆動回路に含まれる幹配線と前記第2の走査信号線駆動回路に含まれる幹配線とを接続する接続配線をさらに備える。
 本発明の第14の局面は、本発明の第13の局面において、
 前記表示領域の4辺のうち前記第1および第2の走査信号線駆動回路を形成した辺以外の1辺に沿って、映像信号線駆動回路のためのチップ実装領域を有し、
 前記接続配線は、前記表示領域の残余の辺に沿って配設されていることを特徴とする。
 本発明の第1の局面によれば、走査信号線駆動回路を表示領域の両側に、その配置領域が非対称になるように設けることにより、非一体型表示パネル(走査信号線駆動回路を含む半導体チップを実装する表示パネル)と表示領域の中心を揃え、非一体型表示パネルとの互換性を確保することができる。また、表示領域の中心と表示パネルの中心が一致しない製品を設計する場合、特に走査信号線駆動回路を狭い領域に配置する場合(いわゆる、狭額縁の場合)には、走査信号線駆動回路を表示領域の両側に、その配置領域が非対称になるように設けることが望ましい。このような場合に、走査信号線駆動回路に含まれる配線の幅や間隔を好適に決定することにより、配線間リークや断線を低減し、表示パネルの歩留まりを改善することができる。
 本発明の第2の局面によれば、シフトレジスタと幹配線を含む走査信号線駆動回路を表示領域の両側に非対称に設けることにより、非一体型表示パネルと表示領域の中心を揃え、非一体型表示パネルとの互換性を確保することができる。また、走査信号線駆動回路に含まれる配線の幅や間隔を好適に決定することにより、表示パネルの歩留まりを改善することができる。
 本発明の第3の局面によれば、プルアップ用トランジスタやプルダウン用トランジスタのサイズが異なる走査信号線駆動回路を表示領域の両側に設けることにより、非一体型表示パネルと表示領域の中心を揃え、非一体型表示パネルとの互換性を確保することができる。
 本発明の第4の局面によれば、ブートストラップ容量の容量が異なる走査信号線駆動回路を表示領域の両側に設けることにより、非一体型表示パネルと表示領域の中心を揃え、非一体型表示パネルとの互換性を確保することができる。
 本発明の第5の局面によれば、信号制御部に含まれるトランジスタのサイズが異なる走査信号線駆動回路を表示領域の両側に設けることにより、非一体型表示パネルと表示領域の中心を揃え、非一体型表示パネルとの互換性を確保することができる。
 本発明の第6~第8の局面によれば、幹配線、電源用幹配線、あるいは、クロック用幹配線の幅が異なる走査信号線駆動回路を表示領域の両側に設けることにより、非一体型表示パネルと表示領域の中心を揃え、非一体型表示パネルとの互換性を確保することができる。
 本発明の第9または第10の局面によれば、短手方向のサイズが異なるように走査信号線駆動回路を設計するときに、信号制御部に含まれる配線の幅あるいは間隔を好適に決定することにより、配線間リークや断線を低減し、表示パネルの歩留まりを改善することができる。
 本発明の第11の局面によれば、画素回路に含まれる構成要素のサイズを走査信号線の伸延方向の位置に応じて変化させ、短手方向のサイズが小さいほうの走査信号線駆動回路に近い画素回路において最大または最小にすることにより、走査信号線駆動回路を表示領域の両側に非対称に設けた場合でも、走査信号線の伸延方向の位置に応じて好適な補正を行い、画素回路に所望の電圧を書き込み、表示品位の低下を防止することができる。
 本発明の第12の局面によれば、画素回路に含まれる補正用容量のサイズを走査信号線の伸延方向の位置に応じて変化させ、短手方向のサイズが小さいほうの走査信号線駆動回路に近い画素回路において最大にすることにより、走査信号線駆動回路を表示領域の両側に非対称に設けた場合でも、走査信号線の伸延方向の位置に応じて好適な補正を行い、画素回路に所望の電圧を書き込み、表示品位の低下を防止することがきる。
 本発明の第13の局面によれば、表示領域の両側に設けられた走査信号線駆動回路に含まれる幹配線を接続配線を用いて接続することにより、走査信号線駆動回路と表示パネルの外部とを接続する配線を削減し、表示パネルに接続する基板の幅を狭くして、基板のコストを低減することができる。
 本発明の第14の局面によれば、表示領域の残余の辺に沿って接続配線を配設することにより、表示領域に配設される映像信号線と交差しないように接続配線を配設し、映像信号線に付随する負荷を低減して、表示品位の低下を防止することができる。
本発明の第1の実施形態に係る表示パネルの概略構成を示す平面図である。 図1に示す表示パネルの表示領域に形成される回路の回路図である。 図1に示す表示パネルに含まれる走査信号線駆動回路の構成を示すブロック図である。 図3に示す走査信号線駆動回路に含まれるシフトレジスタの1段分の構成を示す図である。 第1の実施形態に係る表示パネルの効果を説明するための図である。 液晶パネルに含まれる画素回路の回路図である。 図6に示す画素回路における電位の変化を示す信号波形図である。 図6に示す画素回路における電位の変化を示す信号波形図である。 本発明の第2の実施形態に係る表示パネルにおける補正を説明するための図である。 第2の実施形態に係る表示パネルに含まれる画素回路の一部を示すレイアウト図である。 本発明の第3の実施形態に係る表示パネルの概略構成を示す平面図である。 従来の液晶表示装置の構成を示す図である。 従来の一体型表示パネルの課題を説明するための図である。
 (第1の実施形態)
 図1は、本発明の第1の実施形態に係る表示パネルの概略構成を示す平面図である。図1に示す表示パネル10は、表示領域11、第1の走査信号線駆動回路12、第2の走査信号線駆動回路13、および、映像信号線駆動回路のためのチップ実装領域14を備えた液晶パネルである。以下、mおよびnは2以上の整数であるとする。
 図2は、表示領域11に形成される回路の回路図である。図2に示すように、表示領域11には、m本の走査信号線G1~Gm、n本の映像信号線S1~Sn、および、(m×n)個の画素回路15が形成される。走査信号線G1~Gmは、互いに平行に配設され、所定方向(図2では横方向)に伸延する。映像信号線S1~Snは、走査信号線G1~Gmと直交するように、互いに平行に配設される。(m×n)個の画素回路15は、走査信号線G1~Gmと映像信号線S1~Snの交点近傍に配置される。このように表示領域11は、2次元状に配置された複数の画素回路15と、所定方向に伸延する複数の走査信号線G1~Gmとを含んでいる。
 第1の走査信号線駆動回路12と第2の走査信号線駆動回路13は、画素回路15と同じ工程で表示パネル10に一体に形成される。図1では、横方向が走査信号線G1~Gmの伸延方向となる。第1の走査信号線駆動回路12は、表示領域11の1辺(図1では左辺)に沿って形成され、走査信号線G1~Gmの一端(図1では左端)に接続される。第2の走査信号線駆動回路13は、表示領域11の対向する辺(図1では右辺)に沿って形成され、走査信号線G1~Gmの他端(図1では右端)に接続される。走査信号線G1~Gmは、第1の走査信号線駆動回路12と第2の走査信号線駆動回路13によって両端から駆動される。
 チップ実装領域14は、表示領域11の4辺のうち、第1の走査信号線駆動回路12と第2の走査信号線駆動回路13を形成した辺以外の1辺(図1では下辺)に沿って設けられる。チップ実装領域14には、映像信号線駆動回路を内蔵した半導体チップ(図示せず)が実装される。映像信号線S1~Snは、半導体チップに内蔵された映像信号線駆動回路によって駆動される。
 図3は、第1の走査信号線駆動回路12の構成を示すブロック図である。図3に示すように、第1の走査信号線駆動回路12は、複数の幹配線16と、m個の単位回路20を多段接続したシフトレジスタ17とを含んでいる。図3に示す幹配線16には、ローレベル電源配線VSS、クロック配線CK、CKBが含まれる。ローレベル電源配線VSSはシフトレジスタ17にローレベル電源電位を供給し、クロック配線CK、CKBはシフトレジスタ17にクロック信号を供給する。なお、幹配線16は、ハイレベル電源配線VDDや、3本以上のクロック配線や、フローティング電極の電位を所定レベルにリセットするための信号配線などを含んでいてもよい。
 図4は、シフトレジスタ17の1段分の構成を示す図である。図4に示すように、単位回路20は、信号制御部21と出力部22を含んでいる。信号制御部21には、前段の単位回路20から出力されたセット信号と、次段の単位回路20から出力されたリセット信号とが入力される。また、信号制御部21には、幹配線16から電源電位や制御信号(例えば、クロック信号)が供給される。信号制御部21は、これらの入力信号に基づき、走査信号線Giに印加する電位を決定する。信号制御部21は、第1の出力端子Nuと第2の出力端子Ndを有し、走査信号線Giにハイレベル電位を印加するときには第1の出力端子Nuにハイレベル電位を印加し、走査信号線Giにローレベル電位を印加するときには第2の出力端子Ndにハイレベル電位を印加する。
 出力部22は、プルアップ用トランジスタ23、プルダウン用トランジスタ24、および、ブートストラップ容量25を含んでいる。プルアップ用トランジスタ23のドレイン端子はクロック配線CKまたはハイレベル電源配線VDDに接続され、ソース端子は走査信号線Giに接続され、ゲート端子は信号制御部21の第1の出力端子Nuに接続される。プルダウン用トランジスタ24のソース端子はローレベル電源配線VSSに接続され、ドレイン端子は走査信号線Giに接続され、ゲート端子は信号制御部21の第2の出力端子Ndに接続される。ブートストラップ容量25は、プルアップ用トランジスタ23のゲート端子に設けられる。
 第1の出力端子Nuにハイレベル電位が印加されると、プルアップ用トランジスタ23はオン状態になり、走査信号線Giにはクロック配線CKまたはハイレベル電源配線VDDからハイレベル電位が印加される。第2の出力端子Ndにハイレベル電位が印加されると、プルダウン用トランジスタ24はオン状態になり、走査信号線Giにはローレベル電源配線VSSからローレベル電位が印加される。このようにプルアップ用トランジスタ23は走査信号線Gjにハイレベル電位を印加し、プルダウン用トランジスタ24は走査信号線Gjにローレベル電位を印加する。走査信号線Gi上の信号は、前段の単位回路20にリセット信号として供給され、次段の単位回路20にセット信号として供給される。
 プルアップ用トランジスタ23のゲート端子には、ブートストラップ容量25が設けられている。このため、プルアップ用トランジスタ23のソース電位が変化したときに、ブートストラップ容量25を介してプルアップ用トランジスタ23のゲート電位は大きく突き上げられ、プルアップ用トランジスタ23の出力インピーダンスは小さくなる。このようにブートストラップ容量25は、ハイレベル電位の供給を補助する。なお、ブートストラップ容量をプルアップ用トランジスタ23のソース端子に接続する構成に代えて、ブートストラップ容量をクロック配線に接続された配線と接続する構成や、信号制御部21に含まれる端子と接続する構成なども可能である。
 第2の走査信号線駆動回路13は、第1の走査信号線駆動回路12と同じ構成を有する(図3を参照)。ただし、第1の走査信号線駆動回路12と第2の走査信号線駆動回路13の間では、内蔵するトランジスタのサイズや配線の幅などが異なり、短手方向(図1では横方向)のサイズが異なる。
 より詳細には、表示パネル10は、第1の走査信号線駆動回路12の短手方向のサイズが、第2の走査信号線駆動回路13の短手方向のサイズよりも大きくなるように構成される。このためには、第1の走査信号線駆動回路12に含まれるプルアップ用トランジスタ23のサイズを、第2の走査信号線駆動回路13に含まれるプルアップ用トランジスタ23のサイズよりも大きくしてもよい。あるいは、第1の走査信号線駆動回路12に含まれるプルダウン用トランジスタ24のサイズを、第2の走査信号線駆動回路13に含まれるプルダウン用トランジスタ24のサイズよりも大きくしてもよい。あるいは、第1の走査信号線駆動回路12に含まれるブートストラップ容量25のサイズを、第2の走査信号線駆動回路13に含まれるブートストラップ容量25のサイズよりも大きくしてもよい。あるいは、第1の走査信号線駆動回路12の信号制御部21に含まれるトランジスタのサイズを、第2の走査信号線駆動回路13の信号制御部21に含まれるトランジスタのサイズよりも大きくしてもよい。
 あるいは、第1の走査信号線駆動回路12に含まれる幹配線16の幅を、第2の走査信号線駆動回路13に含まれる幹配線16の幅よりも太くしてもよい。この場合、第1の走査信号線駆動回路12に含まれる電源用幹配線の幅を、第2の走査信号線駆動回路13に含まれる電源用幹配線の幅よりも太くしてもよく、第1の走査信号線駆動回路12に含まれるクロック用幹配線の幅を、第2の走査信号線駆動回路13に含まれるクロック用幹配線の幅よりも太くしてもよい。これらの方法は、単独で適用してもよく、任意に組み合わせて適用してもよい。これにより、短手方向のサイズが異なる2個の走査信号線駆動回路が得られ、表示パネル10には2個の走査信号線駆動回路が表示領域11の両側に非対称に設けられる。
 また、短手方向のサイズが異なるように2個の走査信号線駆動回路を設計するときに、第1の走査信号線駆動回路12の信号制御部21に含まれる配線の幅を、第2の走査信号線駆動回路13の信号制御部21に含まれる配線の幅よりも太くしてもよい。あるいは、第1の走査信号線駆動回路12の信号制御部21に含まれる配線の間隔を、第2の走査信号線駆動回路13の信号制御部21に含まれる配線の間隔よりも大きくしてもよい。
 以下、図5を参照して、本実施形態に係る表示パネル10の効果を説明する。図12を参照して説明したように、従来の一体型表示パネル90では、同じサイズの走査信号線駆動回路92、93を表示領域91の両側に対称に設けるために、表示領域91の中心P2はパネルの中心線上にある。このため、非一体型表示パネル80と従来の一体型表示パネル90の間では、表示領域の中心位置が異なる。したがって、従来の一体型表示パネル90には、非一体型表示パネル80との間に互換性がないという問題がある。
 これに対して、本実施形態に係る表示パネル10では、図5に示すように、第1の走査信号線駆動回路12と第2の走査信号線駆動回路13は、表示領域11の両側に非対称に設けられる。このため、非一体型表示パネル80と表示領域の中心位置が揃うように、第1の走査信号線駆動回路12と第2の走査信号線駆動回路13を設計することができる。このとき、表示領域11の中心P3は、パネルの中心線からずれた位置にある。したがって、本実施形態に係る表示パネル10によれば、非一体型表示パネル80との間で表示領域の中心位置を一致させて、非一体型表示パネル80との間の互換性を確保することができる。
 また、短手方向のサイズが異なるように2個の走査信号線駆動回路を設計するときに、信号制御部21に含まれる配線の幅や間隔を好適に決定することにより、配線間リークや断線を低減し、表示パネルの歩留まりを改善することができる。
 (第2の実施形態)
 第2の実施形態では、走査信号線駆動回路を表示領域の両側に非対称に設けた液晶パネルにおいて、フリッカを防止する方法を説明する。まず、図6、図7Aおよび図7Bを参照して、フリッカの発生原理を説明する。図6は、液晶パネルに含まれる画素回路の回路図である。図6に示す画素回路30は、書き込み制御トランジスタ31、および、液晶容量32を含んでいる。書き込み制御トランジスタ31のゲート端子は走査信号線Giに接続され、ソース端子は映像信号線Sjに接続され、ドレイン端子は液晶容量32の一方の電極(以下、画素電極33という)に接続される。液晶容量32の他方の電極には、共通電位Vcomが印加される。
 図7Aおよび図7Bは、画素回路30における電位の変化を示す信号波形図である。図7Aおよび図7Bには、走査信号線Gi、映像信号線Sj、および、画素電極33の電位の変化が記載されている。図7Aに示すように、走査信号線Giの電位がハイレベルからローレベルに変化したとき、画素電極33の電位は引き込みによってΔV1だけ低下する。このときの電位の低下量ΔV1は、次式(1)で与えられる。
  ΔV1=VGp-p×Cgs/Ct   …(1)
 ただし、式(1)において、VGp-p は走査信号線Giの電位の変化量、Cgsは書き込み制御トランジスタ31のゲート-ドレイン間の容量、Ctは書き込み制御トランジスタ31のドレイン端子に付随する容量の合計である。Ctには、液晶容量32やCgsの他に、液晶容量32と並列に設けられた蓄積容量や書き込み制御トランジスタ31のソース-ドレイン間の容量などが含まれる。
 走査信号線Giが長くなると、走査信号線Gi上の信号に鈍りが発生する。図7Bに示すように、走査信号線Giの電位が緩慢にローレベルに変化した場合、書き込み制御トランジスタ31がオフ状態になるまでの間に、画素電極33には映像信号線Sjの電位が再び書き込まれる。このため、図7Aに示す場合と図7Bに示す場合とでは、書き込み完了時の画素電極33の電位が異なり、最適な共通電位Vcomも異なる。ところが、すべての画素回路30に同じ共通電位Vcomが供給されるので、供給された共通電位Vcomが最適ではない画素回路30ではフリッカが発生する。
 ここで、第1の実施形態に係る表示パネル10において、第1の走査信号線駆動回路12の短手方向のサイズを第2の走査信号線駆動回路13の短手方向のサイズよりも大きくするために、第1の走査信号線駆動回路12に含まれるトランジスタ(例えば、プルアップ用トランジスタ23など)のサイズを第2の走査信号線駆動回路13に含まれるトランジスタのサイズよりも大きくした場合を考える。この場合、第1の走査信号線駆動回路12の駆動能力は、第2の走査信号線駆動回路13の駆動能力よりも大きくなる。このため、図8に示すように、走査信号線Giの中点Mよりも第2の走査信号線駆動回路13に近い位置Xにおいて、走査信号線Gi上の信号の鈍りは最大となり、共通電位Vcomの最適値は最大となる。
 第2の実施形態に係る表示パネルは、第1の実施形態に係る表示パネル10と同じ構成を有する。ただし、第2の実施形態に係る表示パネルでは、画素回路は走査信号線Giの伸延方向の位置に応じて異なるサイズを有する補正用容量を含み、補正用容量のサイズは第2の走査信号線駆動回路13に近い画素回路において最大となる。ここでは、書き込み制御トランジスタのゲート-ドレイン間の容量を補正用容量として使用する場合について説明する。
 図9は、本実施形態に係る表示パネルに含まれる画素回路の一部を示すレイアウト図である。図9に示すように、ゲート領域42、ソース領域43、ドレイン領域44、および、半導体領域45を配置することにより、書き込み制御トランジスタ41が形成される。ゲート領域42は走査信号線Giと一体に形成され、ソース領域43は映像信号線Sjと一体に形成される。ドレイン領域44は、コンタクトホール46を介して画素電極(図示せず)に接続される。また、ドレイン領域44と重なる位置に、ゲート領域42と一体に補正用領域47が形成される。補正用領域47とドレイン領域44が重なる部分のサイズは、走査信号線Giの伸延方向の位置に応じて異なり、第2の走査信号線駆動回路13に近い画素回路(図8において位置Xにある画素回路)において最大となる。
 以下、本実施形態に係る表示パネルの効果を説明する。補正用領域47とドレイン領域44が重なる部分のサイズが大きいほど、書き込み制御トランジスタ41のゲート-ドレイン間の容量は大きくなり、走査信号線Giの電位が変化したときの画素電極の電位の低下量ΔV1も大きくなる。このために、補正用領域47のサイズが大きいほど、最適な共通電位Vcomは低くなる。また、上述したように、補正用領域47のサイズは、走査信号線Giの伸延方向の位置に応じて異なり、第2の走査信号線駆動回路13に近い画素回路において最大となる。
 したがって、走査信号線Gi上の信号が鈍るために最適な共通電位Vcomが変化する場合でも、補正用領域47のサイズを好適に変化させて共通電位Vcomの変化分を補償することにより、最適な共通電位Vcomを一定にしたり、あるいは、最適な共通電位Vcomの変化分を小さくすることができる(図8を参照)。よって、2個の走査信号線駆動回路を表示領域の両側に非対称に設けた場合でも、走査信号線Giの伸延方向の位置に応じて好適な補正を行い、画素回路に所望の電圧を書き込むことができる。これによりフリッカを防止して、表示品位の低下を防止することができる。
 なお、以上の説明では、書き込み制御トランジスタ41のゲート-ドレイン間の容量を補正用容量として使用する場合について説明した。これに代えて、画素回路に含まれる他の構成要素のサイズを走査信号線Giの伸延方向の位置に応じて変化させ、短手方向のサイズが小さいほうの走査信号線駆動回路に近い画素回路において、当該構成要素のサイズが最大または最小となるようにしてもよい。例えば、画素電極と走査信号線が重なる部分の面積や、走査信号線からの分岐配線とドレイン領域からの分岐配線が重なる部分の面積などを変化させてもよい。この変形例に係る表示パネルでも、同じ効果が得られる。
 (第3の実施形態)
 図10は、本発明の第3の実施形態に係る表示パネルの概略構成を示す平面図である。図10に示す表示パネル50は、第1の実施形態に係る表示パネル10と同様に、表示領域11、第1の走査信号線駆動回路12、第2の走査信号線駆動回路13、および、映像信号線駆動回路用のチップ実装領域14を備えた液晶パネルである。本実施形態の構成要素のうち、第1の実施形態と同一の要素については、同一の参照符号を付して説明を省略する。
 図10には、表示パネル50に配設される幹配線、映像信号線駆動回路を内蔵した半導体チップ53、および、表示パネル50に接続されるフレキシブルプリント基板54が記載されている。表示パネル50の外部には、DC/DC変換回路や表示制御回路(図示せず)が設けられる。これらの回路の出力信号は、フレキシブルプリント基板54を介して、第1の走査信号線駆動回路12と第2の走査信号線駆動回路13に供給される。
 第1の走査信号線駆動回路12と第2の走査信号線駆動回路13は、幹配線を含んでいる。第1の走査信号線駆動回路12に含まれる幹配線と第2の走査信号線駆動回路13に含まれる幹配線とを接続するために、表示パネル50は接続配線51を備えている。表示領域11の4辺のうち、1辺に沿って第1の走査信号線駆動回路12が形成され、他の1辺に沿って第2の走査信号線駆動回路13が形成され、さらに他の1辺に沿ってチップ実装領域14が設けられている。接続配線51は、表示領域11の残余の辺(図10では上辺)に沿って配設される。また、接続配線51は、表示領域11に配設される映像信号線S1~Snと交差しないように配設される。接続配線51の一端は第1の走査信号線駆動回路12に含まれる幹配線に接続され、接続配線51の他端は第2の走査信号線駆動回路13に含まれる幹配線に接続される。
 表示パネル50には、フレキシブルプリント基板54上の配線(図示せず)と第1の走査信号線駆動回路12に含まれる幹配線とを接続する配線52が設けられている。これに対して、フレキシブルプリント基板54上の配線と第2の走査信号線駆動回路13に含まれる幹配線とを接続する配線は設けられていない。表示パネル50の外部から第1の走査信号線駆動回路12には、配線52を経由して電源電位および制御信号が供給される。表示パネル50の外部から第2の走査信号線駆動回路13には、配線52、第1の走査信号線駆動回路12に含まれる幹配線、および、接続配線51を経由して電源電位および制御信号が供給される。
 以上に示すように、本実施形態に係る表示パネル50は、第1の走査信号線駆動回路12に含まれる幹配線と第2の走査信号線駆動回路13に含まれる幹配線とを接続する接続配線51を備えている。したがって、走査信号線駆動回路と表示パネル50の外部とを接続する配線を削減し、表示パネル50に接続するフレキシブルプリント基板54の幅を狭くして、フレキシブルプリント基板54のコストを低減することができる。
 また、接続配線51は、表示領域11の4辺のうち、第1の走査信号線駆動回路12、第2の走査信号線駆動回路13、および、チップ実装領域14を設けた辺以外の辺に沿って配設されている。したがって、表示領域11に配設される映像信号線S1~Snと交差しないように接続配線51を配設し、映像信号線S1~Snに付随する負荷を低減して、表示品位の低下を防止することができる。
 なお、第1~第3の実施形態では、本発明を適用した表示パネルの例として液晶パネルについて説明したが、本発明は液晶パネル以外の表示パネルにも適用できる。
 本発明の表示パネルは、非一体型表示パネルと互換性があるという特徴を有するので、液晶パネルなど各種の表示パネルに利用することができる。
 10、50…表示パネル
 11…表示領域
 12…第1の走査信号線駆動回路
 13…第2の走査信号線駆動回路
 14…チップ実装領域
 15…画素回路
 16…幹配線
 17…シフトレジスタ
 20…単位回路
 21…信号制御部
 22…出力部
 23…プルアップ用トランジスタ
 24…プルダウン用トランジスタ
 25…ブートストラップ容量
 41…書き込み制御トランジスタ
 47…補正用領域
 51…接続配線

Claims (14)

  1.  走査信号線駆動回路を一体に形成した表示パネルであって、
     2次元状に配置された複数の画素回路、および、所定方向に伸延する複数の走査信号線を含む表示領域と、
     前記画素回路と同じ工程で前記表示領域の1辺に沿って形成され、前記走査信号線を駆動する第1の走査信号線駆動回路と、
     前記画素回路と同じ工程で前記表示領域の対向する辺に沿って形成され、前記第1の走査信号線駆動回路と共に前記走査信号線を駆動する第2の走査信号線駆動回路とを備え、
     前記第1および第2の走査信号線駆動回路の間では、短手方向のサイズが異なることを特徴とする、表示パネル。
  2.  前記第1および第2の走査信号線駆動回路は、前記走査信号線に印加する電位を決定する信号制御部、および、前記信号制御部で決定された電位を前記走査信号線に印加する出力部を含む単位回路を多段接続したシフトレジスタと、前記シフトレジスタに電源電位および制御信号を供給する複数の幹配線とを含むことを特徴とする、請求項1に記載の表示パネル。
  3.  前記出力部は、前記走査信号線にハイレベル電位を印加するプルアップ用トランジスタと、前記走査信号線にローレベル電位を印加するプルダウン用トランジスタとを含み、
     前記第1および第2の走査信号線駆動回路の間では、前記プルアップ用トランジスタおよび前記プルダウン用トランジスタのうち、少なくとも一方のサイズが異なることを特徴とする、請求項2に記載の表示パネル。
  4.  前記出力部は、前記走査信号線に電位を印加するトランジスタの制御端子に設けられたブートストラップ容量を含み、
     前記第1および第2の走査信号線駆動回路の間では、前記ブートストラップ容量の容量が異なることを特徴とする、請求項2に記載の表示パネル。
  5.  前記第1および第2の走査信号線駆動回路の間では、前記信号制御部に含まれるトランジスタのサイズが異なることを特徴とする、請求項2に記載の表示パネル。
  6.  前記第1および第2の走査信号線駆動回路の間では、前記幹配線の幅が異なることを特徴とする、請求項2に記載の表示パネル。
  7.  前記第1および第2の走査信号線駆動回路の間では、前記幹配線に含まれる電源用幹配線の幅が異なることを特徴とする、請求項6に記載の表示パネル。
  8.  前記第1および第2の走査信号線駆動回路の間では、前記幹配線に含まれるクロック用幹配線の幅が異なることを特徴とする、請求項6に記載の表示パネル。
  9.  前記第1および第2の走査信号線駆動回路の間では、前記信号制御部に含まれる配線の幅が異なることを特徴とする、請求項2に記載の表示パネル。
  10.  前記第1および第2の走査信号線駆動回路の間では、前記信号制御部に含まれる配線の間隔が異なることを特徴とする、請求項2に記載の表示パネル。
  11.  前記画素回路は、前記走査信号線の伸延方向の位置に応じて異なるサイズを有する構成要素を含み、
     前記第1および第2の走査信号線駆動回路のうち短手方向のサイズが小さいほうに近い画素回路において、前記構成要素のサイズが最大または最小となることを特徴とする、請求項1に記載の表示パネル。
  12.  前記画素回路は、書き込み制御トランジスタと、前記書き込み制御トランジスタの制御端子と一方の導通端子との間に設けられた補正用容量とを含み、
     前記補正用容量のサイズは、前記走査信号線の伸延方向の位置に応じて異なり、前記第1および第2の走査信号線駆動回路のうち短手方向のサイズが小さいほうに近い画素回路において最大となることを特徴とする、請求項11に記載の表示パネル。
  13.  前記第1の走査信号線駆動回路に含まれる幹配線と前記第2の走査信号線駆動回路に含まれる幹配線とを接続する接続配線をさらに備えた、請求項1に記載の表示パネル。
  14.  前記表示領域の4辺のうち前記第1および第2の走査信号線駆動回路を形成した辺以外の1辺に沿って、映像信号線駆動回路のためのチップ実装領域を有し、
     前記接続配線は、前記表示領域の残余の辺に沿って配設されていることを特徴とする、請求項13に記載の表示パネル。
PCT/JP2011/051753 2010-04-16 2011-01-28 表示パネル WO2011129134A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2012510586A JP5377755B2 (ja) 2010-04-16 2011-01-28 表示パネル
US13/636,281 US9208741B2 (en) 2010-04-16 2011-01-28 Display panel
CN201180015163.1A CN102884566B (zh) 2010-04-16 2011-01-28 显示面板
EP11768656.8A EP2560153A4 (en) 2010-04-16 2011-01-28 SCOREBOARD

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-095528 2010-04-16
JP2010095528 2010-04-16

Publications (1)

Publication Number Publication Date
WO2011129134A1 true WO2011129134A1 (ja) 2011-10-20

Family

ID=44798515

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/051753 WO2011129134A1 (ja) 2010-04-16 2011-01-28 表示パネル

Country Status (5)

Country Link
US (1) US9208741B2 (ja)
EP (1) EP2560153A4 (ja)
JP (1) JP5377755B2 (ja)
CN (1) CN102884566B (ja)
WO (1) WO2011129134A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016129001A (ja) * 2015-01-09 2016-07-14 株式会社ジャパンディスプレイ 液晶表示装置
WO2018047244A1 (ja) * 2016-09-06 2018-03-15 堺ディスプレイプロダクト株式会社 表示装置

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011036911A1 (ja) * 2009-09-25 2011-03-31 シャープ株式会社 液晶表示装置
JP6665051B2 (ja) * 2016-07-25 2020-03-13 株式会社ジャパンディスプレイ 表示装置及びその駆動方法
CN106128401A (zh) * 2016-08-31 2016-11-16 深圳市华星光电技术有限公司 一种双边阵列基板行驱动电路、液晶显示面板、驱动方法
CN107665066B (zh) * 2017-11-10 2020-07-24 厦门天马微电子有限公司 一种显示面板及装置
US10826010B1 (en) 2019-06-20 2020-11-03 Sharp Kabushiki Kaisha High-efficiency QLED structures
US11316135B2 (en) 2019-07-22 2022-04-26 Sharp Kabushiki Kaisha High-efficiency QLED structures
US10930888B2 (en) 2019-07-22 2021-02-23 Sharp Kabushiki Kaisha High-efficiency QLED structures

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11160730A (ja) * 1997-11-27 1999-06-18 Seiko Epson Corp 液晶装置及び電子機器
JP2002032048A (ja) * 2000-05-09 2002-01-31 Sharp Corp 画像表示装置およびそれを用いた電子機器
JP2002358051A (ja) 2001-05-31 2002-12-13 Matsushita Electric Ind Co Ltd 液晶表示装置の駆動方法および液晶表示装置
WO2003036606A1 (fr) * 2001-10-19 2003-05-01 Sony Corporation Circuit de conversion de niveau, appareil d'affichage et appareil terminal cellulaire
JP2004157508A (ja) * 2002-06-10 2004-06-03 Samsung Electronics Co Ltd シフトレジスタ、該シフトレジスタを用いた液晶表示装置、及び液晶装置のスキャンライン駆動方法
JP2006024350A (ja) * 2004-06-30 2006-01-26 Samsung Electronics Co Ltd シフトレジスタ、それを有する表示装置、及び、そのシフトレジスタの駆動方法
JP2007011095A (ja) * 2005-07-01 2007-01-18 Hitachi Displays Ltd 液晶表示装置
JP2009048144A (ja) * 2007-08-23 2009-03-05 Seiko Epson Corp 電気光学装置及び電子機器

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03255424A (ja) 1990-03-06 1991-11-14 Fujitsu Ltd 液晶表示パネル
TWI282956B (en) * 2000-05-09 2007-06-21 Sharp Kk Data signal line drive circuit, and image display device incorporating the same
JP3723747B2 (ja) * 2000-06-16 2005-12-07 松下電器産業株式会社 表示装置およびその駆動方法
US6897908B2 (en) * 2001-11-23 2005-05-24 Chi Mei Optoelectronics Corporation Liquid crystal display panel having reduced flicker
JP3562585B2 (ja) * 2002-02-01 2004-09-08 日本電気株式会社 液晶表示装置およびその駆動方法
US7215333B2 (en) * 2004-03-11 2007-05-08 Vastview Technology Inc. Method for driving LCD device
KR101034780B1 (ko) * 2004-06-30 2011-05-17 삼성전자주식회사 시프트 레지스터와, 이를 갖는 표시 장치 및 시프트레지스터 구동방법
TWI304199B (en) * 2005-08-02 2008-12-11 Chi Mei El Corp Flat panel display, display driving apparatus thereof and shift register thereof
KR100658269B1 (ko) * 2005-09-20 2006-12-14 삼성에스디아이 주식회사 주사 구동회로와 이를 이용한 유기 전계발광 장치
JP2008020675A (ja) * 2006-07-13 2008-01-31 Mitsubishi Electric Corp 画像表示装置
KR101244332B1 (ko) * 2006-09-18 2013-03-18 삼성디스플레이 주식회사 표시장치
CN101568954B (zh) * 2007-01-31 2012-05-30 夏普株式会社 显示装置
JP5245292B2 (ja) 2007-05-30 2013-07-24 カシオ計算機株式会社 シフトレジスタ回路及び表示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11160730A (ja) * 1997-11-27 1999-06-18 Seiko Epson Corp 液晶装置及び電子機器
JP2002032048A (ja) * 2000-05-09 2002-01-31 Sharp Corp 画像表示装置およびそれを用いた電子機器
JP2002358051A (ja) 2001-05-31 2002-12-13 Matsushita Electric Ind Co Ltd 液晶表示装置の駆動方法および液晶表示装置
WO2003036606A1 (fr) * 2001-10-19 2003-05-01 Sony Corporation Circuit de conversion de niveau, appareil d'affichage et appareil terminal cellulaire
JP2004157508A (ja) * 2002-06-10 2004-06-03 Samsung Electronics Co Ltd シフトレジスタ、該シフトレジスタを用いた液晶表示装置、及び液晶装置のスキャンライン駆動方法
JP2006024350A (ja) * 2004-06-30 2006-01-26 Samsung Electronics Co Ltd シフトレジスタ、それを有する表示装置、及び、そのシフトレジスタの駆動方法
JP2007011095A (ja) * 2005-07-01 2007-01-18 Hitachi Displays Ltd 液晶表示装置
JP2009048144A (ja) * 2007-08-23 2009-03-05 Seiko Epson Corp 電気光学装置及び電子機器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2560153A4 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016129001A (ja) * 2015-01-09 2016-07-14 株式会社ジャパンディスプレイ 液晶表示装置
WO2018047244A1 (ja) * 2016-09-06 2018-03-15 堺ディスプレイプロダクト株式会社 表示装置

Also Published As

Publication number Publication date
US9208741B2 (en) 2015-12-08
JPWO2011129134A1 (ja) 2013-07-11
JP5377755B2 (ja) 2013-12-25
CN102884566B (zh) 2014-11-12
CN102884566A (zh) 2013-01-16
EP2560153A4 (en) 2014-05-07
EP2560153A1 (en) 2013-02-20
US20130009925A1 (en) 2013-01-10

Similar Documents

Publication Publication Date Title
JP5377755B2 (ja) 表示パネル
US7023410B2 (en) Liquid crystal display device
JP4960716B2 (ja) 液晶表示装置
US6839046B1 (en) Display driving device and manufacturing method thereof and liquid crystal module employing the same
US20020109814A1 (en) Display element driving apparatus and display using the same
WO2016080542A1 (ja) アクティブマトリクス基板及び表示パネル
JP5464180B2 (ja) 電気光学装置の駆動回路、電気光学装置および電子機器
JP2007213063A5 (ja)
WO2012029671A1 (ja) 半導体装置、半導体装置ユニット、アクティブマトリクス基板、液晶パネル、および液晶表示装置
US6417827B1 (en) Liquid crystal display device having a wide dynamic range driver
US20170193937A1 (en) Liquid crystal display device and goa circuit
KR101605435B1 (ko) 표시 패널
KR20040086516A (ko) 쉬프트 레지스터 및 이를 갖는 표시 장치
JP4526415B2 (ja) 表示装置及び表示装置用ガラス基板
JP4163611B2 (ja) 液晶表示装置
CN111413835B (zh) 一种阵列基板及显示面板
KR102107408B1 (ko) 액정표시장치
KR101346901B1 (ko) 액정 표시 장치
JP2002072981A (ja) 液晶表示装置
KR102636688B1 (ko) 네로우 베젤을 갖는 표시장치
JP2024060879A (ja) 表示パネル、表示パネルの欠陥修正方法および表示パネルの製造方法
JP2024060878A (ja) 表示パネル
JP4632127B2 (ja) 表示装置
KR20060130316A (ko) 표시장치용 구동회로 및 이를 이용한 액정표시장치
JP2007057888A (ja) 液晶表示装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201180015163.1

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11768656

Country of ref document: EP

Kind code of ref document: A1

REEP Request for entry into the european phase

Ref document number: 2011768656

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2012510586

Country of ref document: JP

Ref document number: 2011768656

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 13636281

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE