Nothing Special   »   [go: up one dir, main page]

TWI423439B - 半導體裝置及半導體結構之製造方法 - Google Patents

半導體裝置及半導體結構之製造方法 Download PDF

Info

Publication number
TWI423439B
TWI423439B TW99107770A TW99107770A TWI423439B TW I423439 B TWI423439 B TW I423439B TW 99107770 A TW99107770 A TW 99107770A TW 99107770 A TW99107770 A TW 99107770A TW I423439 B TWI423439 B TW I423439B
Authority
TW
Taiwan
Prior art keywords
semiconductor
crystalline material
fabricating
interface
insulator
Prior art date
Application number
TW99107770A
Other languages
English (en)
Other versions
TW201112415A (en
Inventor
Ji-Soo Park
James G Fiorenza
Original Assignee
Taiwan Semiconductor Mfg
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US12/562,206 external-priority patent/US20100072515A1/en
Application filed by Taiwan Semiconductor Mfg filed Critical Taiwan Semiconductor Mfg
Publication of TW201112415A publication Critical patent/TW201112415A/zh
Application granted granted Critical
Publication of TWI423439B publication Critical patent/TWI423439B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02658Pretreatments
    • H01L21/02661In-situ cleaning
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Materials Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Recrystallisation Techniques (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Chemical Vapour Deposition (AREA)

Description

半導體裝置及半導體結構之製造方法
本發明係關於包括一半導體結晶材料之製作與結構。例如是關於形成於包括一半導體結晶材料之平坦化表面上之較佳的磊晶成長情形或結構。
本節中提供了背景資料並介紹了於下文中所描述及/或所主張權利範圍所相關之多個方向的相關資訊。此些背景資料的陳述並非為習知技術之解說。
基於晶格不匹配半導體材料(lattice-mismatched semiconductor materials)所具有之高載子遷移率(high carrier mobility),晶格不匹配半導體材料的整合係為形成如互補型金氧半導體(CMOS)場效應電晶體(FET)之高效裝置(high performance device)之一種方法。舉例來說,晶格不匹配半導體材料與矽之異質整合情形於許多之裝置應用中極為有用。
於如互補型金氧半導體(CMOS)裝置中之一異質整合方法係採用高遷移率材料以替代矽通道,因而可得到超越裝置尺寸限制之高效裝置。然而,於裝置製造中通常需要進行平坦化,由於非平坦表面可能導致了裝置錯誤及/或於一積體電路之不同裝置特性,或於同時製造的裝置之間產生不同的裝置特性。對於特定之晶格不對稱半導體材料之化學機械研磨(CMP)係為平滑化材料表面之選擇之一。然而,上述化學機械研磨表面需要平滑, 且需要避免表面雜質的形成。於製備過程中對於一研磨表面之額外潔淨大體不能傷害其表面粗糙度。因此,便需要於一限定或選擇性成長之區域(如結晶材料之主動區)內之製造晶格不對稱材料之一表面,其可包括適用於後續製程之平坦化材料。
再者,亦需要降低半導體結晶材料之表面粗糙度(surface roughness)。舉例來說,需要於相關半導體裝置中降低關於不同深寬比捕捉技術所形成之半導體結晶材料之表面粗糙度。
本發明提供了適用於裝置製造之半導體結晶材料之方法與設備及/或其製作形成之裝置。
一方面,本發明之一實施例可提供適用於裝置製作之經平坦化之異質磊晶區域(如晶圓)及/或包括其之裝置。
另一方面,本發明之一實施例可提供適用於裝置製作之潔淨的平坦化異質磊晶區域及/或包括其之裝置。
另一方面,本發明之一實施例可提供具減少或低的雜質的平坦化異質磊晶區域及/或包括其之裝置。
另一方面,本發明之一實施例可提供具有選擇特性的的平坦化異質磊晶區域及/或包括其之裝置。
另一方面,本發明之一實施例可提供適用於裝置製作之具有選擇特性的平坦化異質磊晶區域及/或包括其之裝置。
如此,本發明之一實施例之目的之一在於提供了具有減少表面粗糙度之磊晶成長的半導體結晶材料。
本發明之一實施例之另一目的在於一平坦化(例如不同的)半導體結晶材料處提供具有較少表面粗糙度一半導體結晶材料。
本發明之一實施例之另一目的在於形成具有一減少的表面粗糙度之一磊晶成長材料於面對另一成長結晶材料之具較少雜質之一介面上。
本發明之一實施例之又一目的在於提供用於一平坦化半導體結晶材料處之經應變之低缺陷的結晶材料的磊晶成長的製程。
本發明之一實施例之另一目的在於提供用於後續程序之具減少表面粗糙度之一半導體結晶材料之準備程序及/或包括上述表面之半導體裝置。
上述目的可特別應用於採用深寬比捕捉技術(ART)之裝置中,其包括但非限定於一混合訊號應用(mixed signal application)裝置、一場效應電晶體、一量子穿隧(quantum tunneling)裝置、一發光二極體、一雷射二極體、一共振穿隧(resonant tunneling)二極體與一光電(photovoltaic)裝置。此些深寬比捕捉裝置可具有成長於具有高於一之深寬比(深度/寬度)的開口或限制區域內之結晶材料,其適用於捕捉大多數的缺陷。
為讓本發明之上述目的、特徵及優點能更明顯易懂,下文特舉一較佳實施例,並配合所附的圖式,作詳細說明如下:
本發明藉由以下一般發明概念之實施例並配合相關圖示之繪示而加以解說,其中相同標號係代表相同元件。以下描述之實施例係透過參考圖式以解釋下述之一般發明概念。
晶格不匹配材料的形成具有許多實際應用。例如,於如矽之一結晶化基板上之IV族材料或化合物及具III-V族、III-N族及II-VI族化合物之異質磊晶成長(heteroepitaxial growth)具有於如光電方面、共振穿隧二極體(RTD)、電晶體(如平坦化或三維(如鰭型場效應電晶體)之場效應電晶體,高電子遷移率電晶體(HEMT)、發光二極體以及雷射二極體等眾多應用。舉例來說,位於矽上之鍺的異質磊晶可作為用於高效能p通道金氧半導體場效應電晶體之一可行方案並可用於整合具有矽互補型金氧半導體(Si CMOS)技術之光電裝置。其他材料(如III-IV族、III-N族及II-VI族化合物及其他IV族材料或化合物)之異質磊晶成長亦有利於上述應用或其他之應用。
鍺(Ge)為一種IV族材料,由於其相較於矽具有較高之載子遷移率(carrier mobility),故其為用於CMOS裝置之高遷移率通道之可能選擇材料之一。此外,經記載,於鍺內之壓縮應變(compressive strain)顯示出可能由於價帶分裂(band splitting)以及電洞有效質量(hole effective mass)的降低而造成載子遷移的改善。採用壓縮應變之鍺通道對於裝置表現的顯著改善則已經過證實。然而,用於形成如此結構之方法及/或如此結構仍存在有無法達成之難處。
舉例來說,磊晶成長材料之差排密度(dislocation density)可能過高而於許多應用中將不能被接受。舉例來說,基於兩種材料之間的4.2%的晶格不匹配情形,直接成長於矽上之鍺的差排密度可能高如108 -109 cm-2 ,如此於大多數裝置應用中將不適用。目前以發展出降低缺陷密度之多種方法,包括梯度組成物(composition grading)以及磊晶後高溫回火(post-epi high-temperature annealing)。然而,由於需要厚的磊晶層及/或高溫熱預算,或者是基於不相容CMOS整合情形之一密度的選擇性成長,此些方法可能不是用於整合矽基互補型金氧半導體(silicon-based CMOS)技術之最佳方法,。
深寬比捕捉(aspect ratio trapping,ART)技術係為用於減緩上述問題之一缺陷減少技術。於下文中將採用ART或深寬比捕捉以泛指用於造成缺陷終止於如介電層、側壁的非結晶處之技術,其中上述側壁相對於成長區域的尺寸係為夠高,以於非完全捕捉情形中補捉大多數之缺陷。深寬比捕捉技術利用了如溝槽或孔洞之高深寬比開口以捕捉差排並避免其抵達磊晶層的表面,且其極佳地降低於ART開口處之表面差排密度。
第1a圖為一示意圖,顯示了採用深寬比捕捉(ART)於高於一缺陷捕捉區155上所形成之高品質之晶格不匹配材料140之剖面情形。如圖所示,結晶材料140係磊晶成長於基板100之上(在此例如為矽基板之(001)表面)。藉由於位於絕緣物130之具有一足夠高深寬比(例如不小於1或0.5)之開口120(如溝槽凹口或相似物)內的限制結晶成長情形,於磊晶成長結晶材料140時所形成之缺陷150(如貫穿差排threading dislocation)將遷移並終止於側壁(如絕緣層之側壁) 110處。因此,結晶材料140將繼續成長,而缺陷150則不會繼續成長,進而於高於缺陷捕捉區155以上之區域形成具有減少缺陷之結晶。結晶材料140內之缺陷150的密度則可隨著距開口120之底部的距離的增加而減少。如此,第二結晶半導體材料140之底部包括結晶(晶格)缺陷,而此結晶材料之上部大體則不具有結晶缺陷。如貫穿差排(threading dislocation)、堆疊錯誤(stacking fault)、雙晶邊界(twin boundaries)、或反向邊界(anti-phase boundaries)之多種結晶缺陷150可因此於結晶材料之上部大體消除。上述技術已顯示了可於位於矽上之具有如200-450nm寬及任意長度之溝槽或適用於如場效應電晶體之裝置之足夠大區域內成長如鍺、磷化銦與砷化鎵之低缺陷材料。上述溝槽亦可為更寬或更窄。
於一實施例中,上述開口120之寬度可能不小於400nm、350nm、200nm、100nm或50nm。上述尺寸經過證實為適用於ART(當然此些尺寸未必需要用於ART)之尺寸。或者,開口之寬度可為不小於5微米。於其他實施例中,開口的寬度可不小於1微米。開口可依照溝槽形式(具有延伸至第1a圖內之前方之溝槽長度)而形成,其中寬度可係垂直於其長度與寬度之方向。溝槽之長度可為任意。或者,溝槽之長度可大體大於溝槽的寬度,例如是10倍大於或百倍大於其寬度。於一實施例中,溝槽的長度可為20微米。
較佳但非必要地,當採用深寬比捕捉技術而磊晶成長結晶材料140時,開口120可用於捕捉缺陷。(溝槽的深寬比(aspect ration,AR)係定義為溝槽的高度/溝槽的寬度之比率)。於如此之實施例中,深寬比可高於1,雖然深寬比於深寬比捕捉技術裝置中可能為更低,例如為0.5。於一實施例中,結晶材料可包括兩種不同的半導體材料或多於一種之半導體材料(例如GaAs/InP/InGaAs),例如第一、第二與第三材料中之第一材料可為Ge或GaAs、可少於100nm或可具有與基板之結合特性且第三材料經過研磨。可整合於本發明中之深寬比捕捉裝置與技術之範例與細節則已揭示於2006年5月17日申請之第11/436,198號、2006年7月26日申請之第11/493,365號、與2007年9月7日申請之第11/852,078號等美國專利申請案,以及揭示於2009年6月2日申請之第12/476,460號(代理人編號為ASC-3001XX),標題為”Improved Epitaxial Growth of Crystalline Material”,以及2009年7月15日申請之第12/503,597號(代理人編號為ASC-3003XX),標題為”Polishing of Small Composite Semiconductor Materials”等美國專利申請案,於下文中以提及方式將上述文件併入於本文中。
於上述實施例中之基板100可包括一IV族元素或化合物,例如鍺及/或如(001)矽之矽。結晶材料140可包括至少一IV族元素或化合物、一III-V族或III-N族化合物,或一II-VI化合物之一。IV族元素的範例包括了鍺(Se)、矽,而IV族化合物的範例則包括了矽鍺(SiGe)。III-V族化合物的範例包括了AlP、GaP、InP、AlAs、GaAs、InAs、AlSb、GaSb、InSb,及其三元(ternary)或四元(quaternary)化合物。III-N族化合物的範例包括了AlN、GaN、InN、及其三元或四元化合物。II-VI族化合物的範例包括了ZnSe、ZnTe、CdSe、CdTe、ZnS、及其三元或四元化合物。
絕緣物之膜層並不需要形成一大體平坦膜層。舉例來說,絕緣物可形成於一薄膜層內,於其製造時其可一致於基板之波浪狀表面。第1b圖顯示了一範例,其包括蝕刻進入於基板100內之開口/凹口/溝槽120之一基板。一絕緣層180形成沿著基板100而順應地形成經蝕刻之基板100之表面輪廓上。絕緣層180並未設置於上述開口/溝槽之底部。藉以露出用於後續晶格不匹配結晶材料之基板100的部分。於此實施例中,絕緣層180之側壁110可形成藉由沈積於基板100上或藉由氧化基板100而形成,而不需要採用另一微影製程。在此繪示之開口120與露出之部分160係為示意情形,然而本發明之實施例並不以圖示情形而加以限制,開口120與露出之部分160亦可具有如線性(linear)、階梯型(tiered)、或非線性(nonlinear)之剖面情形。
本發明之一實施例係關於包括於平坦化之第二結晶半導體之一表面上磊晶成長之一第一結晶半導體材料之一裝置。較佳地,成長之第一結晶半導體材料具有經減少之表面粗糙度之一頂面。較佳地,成長之第一結晶半導體材料係為壓縮或彈性應變。較佳地,成長之第一結晶半導體材料具有相似於下方第二結晶半導體材料之低缺陷率(low defectivity)。較佳地,第二結晶半導體材料不同於第一結晶半導體材料。較佳地,平坦化之第二結晶半導體表面可於不損害其表面之減少粗糙度之前提下經過潔淨。較佳地,可更降低於第二結晶半導體材料與該第一結晶半導體材料間之一介面處的雜質(impurities)。
本發明之一實施例係關於包括位於一絕緣物內之一開口內之平坦化晶格不匹配材料上之一半導體結晶材料之一裝置。第1a圖顯示了一範例,並圖式了一示範裝置之一部之剖面情形。如第1a圖所示,一範例中包括了形成於位於基板100上之絕緣物130的開口120內之結晶材料140(如SiGe合金、Six Ge1-x 、Si0.2 Ge0.8 )以用於一非矽通道裝置(如MOSFET)。基板100可為一結晶材料例如為矽、鍺或藍寶石。絕緣物130較佳地為如包括氮化矽、二氧化矽或相似物之一介電材料之一非結晶材料。結晶材料140至少於部分階段中具有高於絕緣物130之頂面之一表面。平坦化表面較佳地包括至少結晶材料140的部分以及絕緣物130之表面。於結晶材料140之上/之處較佳地形成有另一半導體結晶材料190。
於下文中配合於第1a-9圖等圖式以說明了如何使得位於或成長於一經研磨結構(例如一ART結構)上之低缺陷應變結晶材料的表面具有減少之表面粗糙度的範例。下文中更描述了如何將位於一限制空間之晶格不匹配或結晶半導體材料(如位於絕緣物130內之結晶材料140的表面)具有減少之表面粗糙度的表面。雖然以下描述係相關於特定材料與特定參數,可以理解的是以下描述僅為解說用,而不應視為用於限定本發明所應用之材料與製程參數。
下文將配合第1a-9圖以解說用於Ge成長的材料與製程參數。於本實施例中所使用之起使基板係為結晶矽材質、具有200mm直徑以及(001)晶面之基板。於基板上成長500nm厚之熱氧化物。接著沿著矽基板之[110]方向以將此氧化物層圖案化成為具有200nm寬之數個溝槽。此些溝槽可採用習知微影技術與反應性離子蝕刻(RIE)而形成。接著依序使用Pirana、SC2與經稀釋HF溶液等程序以清洗經圖案化之基板。藉由採用25nm厚之犧牲氧化物以及後續的HF潔淨(例如HF氧化物蝕刻)以移除由前述反應性離子蝕刻所形成的氟碳殘留物。於上述潔淨程序施行後,最終之溝槽高度為490nm。於一商用級ASM Epsilon E2000系統中藉由化學氣相沈積(CVD)以於露出之矽基板(如位於溝槽內之矽基板)上成長高於500nm之SiGe層。上述CVD系統係為水平、冷牆(cold-wall)、單晶圓、具有位於石英管反中的燈泡加熱之旋轉石墨感受器之真空反應器(load-locked reactor with a lamp-heated graphite susceptor in a quartz tube)。
於溝槽內採用ASM Epsilon E2000商用等級磊晶反應器以於600℃與80托爾成長Si0.2 Ge0.8 1200秒。於氫氣內稀釋之25%鍺烷以及100%之二氯矽烷係分別作為鍺與矽之前趨物,而氫係作為稀釋氣體之用。採用Strasbaugh 6EC施行Si0.2 Ge0.8 的化學機械研磨,使得SiGe膜層與氧化物之側壁共平面。其採用Nalco 2360研磨漿(70nm膠態二氧化矽)。Nalco 2360研磨漿係為具有於水性溶液中次微米矽粒子之商用膠態二氧化矽研磨漿。可於經稀釋之研磨漿內添加NaOCl、NH4 OH或H2 O2 溶液以增加相對於氧化物側壁之SiGe的移除率。因此,各研磨漿混合物皆包含部分之Nalco 2360、部分之化學添加物、而其剩餘部份則為去離子水,並將之加至研磨漿混合物之100%。採用Strasbaugh 6EC一示範性化學機械研磨製程包括加速(ramp-up)、研磨、減速(ramp down)與清洗(rinse)等程序。
化學機械研磨後之潔淨之一範例為如採用Verteq Goldfinger單晶圓超音波化學機械研磨後機台之潔淨程序,其包括一污染物旋轉去除(contamination spin-off)、製程時間、清洗(rinse)時間與旋乾(spin dry)時間。於一範例中,可使用能量為125W之超音波及依照1.7-3公升/每分鐘之速率所供應之去離子水(DI water)。於超音波化學機械研磨後潔淨程序之後,接著採用經稀釋之HF溶液清洗基板。接著於350℃及相同壓力下採用成長Si0.2 Ge0.8 之相同反應腔體以於共平面之Si0.2 Ge0.8 上成長一Ge膜層(如42nm厚)。於成長腔體內之Ge成長步驟之前,晶圓係於相同成長壓力下於氫氣氣氛中經過750℃、810℃或870℃之溫度烘烤一分鐘。為了比較,於相同晶圓上成長之鍺但不施行預烤步驟。位於Si0.2 Ge0.8 (140)上之鍺(190)的應變則藉由採用一Panalytical X’Pert繞射儀之非對稱(224)峰的高解析度倒置空間圖譜而判定。使用掃瞄式電子顯微鏡(SEM)與穿透式電子顯微鏡(TEM)以描述膜層特性。採用Zeiss supra 40場發射SEM以觀察SEM分析試樣剖面。藉由機械研磨以及氬離子研磨以準備TEM分析試樣剖面,而TEM影像係由一JEOL JEM 2100顯微鏡於200kV操作下所得到。
第2a圖與第2b圖分別顯示了經化學機械研磨前與後之位於氧化物溝槽內之Si0.2 Ge0.8 。所成長之Si0.2 Ge0.8 的表面係高於氧化物溝槽的頂面。如第2a圖所示,由於Si0.2 Ge0.8 的接合並未完全均勻,成長於氧化物溝槽上的Si0.2 Ge0.8 的表面係為非常粗糙。舉例來說,Si0.2 Ge0.8 的接合(coalescence)顯示為箭號205,然而Si0.2 Ge0.8 之一未接合部份係顯示為箭號215。如第2b圖所示,經過化學機械研磨之後,可得到共平面於氧化物溝槽之平滑的Si0.2 Ge0.8 ,其可適用於應變鍺(strained-Ge)成長與裝置應用。
第3a圖為一圖片,顯示了於鍺成長之前未經過預烤步驟之位於氧化物溝槽內之共平面Si0.2 Ge0.8 上的薄鍺的SEM影像。如第3a圖所示,鍺的成長係為選擇性的而不會於氧化物的上面形成鍺島。為了評估鍺的結晶特性以及Ge/Si0.2 Ge0.8 介面,便進行TEM試驗。第3b圖為一圖片,顯示了於第3a圖內位於溝槽內Si0.2 Ge0.8 上Ge的剖面TEM影像。如第3b圖所示,為深寬比捕捉(ART)技術所捕捉之來自於Si0.2 Ge0.8 /Si介面的貫穿差排(threading dislocations)如箭號305所顯示,而位於溝槽內之Si0.2 Ge0.8 的頂部大體具有減少缺陷或者完全沒有貫穿差排。有趣的是為位於Si0.2 Ge0.8 上方的薄鍺並不平滑。第3c圖為一圖片,顯示了第3b圖內剖面TEM影像之放大情形。第3c圖所示之放大影像顯示了如箭號315所示之介於Ge與Si0.2 Ge0.8 之一清楚介面。縱使於研磨與潔淨程序之後,仍於如第3a-3c圖所示於Si0.2 Ge0.8 上成長形成了具包括粗糙表面之不良結晶品質之鍺。
為了判定預烤溫度與於位於Si0.2 Ge0.8 上的薄鍺品質之相關關係,於鍺成長之前於750℃下施行預烤(pre-bake)約一分鐘,且其結果如第4a-4c圖所示。第4a圖為一圖片,顯示了經過750℃預烤之位於氧化物溝槽內之共平面Si0.2 Ge0.8 上的鍺的SEM影像,第4b圖為於第4a圖內之位於Si0.2 Ge0.8 上之鍺的剖面SEM影像,而第4c圖顯示了第4b圖內之放大部分。於第4a圖中,SEM影像顯示了試樣表面為潔淨的且具有良好的鍺成長選擇性。於第4b圖中,TEM剖面影像顯示了鍺層相較於如第3c圖所示之未經過預烤步驟之鍺層為平滑。然而,相較於無缺陷之下方Si0.2 Ge0.8 ,第4c圖內所示之鍺層具有較多缺陷且此些缺陷係大體來自於Ge/Si0.2 Ge0.8 介面處。於第4c圖之放大影像顯示了如箭號415所顯示之介於Ge與Si0.2 Ge0.8 之乾淨介面與雜質。因此,相較於如第3a-3c圖所示之位於Si0.2 Ge0.8 上的鍺(Ge),上述750℃的預烤顯示出對於位於Si0.2 Ge0.8 上之薄鍺的品質的部份改良。然而,如第4c圖所示之位於介面處如水氣與氧氣之雜質的移除可能不太足夠,因此產生了來自於上述介面雜質的缺陷。
為了判定介面雜質的移除與鍺的結晶品質,便於鍺成長之前於810℃下施行預烤程序,而第5a-5c圖顯示了相關結果。第5a圖為一圖片,顯示了經上述810℃預烤之於氧化物溝槽內共平面Si0.2 Ge0.8 上之鍺之一SEM影像,第5b圖則為第5a圖內所示之位於Si0.2 Ge0.8 上之鍺的一剖面TEM影像,而第5c圖顯示了第5b圖內之一放大部分。如第5a圖所示,參照SEM影像,鍺試樣表面顯示了良好的成長選擇性。如第5b圖內所示,鍺層並未顯示出顯著缺陷且其於缺陷率(defectivity)方面相似於其下方之無缺陷的Si0.2 Ge0.8 。第5c圖內顯示了輕微的介面雜質並標示為箭號515。然而,第5c圖內的介面雜質遠少於未經過預烤或經過750℃預烤之情形,且相較於未經過預烤或經過750℃預烤情形,其不會造成缺陷的產生。如此,於較高溫度(如810℃)的預烤可導致於Ge/Si0.2 Ge0.8 介面的介面雜質之較佳移除,其可使得鍺的結晶品質更佳。
為了評估預烤對於介面雜質的移除情形(如減少情形),採用二次離子質譜儀(SIMS)量測於Ge/Si0.2 Ge0.8 處之氧氣濃度605。第6a圖與第6b圖為圖表,分別顯示了成長於塊狀Si0.2 Ge0.8 上具380nm厚之鍺層經810℃預烤以及未經預烤的SIMS深度輪廓情形。如第6a-6b圖所示,早於鍺層成長之前經810℃預烤情形之位於Ge/Si0.2 Ge0.8 介面之氧濃度615峰值約為4x109 atoms/cm3 於,但是未施行預烤情形之位於Ge/Si0.2 Ge0.8 處之氧濃度625峰值為2x1021 atom/cm3 。如此顯示了介面處之氧濃度於經過810℃預烤之後係降低了約兩次方。此外,亦如第6a圖與第6b圖所示情形,位於塊狀Si0.2 Ge0.8 層上之380nm厚的鍺內之組成635係採用深度繪示於圖上。
為了判定的介面雜質的移除以及鍺的結晶品質,於鍺成長之前於870℃下施行預烤,而第7a-7c圖顯示了其結果。於870℃的預烤可判定了預烤溫度之上限。第7a圖為一圖片,顯示了經870℃預烤之於氧化物溝槽內共平面Si0.2 Ge0.8 上的鍺的SEM影像。第7b圖則為第7a圖之Si0.2 Ge0.8 上方的鍺之剖面TEM影像,而第7c圖顯示了第7b圖內之一放大部份。第7a圖顯示了於溝槽內Ge/Si0.2 Ge0.8 結構於經過870℃預烤與鍺成長之後表現出了沿溝槽之起伏情形(undulation)。第7b圖與第7c圖顯示了於Ge/Si0.2 Ge0.8 介面715處係為彎曲或圓滑化且大體於鍺/Si0.2 Ge0.8 介面處沒有發現到介面雜質。如第7a-7c圖所示之結果顯示了相較於低溫預烤情形,870℃預烤對於移除了介面雜質的表現非常棒。然而,如第7a圖所示,Ge/Si0.2 Ge0.8 介面的起伏情形並不適用於裝置應用。因此,當烘烤溫度過高時,上述Ge/Si0.2 Ge0.8 表面並不適用於裝置應用。
試樣之粗糙度則利用Veeco Dimension 3 100之捕捉模式之原子力顯微鏡(trapping-mode atomic force microscopy)以描繪其特性。第8a圖與第8b圖為圖片,分別顯示了採用810℃與870℃預烤之於溝槽內之Ge/Si0.2 Ge0.8 的原子力顯微鏡影像。經810℃預烤之試樣顯示出經由AFM影像計算得到的0.54nm之均方根粗糙度(RMS roughness),而經870℃預烤之試樣則顯示出9.64nm之均方根粗糙度,基於沿著溝槽的起伏情形而其高出約20倍。
如前所述,結晶材料之鍺層至少於其成長過程中之部份階段具有一表面。於一實施例中,鍺層(190)的表面較佳地具有少於7nm、5nm、3nm、1nm或0.3nm之一表面均方根粗糙度(surface RMS roughness)。
藉由上述製程條件的解說,可成功地於溝槽內製作出應變鍺/Si0.2 Ge0.8 之結構。於上述實驗範例內之鍺(Ge)與矽鍺(SiGe)內之應變可採用高解析度倒置空間圖譜(reciprocal space map,RSM)之(224)峰值(peak)而評估。第9圖顯示了於溝槽內Si0.2 Ge0.8 上具42nm厚之鍺於鍺成長之前經810℃烘烤之倒置空間圖譜之(224)峰值。於第9a圖內顯示於溝槽內之薄鍺與Si0.2 Ge0.8 以及矽基板(224)峰值。係沿著及垂直於溝槽進行X光折射量測以評估於上述兩方向上之鍺與Si0.2 Ge0.8 的應變。於不同條件下烘烤之試樣的(224)峰值則參照倒置空間圖譜而繪示並用於比較,如第9b圖所示。如第9b圖所示,已標示了矽與鍺之理論(224)峰值。當矽鍺完全地鬆散(relaxed)時,其峰值會落於第9b圖中所示之介於矽與鍺的峰值之間之一虛線(dashed line)上,但其完全地應變(strained)時將會位於沿著表面正交於其膜層之點狀線(dotted line)之上。因此,部分鬆散之磊晶層的峰值將會位於此兩條線之間。參照第8b圖,可以發現到Si0.2 Ge0.8 與鍺沿著溝槽方向係為較應變,但沿著垂直於溝槽方向為較為鬆散的。此外,縱使未經過烘烤,Si0.2 Ge0.8 於垂直於溝槽方向上幾乎完全鬆散,但位於較高烘烤溫度中Si0.2 Ge0.8 的沿著溝槽方向之峰位置較為接近虛線處,如此顯示了其藉由高溫烘烤而較為鬆散。經由鍺(224)峰的位置的晶格常數計算,於一實施例中,42nm厚的鍺分別具有沿著及垂直於溝槽方向之1%與0.45%彈性應變。
如前所述,結晶材料的鍺層係形成於或位於下方的晶格不匹配半導體結晶矽鍺合金上。矽具有約少於鍺4%之較小晶格常數。於本實施例中之晶格不匹配情形係按照矽鍺材料內之矽與鍺的百分比而近似線性地改變。鍺層的厚度可改變,但較佳地足夠地薄使得應變得以維持。於一實施例中,鍺層(190)較佳地至少20nm、40nm、100nm或200nm厚。
於一實施例中,結晶材料190具有至少沿著一第一方向,沿垂直於第一方向之一第二方向或沿著第一方向與第二方向之彈性應變。上述應變較佳地係沿著第一方向之至少0.5%、1%、2%、或4%之壓縮應變或沿著第二方向之至少0.5%、1%、2%、或4%之壓縮應變。
當此些範例係關於於矽鍺上之鍺的化學氣相沈積成長時,亦可使用其他材料。例如,當磊晶成長係採用III族(如Al、Ga、In)與V族(P、As)之化學氣相沈積化合物時,如GaAs、AlGaAs、InGaAs、InAlAs、InGaAlAs、InP、GaP、InGaP、InAlGaP等,通常採用約500-800℃之一成長溫度以一塊狀基板上得到足夠之成長率。依據另一實施例,此些材料可藉由化學氣相沈積方式於少於500℃或400-500℃之間的一成長溫度下成長於經平坦化之第一結晶材料上。然而,上述早於成長步驟之用於預烤或準備程序(如於較高溫度之氫氣氣氛中之潔淨程序)的溫度較佳地不同於用於所使用之半導體結晶材料之成長溫度。
於另一實施例中,如GaSb、AlSb與InSb之III族(Al、Ga、In)與V族(Sb)之化合物可藉由化學氣相沈積方式於400-700℃之成長溫度範圍內磊晶成長於一塊狀基板上。依據又一實施例中,於經平坦化第一結晶材料上成長時,此些材料可成長藉由化學氣相沈積於一低於400℃或介於300-400℃之一溫度下成長。然而,上述早於成長步驟之用於預烤或準備程序(如於較高溫度之氫氣氣氛中之潔淨程序)的溫度較佳地不同於用於所使用之半導體結晶材料之成長溫度。
於另一實施例中,III族-N之化合物可藉由化學氣相沈積方式於500-1100℃之成長溫度範圍內磊晶成長於一塊狀基板上。依據又一實施例中,於經平坦化第一結晶材料上成長時,此些材料可成長藉由化學氣相沈積於一低於500℃或介於400-500℃之一溫度下成長。然而,上述早於成長步驟之用於預烤或準備程序(如於較高溫度之氫氣氣氛中之潔淨程序)的溫度較佳地不同於用於所使用之半導體結晶材料之成長溫度。
於另一實施例中,II-VI族化合物可藉由化學氣相沈積方式於250-600℃之成長溫度範圍內磊晶成長於一塊狀基板上。依據又一實施例中,於經平坦化第一結晶材料上成長時,此些材料可成長藉由化學氣相沈積於一低於250℃或介於200-250℃之一溫度下成長。然而,上述早於成長步驟之用於預烤或準備程序(如於較高溫度之氫氣氣氛中之潔淨程序)的溫度較佳地不同於用於所使用之半導體結晶材料之成長溫度。
於另一實施例中,IV族元素及化合物可藉由化學氣相沈積方式於400-1000℃之成長溫度範圍內磊晶成長於一塊狀基板上。依據又一實施例中,於經平坦化深寬比捕捉結晶材料上成長時,此些材料可成長藉由化學氣相沈積於一低於400℃或介於300-400℃之一溫度下成長。然而,上述早於成長步驟之用於預烤或準備程序(如於較高溫度之氫氣氣氛中之潔淨程序)的溫度較佳地不同於用於所使用之半導體結晶材料之成長溫度。
如此,對於上述IV、III-V、III-N與II-VI族材料而言,較佳地但非必要地,依據前述不同之實施方式而可形成具有降低之表面粗糙度之彈性應變與低缺陷之膜層。
依據本發明之實施例,可於採用深寬比捕捉技術於氧化物溝槽內製造形成之經研磨Si0.2 Ge0.9 上形成低缺陷率、壓縮應變的鍺。然而,於一實施例中,經增加之較高預烤溫度雖有利於介面特性,但超過裝置或經限制之結晶材料之一熱容忍度時將導致不可接受的高表面(均方根)粗糙度。如此高表面粗糙之一可能因素為於經限制之結晶材料內之晶格不匹配應變無法透過其他機制而釋放,其可能導致了用於一潔淨或預烤製程之熱預算限制情形。
如前所述,依據本發明之部份實施例於結晶成長之前使用了化學機械研磨以及一準備或預烤程序,以改善表面特性或以獲得高品質大體無缺陷及平滑之半導體結晶材料,然而實施例並非以上述程序而加以限制,其可使用不同之氣體及/或時間。於一實施例中,早於結晶材料190成長之前,預烤或潔淨程序持續了一分鐘之久。於另一實施例中,預烤程序可持續10秒、30秒、2分鐘、5分鐘或10分鐘之久。於又一實施例中,預烤溫度範圍可為介於整體成長溫度範圍之一較小範圍或稍微高於整體成長溫度範圍之一範圍。於一實施例中,採用包括氫氣之氣體。舉例來說,可使用氫氣與鈍氣之結合。於一實施例中,可使用氫氣與氬氣或氮氣之結合。依據其他實施例,預烤程序可降低於一平坦化表面上之雜質程度。
依據本發明之實施例,可採用深寬比捕捉技術形成位於氧化物溝槽內之經研磨Si0.2 Ge0.8 上之低缺陷率及壓縮應變的鍺。於一實施例中,可於約為760-860℃之對應溫度下施行一預烤程序。於另一實施例中,上述預烤程序可於介於780C-840℃、介於800-820℃或約為810℃之一溫度下應用,然而上述溫度範圍並非用於限制本發明,其可依據材料及或實際應用條件而變化一溫度範圍。舉例來說,當矽成分降低時(如Si0.1 Ge0.9 ),可更增加其對應溫度範圍。
上述實施例之低缺陷及應變半導體結晶材料具有減少之表面粗糙度,故於半導體裝置及其製造方法以其應用方法中可採用此未摻雜之半導體材料。然而,目前之一般發明概念可應用用於裝置之具有已知濃度之n型摻雜半導體材料或p型摻雜半導體材料,例如是具有相似結果之前述材料。
於一實施例中,結晶材料140可具有少於約1x106 之線缺陷/平方公分(如位於缺陷捕捉區155上)。或者,結晶材料140可具有約為1x107 缺陷/平方公分或更少之一線缺陷密度。或者,結晶材料140可能為大體不具有線缺陷及/或平面缺陷。依據一實施例,結晶材料190可具有匹配於下方結晶材料140之一缺陷率特性。如習知所知,通常可於一半導體材料增加摻質,以增加其電荷載子(電子或電洞),而本應用之目的,上述缺陷並不包括摻質。
如前所述,依據本發明之實施例,可採用深寬比捕捉技術形成位於氧化物溝槽內之經研磨Si0.2 Ge0.8 上之低缺陷率及壓縮應變的鍺。於位於氧化物溝槽內Si0.2 Ge0.8 之共面的薄鍺形成前於氫氣中施行預烤步驟可形成大體無缺陷與平滑之鍺。當潔淨或烘烤溫度過度低於750℃時,位於Ge/Si0.2 Ge0.8 處之介面雜質移除將不夠,導致了缺陷鍺的形成。藉由810℃的預烤,氧濃度自2x1021 cm3 降至4x1019 cm3 。當潔淨或烘烤溫度過度高於870℃時,矽鍺表面將沿著溝槽產生起伏情形,且經過採用原子力顯微鏡之5微米x5微米掃瞄情形可得知,其粗糙度將自0.54nm增至9.64nm。利用最佳化試驗之810℃預烤,所成長之42nm厚之壓縮應變鍺具有沿著與垂直於溝槽方向分別為1%與0.45%之彈性應變。因此,由於低缺陷密度、較小膜層厚度與較低熱預算,依據本發明之實施例與矽互補型金氧半導體(CMOS)具有極佳的匹配性。
可製造矽CMOS裝置以包括本發明之實施例,因此依據本發明與CMOS製程之整合可製作出如發光二極體或光電裝置等裝置。例如,為了整合,可於本發明之實施例施行之前或之後採用矽CMOS製程以製造半導體裝置(如電晶體)或元件(如電極、接觸洞、接觸物)。再者,基於下一世代CMOS以及用廣泛之其他應用,前述實施例之結構及/或方法可用於非矽之通道或主動區的整合
如前所述,本發明具有極為廣泛之應用。非僅限定於深寬比捕捉技術,本發明具有許多關於深寬比捕捉技術之應用。舉例來說,本發明之使用可用於於成長於一絕緣物內之開口內矽鍺合金之上產生應變鍺。依據本發明可成長鍺與矽鍺膜層其中之一或兩者及/或可具有經減少粗糙度之一表面。多種裝置可採用本發明。非僅限定於上述裝置,本發明可特別的應用於混合訊號應用、場效應電晶體、量子穿隧裝置、發光二極體、雷射二極體、共振穿隧二極體與光電裝置,特別是有採用ART技術之應用。於2007年9月18日申請之編號第11/857,047號以及標題為”Aspect Ratio Trapping for Mixed Singal Applications”、於2007年9月26日申請之編號第11/861,931號以及標題為”Tri-Gate Field-Effect Transistors formed by Aspect Ratio Trapping”、於2007年9月27日申請之編號第11/147862,850號以及標題為”Quantum Tunneling Devices and Circuits with Lattice-mismatched Semiconductor Structures”、於2007年10月19日申請之編號第11/875,381號以及標題為”Light-Emitter-Based Devices with Lattice-mismatched Semiconductor Structures”以及於2007年4月9日申請之編號第12/100,131號以及標題為”Photovoltaics on Silicon”等美國專利申請案以提及方式併入於本文中,其提供了本發明之目的所特別適用之實施例。
本說明書關於”一個實施例”、”一實施例”、”示範實施例”等描述係指相關於可包括或結合本發明之至少一實施例內之一特定特徵、結構或特性。於說明書中之不同位置所出現之上述描述並非關於同一實施例。再者,當相關於任一實施例中描述到一特定特徵、結構、或特性時,可以認為是於熟悉此技藝者範圍內以影醒其對相關於其他實施例內之特徵、結構或特性。再者,為了方便瞭解,特定方法步驟可能依照分別步驟而解說,然而此些分別步驟並非按照其表現而依照必要次序而運用。此即為,此些步驟可依照其他次序、同時等情形而實行。此外,解說用圖片顯示了依據本發明之不同實施例之不同方法。如此之解說用方法在此描述且可應用作為對應裝置實施例,然而此些方法實施例並非用於限制本發明。
雖然本發明已以少數實施例揭露如上,可以理解的是熟悉此項技藝者於此些實施例中可於不脫離本發明之精神與範圍內當可作更動。前述實施例因此可視為於所有方面之考量而非用於限制本發明。本發明之範疇因此藉由申請專利範圍所指出,而非藉由前述描述,而於申請專利範圍中係包括所出現之意義與範圍之對等情形。如於揭露情形中所使用,”較佳地”描述係為非封閉描述-且意味著”較佳地但以其為限”。於申請專利範圍內之描述需採用其相符於其說明書中之一般發明概念之最廣意解釋。舉例來說,”耦接”與”接觸”等描述意味著直接與非直接之連接/耦合。另一範例中,”具有”與”包括”、其衍生詞及轉變詞語或字句係同義於”包括”(即所有皆視為”開放式”描述),僅”由..組成”與”實質上由...組成”將被視為”封閉式”描述。申請專利範圍並非為112第6段所阻礙,除非”用於...裝置”以及於一申請專利範圍中出現了相關功能且上述申請專利範圍無法提供足夠結構以施行上述功能。
100‧‧‧基板
110‧‧‧側壁
120‧‧‧開口
130‧‧‧絕緣物
140‧‧‧晶格不匹配材料/結晶材料
150‧‧‧缺陷
155‧‧‧缺陷捕捉區
160‧‧‧露出之部分
180‧‧‧絕緣層
190‧‧‧另一半導體結晶材料
205‧‧‧Si0.2 Ge0.8 的接合
215‧‧‧Si0.2 Ge0.8 之未接合部份
305‧‧‧Si0.2 Ge0.8 /Si介面的貫穿差排
315‧‧‧介於Ge與Si0.2 Ge0.8 之一清楚介面
415‧‧‧介於Ge與Si0.2 Ge0.8 之乾淨介面與雜質
515‧‧‧輕微的介面雜質
615‧‧‧位於Ge/Si0.2 Ge0.8 介面之氧濃度
625‧‧‧位於Ge/Si0.2 Ge0.8 處之氧濃度
635‧‧‧塊狀Si0.2 Ge0.8 層上的鍺內之組成
715‧‧‧Ge/Si0.2 Ge0.8 介面
第1a圖為一示意圖,顯示了採用深寬比捕捉(ART)技術而形成於位於溝槽內之矽鍺(SiGe)材料上之應變鍺(strained Ge)的剖面情形;
第1b圖為一示意圖,顯示了另一深寬比捕捉結構(如用於結晶材料之限制區域)內之限制區域的剖面情形;
第2a圖與第2b圖分別顯示了(a)於溝槽內成長Si0.2 Ge0.8 後以及(b)其於經過化學機械研磨後之掃瞄式電子顯微鏡(SEM)影像;
第3a-3c圖分別顯示了於成長鍺之前未施行預烤步驟而於位於溝槽內之Si0.2 Ge0.8 上所形成鍺(Ge)之(a)掃瞄式電子顯微鏡(SEM)影像(b)穿透式電子顯微鏡(TEM)影像及(c)於Ge/Si0.2 Ge0.8 介面處之放大穿透式電子顯微鏡(TEM)影像;
第4a-4c圖分別顯示了於成長鍺之前施行750℃預烤步驟而於位於溝槽內之Si0.2 Ge0.8 上所形成鍺(Ge)之(a)掃瞄式電子顯微鏡(SEM)影像(b)穿透式電子顯微鏡(TEM)影像及(c)於Ge/Si0.2 Ge0.8 介面處之放大穿透式電子顯微鏡(TEM)影像;
第5a-5c圖分別顯示了於成長鍺之前施行810℃預烤步驟而於位於溝槽內之Si0.2 Ge0.8 上所形成鍺(Ge)之(a)掃瞄式電子顯微鏡(SEM)影像(b)穿透式電子顯微鏡(TEM)影像及(c)於Ge/Si0.2 Ge0.8 介面處之放大穿透式電子顯微鏡(TEM)影像;
第6a-6b圖顯示了於Ge成長之前(a)未經過預烤及(b)經過810℃預烤步驟之坦覆的Ge/Si0.2 Ge0.8 內之二次離子質譜儀輪廓(SIMS profiles);第7a-7c圖分別顯示了於成長鍺之前施行870℃預烤步驟而於位於溝槽內之Si0.2 Ge0.8 上所形成鍺(Ge)之(a)掃瞄式電子顯微鏡(SEM)影像(b)穿透式電子顯微鏡(TEM)影像及(c)於Ge/Si0.2 Ge0.8 介面處之放大穿透式電子顯微鏡(TEM)影像;第8a-8b圖顯示於Ge成長之前經過(a)810℃預烤步驟及(b)870℃預烤步驟之坦覆的Ge/Si0.2 Ge0.8 內之原子力顯微鏡(AFM)影像;第9a圖與第9b圖,其中第9a圖顯示了經過採用810℃預烤之位於溝槽內Si0.2 Ge0.8 上之薄鍺的倒置空間圖譜(reciprocal space map,RSM)之(224)峰值(peak),而第9b圖顯示了採用不同預烤條件之Si、Si0.2 Ge0.8 以及位於溝槽內Si0.2 Ge0.8 之上方鍺的峰位置(peak positions)。
100‧‧‧基板
110‧‧‧側壁
120‧‧‧開口
130‧‧‧絕緣物
140‧‧‧晶格不匹配材料/結晶材料
150‧‧‧缺陷
155‧‧‧缺陷捕捉區
190‧‧‧另一半導體結晶材料

Claims (20)

  1. 一種半導體裝置,包括:一複合基板,包括一第一半導體結晶材料,該複合基板具有一平坦表面;以及經應變之一第二半導體結晶材料,位於該平坦表面上,其中該平坦表面具有不高於5nm之一表面均方根粗糙度,且其中介於該第一半導體結晶材料與該第二半導體結晶材料間之一介面具有減少之雜質濃度。
  2. 如申請專利範圍第1項所述之半導體裝置,其中該第二半導體結晶材料之一表面具有不高於4nm、3nm、1nm、0.5或0.3nm之一表面均方根粗糙度。
  3. 如申請專利範圍第1項所述之半導體裝置,其中該介面具有減少之氧雜質濃度。
  4. 如申請專利範圍第1項所述之半導體裝置,其中該複合基板包括:一半導體結晶基板;一絕緣物,具有相對於該半導體結晶基板之一開口;該第一半導體結晶材料,位於該絕緣物之該開口內,該第一半導體結晶材料係晶格不匹配於該半導體結晶基板。
  5. 如申請專利範圍第4項所述之半導體裝置,其中應變係沿著該開口之一縱長方向、垂直於該縱長方向之一方向、或同時沿著該縱長方向與垂直於該縱長方向之方向而延伸。
  6. 如申請專利範圍第4項所述之半導體裝置,其中 於該半導體結晶基板內設置有複數個凹口,且其中該絕緣物覆蓋於該些凹口之側壁以形成該開口。
  7. 如申請專利範圍第1項所述之半導體裝置,更包括一互補型金氧半導體裝置與該半導體結晶基板相整合。
  8. 如申請專利範圍第1項所述之半導體裝置,其中該第一結晶材料係為一III-V族化合物。
  9. 如申請專利範圍第1項所述之半導體裝置,其中介於該第一與該第二結晶半導體材料間之該介面係於氫氣氣氛與760-860℃下加熱處理一既定時間。
  10. 如申請專利範圍第1項所述之半導體裝置,其中該第二半導體結晶材料係為一應變鍺,而該第一半導體結晶材料係為一矽鍺合金。
  11. 一種半導體結構之製造方法,包括:提供一半導體結晶基板;形成一絕緣物於該基板之一表面上以定義複數個開口;以及成長晶格不匹配於該半導體結晶基板之一第一半導體結晶材料於該絕緣物之該些開口內;研磨該第一半導體結晶材料與該絕緣物之一頂面;成長一第二半導體結晶材料於經研磨之該第一半導體結晶材料之上;以及於一特定溫度範圍之下加熱經研磨之該頂面,以減少位於該第一與第二半導體結晶材料間之一介面的雜質。
  12. 如申請專利範圍第11項所述之半導體結構之製造方法,其中該加熱包括於760-860℃間之溫度下加熱。
  13. 如申請專利範圍第11項所述之半導體結構之製造方法,其中該第二半導體結晶材料之一表面具有不高於5nm、3nm、1nm、0.5nm或0.3nm之一表面均方根粗糙度。
  14. 如申請專利範圍第11項所述之半導體結構之製造方法,其中該介面具有降低之氧雜質濃度。
  15. 如申請專利範圍第11項所述之半導體結構之製造方法,其中該第二半導體結晶材料係至少沿著對應於該開口之一第一方向,沿著垂直於該第一方向之一第二方向或沿著該第一方向與該第二方向之方向而彈性應變。
  16. 如申請專利範圍第11項所述之半導體結構之製造方法,其中該些開口具有捕捉該結晶材料內缺陷之足夠深寬比,且更包括至少一部位於該開口內之一半導體裝置。
  17. 如申請專利範圍第11項所述之半導體結構之製造方法,其中該加熱包括於不同於成長一第二半導體結晶材料的溫度之一溫度範圍加熱。
  18. 一種半導體結構之製造方法,包括:藉由化學氣相沈積磊晶成長一第一半導體結晶材料於為一絕緣物內之一開口所露出之一晶格不對稱之半導體結晶材料的一經研磨表面上;以及藉由加熱以降低一氧雜質濃度至一特定濃度而潔淨 該經研磨表面。
  19. 如申請專利範圍第18項所述之半導體結構之製造方法,其中該第一半導體結晶材料係為一IV族元素或包括至少一IV族元素之化合物。
  20. 如申請專利範圍第18項所述之半導體結構之製造方法,其中該半導體結晶材料為矽鍺合金,而該第一半導體結晶材料為鍺。
TW99107770A 2009-09-18 2010-03-17 半導體裝置及半導體結構之製造方法 TWI423439B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/562,206 US20100072515A1 (en) 2008-09-19 2009-09-18 Fabrication and structures of crystalline material

Publications (2)

Publication Number Publication Date
TW201112415A TW201112415A (en) 2011-04-01
TWI423439B true TWI423439B (zh) 2014-01-11

Family

ID=43086382

Family Applications (1)

Application Number Title Priority Date Filing Date
TW99107770A TWI423439B (zh) 2009-09-18 2010-03-17 半導體裝置及半導體結構之製造方法

Country Status (6)

Country Link
EP (1) EP2299475A1 (zh)
JP (1) JP2011063502A (zh)
KR (1) KR20110031072A (zh)
CN (1) CN102024768A (zh)
SG (1) SG169921A1 (zh)
TW (1) TWI423439B (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5042373B2 (ja) 2010-06-28 2012-10-03 日立オートモティブシステムズ株式会社 内燃機関のピストン
JP2015502657A (ja) * 2011-11-05 2015-01-22 東京エレクトロン株式会社 半導体デバイス用のレトログレードウエルにおけるエピタキシャル膜成長
US9476143B2 (en) * 2012-02-15 2016-10-25 Imec Methods using mask structures for substantially defect-free epitaxial growth
EP2709156A3 (en) * 2012-09-14 2014-04-23 Imec Band engineered semiconductor device and method for manufacturing thereof
EP2717316B1 (en) * 2012-10-05 2019-08-14 IMEC vzw Method for producing strained germanium fin structures
US8785907B2 (en) * 2012-12-20 2014-07-22 Intel Corporation Epitaxial film growth on patterned substrate
KR101401274B1 (ko) * 2013-02-26 2014-05-29 연세대학교 산학협력단 Ge 및/또는 III-V족 화합물 반도체를 이용한 FinFET 및 그 제조방법
JP5845201B2 (ja) * 2013-03-21 2016-01-20 株式会社東芝 半導体装置および歪監視装置
US9093531B2 (en) * 2013-06-11 2015-07-28 Taiwan Semiconductor Manufacturing Company, Ltd. Fin structure of semiconductor device
KR101531875B1 (ko) * 2013-12-27 2015-06-29 (재)한국나노기술원 트랩홀에 의한 계단형 트렌치를 이용하여 실리콘 기판 상에 대면적 화합물 반도체 소자를 제조하는 방법
KR101531870B1 (ko) * 2013-12-27 2015-06-29 (재)한국나노기술원 계단형 트렌치를 이용하여 실리콘 기판 상에 대면적 화합물 반도체 소자를 제조하는 방법
KR101587430B1 (ko) * 2014-12-05 2016-01-22 (재)한국나노기술원 실리콘(001) 기판 상에 반도체 에피층 성장방법
WO2016105377A1 (en) * 2014-12-23 2016-06-30 Intel Corporation Apparatus and methods of forming fin structures with sidewall liner
US9378950B1 (en) * 2015-05-22 2016-06-28 Stratio Methods for removing nuclei formed during epitaxial growth
WO2016204737A1 (en) * 2015-06-16 2016-12-22 Intel Corporation A transistor with a subfin layer
CN106783617A (zh) * 2016-11-29 2017-05-31 东莞市广信知识产权服务有限公司 一种硅基锗沟道mos器件的制作方法
TWI728364B (zh) * 2019-05-21 2021-05-21 國立陽明交通大學 氮化鎵異質整合於矽基板之半導體結構及其製造方法
KR20220097478A (ko) * 2019-12-24 2022-07-07 주식회사 히타치하이테크 이온 밀링 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7145167B1 (en) * 2000-03-11 2006-12-05 International Business Machines Corporation High speed Ge channel heterostructures for field effect devices
US20080194078A1 (en) * 2007-02-08 2008-08-14 Shin-Etsu Chemical Co., Ltd. Method for manufacturing semiconductor substrate

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6348096B1 (en) * 1997-03-13 2002-02-19 Nec Corporation Method for manufacturing group III-V compound semiconductors
US6812053B1 (en) * 1999-10-14 2004-11-02 Cree, Inc. Single step pendeo- and lateral epitaxial overgrowth of Group III-nitride epitaxial layers with Group III-nitride buffer layer and resulting structures
CN101300663B (zh) * 2005-05-17 2010-12-01 台湾积体电路制造股份有限公司 具有降低了的位错缺陷密度的晶格失配的半导体结构和相关的器件制造方法
WO2008124154A2 (en) * 2007-04-09 2008-10-16 Amberwave Systems Corporation Photovoltaics on silicon
WO2009084238A1 (ja) * 2007-12-28 2009-07-09 Sumitomo Chemical Company, Limited 半導体基板、半導体基板の製造方法および電子デバイス
US9740353B2 (en) 2013-05-07 2017-08-22 The Trustees Of Princeton University System and method for 3D position and gesture sensing of human hand

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7145167B1 (en) * 2000-03-11 2006-12-05 International Business Machines Corporation High speed Ge channel heterostructures for field effect devices
US20080194078A1 (en) * 2007-02-08 2008-08-14 Shin-Etsu Chemical Co., Ltd. Method for manufacturing semiconductor substrate

Also Published As

Publication number Publication date
KR20110031072A (ko) 2011-03-24
TW201112415A (en) 2011-04-01
SG169921A1 (en) 2011-04-29
CN102024768A (zh) 2011-04-20
EP2299475A1 (en) 2011-03-23
JP2011063502A (ja) 2011-03-31

Similar Documents

Publication Publication Date Title
TWI423439B (zh) 半導體裝置及半導體結構之製造方法
US9984872B2 (en) Fabrication and structures of crystalline material
US9607846B2 (en) Polishing of small composite semiconductor materials
US8822248B2 (en) Epitaxial growth of crystalline material
JP5063594B2 (ja) 転位欠陥密度の低い格子不整合半導体構造およびこれに関連するデバイス製造方法
US9040382B2 (en) Selective epitaxial growth of semiconductor materials with reduced defects
US10971626B2 (en) Interface charge reduction for SiGe surface
US8609517B2 (en) MOCVD for growing III-V compound semiconductors on silicon substrates
KR20140125376A (ko) 반도체 장치 및 그 제조 방법
JP3024584B2 (ja) 半導体装置の製造方法
CN102593037B (zh) 半导体结构及其制作方法
CN102054857B (zh) 集成电路结构
CN102280469A (zh) 硅表面上ⅲ-v化合物半导体的外延生长
TW201718930A (zh) 具有經減低之線差排密度的基材之製造方法
US20140217468A1 (en) Planar semiconductor growth on iii-v material
TWI808715B (zh) 電晶體的製作方法
Orzali et al. In Situ HCl Etching of InP in Shallow-Trench-Isolated Structures
US20140264456A1 (en) Method of forming a high electron mobility semiconductor device