Nothing Special   »   [go: up one dir, main page]

TW214624B - - Google Patents

Download PDF

Info

Publication number
TW214624B
TW214624B TW082101410A TW82101410A TW214624B TW 214624 B TW214624 B TW 214624B TW 082101410 A TW082101410 A TW 082101410A TW 82101410 A TW82101410 A TW 82101410A TW 214624 B TW214624 B TW 214624B
Authority
TW
Taiwan
Prior art keywords
signal
line
period
phase
counter
Prior art date
Application number
TW082101410A
Other languages
English (en)
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Application granted granted Critical
Publication of TW214624B publication Critical patent/TW214624B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • H03L7/199Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division with reset of the frequency divider or the counter, e.g. for assuring initial synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/932Regeneration of analogue synchronisation signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Synchronizing For Television (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Description

214624 A6 B6 五、發明説明(1 ) (請先閏讀背面之注意事項再瑱寫本页) 本發明係鬮於改正由視頻磁頭回放機中磁頭跳越所產生 之寄生線同步脈衝之信號處理装置。 諸如由視頻攝影機所產生之類比視頻信號例如通常係以 連串之平行軌道斜行視頻磁帶之路徑而磁化钃碼至視頻磁 帶。各軌道表示一場之視頻框。表示奇數場之軌道係與表 示偶數堝之軌道交嫌。因而對625線視頻框而言,各軌道 表示各由線同步(sync)脈衝所分開之325.5線。 傅統家用視頻磁帶回放櫬包含載有兩直徑相對之電磁拾 訊器之圓简形回放磁頭。於搡作中,視頻磁帶一當其自一 捲袖傅邋至另一捲軸時一乃環繞磁頭褒覆。磁頭之旋轉方 式為如此即一拾訊頭僅自表示奇數場之軌道旋轉而另一拾 訊頭則僅自表示偶數壜之軌道旋轉。視頻信號乃»轉換於 兩拾訊器之間一當其與視頻磁帶上連鑛軌道交替接觸時一 而產生。因此視頻信號之重視乃需視頻磁帶移動對磁頭之 旋轉之幾何與時間之對準。然而,由於在實際上達鑛軌道 之極限通常並非與拾訊器之交換相對準,故寄生繚之同步 脈衡乃加入回收訊頻信號。各寄生線同步鼸衝乃有效介入 時間間隔於朝向各場皤再生視頻信號之連嫌之嫌。時間間 隔遠較線掃描週期之長度為短,此效應有時稱之為”磁頭 跳越”。 由習用赝播電視接收機所顯示之影像通播描螢幕之瑾緣 朝向次埸開始之場之一端。此乃提供一遇期,其中接收機 可同步至諸顯示連鑛視頻框間之输入同步脈銜。因此,當 甲 4(210X297W沒) 3 A6 B6 214624 五、發明説明(2 ) 此一接收機基於由傳統之家用視頻磁帶回放機所再生之視 頻信號顯示園像時*由寄生線同步脈銜所介入之時間間隔 並不明顯使影像失真。然而•諸如類似電腦*見顯示装置 之某些顯示裝置產生並非過掃描螢幕邊緣之影像。因此· 由此類装置所產生之影像乃由寄生時間間隔而顬著失真。 某些画像處理糸統包含由家用視頻磁帶拥記錄所再生之 數位化視頻信號之信號處理裝置。此信號處理裝置乃可靠 搡作對應於視頻信號之級同步脈衝之遘時出現•以控制取 樣時鐘頻率。通常*信號處理装置包含類比一數位轉換器 K取樣視頻信號並數位化各取樣。諸取樣係取於由時鐘信 號所決定之視則性間隔。時鐘信號由鎖相埋路而同步至視 頻信號之線同步脈衝。鎖相埋路包含一電懕控制之振盪器 (VCO) K產生時鐘信號與一計數計Μ由所需於各線遇期之 取樣數而分除時鐮信號。一相位比較器比較線同步脈衡與 計數器之输出以產生相位誤差信號。此相位誤差信號相施 加至VOC之输入Μ決定時鏟信號之頻率。如此,計數器之 轤出乃提供負回授烴搡作Μ播減相位誤差信號至零並因而 同步時鐘信號至線同步赈衡。衹若線同步脈銜保留與計数 器输出之臟街重合時,則取樣時鏡頻率乃如此維持於恆定 。然而,因由寄生埭同步脈衡所介入之時間間隔适較線播 描遇期之長度為短,故寄生嫌同步赈衝並不與自計數器轆 出之腰銜相重合。此乃產生步階變異於取樣時鐘頻率因而 產生數位化視頻倍號之不期望之時間失真。習用上*由磁 頭跳躍所產之寄生線同步脈衝乃《變動具複雜因而昂貴之 甲 4 (210X297 2 沒) ...................................................:.¾...............................ίτ.............................. (請先聞磺背面之注意事項再填寫本頁) 214624 A6 B6 五、發明说明(3) 類比霣路之鎖相迴路之步階響懕而補償。 根據本發明,現提供信號處理裝置以處理於界定一類比 視頻信號線週期之線同步信號中之嫌同步脈衡,此装置包 含:一鎖相迴路Μ產生為埭同步信號頻率倍數之時鐘信號 頻率;以及一在鎖相迴路Μ内之計數器Μ該倍數分除時鐘 信號;其特徽乃在於該装置另外包含:一俟檢測介入時間 間隔至少於視頻信號之線掃描週期之線同步信號之任何寄 生脈衡時即重置計數器之理輯。 本發明源起於一項認知*即在自視頻磁帶記錄之視頻信 號之再生期間,不論寄生時間間隔之介入線同步信號如何 ,均藉W通界定寄生時間間隔難開鎖相迺路之輸入而至計 數器之重置输入之寄生脈衝,而使時鐘信號得以穩定。鎖 相廻路之输入乃因此由自線同步信號中任何寄生同步脈街 之理輯所掩蔽。以故,本發明有利提供補償對由磁頭跳越 所介入之寄生時間間隔問囲之數位解決方案,此為對變動 鎖相迴路之步階響懕之習用之類比解決方案較不複雜故而 為廉價之替用選擇。 較佳者*邏輯包含一多工器Μ轉換自鎖相迴路之相位比 較器输入之線同步信號至計數器之重置输入為一重置通期 —少於埭掃描遇期一Μ響應於線同步信號中之各線同步脈 衝。有利者•多工器可由簡單因而價廉之邏輯電閜配置實 施。 於本發明較佳之具踊實施例中,邏輯包含一計時器Μ— 俟檢測線同步信號中線同步脈銜之後緣時即轉換多工器之 (請先閑讀背面之注意事項再填寫本頁) 甲 4(210X297 公潘) 214624 A6 B6 五、發明説明(4 } 控制铕入自第一狀態至第二吠態。計時器具有連接至相位 比較器输入之觸發输入,K使多工器在重置週期自觸發蝓 人脫雛線同步信號因而防止重置遇期之延長。另一方面, 計時器可纆調通至非可觸發狀態,Μ使觸發轤入可在重置 遇期保留連接至線同步信號。 可MIS認者即計時器可有利包含一籣單因而廉價之單穩 態多諧振通器。 於一本發明之較佳具《實施例中*多工器包含一對AND (及)閛,而計時器則包含單檯態霣路具反相與非反相輪出 連接至AND WM分別使AND閛之不同之閛生效。如此本發 明可Μ習用之理輯電閘而作有利之實施。 為提高對寄生同步脈衝之霱敏度至最大起見,邏輯可經 配置Μ置定重置遇期至大體上於線掃描遇期與線同步腿街 寬度間之差。 應行體認者即本發明延伸至像處理裝置,以處理具由 線同步信號中線同步赈衝所識別之線播描遇期之類比視頻 信號,此装置包含:一鎖相迴路Μ產生線同步信號頻率之 倍數之時鐘信號頻率;一在鎖相埋路Κ內之計數器以藉該 倍数分除時鐮信》;Μ及一類比一數位轉換器Μ在由時鐘 信號所決定之間隔數位化視頻信號之取樣;其特徽乃在於 此装置另外包含:一俟檢测介入時間間隔至小於視頻信號 之線掃描遇期之線同步信號之寄生脈衡時即行重置計数器 之理輯。 本發明之較佳具體實施例現僅藉實例以參考附圈而說明 甲 4(210X297 公沒)
St..............................^..............................線 (請先Μ讀背面之注意事項再填寫本页) 6 21.4624 A6 B6 五、發明說明(5 ) •其中: 疆1為當播放於傳统之家用視頻磁帶回放機時自視頻磁 帶記錄所再生視頻信號之定時·; 圔2為本發明信號處理装置賞例之方塊·; 圔3為本發明信號處理装置定時邏輯之方塊疆;以及 圖4為對應於定時理輯之定時匾。 現首先參考Μ 1 *由傅統家用視頻磁箝回放機所再生之 類比視頻信號包含逐次之» •各包含L5«之類比視頻資料 。逐次之場係由相當於視頻資料之L2嫌長度之埸雄沒間限 所分開。視頻信號之逐次之場係存镰於視頻磁帶上逐次之 軌道。視頻磁帶回放機具載有兩直徑相對磁性拾訊器之圓 苘形回放磁頭。視頻磁帶係當其自一捲軸傳邋至另一捲袖 時環繞磁頭褒覆。磁頭乃以此一方式旋轉即一拾訊磁頭僅 自表示奇數場之軌道旋轉而另一拾訊磁頭則僅自表示偶數 場之軌道旋轉。視頻信號乃》轉換於兩拾訊器之間一當其 與視頻磁帶上連續軌道交替接觸時一而產生。實際上,寄 生線同步脈ίίΡΕ係徜連鑛軌道之極限並未與拾訊器中之交 換對準時產生。寄生脈衝ΡΕ係自活性場之蠼部插入L6行。 於習用之電視接收櫬中,於一活性場端部之L1繚係超遇影 像之底緣而過掃描故因此並不顯示。同樣,於次場開始之 L3線係超《影像之頂緣而遇掃描。L6少於L1。通常,L6為 8而L1為12。因此,接收機係Κ級L6 + L2 + L3嫌播描遇期提 供*其中係顯示次場視頻之前而鎖定至埭播描之遇期。然 而,某些數位圔像處理糸統乃基於並不超掃描之可見顯示 甲 4(210X297 公潘) (請先聞讀背面之注意事項再填窝本頁) *装. ,打· 7 2140^4_B6_ 五、發明説明(6) 器上之視頻信號,或在此一顬示器上之視窗以内而顯示影 像。因此,為避免在回放期間不期望之干援起見·圔像處 理系统必須補價寄生脈衡PE。 現參考圓2,為數位化由傅統家用視頻磁帶回放機所再 生之類比視頻信號之本發明信號處理装置之實例,包含類 比一數位轉換器(ADC)10, ADC10具類比_入170纆由信號 調節放大器20而可附著連接至視頻磁帶回放機之回放磁頭 30。ADC10具取樣時鐘_入60連接至鎖相邂路40之轤出。 自鎖相埋路40之输出係由罨壓控制之振盪器(VC0) 70所產 生。VC0 70連接至相位比較器80之输出之控制轤人。相位 比較器具分別之負與正檐人180與150。相位比較器80之負 输入180係經由計數器100而連接至VC0 70之输出。同步 分離器90亦連接至ADC 10之類比输入170 。根搛本發明, 同步分離器90具線同步信號输出160連接至選擇器50之轤 入。理擇器50具控制输入130連接至定時理輯110之输出 K響應於相位比較器80之正输入150 。選擇器具兩输出分 別連接至相位比較器80之正檐入150與至計數器100之重 置鎗入120 。 於搡作中*視頻磁帶140係環繞回放磁頭30而繫附。回 放磁頭30係當視頻磁帶牽引於其上而旋轉,以使視頻磁帶 上鄰接之軌道乃藉磁頭30上直徑相對之拾訊器25,35讀取 ,以重结構記錄於磁帶130上之視頻信號於信號調節放大 器20之轤出。ADC10取樣重结構之視頻信號於由時鐘信號 所決定之間隔並轉換各取樣至數位字元。VC0 70龕生時鐘 甲 4(21〇X 297乂发) ...................................................:.«:··:...........................訂..............................線 {請先閩讀背面之注意事項再填寫本頁) 314G24 A6 B6 五、發明説明(7) 信號於ADC 10之取樣時鐘输入60。時鐮倍號之頻率係由在 相位比較器80之输出之霣壓位準所決定。計數器丨2〇係由 所需於各線播描通期之取樣數而分除時鐘頻率。例如,為 最化各線之視頻信號至100 0取樣起見,計數器乃纆配置以 1000分除時鐘信號。同步分離器90乃自再结構之視頻信號 抽取線同步信號於ADC 10之類比输入170 。相位比較器 80之轤出(相位誤差信號)係由在負_入150上之線同步信 號與正轤入180上之計數器_出間之相位差而決定。因此 ,衹若於負_入150之線同步脈衝保留與計數器1〇〇之_ 出相重合時,則取樣時鐘信號即保持恆定。根據本發明, 一俟檢測例如由視頻磁頭跳越所產生之寄生線同步脈銜時 ,定時邏輯110乃即連同選擇器50而重置計數器,以防止 此脈衝干擾時鐘信號之頻率。 現參考讕3 *為選擇器50之較佳之實例包含一對兩输入 AND M2 00與210,Μ及定時邏輯110之較佳之實例包含具 反相與非反相鎗出Q·與Q之可邊緣觸發之單穗態霣路220 。各AHD Μ 200與210之一轤入係連接至同步分難器输出 160 。AHD閛200之另一轤人則連接至單穩戆電路220之 非反相轤出Q W 210之另一输入係連接至單穩態 2 20之反相轤入Q’°AHD閛200之轤出連接至計數器1〇〇 之重置输入120 cAND閛210之_出係逋接至相位比較器 80之負轤入150及至單穩憊霣路220之觸發轤入。單穩態 霣路220經配置Μ響應線同步脈銜信號之後緣之檢測而產 生_出脈街之長度,其纆預設定為小於嬢播描埋期但大於 9 甲 4(210X297 公潘) ......................................................5t··:...........................打..............................綠 {請先聞讀背面之注意事項再填穽本页) 214624 A6 B6 五、發明说明(8 ) 由寄生同步脈衝所引介之時間間隔之長度。 現參考匾4,軌跡300表示為線同步脈衡信號之一部份 於同步分離器输出160 。此部份包含時間上由線描描遇期 T1所分離之真實線同步脈衡P1與P2。已由例如視頻磁頭跳 越所引介之寄生同步脈衝時間上係由埴短於繚掃描埋期 T1之遇期T2而與脓®P2相分闋。例如,邐期T2通常為5微 秒而線播描通期T1則為64微秒。脈衡PE係由理期T1而與脈 衝P3分開。 軌跡310與320分別表示單穩態電路之非反相與反相轤出 Q與Q'。脈衝PI, P2與P3之後緣_換13與Q·自穩定狀態至 遇期T3之準租定吠態。遇期T3之選擇為如此即寄生脈銜 PE係當反相與非反相输出Q輿Q’於其分別之準檯定狀態時 發生。 軌跡330表示至相位比較器之正蝓入150 。由於在迥期 T3期間反相输出(T係於其準毽定狀態,故AND W210乃受 阻止。因此,寄生齦衝PE並非連接至相位比較器之檐入。 然而,當反相输出Q’回轉至其穩定狀態時,AHD閘210即 行生效。因此,輿實脈衝PI, P2與P3乃連接至相位比較器 之正_入150 。 軌跡340表示計數器100之重置_入120。寄生脈衢PE係 當非反相轤出Q於其準穩定状態時發生。因此,寄生脈衡 PE係由ANDW 200閛通至計數器100之重置轤人120 。然而 *當非反相输出Q回轉至其定狀態時,AHD閛200即受 阻止。因此,真實脈衡PI, P2與P3並非連接至計數器100 甲 4(210Χ 297 公簷) ί請先閱讀背面之注意事項再填珲本頁) .災. •打. 10 A6 B6 214624 五、發明说明(9) 之重置输人120 。 由於當單穩態《路220之轤出Q與Q’於其分別之準穩定狀 態時同步分離器艙出160並非連接至單穗態電路2 20之觸 發输入,故脈衡PE之後緣不能重觸發單穩態電路220因而 有效延伸週期T3。然而,於本發明之其它具體寅施例中, 單穩態電路乃為非可重觸發電路一Μ其觸發输入速接至同 步分離器输出160而非連接至相位比較器80之正_入150 〇 軌跡350表示在由軌跡300所表示之線同步信號部分期 間存儲於計數器中之計數。存儲於計數器中之計數係由時 鐘信號之各週而增量。當計數抵達Ν-1時一此處,Ν為所需 於各線掃描遇期之取樣數一計數器乃產生__出脈衡而計 數即重置於零。軌跡360表示在由軌跡300所表示之線同 步信號部分期間計數器之轤出。在嫌掃描《期Τ1期間一於 線同步脈街Ρ1與Ρ2之間一計數自零增加至Ν-1 。一俟檢测 取樣時鏡信號之次遇時•計數即重置而計數器乃產生输出 脈衝C2。由於脈銜C2係與脈® Ρ1重合於相位比較器,故時 鐘頻率保持恆定。在時間間隔Τ3期間一於脈衝Ρ2及寄生Κ 衝ΡΕ之間一計數乃自零增加至低於Η-1之中間值η 。然而 •根據本發明及以轉回參考軌跡330與340 ·脈銜ΡΕ係自 相位比較器之正输入80轉向至計數器之重置轤入120 ·脈 衝ΡΕ乃因此重置計數至零。因此,在於脈衡ΡΕ及Ρ3之間之 嫌播描遇期Τ1期間,計數偽自零而非自η增悬至Η-1 。一 俟檢测時鐮信號之次邇時•計數即璽置而計數器乃產生ϋ 甲 4(210X 297W 沒) ..................................................:·_·«:..·:..........................打..............................線 {請先閱讀背面之注意事項再填寫本页) 11 以4沾4 、\ B6 _ " -…― 一一 - \ _ ....... - \ 五、發明説明(10) \ 出脈衝C3。由於在計數器之输出Cl, C2與C3係與相位比較 器之脈衡PI, P2與P3相重合,故不論寄生齦衢PE如何,時 鐘頻率均保持恆定。 如上述*遇期T2通常瑾短於線描描《期T1。然而,遇期 T2偁而延伸其長度。因此,於本發明之特定較佳實例中一 由軌跡310與320中之虚級所指示一定時邏輯110對寄生線 同步脈衝PE之《敏度•係鞴延伸Q與Q’ Μ此轉換至其分別 之準穩定狀態之埋期至Τ3 '而擴增。應行《認者即Τ3 ’之 最大值係等於線播描通期Τ1減去一線同步脈衡之寬度•因 俏使Τ3’較長時•刖計數器100乃由諸如PI, Ρ2與Ρ3之輿 實線同步脈衢以及寄生同步脈銜ΡΕ所簠置。 於本發明迄今所說明之具體實施例中,時鐮信號乃根據 本發明而調節Μ決定視頻信號於此藉圈像處理糸統中類比 —對數位轉換器10所取樣之間隔· Μ數位化由傳統家用視 頻磁帶回放機所再生之視頻信號。因,根據本發明•時鐘 頻率並非由回放視頻磁帶所引介之寄生時間間隔而變動· 故數位化之視頻信號並非在時間方面失真因此可顯示於並 未遇播描之顯示裝置,或於此一顧示裝置上之視窗中,然 而,應行《認者即本發明並非僅限於視頻數位化之應用。 於本發明之其它具《實施例中,根據本發明讕節之時鐘信 號可連接至計數器邏輯,Κ恢復由傳統家用視_磁帶回放 檐所再生視頻信號之嫌同步信號並在無中間数位化之情況 下直接績至非掃描之顯示装置。 __- 12 - 甲 4(210X297 公潘) (請先聞讀背面之注意事項再填寫本頁) •装· •打· ·"

Claims (1)

  1. 經濟邡中央橾準局印裝 AT -214624__^_ 六'申請專利範® 1 · 一棰信號處理裝置,供處理於界定類比視頻信號線週期 之線同步信號中之嫌間步脈衝*該装置包括: 一鎖相迴路用以產生一時鐮信號,該時鐘信號之頻率 為線同步信號頻率之某一倍數; ~位於該鎖相迴路中之計數器,“供κ該倍數除該時鐘 信號;以及 供重置該計數器之邇輯·其時在檢测到有任何寄生脈 銜介入該線同步信號一時間間隔*該介入時間間颺小於 視頻信號之埭通期。 P2. 根據申請専利範蘭第1項之装置,其中該*輯包含一多 工器,因應於線同步信號中之各嫌同步脈銜,於一小於 該埭遇期之重置週期内*用以將來自鎖相迴路之一相位 比較器输入予以轉換成該計數器之一重置轤入。 3. 根據申請専利範園第2項之装置,其中該邏輯包含一計 時器·供一旦檢測到該線同步信號中之線同步脈衡之後 緣時,即於該重置通期内將該多工器之一控制输入由一 第一狀態轉換成一第二狀態。 4. 根據申誚專利範圃第3項之装置,其中該計時器具有一 連接至該相位比較器_入之觸發输入。 5. 根據申請專利範園第3項之装置,其中該計時器具有一 因應於該線同步信號之觸發驗入,且其不遘於重置通期 内可再觸發。 6. 根掸申請專利範圃第4或5項之装置,其中該計時器含 有一單定態複振器。 甲 4(210X297 公廣) ..................................................··.··装..............................打..............................綠 (請先閱讀背面之注意事項再填寫本頁) __- 13 - 214624 A7 B7 C7 D7 六、申請專利範面 7. 根據申請專利範圃第6項之装置,其中該多工器含有一 對及閛*而該單定態裡振器則含有連接至該等及閛之反 相及非反相轤出用Μ分別致動該等及Μ中之不同及閛。 8. 根據申請 中該邏輯 邇期及一 一種供處 有一類比 隔内將該 ,包括: 一鎖相 專利範画第1 ,2,3,4或5項之裝置,其 係纆配置以將該重置通期設定為實際上為該線 嫌同步脈銜寬度間之差。 理一類比視頻信號之影像處理系統*該系統含 至數位轉換器用Μ於由一時鐮信號所決定之間 視頻信號之樣本數位化,並含有信號處埋装置 迴路用Μ產生一時鐮信號•該時鐘信號之頻率 為線同步信號頻率之某一倍數; 一位於該鎖相埋路中之計數器*供以該倍數除該時鐘 信號;以及 一重置該計数器之理輯·其時在檢澜到有任何寄生脈 衡介入該線同步信號一時間間隔,該介入時間間隔小於 視頻信號之線邇期。 .................................................,…策...............................打..............................線 (請先閑讀背面之注意事項再填宵本页) 經濟部中央橾準局印裝 -14 - f 4(210X297 公灃)
TW082101410A 1992-02-11 1993-02-26 TW214624B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP92301112A EP0555569B1 (en) 1992-02-11 1992-02-11 Signal processing apparatus

Publications (1)

Publication Number Publication Date
TW214624B true TW214624B (zh) 1993-10-11

Family

ID=8211267

Family Applications (1)

Application Number Title Priority Date Filing Date
TW082101410A TW214624B (zh) 1992-02-11 1993-02-26

Country Status (7)

Country Link
US (1) US5450137A (zh)
EP (1) EP0555569B1 (zh)
JP (1) JP2683483B2 (zh)
KR (1) KR960009143B1 (zh)
CA (1) CA2089307A1 (zh)
DE (1) DE69216578D1 (zh)
TW (1) TW214624B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69613282T2 (de) * 1995-02-20 2002-05-02 Koninkl Philips Electronics Nv Vorrichtung zur ableitung eines taktsignals aus einem synchronsignal und videoaufzeichnungsgerät ausgestattet mit einer derartigen schaltungsanordnung
EP0920194A4 (en) 1996-08-13 2000-11-02 Fujitsu General Ltd PHASE CONTROL CIRCUIT FOR DIGITAL DISPLAY DEVICE
JP3339620B2 (ja) * 1998-01-29 2002-10-28 日本ビクター株式会社 同期パルス発生装置
JP2000298447A (ja) * 1999-04-12 2000-10-24 Nec Shizuoka Ltd 画素同期回路
DE60102213T2 (de) * 2000-12-29 2005-03-10 Stmicroelectronics S.R.L., Agrate Brianza Proportionale integrale Digitalsteuerschaltung
US7019764B2 (en) * 2001-09-20 2006-03-28 Genesis Microchip Corporation Method and apparatus for auto-generation of horizontal synchronization of an analog signal to digital display
JP2003204628A (ja) * 2002-01-07 2003-07-18 Alps Electric Co Ltd 携帯機器用充電器
WO2008022546A1 (fr) 2006-08-15 2008-02-28 Mg Century Mining Corporation Réducteur, procédé de réalisation, et four réducteur permettant la fusion de métal sous vide au moyen du réducteur
US8085892B2 (en) * 2006-10-27 2011-12-27 Infineon Technologies Ag Offset determination arrangement, offset compensation arrangement, synchronization clock generator, method for determination of an offset and modulation method

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE670020C (de) * 1936-05-03 1939-01-09 Friedrich Schulz Dipl Ing Regelventil fuer Heizkoerper von Zentralheizungsanlagen, insbesondere Niederschraubventil
JPS56136091A (en) * 1980-03-27 1981-10-23 Sony Corp Afc circuit
JPH0732475B2 (ja) * 1984-04-06 1995-04-10 ソニー株式会社 擬似水平同期信号発生装置
NL8401955A (nl) * 1984-06-20 1986-01-16 Philips Nv Schakeling voor het afleiden van een in een inkomend videosignaal aanwezig synchroniseersignaal.
JPS61274479A (ja) * 1985-05-29 1986-12-04 Canon Inc ビデオ信号処理装置
CH670020A5 (en) * 1986-01-20 1989-04-28 Studer Willi Ag Signal synchronising phase-lock circuit - has frequency divider for output signal reset in synchronism with signal flanks of input signal
US4812783A (en) * 1986-08-26 1989-03-14 Matsushita Electric Industrial Co., Ltd. Phase locked loop circuit with quickly recoverable stability
FR2625637B1 (fr) * 1988-01-04 1990-06-15 Sgs Thomson Microelectronics Circuit de reconnaissance d'un signal de magnetoscope
NL8801340A (nl) * 1988-05-25 1989-12-18 Philips Nv Inrichting voor het afleiden van een variabele bemonsteringsfrekwentie.
US4996596A (en) * 1988-09-02 1991-02-26 Sanyo Electric Co., Ltd. Phase synchronizing circuit in video signal receiver and method of establishing phase synchronization
JP2975607B2 (ja) * 1989-03-16 1999-11-10 三洋電機株式会社 Afc回路

Also Published As

Publication number Publication date
EP0555569A1 (en) 1993-08-18
US5450137A (en) 1995-09-12
JPH066758A (ja) 1994-01-14
EP0555569B1 (en) 1997-01-08
DE69216578D1 (de) 1997-02-20
CA2089307A1 (en) 1994-08-12
JP2683483B2 (ja) 1997-11-26
KR930019010A (ko) 1993-09-22
KR960009143B1 (en) 1996-07-13

Similar Documents

Publication Publication Date Title
TW214624B (zh)
GB1562763A (en) Methods of and apparatus for a video signal to prevent unauthorized recording and reproduction thereof
US4203138A (en) Video signal recording system with delayed vertical sync
JPS5511618A (en) Reproduced signal process system for rotary magnetic medium recorder/reproducer
JPS6215946B2 (zh)
JPS63160476A (ja) 文字放送の録画・再生方法
US4198658A (en) Recording/playback apparatus facilitating track skip detection
JPS6052629B2 (ja) 記録済記録媒体及びその作製方法
CN1045356C (zh) 信号处理装置
JPH06511117A (ja) ビデオ信号処理装置
JP3019310B2 (ja) 自動周波数制御回路
JPS59193680A (ja) テレビ放送方式の自動判別方式
JP3060764U (ja) ビデオデッキ
JP3140202B2 (ja) ゴースト除去装置
JPH0564516B2 (zh)
JP2783609B2 (ja) 画像信号処理装置
JPS6212586B2 (zh)
JPS6052620B2 (ja) 水平同期信号発生装置
JPH01166689A (ja) ビデオディスクプレーヤの信号処理回路
JPH03175892A (ja) 波形等化回路を有する磁気記録再生装置
JPS61208987A (ja) デ−タ再生装置
JPH09284716A (ja) 映像信号記録装置及び方法
JPH01256886A (ja) 文字信号重畳装置
JPS6132675A (ja) 記録再生装置
JPH0614731B2 (ja) 磁気記録再生装置