Nothing Special   »   [go: up one dir, main page]

TW202133258A - 半導體元件以及其製造方法 - Google Patents

半導體元件以及其製造方法 Download PDF

Info

Publication number
TW202133258A
TW202133258A TW110102362A TW110102362A TW202133258A TW 202133258 A TW202133258 A TW 202133258A TW 110102362 A TW110102362 A TW 110102362A TW 110102362 A TW110102362 A TW 110102362A TW 202133258 A TW202133258 A TW 202133258A
Authority
TW
Taiwan
Prior art keywords
integrated circuit
waveguide
layer
encapsulant
optical integrated
Prior art date
Application number
TW110102362A
Other languages
English (en)
Other versions
TWI768671B (zh
Inventor
翁崇銘
余振華
劉重希
蔡豪益
謝政傑
郭鴻毅
戴志軒
林華奎
于宗源
徐敏翔
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202133258A publication Critical patent/TW202133258A/zh
Application granted granted Critical
Publication of TWI768671B publication Critical patent/TWI768671B/zh

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4251Sealed packages
    • G02B6/4253Sealed packages by embedding housing components in an adhesive or a polymer material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/16Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4204Packages, e.g. shape, construction, internal or external details the coupling comprising intermediate optical elements, e.g. lenses, holograms
    • G02B6/4206Optical features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/293Organic, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/03Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4204Packages, e.g. shape, construction, internal or external details the coupling comprising intermediate optical elements, e.g. lenses, holograms
    • G02B6/4214Packages, e.g. shape, construction, internal or external details the coupling comprising intermediate optical elements, e.g. lenses, holograms the intermediate optical element having redirecting reflective means, e.g. mirrors, prisms for deflecting the radiation from horizontal to down- or upward direction toward a device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • H01L2221/68331Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding of passive members, e.g. die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68372Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to support a device or wafer when forming electrical connections thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6627Waveguides, e.g. microstrip line, strip line, coplanar line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1903Structure including wave guides

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Optics & Photonics (AREA)
  • Ceramic Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Optical Couplings Of Light Guides (AREA)
  • Bipolar Transistors (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

提供光學元件及製造方法。在一些實施例中,利用填充材料及/或次級波導,以便保護諸如光柵耦合器之其他內部結構免受後續處理步驟之劇烈的影響。經由在製造製程期間的適當時機使用此些結構,可避免原本會干擾元件之製造製程或元件之操作的損壞及碎屑。

Description

半導體元件以及其製造方法
電傳信及處理已成為信號傳輸及處理之主流技術。近年來,尤其係由於將與光纖有關之應用用於信號傳輸,已在愈來愈多應用中使用光學傳信及處理。
以下揭示內容提供用於實施本發明之不同特徵的許多不同實施方式或實例。以下描述部件及佈置之特定實例以簡化本揭露。當然,此些僅為一些實例,且並不旨在限制本揭露。舉例而言,在如下描述中第一特徵在第二特徵之上或在第二特徵上形成可包括其中第一特徵與第二特徵形成為直接接觸之實施例,且亦可包括其中額外特徵可在第一特徵與第二特徵之間形成而使得第一特徵與第二特徵可不直接接觸的實施例。另外,本揭示案可在各種實例中重複元件符號及/或字母。此重複係出於簡化及清楚目的,且其自身並不表示所論述之各種實施例及/或配置之間的關係。
另外,為了描述簡單,可在本文中使用諸如「在……下面」、「下方」、「下部」、「上方」、「上部」及其類似術語之空間相對術語,以描述如諸圖中所繪示之一個元件或特徵與另一(另外)元件或特徵的關係。除了諸圖中所描繪之定向以外,此些空間相對術語旨在涵蓋元件在使用中或操作中之不同定向。裝置可以其他方式定向(旋轉90度或以其他定向),且可同樣相應地解釋本文中所使用之空間相對描述詞。
現將關於用以保護光學積體電路的敏感部件(諸如,光柵耦合器及波導)之特定方法及製程來描述實施例。然而,本文中所論述之實施例旨在為代表性的,且並不意謂以任何方式限制實施例。
現參考第1A圖至第1B圖,其中第1B圖為第1A圖中標記為110之虛線框的特寫視圖,繪示形成可插拔模組化元件之方法,此可插拔模組化元件包括第一載體基材101、在第一載體基材101之上的第一黏合層103及在第一黏合層103之上形成的直通絕緣體穿孔(through insulator vias, TIVs)107。第一載體基材101包括(例如)矽基材料(諸如,玻璃或氧化矽),或其他材料(諸如,氧化鋁),此些材料中任何的組合,或其類似者。第一載體基材101為平坦的,以便容納諸如第一光學積體電路105(以下進一步描述)之半導體元件的附接。
第一黏合層103被放置在第一載體基材101上,以便輔助上覆結構(例如,第一光學積體電路105)的黏合。在其中一個實施例中,第一黏合層103可包括晶粒附接膜、紫外線膠,此紫外線膠在暴露於紫外線光時失去其黏合性質。然而,亦可使用其他類型之黏合劑,諸如,壓敏黏合劑、輻射可固化黏合劑、環氧樹脂、此些組合,或其類似者。可將第一黏合層103以半液體或凝膠形式(其在壓力下容易變形)放置至第一載體基材101上。
TIVs 107形成在第一黏合層103之上,且包括第一種晶層(未與TIVs 107分開示出)。第一種晶層形成在第一黏合層103之上,且為導電材料之薄層,其有助於在後續處理步驟期間形成較厚之層。第一種晶層可包括約1,000 Å厚之鈦層,其後為約5,000 Å厚之銅層。取決於期望的材料,可使用諸如濺射、蒸鍍或PECVD製程之製程來產生第一種晶層。第一種晶層可形成為具有在約0.3 µm與約1 µm之間的厚度,諸如,約0.5 µm。
一旦已形成了第一種晶層,則將光阻劑(未單獨繪示)放置在第一種晶層之上並經圖案化。在其中一個實施例中,可使用(例如)旋塗技術將光阻劑放置在第一種晶層上達約50 µm與至約250 µm之間的高度,諸如,約120 µm。光阻劑就位之後,便可接著藉由將光阻劑暴露於已圖案化的能量源(例如,已圖案化的光源)來圖案化光阻劑,以便引發化學反應,藉此在光阻劑之暴露於已圖案化的光源之彼些部分中引發物理變化。接著將顯影劑塗覆至已曝光的光阻劑,以利用物理變化,並取決於期望的圖案而選擇性地移除光阻劑之已曝光部分或光阻劑之未曝光部分。
在其中一個實施例中,形成至光阻劑中之圖案為TIVs 107之圖案。按此放置來形成TIVs 107以便允許將電路徑定位成與隨後放置之第一光學積體電路105相鄰,且可形成為具有小於約40 µm之間距。然而,可利用對於TIVs 107的圖案之任何適當佈置,諸如,藉由進行定位而使得一或更多個第一光學積體電路105被放置在TIVs 107之相對側上。
在其中一個實施例中,TIVs 107形成在光阻劑內,且包括一或更多種導電材料,諸如,銅、鎢、其他導電金屬,或其類似者。可(例如)藉由電鍍、無電電鍍或其類似者形成TIVs 107。在其中一個實施例中,使用電鍍製程,其中第一種晶層及光阻劑浸沒或沉浸在電鍍溶液中。第一種晶層表面電連接至外部DC電源之負端,使得第一種晶層在電鍍製程中充當陰極。固體導電陽極(諸如,銅陽極)亦沉浸在此溶液中,且附接至電源之正端。來自陽極之原子溶解至溶液中,陰極(例如,第一種晶層)從中獲取已溶解的原子,藉此在光阻劑之開口內電鍍第一種晶層之已曝光的導電區域。
一旦已使用光阻劑及第一種晶層形成了TIVs 107,則可使用適當移除製程來移除光阻劑。在其中一個實施例中,可使用電漿灰化製程來移除光阻劑,藉以光阻劑之溫度可能增大,直至光阻劑經歷了熱分解並可被移除為止。然而,可利用任何其他適當製程,諸如,濕式剝離。光阻劑的移除可暴露出第一種晶層之底層部分。
一旦被暴露之後,則可執行第一種晶層之已暴露部分的移除。在其中一個實施例中,可藉由(例如)濕式或乾式蝕刻製程來移除第一種晶層之已暴露部分(例如,未被TIVs 107覆蓋之部分)。舉例而言,在乾式蝕刻製程中,可使用TIVs 107作為遮罩朝向第一種晶層導向反應物。在另一實施例中,可將蝕刻劑以噴塗方法或以其他方式使其與第一種晶層接觸,以移除第一種晶層之已暴露部分。在已蝕刻掉第一種晶層之已曝光部分之後,部分的第一黏合層103被暴露在TIVs 107之間。
第1A圖另外繪示出將第一光學積體電路105放置至第一黏合層103上。利用第一光學積體電路105來傳輸及接收光學信號。詳言之,第一光學積體電路105將電信號轉換成光學信號用於藉由光纖901傳輸(未在第1A圖至第1B圖中繪示,但在以下關於第9圖進一步繪示及描述),並將來自光纖901之光學信號轉換成電信號。因此,第一光學積體電路105負責光學信號至/自光纖901之輸入/輸出(I/O)。
第1B圖繪示第1A圖中之虛線框110的特寫視圖,且示出第一光學積體電路105之特寫的、更詳細的視圖。在其中一個實施例中,可使用絕緣層上矽晶(SoI)基材151形成第一光學積體電路105。大體而言,SOI基材包括形成在絕緣體層155上之半導體材料153(諸如,矽)的層。絕緣體層155可為(例如)掩埋氧化物(BOX)層或氧化矽層。絕緣體層155設置在基材158(通常為矽或玻璃基材)上。亦可使用其他基材,諸如,多層或梯度的基材。
第1B圖另外繪示出光柵耦合器157在波導154之上的形成,波導154形成於半導體材料153內。在其中一個實施例中,波導154可為藉由圖案化半導體材料153而形成之矽波導。可利用可接受的光微影及蝕刻技術來實現半導體材料153之圖案化。舉例而言,光阻劑可形成並顯影於半導體材料153之前側上。光阻劑可圖案化成具有對應於波導154之開口。可使用已圖案化的光阻劑作為蝕刻遮罩來執行一或更多個蝕刻製程。詳言之,半導體材料153之前側可經蝕刻以形成定義波導154之凹槽;半導體材料153之剩餘的未凹陷部分形成波導154,其中剩餘的未凹陷部分之側壁定義波導154之側壁。蝕刻製程可為非等向性之濕式或乾式蝕刻。應瞭解,波導154之尺寸取決於應用;在其中一個實施例中,波導154具有自約500 nm至約3000 nm之寬度(諸如,約500 nm)及自約220 nm至約300 nm之高度(諸如,約250 nm)。
波導154進一步包括光柵耦合器157,此光柵耦合器157形成在波導154之頂部部分中。光柵耦合器157允許波導154將光透射至上覆光源或光學信號源(例如,光纖901)或自其接收光。可藉由可接受的光微影及蝕刻技術形成光柵耦合器157。在其中一個實施例中,在定義了波導154之後形成光柵耦合器157。舉例而言,光阻劑可形成並顯影於半導體材料153(例如,在波導154上且在限定波導154之凹槽中)之前側上。光阻劑可圖案化成具有對應於光柵耦合器157之開口,且可使用已圖案化的光阻劑作為蝕刻遮罩來執行一或更多個蝕刻製程。詳言之,半導體材料153之前側可經蝕刻以在波導154中形成凹槽從而限定光柵耦合器157。蝕刻製程可為非等向性之濕式或乾式蝕刻。
一旦已形成了波導154及光柵耦合器157,便在半導體材料153之前側上形成介電層159。介電層159形成於波導154及光柵耦合器157之上以及在定義波導154及光柵耦合器157之凹槽中。介電層159可由氧化矽、氮化矽、其組合或其類似者形成,且可藉由CVD、PVD、原子層沉積(ALD)、介電質上旋塗製程、其類似者或其組合形成。在形成之後,可(諸如)藉由化學機械研磨(CMP)或機械拋光來平坦化介電層159,以便避免將波導154之圖案轉移至介電層159。在其中一個實施例中,介電層159為半導體材料153之材料的氧化物,諸如,氧化矽。歸因於波導154及介電層159之材料的折射係數之差別,波導154具有高的內部反射,使得取決於光的波長及相應材料之反射係數,光被限制在波導154中。在其中一個實施例中,波導154之材料的折射係數比介電層159之材料的折射係數高。
第1B圖另外繪示出再分配結構161(諸如,後段製程(BEOL)結構)在半導體材料153及介電層159之上的形成,以便對第一光學積體電路105內之結構進行電連接。在其中一個實施例中,再分配結構161可由藉由介電材料的一或更多個層分離開之導電材料的一或更多個層形成。在一些實施例中,沉積介電材料並接著圖案化以便形成開口,且接著藉由導電材料來填充及/或過度填充彼些開口。接著平坦化導電材料,以便以鑲嵌或雙鑲嵌製程將導電材料嵌入介電材料中。一旦已形成了第一層級,可藉由重複鑲嵌或雙鑲嵌製程來形成額外層級。
一旦已形成了再分配結構161,可在再分配結構161之上形成接觸襯墊162(參見第1A圖),以便提供再分配結構161與上覆結構之間的電連接。在其中一個實施例中,接觸襯墊162由諸如鋁之導電材料形成,然而也可利用其它適當材料,諸如,銅、鎢或其類似者。可使用諸如CVD之製程來形成接觸襯墊162,然而也可利用其它適當材料及方法。一旦已沉積了用於接觸襯墊162之材料,可使用(例如)光微影遮罩及蝕刻製程使此材料成形為接觸襯墊162。
鈍化膜163形成在再分配結構161之背側上。可使用諸如化學氣相沉積、物理氣相沉積、原子層沉積、此些之組合或其類似者之沉積製程由一或更多種介電材料(諸如,氧化矽、氮化矽、其類似者或其組合)形成鈍化膜163。在特定實施例中,鈍化膜163可為三層膜,其包括介電材料的兩個層,此兩個層夾住導電材料層(諸如,金屬,如鋁)。然而,還是可利用其他任何適當材料及製造方法。
一旦已形成了鈍化膜163,可在鈍化膜163之上形成保護層165。在其中一個實施例中,保護層165可為基於聚合物之介電材料,諸如,聚醯亞胺,也可利用任何適當材料,諸如,聚苯并噁唑(PBO)或聚醯亞胺衍生物。可使用(例如)旋塗製程來放置保護層165。然而,還是可使用其他任何適當材料及沉積方法。
在已形成保護層165之後,可形成外部接點164(參見第1A圖)以提供至第一光學積體電路105之外部連接。在其中一個實施例中,外部接點164可為導電柱(諸如,銅柱),且可藉由首先使用(例如)具有光阻劑之光微影遮罩及蝕刻製程圖案化保護層165及鈍化膜163以暴露出底層接觸襯墊162的部分而被形成。一旦已暴露出接觸襯墊162,導電材料便可經由光阻劑及保護層165被電鍍至開口中,且可移除光阻劑。外部接點164可形成為具有大於約25 µm之間距。然而,還是可利用任何適當材料、方法及間距。
在已形成外部接點164之後,圖案化保護層165、鈍化膜163、再分配結構161以及介電層159的一部分以形成開口171,以便允許光透射穿過此些層並透射至光柵耦合器157。在其中一個實施例中,可使用光微影遮罩及蝕刻製程形成開口171,藉由被放置在保護層165之上之光阻劑,經曝光及顯影,以暴露出保護層165之期望被移除的部分。接著,利用一或更多個非等向性蝕刻製程,以順序地蝕刻穿過剩餘的層。
在其中一個實施例中,開口171的大小被確定,以便允許光學信號傳達至光纖901以及自光纖901傳達光學信號。在其中一個實施例中,開口171可在開口171之頂部處具有第一寬度W1,並且第一寬度W1在約30 µm與約40 µm之間,且可在開口171之底部處具有第二寬度W2,並且第二寬度W2在約20 µm與約30 µm之間。另外,開口171可具有不大於約13.5 µm之第一高度H1,且可延伸至第一介電層159中至小於約310 nm之第一深度D1。然而,還是可使用任何適當尺寸。
一旦已形成了開口171,便可使用填充材料173來填充開口171。在其中一個實施例中,填充材料173可係對光的通過半透明但仍保護底層結構(諸如,光柵耦合器157及光導154)之材料。在特定一些實施例中,填充材料173可為諸如聚醯亞胺、環氧樹脂、矽氧烷、此些之組合或其類似者之材料。可使用諸如旋塗、化學氣相沉積、物理氣相沉積、原子層沉積或其類似者之沉積製程來塗覆或沉積填充材料173。填充材料173可經塗覆或沉積以填充或過度填充開口171,且可在保護層165之上沉積第二深度,第二深度在約13 µm與約31 µm之間。然而,還是可使用任何適當材料、形成方法及厚度。
一旦已製造出第一光學積體電路105,便可切割第一光學積體電路105以準備好放置。在其中一個實施例中,可藉由使用鋸片(未單獨繪示)切穿絕緣體SoI基材151及上覆結構來執行切割。然而,一般熟習此項技術者將認識到,利用鋸片進行切割僅為一個說明性實施例,且並不旨在限制本發明。還是可利用任何用於執行切割之方法,諸如,利用一或更多種蝕刻。可利用此些方法及任何其他適當方法來切割結構。
一旦已切割,便將第一光學積體電路105放置在第一載體基材101上。在其中一個實施例中,可使用(例如)拾取與放置製程將第一光學積體電路105放置至第一黏合層103上。然而,可使用任何其他方法放置第一光學積體電路105。
現返回第1A圖,第1A圖亦繪示出TIVs 107及第一光學積體電路105之封裝。封裝可在模製設備(未在第1A圖中單獨繪示)中執行,此模製設備可包括頂部模製部分及與頂部模製部分分離之底部模製部分。當頂部模製部分降低至與底部模製部分相鄰時,可形成用於第一載體基材101、TIVs 107及第一光學積體電路105之成型腔。
在封裝製程期間,可將頂部模製部分放置成與底部模製部分相鄰,藉此將第一載體基材101、TIVs 107及第一光學積體電路105封閉在成型腔內。一旦已封閉,頂部模製部分及底部模製部分可形成氣密密封件,以便控制氣體自成型腔的流入及流出。一旦已密封,可將封裝劑109放置在成型腔內。封裝劑109可為模製化合物樹脂,諸如,聚醯亞胺、PPS、PEEK、PES、耐熱結晶樹脂、此些之組合,或其類似者。封裝劑109可在頂部模製部分與底部模製部分對準之前被放置在成型腔內,或可經由注入埠注入至成型腔中。
一旦封裝劑109已放置在成型腔中而使得封裝劑109封裝了第一載體基材101、TIVs 107及第一光學積體電路105,封裝劑109便可固化以便使封裝劑109硬化而獲得最佳保護。雖然確切的固化製程至少部分地取決於所選用於封裝劑109之特定材料,但在其中選擇模製化合物作為封裝劑109之其中一個實施例中,固化可經由諸如將封裝劑109加熱至約100ºC與約130ºC之間(諸如,約125ºC)歷時約60秒至約3000秒(諸如,約600秒)之製程。另外,可在封裝劑109內包含引發劑及/或催化劑以較佳地控制固化製程。
然而,如一般熟習此項技術者將認識到,上述固化製程僅為例示性製程且並不意謂限制當前實施例。可使用其他固化製程,諸如,輻射或甚至允許封裝劑109在環境溫度下硬化。還是可使用任何適當的固化製程,且所有此些製程旨在完全包括在本文中所論述之實施例的範疇內。
第2圖繪示封裝劑109之薄化,以便暴露TIVs 107以及第一光學積體電路105之外部接點164以用於進一步處理。可(例如)使用機械拋光或化學機械研磨(CMP)製程來執行薄化,藉以利用化學蝕刻劑及研磨劑與封裝劑109及填充材料173反應並拋光掉封裝劑109及填充材料173,直至TIVs 107以及第一光學積體電路105之外部接點164被暴露為止。如此,第一光學積體電路105及TIVs 107可具有平坦表面,此平坦表面亦與封裝劑109共面。
然而,雖然上述CMP製程係作為一個說明性實施例來呈現,但並不意欲限於該些實施例。可使用任何其他適當的移除製程來薄化封裝劑109及填充材料173並暴露TIVs 107。舉例而言,可利用一連串化學蝕刻。可利用此製程及任何其他適當製程來薄化封裝劑109及填充材料173,且所有此些製程旨在完全包括在實施例之範疇內。
第2圖另外繪示第一再分配結構201的形成,此第一再分配結構201具有延伸穿過第一介電層203之第一再分配層205。在其中一個實施例中,第一介電層203可為以聚合物為基底之介電材料,諸如,聚苯并噁唑(PBO),還是可利用任何適當材料,諸如,聚醯亞胺或聚醯亞胺衍生物。可使用(例如)旋塗製程來放置第一介電層203達約5 µm與約25 µm之間的厚度,諸如,約7 µm,還是可使用任何適當方法及厚度。
一旦已放置了第一介電層203,便可圖案化第一介電層203以便暴露底層結構(例如,TIVs 107及外部接點164)之導電部分。在其中一個實施例中,可使用(例如)光微影遮罩及蝕刻製程來圖案化第一介電層203,藉以放置、曝光並顯影光阻劑,且接著在非等向性蝕刻製程期間將光阻劑用作遮罩。然而,可利用任何適當製程來圖案化第一介電層203。
一旦已圖案化了第一介電層203,便可形成第一再分配層205以與底層的導電區域進行連接。在其中一個實施例中,可藉由首先經由適當的形成製程(諸如,CVD或濺射)形成為鈦銅合金之第二種晶層來形成第一再分配層205。一旦已沉積了第二種晶層,可將光阻劑(未單獨繪示)放置至第二種晶層上以為第一再分配結構201的形成做好準備。一旦已形成並圖案化了光阻劑,可經由沉積製程(諸如,電鍍)在第二種晶層上形成導電材料(諸如,銅)。此導電材料可形成為具有在約1 µm與約10 µm之間的厚度,諸如,約5 µm。然而,雖然所論述之材料及方法適合於形成導電材料,但此些材料僅為例示性的。可使用任何其他適當材料(諸如,AlCu或Au)及任何其他適當的形成製程(諸如,CVD或PVD)來形成第一再分配層205。
一旦已形成了導電材料,便可經由適當的移除製程(諸如,灰化、濕式蝕刻或電漿蝕刻)移除光阻劑。另外,在移除光阻劑之後,可經由(例如)使用導電材料作為遮罩之適當蝕刻製程來移除第二種晶層之被光阻劑覆蓋的部分。
一旦已形成了第一再分配結構205,便在第一再分配層205之上形成第二介電層207。在其中一個實施例中,第二介電層207可類似於第一介電層203,諸如為經由旋塗形成之以聚合物為基底的介電質。然而,還是可利用任何適當材料及沉積方法。
一旦已放置了第二介電層207,便可圖案化第二介電層207以便暴露底層結構(例如,第一再分配層205)之導電部分。在其中一個實施例中,可使用(例如)光微影遮罩及蝕刻製程來圖案化第二介電層207,藉以放置、曝光並顯影光阻劑,且接著在非等向性蝕刻製程期間將光阻劑用作遮罩。然而,可利用任何適當製程來圖案化第二介電層207。
在特定實施例中,可形成第一再分配結構201,以使得第一再分配結構201具有導電元件之間的減小間距。舉例而言,導電元件可形成為具有在約4 µm與約20 µm之間的間距。然而,還是可利用任何適當間距。
另外,一旦已圖案化第二介電層207,便可在第二介電層207之開口內形成接觸襯墊209。在其中一個實施例中,接觸襯墊209可包括鋁,但可使用其他材料,諸如,銅。可使用諸如濺射之沉積製程形成接觸襯墊209,以形成填充第二介電層207內之開口的材料層(未示出)。一旦已填充,可在具有第二介電層207的情況下使用(例如)化學機械研磨製程來平坦化此材料。然而,可利用任何其他適當製程來形成接觸襯墊209。
第3圖繪示將此結構轉移至第二載體基材301及移除第一載體基材101。在其中一個實施例中,可使用(例如)第二黏合層303將第二介電層207及接觸襯墊209附接至第二載體基材301。第二載體基材301及第二黏合層303可類似於第一載體基材101及第一黏合層103(如以上第1A圖所描述),還是可利用其他任何適當結構及任何適當黏合劑。
另外,一旦此結構已被轉移至第二載體基材301,便可移除第一載體基材101。在其中一個實施例中,可使用(例如)熱處理變更第一黏合層103之黏合性質來使第一載體基材101脫黏。在特定實施例中,利用諸如紫外線(UV)雷射、二氧化碳(CO2)雷射或紅外線(IR)雷射之能量源來照射並加熱第一黏合層103直至第一黏合層103失去至少部分黏性為止。一旦已執行,第一載體基材101及第一黏合層103便可與結構在物理上分離且自結構移除。
一旦已附接至第二載體基材301,第一光學積體電路105、封裝劑109及TIVs 107便可被薄化以便減小結構之總高度。在其中一個實施例中,可使用(例如)化學機械研磨製程來執行薄化。然而,還是可利用任何適當的薄化製程,諸如,機械拋光或蝕刻製程。
第4圖繪示一旦結構已薄化,可在第一光學積體電路105之與第一再分配結構201相對的一側上形成第二再分配結構401,且此第二再分配結構401經形成而與TIVs 107電連接。在其中一個實施例中,可使用一連串交替之再分配層及介電層來形成第二再分配結構401。介電層中之每一者可為使用類似製程形成之與第一介電層203(如以上第2圖所描述)類似的材料,而再分配層中之每一者可為使用類似製程形成之與第一再分配層205(亦如以上第2圖所描述)類似的材料。然而,還是可利用任何適當材料及製造方法。
在其中一個實施例中,第二再分配結構401可包括三個再分配層及四個介電層。然而,此數目旨在為說明性的,且並不旨在限於該些實施例。實情為,可利用任何適當數目個再分配層及介電層,且所有此些層完全旨在包括在實施例之範疇內。
另外,在特定實施例中,可形成第二再分配結構401,以使得第二再分配結構401在導電元件之間具有較小的間距。舉例而言,導電元件可形成為具有在約4 µm與約20 µm之間的間距。然而,還是可利用任何適當間距。
第5圖繪示與第二再分配結構401結合之凸點下金屬化(underbump metallizations, UBMs)501的形成。在其中一個實施例中,可藉由使用(例如)光微影遮罩及蝕刻製程首先暴露第二再分配結構401中之再分配層中的一者來起始UBMs 501的形成。然而,還是可利用任何適當的圖案化製程。
一旦暴露,便可形成UBMs 501。在其中一個實施例中,UBMs 501可包括導電材料之三個層,諸如,鈦層、銅層及鎳層。然而,一般熟習此項技術者將認識到,存在適合於形成UBMs 501之材料及層的許多適當佈置,諸如,鉻/鉻-銅合金/銅/金之佈置、鈦/鈦鎢/銅之佈置,或銅/鎳/金之佈置。可用於UBMs 501之任何適當材料或材料層完全旨在包括在實施例之範疇內。
在其中一個實施例中,藉由在第二再分配結構401之上形成的每一層而製作UBMs 501。可使用諸如電化學電鍍之電鍍製程來執行每一層的形成,亦可視期望的材料而使用其他形成製程,諸如,濺射、蒸鍍或PECVD製程。UBMs 501可形成為具有在約0.7 µm與約10 µm之間的厚度,諸如,約5 µm。
第5圖另外繪示第一外部接點503在UBMs 501上的形成。在其中一個實施例中,第一外部接點503可為(例如)作為球狀柵格陣列(BGA)的一部分之接觸凸點,亦可利用任何適當連接。在其中一個實施例中,第一外部接點503為接觸凸點,第一外部接點503可包括諸如錫之材料,或其他適當材料(諸如,銀、無鉛錫或銅)。在其中一個實施例中,第一外部接點503為錫焊料凸點,可藉由首先經由諸如蒸鍍、電鍍、列印、焊料轉移、焊球放置等之此些方法形成錫層達(例如)約250 µm之厚度而形成第一外部接點503。一旦已在結構上形成了錫層,便可執行重熔,以便使材料成形為期望的凸點形狀。
第6圖繪示出在已形成第一外部接點503之後,可將第一外部接點503附接至環形結構601。環形結構601可為旨在脫黏製程期間及其後為結構提供支撐及穩定性之金屬環。在其中一個實施例中,使用(例如)紫外線膠帶603將第一外部接點503附接至環結構,亦可使用任何其他適當的黏合或附接。
一旦第一外部接點503附接至環結構601,便可使用(例如)熱處理變更第二黏合層303之黏合性質來使第二載體基材301自結構脫黏。在特定實施例中,利用諸如紫外線(UV)雷射、二氧化碳(CO2)雷射或紅外線(IR)雷射之能量源來照射並加熱第二黏合層303直至第二黏合層303失去至少一些其黏合性質為止。一旦已執行,便可在物理上分離並移除第二載體基材301及第二黏合層303。
第6圖另外繪示與第一再分配結構201結合之第二外部連接器607的放置。在其中一個實施例中,第二外部連接器607可為接觸凸點(諸如,微凸點或受控塌陷晶片連接(C4)凸點),且可包括諸如錫之材料,或其他適當材料(諸如,焊膏、銀或銅)。在其中一個實施例中,第二外部連接器607為錫焊料凸點,可藉由首先經由任何適當方法(諸如,蒸鍍、電鍍、列印、焊料轉移、焊球放置,等)形成錫層達(例如)約100 µm之厚度而形成第二外部連接器607。一旦已在結構上形成了錫層,便執行重熔,以便使材料成形為期望的凸點形狀。
一旦已形成第二外部連接器607,便可將第一電子積體電路(EIC) 605放置成與第二外部連接器607接觸且與第一光學積體電路105電接觸。在其中一個實施例中,第一電子積體電路605可包括在EIC基材609(諸如,矽基材)之表面處形成的元件,其用以藉由其他元件與第一光學積體電路105介接。舉例而言,第一電子積體電路605可包括控制器、CMOS驅動器、跨阻放大器及其類似者,以便根據自(例如)單獨的邏輯晶粒接收到之電信號(數位的或類比的)執行功能,諸如,控制第一光學積體電路105之高頻傳信。
在其中一個實施例中,第一電子積體電路605可進一步包括EIC接觸襯墊611、EIC鈍化層613、EIC保護層615及EIC外部接點617。在其中一個實施例中,EIC接觸襯墊611、EIC鈍化層613、EIC保護層615及EIC外部接點617可類似於以上如第1A圖所描述之接觸襯墊162、鈍化膜163、保護層165及外部接點164。然而,可利用任何適當結構。
可使用(例如)拾取與放置製程將第一電子積體電路605放置至第二外部連接器607上。然而,亦可使用任何其他方法放置第一電子積體電路605。一旦處於物理接觸,便可執行黏接製程,以便將第一電子積體電路605與第二外部連接器607黏接。舉例而言,在其中一個實施例中第二外部連接器607為焊料凸點之,黏接製程可包括重熔製程,藉由將第二外部連接器607之溫度升高至使第二外部連接器607液化並流動的溫度,藉此一旦第二外部連接器607重新固化,便將第一電子積體電路605黏接至第二外部連接器607。
第7圖繪示在第一電子積體電路605與第一再分配結構201之間放置第一底部填料701。在其中一個實施例中,第一底部填料701為保護性材料,其用以緩沖並支撐第一電子積體電路605及第一再分配結構201而使其免受操作及環境降級(諸如,在操作期間因產熱而產生之應力)的影響。第一底部填料701可被注入或以其他方式形成在第一電子積體電路605與第一再分配結構201之間的空間中,且可(例如)包括液體環氧樹脂,此液體環氧樹脂被施配在第一電子積體電路605與第一再分配結構201之間並接著固化以硬化。
第8圖繪示用以切割結構之切割製程。在其中一個實施例中,可藉由使用鋸片(在第8圖中以標記為801之虛線框表示)切穿第一底部填料701及封裝劑109來執行切割。然而,如一般熟習此項技術者將認識到,利用鋸片進行切割僅為一個說明性實施例,且並不旨在限制本發明。亦可利用任何用於執行切割之方法,諸如,利用一或更多種蝕刻。亦可利用此些方法及任何其他適當方法來切割結構。
第9圖繪示光纖901的附接,此光纖901用作至第一光學積體電路105之光學輸入/輸出埠。在其中一個實施例中,放置光纖901以便光學地(諸如,藉由定位光纖901)耦合光纖901與光柵耦合器157,以使得離開光纖901之光學信號被導向經過填充材料173並撞擊光柵耦合器157。類似地,定位光纖901,以使得離開光柵耦合器157之光學信號被導向至光纖901中以便傳輸。在特定實施例中,定位光纖901以使得光纖位於填充材料173及第一再分配結構201之與光柵耦合器157相對的一側上。然而,亦可利用任何適當位置。
若需要,可在第一再分配201內形成溝槽,以輔助光纖901的放置。在其中一個實施例中,可在製造製程期間使用(例如)光微影遮罩及蝕刻製程在任一點處在第二再分配結構內形成溝槽。然而,亦可利用任何適當方法及方法之組合。
第9圖進一步繪示第一外部接點503至另一基材903之可選黏接。在其中一個實施例中,基材903可為印刷電路板,諸如,層壓基材,此層壓基材形成為聚合物材料(諸如,雙馬來醯亞胺三嗪(BT)、FR-4、ABF或其類似者)之多個薄層(或疊層)的堆疊。然而,亦可利用任何其他適當基材,諸如,矽中介層、矽基材、有機基材、陶瓷基材或其類似者,且向第一外部接點503提供支撐及連接之所有此些再分配基材完全旨在包括在實施例之範疇內。
藉由利用填充材料173來填充開口171,為光纖901與光柵耦合器157之間的光學路徑提供了額外的保護層。詳言之,由於在諸如平坦化製程(如以上第2圖所描述)之製程期間填充材料173的存在,防止了來自此製程之碎屑進入開口171並干擾光學信號通過。另外,經由填充材料173的存在,諸如光柵耦合器157之敏感結構進一步被保護隔開此些製程,藉此防止了非所期望之缺陷的發生並增大了製造製程之總良率。
另外,藉由如上所述地封裝第一光學積體電路105,可將第一光學積體電路105模組化為獨立包裝,此獨立包裝可藉由減小再分配結構、TIVs 107及外部接點164之間距而實現良好的晶粒對晶粒頻寬。如此,此獨立包裝可視需要與其他包裝一起快速安裝,或甚至可與其他包裝共同封裝。如此,第一光學積體電路105可以最小的或重新設計的方式被使用並併入多種用途中。
第10A圖至第10B圖繪示另一實施例,其中第一光學積體電路105位於頂表面之上的光纖901不接收光及/或將光透射,而是透過沿第一光學積體電路105之一側定位(參見第16圖)之光纖901接收光及/或將光透射,其中第10B圖繪示出具有在第10A圖標記為1000之虛線框的更多細節之特寫視圖。在此實施例中,如以上關於第1A圖所描述,TIVs 107形成在第一載體基材101之上,且第一光學積體電路105被放置至第一載體基材101上。舉例而言,可使用光阻劑圖案化及電鍍製程形成TIVs 107,並使用拾取與放置製程來放置第一光學積體電路105。然而,亦可利用任何適當的形成或放置方法。
另外,在此實施例中,第一光學積體電路105可不形成開口171。如此,填充材料173形成在基材152之上,但不延伸至結構中。另外,在不移除用於開口171之材料(例如,填充材料173、保護層165、鈍化膜163、再分配結構161及介電層159之材料)的情況下,在後續處理(諸如,化學機械研磨)期間,此些材料仍存在以保護底層結構。
另外,在此實施例中,修改波導154以便接受來自隨後形成之第二波導1101的光學信號。詳言之,在此實施例中,波導154之材料(例如,矽)係使用(例如)光微影遮罩及蝕刻製程形成的且形成為錐形波導,以便接受以一定角度接收到而非垂直於波導154接收到之光學信號。然而,亦可利用任何形成波導154以接受此些信號之適當方法。
第10A圖另外繪示出連同第一光學積體電路105一起,將第一半導體晶粒1001及第二半導體晶粒1003放置至第一載體基材101上。在其中一個實施例中,第一半導體晶粒1001及第二半導體晶粒1003被設計成與第一電子積體電路605及第一光學積體電路105協同操作以執行期望的功能,且可為(例如)邏輯晶粒、記憶體晶粒、ASIC晶粒或其類似者。
舉例而言,在其中第一半導體晶粒1001及第二半導體晶粒1003中之一者或更多者為邏輯元件的實施例中,第一半導體晶粒1001及第二半導體晶粒1003可為諸如中央處理單元(CPU)、圖形處理單元(GPU)、系統單晶片(SoC)元件、應用處理器(AP)元件、微控制器或其類似者之元件。另外,在其中第一半導體晶粒1001及第二半導體晶粒1003中之一者或更多者為記憶體元件的實施例中,第一半導體晶粒1001及第二半導體晶粒1003可為(例如)動態隨機存取記憶體(DRAM)晶粒、靜態隨機存取記憶體(SRAM)晶粒、混合記憶體立方體(HMC)元件、高頻寬記憶體(HBM)元件或其類似者。然而,由任何適當結構定義之任何適當功能完全旨在包括在實施例之範疇內。
在其中一個實施例中,第一半導體晶粒1001及第二半導體晶粒1003均可進一步包括晶粒接觸襯墊1002、晶粒鈍化層1004、晶粒保護層1005及晶粒外部接點1006。在其中一個實施例中,晶粒接觸襯墊1002、晶粒鈍化層1004、晶粒保護層1005及晶粒外部接點1006可類似於如以上第1A圖所描述之接觸襯墊162、鈍化膜163、保護層165及外部接點164。然而,亦可利用任何適當結構。
第10A圖亦繪示TIVs 107、第一光學積體電路105、第一半導體晶粒1001及第二半導體晶粒1003之封裝。在其中一個實施例中,可如以上第1A圖及第2圖所述來執行封裝。舉例而言,將封裝劑109放置在TIVs 107、第一光學積體電路105、第一半導體晶粒1001及第二半導體晶粒1003周圍,且可使封裝劑109平坦化以便移除過量的部分並暴露TIVs 107、第一光學積體電路105、第一半導體晶粒1001及第二半導體晶粒1003。然而,亦可利用任何適當材料及方法。
第10A圖另外繪示出一旦已放置了封裝劑109且已執行化學機械研磨製程,第二開口1007便可形成為自第一光學積體電路105之一側延伸的視窗。然而,因為已進行了用於封裝之平坦化製程,所以化學機械研磨製程不再會損壞第二開口1007內之結構,且來自平坦化製程之碎屑無法進入第二開口1007中。
在其中一個實施例中,可使用光微影遮罩及蝕刻製程來執行第二開口1007的形成。舉例而言,在其中一個實施例中,光阻劑被放置在基材之上,藉由已圖案化的能量源成像,並顯影。一旦光阻劑作為遮罩就位,便可利用一或更多個蝕刻製程蝕刻穿入期望的材料並形成第二開口1007。
看向第10B圖,在其中一個實施例中,第二開口1007形成為延伸至第一光學積體電路105中達約13.5 µm與約17.5 µm之間的第二深度D2。另外,第二開口1007可形成為自第一光學積體電路105之側壁向內延伸至第一距離Dis1,此第一距離Dis1足以在第一光學積體電路105內的波導154之上形成第二開口1007。然而,亦可利用任何適當尺寸。
另外,在第二開口1007的形成期間,封裝劑109的一部分可被移除且自第一光學積體電路105凹陷。在其中一個實施例中,封裝劑109可在第二開口1007之表面下方凹進約5 µm與約20 µm之間的第三距離D3。然而,亦可使用任何適當尺寸。
第11A圖至第11B圖繪示第二波導1101在第二開口1007內的形成,其中第11B圖繪示第11A圖中標記為1100之虛線框之特寫且更詳細的視圖。在其中一個實施例中,利用第二波導1101以便將來自光纖901(在此實施例中在以下第16圖中繪示出)之光學信號導引至已在第一光學積體電路105內之波導154。藉由使用在封裝製程之後所形成的第二波導1101,波導154保持受保護且不太可能在製造製程期間遭受缺陷。
為了開始第二波導1101的形成,以介電填充材料1103填充封裝劑109之凹槽。在其中一個實施例中,介電填充材料1103可為諸如聚苯并噁唑(PBO)之材料,亦可利用任何適當材料,諸如,聚醯亞胺或聚醯亞胺衍生物。可使用(例如)旋塗製程來放置第一介電層203以填充第二開口1007。一旦就位,便可使用(例如)濕式或乾式蝕刻製程使介電填充材料1103凹陷。
一旦介電填充材料1103就位,便可形成第二波導1101。在其中一個實施例中,第二波導1101可為任何類型之波導,諸如,平面波導或通道波導,且可包括兩種不同材料(芯材料及覆層材料),其中芯材料具有比覆層材料高的折射係數。
在其中一個實施例中,第二波導1101可為聚合物波導,且芯材料及覆層材料包括聚合物材料之組合,諸如,聚甲基丙烯酸甲酯(PMMA)、聚苯乙烯(PS)、聚碳酸酯、聚氨酯、苯并環丁烷、全氟乙烯基醚環聚合物、四氟乙烯、全氟乙烯基醚共聚物、矽酮、氟化聚亞芳基醚硫化物、聚五氟苯乙烯、氟化樹枝狀聚合物、氟化超支化聚合物,或其類似者。在另一實施例中,芯材料及覆層材料可包括氘代及鹵代聚丙烯酸酯、氟化聚醯亞胺、全氟環丁基芳基醚聚合物、非線性光學聚合物,或其類似者。在又一實施例中,芯材料及覆層材料可包括矽或二氧化矽,以利用材料之間的折射係數來限制並約束光學信號經過第二波導1101之路徑。
可(例如)藉由首先使用諸如旋塗、刮刀刮塗、擠出、層壓或其類似者之方法將每一層或層組合放置在第二開口1007內而形成第二波導1101之芯材料及覆層材料。隨著形成每一層,層可經圖案化並成形,以便控制光學信號並將光學信號導向至波導154及自波導154導向光學信號,此波導154進一步位於第一光學積體電路105內。舉例而言,隨著形成第二波導1101之材料的每一層,可使用一連串的一或更多種蝕刻(諸如,濕式蝕刻或乾式蝕刻)視需要使材料之層成形。然而,亦可利用任何適當方法。
第11A圖至第11B圖另外繪示出一旦已形成第二波導1101,便可在封裝劑109及第一光學積體電路105之上形成第一再分配結構201。在其中一個實施例中,可如以上第2圖所述來形成第一再分配結構201,諸如,藉由放置並圖案化介電層,且接著形成在介電層之上及穿過介電層之導線而形成。然而,亦可利用任何適當材料及方法。
然而,因為此實施例利用第二波導1101(此第二波導1101允許自第一光學積體電路105之一側連接光纖901),所以可另外在波導154及第二波導1101之上形成第一再分配結構201之導電層。如此,可實現更大的製造面積。
第12圖繪示使用第二黏合層303將結構轉移至第二載體基材301。在其中一個實施例中,可如以上關於第3圖所述來執行此轉移,諸如,藉由將第一再分配結構201附接至第二黏合層303、移除第一載體基材101,及接著將封裝劑、TIVs 107、第一光學積體電路105、第一半導體晶粒1001及第二半導體晶粒1003薄化。然而,亦可利用任何適當方法。
第13圖繪示與TIVs 107電連接之第二再分配結構401的形成。在一些實施例中,可如以上第4圖所述來形成第二再分配結構401,諸如,藉由放置並圖案化介電層,且接著形成在介電層之上及穿過介電層之導線,並視需要經常重複此製程而形成。然而,亦可利用任何適當材料及方法。
第14圖繪示UBMs 501的形成及第一外部接點503的形成。在其中一個實施例中,可如以上第5圖所述來形成UBMs 501及第一外部接點503。舉例而言,UBMs 501可形成為穿過第二再分配結構401之介電層中的一者,第一外部接點503係形成及/或放置在UBMs 501之上,且可執行重熔製程。然而,亦可利用任何適當方法及材料。
第15圖繪示出將結構放置在環結構601上,移除第二載體基材301,放置第二外部連接器607,及使用(例如)拾取與放置製程來放置第一電子積體電路605。
第15圖另外繪示第三半導體晶粒1501之放置。在其中一個實施例中,第三半導體晶粒1501可類似於第一半導體晶粒1001及/或第二半導體晶粒1003(例如,可為邏輯晶粒、記憶體晶粒或其類似者),且可以類似方式(例如,經由拾取與放置製程)來放置。然而,亦可利用任何適當功能及任何適當的放置方法。
第16圖繪示第一電子積體電路605及第三半導體晶粒1501與第一再分配結構201的黏接。在其中一個實施例中,可如以上第7圖所述來執行黏接,諸如,藉由執行重熔製程來執行。然而,亦可利用任何適當的黏接方法。
第16圖另外繪示出第一底部填料701在第一再分配結構201與第一電子積體電路605及第三半導體晶粒1501之間的放置,以及此結構的切割,以使得第二波導1101與封裝劑109及第一再分配結構201成平面。在其中一個實施例中,可如以上第7圖及第8圖所述來執行第一底部填料701的放置以及切割製程。然而,亦可利用任何適當方法及材料。
最後,第16圖繪示與第二波導1101光學連接之光纖901的放置。在其中一個實施例中,光纖901將光信號路由至第二波導1101中,此第二波導1101接收光學信號並將其導引至第一光學積體電路105中並朝向波導154。藉由使用第二波導1101,波導154可保持受保護,且在製造製程期間可發生更少的缺陷。
第17圖繪示又一實施例,其中使用填充材料以及第二波導1101的形成來保護第一光學積體電路105(如以上關於第1A圖至第1B圖所描述)之結構。然而,在此實施例中,第一電子積體電路605連同第一光學積體電路105一起嵌入在封裝劑109內。在此實施例中,TIVs 107並非形成在第一載體基材101之上,且形成第一光學積體電路105以及第一電子積體電路605,將其切割,並使用(例如)拾取與放置製程將其放置至第一載體基材101及第一黏合層103上。
另外,第17圖亦繪示出封裝劑109在第一光學積體電路105及第一電子積體電路605周圍的放置。在實施例中,可如以上關於第1A圖所述來放置封裝劑109。然而,可利用任何適當材料及方法來封裝第一光學積體電路105及第一電子積體電路605。
第18圖繪示平坦化製程,以移除封裝劑109及填充材料173之過量材料,並暴露第一光學積體電路105之外部接點164以及第一電子積體電路605之EIC外部接點617。在其中一個實施例中,平坦化製程可為化學機械研磨製程,亦可利用任何適當的平坦化製程,諸如,機械拋光或甚至一連串的一或更多個蝕刻製程。
第18圖亦繪示第一硬遮罩層1801在封裝劑109、第一光學積體電路105及第一電子積體電路605之上的沉積及圖案化。在其中一個實施例中,第一硬遮罩層1801可為使用沉積製程(諸如,化學氣相沉積、物理氣相沉積、原子層沉積、此些之組合或其類似者)而得之材料,諸如,鈦、鉭、此些之組合,或其類似者。然而,亦可利用任何適當材料及沉積方法。
一旦已沉積了第一硬遮罩層1801,便可圖案化第一硬遮罩層1801,以便暴露填充材料173之在光柵耦合器157之上的部分以供移除。在其中一個實施例中,可使用光微影遮罩及蝕刻製程來圖案化第一硬遮罩層1801,以便在光柵耦合器157之上形成開口173(如第1B圖中所示)。然而,亦可使用任何適當方法來圖案化第一硬遮罩層1801。
在其中一個實施例中,第一硬遮罩層1801可經圖案化而具有寬度為第三寬度W3之開口,此第三寬度W3足以用於隨後移除底層的填充材料173以及形成第二波導1101(第18圖中未繪示,但在以下關於第21圖繪示並描述)。如此,在一些實施例中,第三寬度W3可在約100 µm與約2.5 mm之間,亦可利用任何適當尺寸。
第19圖繪示出一旦已圖案化第一硬遮罩層1801,可移除填充材料173之被暴露的部分,以暴露光柵耦合器157及波導154並形成第三開口1901。在其中一個實施例中,可在存在氧的情況下使用灰化製程執行移除。在此製程中,填充材料173之溫度增大,直至與氧環境接觸之已暴露部分經歷分解製程並被移除為止。然而,亦可使用任何適當製程(諸如,非等向性蝕刻製程)來移除填充材料173之已暴露部分並暴露光柵耦合器157。在其中一個實施例中,第三開口1901可形成為具有第三寬度W3及在約13.5 µm與約31 µm之間的第三深度D3。然而,亦可利用任何適當尺寸。
第20圖繪示可選的修整製程,其可用以使填充材料173凹陷而遠離光柵耦合器157。在其中一個實施例中,可使用(例如)濕式或乾式蝕刻製程移除第一硬遮罩層1801。然而,亦可使用任何適當製程來移除第一硬遮罩層1801。
一旦已移除第一硬遮罩層1801,可利用單獨的光微影遮罩及蝕刻製程以便使填充材料173之材料凹陷。藉由使材料凹陷,第三開口1901可延伸為具有在約100 µm與約2.5 mm之間的第四寬度W4。然而,亦可利用任何適當尺寸。
第21圖繪示出一旦已執行修整製程,便可在第一光學積體電路105內形成第二波導1101。在其中一個實施例中,可如以上關於第11圖所述來形成第二波導1101。舉例而言,一連串的聚合物材料被沉積並圖案化至第三開口1901中。此些材料沉積後可經平坦化。然而,亦可利用形成第二波導1101之任何適當方法。
第21圖亦繪示出一旦已形成第二波導1101,便可形成第一再分配結構201,以便使第一光學積體電路105與第一電子積體電路605互連。在其中一個實施例中,可如以上關於第2圖所述來形成第一再分配結構201。舉例而言,交替地沉積及/或圖案化一連串的介電及導電材料,以形成第一再分配結構201。然而,亦可利用任何適當方法及材料。
第21圖另外繪示UBMs 501及第一外部接點503的形成。在其中一個實施例中,可如以上關於第5圖所述來形成UBMs 501及第一外部接點503。舉例而言,UBMs 501可形成為穿過第一再分配結構201之介電層中的一者,第一外部接點503係形成及/或放置在UBMs 501之上,且可執行重熔製程。然而,亦可利用任何適當方法及材料。
最後,第21圖繪示光纖901在第二波導1101之上的放置。在其中一個實施例中,光纖901可被放置在形成於第一再分配結構201內之溝槽內並被定位,以便向第二波導1101發送光學信號及接收光學信號。然而,亦可利用任何適當放置。
藉由在封裝劑109之平坦化製程期間利用填充材料173保護底層結構,來自平坦化製程之碎屑不會嵌入且不會干擾第一光學積體電路105之後續處理或操作。另外,存在填充材料173之材料以在平坦化製程期間保護底層結構,從而導致更少的損壞及更少的缺陷。
第22圖繪示又一實施例,其中第1A圖至第9圖中所繪示之模組化實施例反而完全整合至一種元件中,此元件具有第一半導體晶粒1001、第二半導體晶粒1003、第三半導體晶粒1501及第四半導體元件2201(其可類似於第一半導體晶粒1001)。在此實施例中,如以上關於第1A圖至第1B圖所述之第一光子積體元件105與第一半導體晶粒1001及第二半導體晶粒1003封裝在一起,且接著如以上關於第1B圖所述來處理第一光學積體電路105。一旦已封裝,便形成第一再分配結構201及第二再分配結構401,並黏接第一電子積體電路605及第三半導體晶粒1501。另外,以與第三半導體晶粒1501類似之方式將第四半導體元件2201黏接至第一再分配結構201。
藉由將第一光學積體電路105與第一半導體晶粒1001、第二半導體晶粒1003、第三半導體晶粒1501及第四半導體元件2201整合在一起,可獲得具有共同封裝的所有期望功能之完全整合的元件,該元件可容易地擴展至任何期望頻寬。在一個特定實施例中,第一半導體晶粒1001及第二半導體晶粒1003可均為邏輯晶片(例如,LSI),第三半導體晶粒1501可為ASIC元件,且第四半導體元件2201可為記憶體元件(諸如,高頻寬記憶體)。然而,可利用任何適當的元件組合以便形成具有第一光學積體電路105之完全併入的元件。
藉由利用本文所述實施例,可實現高性價比之矽光子元件,其在第一光學積體電路105中使用諸如填充材料173及/或次級波導(例如,第二波導1101)之均質保護層而不使用直通矽穿孔。藉由使用此些結構,在某些原位製造製程(諸如,化學機械研磨製程)期間,其他結構(諸如,光柵耦合器157或波導154)可保持受保護而免受損壞及污染。藉由利用此種保護,可簡化包括邊緣耦合器至光柵耦合器光纖組件之整個製造製程。
根據以上實施例,一種製造半導體元件之方法包括:移除第一光學積體電路元件之一部分以形成開口,作為至此第一光學積體電路元件內之光柵耦合器的光學通路;以填充材料填充此開口;以及在此填充材料之上形成第一再分配層。在一些實施例中,此方法進一步包括:在載體基材上形成直通穿孔;將第一光學積體電路元件放置成與此載體基材上之此直通穿孔相鄰;以及藉由封裝劑來封裝直通穿孔及第一光學積體電路元件,其中形成第一再分配層係在填充材料之上形成第一再分配層。在一些實施例中,此方法進一步包括在形成第一再分配層之前,平坦化填充材料、直通穿孔及封裝劑。在一些實施例中,此方法進一步包括在第一光學積體電路元件之與第一再分配層相對之側上形成第二再分配層。在一些實施例中,此方法進一步包括將第一電子積體電路附接至第一再分配層。在一些實施例中,填充材料包括聚合物。
根據以上實施例,一種半導體元件包括:第一光學積體電路,此第一光學積體電路包括半導體基材、形成於此半導體基材內之波導、形成於半導體基材內之光柵耦合器、上覆此光柵耦合器之填充材料,及與此填充材料成平面之外部接點;以及上覆填充材料及外部接點之再分配層。在一些實施例中,此半導體元件進一步包括環繞第一光學積體電路之封裝劑。在一些實施例中,此半導體元件進一步包括自封裝劑之第一側延伸至封裝劑之第二側的直通穿孔。在一些實施例中,此半導體元件進一步包括黏接至此再分配層之電子積體電路。在一些實施例中,此半導體元件進一步包括位於封裝劑內之第一半導體晶粒。在實施例中,此半導體元件進一步包括黏接至此再分配層之電子積體電路。在一些實施例中,此半導體元件進一步包括位於此再分配層之上的光纖。在一些實施例中,填充材料為聚合物。
根據又一實施例,一種半導體元件包括:光學積體電路,其包括在基材之上的第一波導,及至少部分地在第一波導之上的第二波導;以及上覆第二波導之再分配層,此再分配層具有與第二波導之表面共面的表面。在一些實施例中,此半導體元件進一步包括:封裝光學積體電路之封裝劑;以及延伸穿過封裝劑之直通穿孔。在一些實施例中,此半導體元件進一步包括在封裝劑內之第一半導體晶粒。在一些實施例中,此半導體元件進一步包括位於第一半導體晶粒之與此再分配層相對之側上的第二再分配層。在一些實施例中,第一波導為矽波導,且第二波導為聚合物波導。在一些實施例中,此半導體元件進一步包括:位於第二波導與封裝劑之間的介電材料;以及定位成與第二波導相鄰之光纖。
前文概述了若干實施例之特徵,使得熟習此項技術者可較佳地理解本揭示案之態樣。熟習此項技術者應瞭解,他們可容易地使用本揭示案作為設計或修改用於實現相同目的及/或達成本文中所介紹之實施例之相同優勢的其它製程及結構的基礎。熟習此項技術者亦應認識到,此些等效構造不脫離本揭示案之精神及範疇,且他們可在不脫離本揭示案之精神及範疇的情況下在本文作出各種改變、代替及替換。
101:第一載體基材 103:第一黏合層 105:第一光學積體電路 107:直通絕緣體穿孔 109:封裝劑 110,801,1000,1100:虛線框 151:絕緣層上矽晶基材 153:半導體材料 154:波導 155:絕緣體層 157:光柵耦合器 158,903:基材 159:介電層 161:再分配結構 162,209:接觸襯墊 163:鈍化膜 164:外部接點 165:保護層 171:開口 173:填充材料 201:第一再分配結構 203:第一介電層 205:第一再分配層 207:第二介電層 301:第二載體基材 303:第二黏合層 401:第二再分配結構 501:凸點下金屬化 503:第一外部接點 601:環形結構 603:紫外線膠帶 605:第一電子積體電路 607:第二外部連接器 609:第一電子積體電路基材 611:第一電子積體電路接觸襯墊 613:第一電子積體電路鈍化層 615:第一電子積體電路保護層 617:第一電子積體電路外部接點 701:第一底部填料 901:光纖 1001:第一半導體晶粒 1002:晶粒接觸襯墊 1003:第二半導體晶粒 1004:晶粒鈍化層 1005:晶粒保護層 1006:晶粒外部接點 1007:第二開口 1101:第二波導 1103:介電填充材料 1501:第三半導體晶粒 1801:第一硬遮罩層 1901:第三開口 2201:第四半導體元件 W1:第一寬度 W2:第二寬度 W3:第三寬度 W4:第四寬度 D1:第一深度 D2:第二深度 D3:第三深度 Dis1:第一距離 H1:第一高度
當結合隨附諸圖閱讀時,得以自以下詳細描述最佳地理解本揭示案之態樣。應注意,根據行業上之標準實務,各種特徵未按比例繪製。事實上,為了論述清楚,可任意地增大或減小各種特徵之尺寸。 第1A圖至第1B圖根據一些實施方式繪示第一光學積體電路之放置。 第2圖根據一些實施方式繪示第一再分配結構的形成。 第3圖根據一些實施方式繪示將此結構轉移至第二載體基材。 第4圖根據一些實施方式繪示第二再分配結構的形成。 第5圖根據一些實施方式繪示外部接點點的形成。 第6圖根據一些實施方式繪示電子積體電路之黏接。 第7圖根據一些實施方式繪示第一底部填料之放置。 第8圖根據一些實施方式繪示切割製程。 第9圖根據一些實施方式繪示光纖之放置。 第10A圖至第10B圖根據一些實施方式繪示第一光學積體電路連同半導體晶粒之封裝。 第11A圖至第11B圖根據一些實施方式繪示第二波導的形成。 第12圖根據一些實施方式繪示將此結構附接至第二載體基材。 第13圖根據一些實施方式繪示第二再分配結構的形成。 第14圖根據一些實施方式繪示外部接點的形成。 第15圖根據一些實施方式繪示電子積體電路之黏接。 第16圖根據一些實施方式繪示光纖之放置。 第17圖根據一些實施方式繪示第一光學積體電路連同電子積體電路之封裝。 第18圖根據一些實施方式繪示第一硬遮罩。 第19圖根據一些實施方式繪示開口的形成。 第20圖根據一些實施方式繪示薄化製程。 第21圖根據一些實施方式繪示第二波導及第一再分配結構的形成。 第22圖根據一些實施方式繪示完全整合之元件。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
105:第一光學積體電路
107:直通絕緣體穿孔
109:封裝劑
201:第一再分配結構
401:第二再分配結構
501:凸點下金屬化
503:第一外部接點
605:第一電子積體電路
701:第一底部填料
901:光纖
1001:第一半導體晶粒
1003:第二半導體晶粒
1501:第三半導體晶粒
2201:第四半導體元件

Claims (20)

  1. 一種製造半導體元件之方法,該方法包括: 移除一第一光學積體電路元件之一部分以形成一開口,作為至該第一光學積體電路元件內之一光柵耦合器的一光學通路; 以一填充材料填充該開口;以及 在該填充材料之上形成一第一再分配層。
  2. 如請求項1所述之方法,進一步包括: 在一載體基材上形成一直通穿孔; 將該第一光學積體電路元件放置成與該載體基材上之該直通穿孔相鄰;以及 藉由一封裝劑來封裝該直通穿孔及該第一光學積體電路元件,其中形成該第一再分配層為在該填充材料之上形成該第一再分配層。
  3. 如請求項2所述之方法,進一步包括在形成該第一再分配層之前,平坦化該填充材料、該直通穿孔及該封裝劑。
  4. 如請求項3所述之方法,進一步包括在該第一光學積體電路元件中與該第一再分配層相對之一側上形成一第二再分配層。
  5. 如請求項4所述之方法,進一步包括將一第一電子積體電路附接至該第一再分配層。
  6. 如請求項1所述之方法,其中該填充材料包括聚酰亞胺。
  7. 一種半導體元件,包括: 一第一光學積體電路,該第一光學積體電路包括: 一半導體基材; 形成於該半導體基材內之一波導; 形成於該半導體基材內之一光柵耦合器; 上覆該光柵耦合器之一填充材料;以及 與該填充材料成平面之複數個外部接點;以及 一再分配層,上覆該填充材料及該些外部接點。
  8. 如請求項7所述之半導體元件,進一步包括環繞該第一光學積體電路之一封裝劑。
  9. 如請求項8所述之半導體元件,進一步包括自該封裝劑之一第一側延伸至該封裝劑之一第二側的複數個直通穿孔。
  10. 如請求項9所述之半導體元件,進一步包括黏接至該再分配層之一電子積體電路。
  11. 如請求項9所述之半導體元件,進一步包括位於該封裝劑內之一第一半導體晶粒。
  12. 如請求項11所述之半導體元件,進一步包括黏接至該再分配層之一電子積體電路。
  13. 如請求項7所述之半導體元件,進一步包括位於該再分配層之上的一光纖。
  14. 如請求項7所述之半導體元件,其中該填充材料為聚酰亞胺。
  15. 一種半導體元件,包括: 一光學積體電路,包括: 一第一波導,位在一基材之上;以及 一第二波導,至少部分地在該第一波導之上;以及 一再分配層,上覆該第二波導,該再分配層具有與該第二波導之一表面共面的一表面。
  16. 如請求項15所述之半導體元件,進一步包括: 一封裝劑,封裝該光學積體電路;以及 複數個直通穿孔,延伸穿過該封裝劑。
  17. 如請求項16所述之半導體元件,進一步包括在該封裝劑內之一第一半導體晶粒。
  18. 如請求項17所述之半導體元件,進一步包括位於該第一半導體晶粒中與該再分配層相對之一側上的一第二再分配層。
  19. 如請求項17所述之半導體元件,其中該第一波導為一矽波導,且該第二波導為一聚合物波導。
  20. 如請求項19所述之半導體元件,進一步包括: 一介電材料,位於該第二波導與該封裝劑之間;以及 一光纖,位於與該第二波導相鄰位置。
TW110102362A 2020-01-22 2021-01-21 半導體元件以及其製造方法 TWI768671B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202062964375P 2020-01-22 2020-01-22
US62/964,375 2020-01-22
US16/930,702 2020-07-16
US16/930,702 US11614592B2 (en) 2020-01-22 2020-07-16 Semiconductor devices and methods of manufacture

Publications (2)

Publication Number Publication Date
TW202133258A true TW202133258A (zh) 2021-09-01
TWI768671B TWI768671B (zh) 2022-06-21

Family

ID=76857630

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110102362A TWI768671B (zh) 2020-01-22 2021-01-21 半導體元件以及其製造方法

Country Status (4)

Country Link
US (2) US11614592B2 (zh)
KR (1) KR102486221B1 (zh)
CN (1) CN113156578B (zh)
TW (1) TWI768671B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102020130962A1 (de) * 2020-05-29 2021-12-02 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleitervorrichtung und herstellungsverfahren
US11894318B2 (en) * 2020-05-29 2024-02-06 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method of manufacture
US12100698B2 (en) * 2021-08-19 2024-09-24 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and manufacturing method thereof
US11798931B2 (en) * 2021-08-30 2023-10-24 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package
US20230204879A1 (en) * 2021-12-24 2023-06-29 Intel Corporation Optical packaging using embedded-in-mold (eim) optical module integration
EP4307023A1 (en) * 2022-07-11 2024-01-17 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Package having component carrier and embedded optical and electric chips with horizontal signal path in between
CN116859522B (zh) * 2023-08-30 2024-01-09 之江实验室 光栅耦合器、光芯片系统及光栅耦合器的制备方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6670222B1 (en) * 1997-06-14 2003-12-30 Jds Uniphase Corporation Texturing of a die pad surface for enhancing bonding strength in the surface attachment
US9142426B2 (en) * 2011-06-20 2015-09-22 Cyntec Co., Ltd. Stack frame for electrical connections and the method to fabricate thereof
US8855452B2 (en) 2012-01-18 2014-10-07 International Business Machines Corporation Silicon photonic chip optical coupling structures
US9391041B2 (en) * 2012-10-19 2016-07-12 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out wafer level package structure
JP6200642B2 (ja) * 2012-11-30 2017-09-20 日本オクラロ株式会社 光学装置
US20160291269A1 (en) 2015-04-01 2016-10-06 Coriant Advanced Technology, LLC Photonic integrated circuit chip packaging
JP6533118B2 (ja) * 2015-08-05 2019-06-19 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
WO2017105388A1 (en) * 2015-12-14 2017-06-22 Intel Corporation Substrate integrated waveguide
US20180052281A1 (en) * 2016-08-16 2018-02-22 Advanced Semiconductor Engineering, Inc. Substrate, semiconductor device and semiconductor package structure
US10811351B2 (en) * 2016-09-26 2020-10-20 Intel Corporation Preformed interlayer connections for integrated circuit devices
US10698156B2 (en) 2017-04-27 2020-06-30 The Research Foundation For The State University Of New York Wafer scale bonded active photonics interposer
FR3066615B1 (fr) 2017-05-17 2019-11-15 Commissariat A L'energie Atomique Et Aux Energies Alternatives Puce photonique a structure de collimation integree
US10267988B2 (en) * 2017-06-30 2019-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Photonic package and method forming same
WO2019050477A1 (en) 2017-09-06 2019-03-14 Agency For Science, Technology And Research PHOTONIC INTEGRATED CIRCUIT BOX AND METHOD FOR FORMING THE SAME
US10784203B2 (en) * 2017-11-15 2020-09-22 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package and method
US10585254B2 (en) 2017-11-17 2020-03-10 Samsung Electronics Co., Ltd. Vertical optical via and method of fabrication
US10371893B2 (en) * 2017-11-30 2019-08-06 Taiwan Semiconductor Manufacturing Company, Ltd. Hybrid interconnect device and method
FR3077652B1 (fr) * 2018-02-05 2022-05-27 Commissariat Energie Atomique Puce photonique a structure de collimation integree
US10274678B1 (en) * 2018-03-26 2019-04-30 Taiwan Semiconductor Manufacturing Co., Ltd. Methods of forming photonic devices
JP7112254B2 (ja) * 2018-05-31 2022-08-03 ルネサスエレクトロニクス株式会社 半導体モジュールおよび半導体モジュールを用いた通信方法
US10746923B2 (en) 2018-06-27 2020-08-18 Taiwan Semiconductor Manufacturing Company, Ltd. Photonic semiconductor device and method
US10777430B2 (en) 2018-06-27 2020-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Photonic integrated package and method forming same
US10930628B2 (en) 2018-06-27 2021-02-23 Taiwan Semiconductor Manufacturing Company, Ltd. Photonic semiconductor device and method

Also Published As

Publication number Publication date
CN113156578A (zh) 2021-07-23
KR20210095549A (ko) 2021-08-02
US11614592B2 (en) 2023-03-28
US20230236372A1 (en) 2023-07-27
US20210223489A1 (en) 2021-07-22
KR102486221B1 (ko) 2023-01-06
TWI768671B (zh) 2022-06-21
CN113156578B (zh) 2023-06-20

Similar Documents

Publication Publication Date Title
TWI768671B (zh) 半導體元件以及其製造方法
US20220320029A1 (en) Dummy Structure of Stacked and Bonded Semiconductor Device
CN110137151B (zh) 半导体器件和制造方法
KR101822236B1 (ko) 반도체 디바이스 및 제조 방법
KR101721746B1 (ko) 반도체 장치 및 그 제조 방법
US8552547B2 (en) Electronic device package and method for forming the same
US11830841B2 (en) Semiconductor package and method for manufacturing the same
US9196571B2 (en) Chip device packages and fabrication methods thereof
KR102480685B1 (ko) 반도체 디바이스 및 제조 방법
JP2007180529A (ja) 半導体装置およびその製造方法
US11973095B2 (en) Method for forming chip package with second opening surrounding first opening having conductive structure therein
TW201715662A (zh) 晶片封裝體及其製造方法
KR20190055715A (ko) 반도체 디바이스 및 그 제조 방법
TWI752627B (zh) 半導體元件及其製造方法
US20230384517A1 (en) Structure and process for photonic packages
KR102450735B1 (ko) 반도체 디바이스 및 제조 방법
US20230369370A1 (en) Package structure and manufacturing method thereof