Nothing Special   »   [go: up one dir, main page]

TW202013613A - 形成積體電路裝置的方法 - Google Patents

形成積體電路裝置的方法 Download PDF

Info

Publication number
TW202013613A
TW202013613A TW108118617A TW108118617A TW202013613A TW 202013613 A TW202013613 A TW 202013613A TW 108118617 A TW108118617 A TW 108118617A TW 108118617 A TW108118617 A TW 108118617A TW 202013613 A TW202013613 A TW 202013613A
Authority
TW
Taiwan
Prior art keywords
layer
mandrel
mask
mandrels
spacer
Prior art date
Application number
TW108118617A
Other languages
English (en)
Other versions
TWI713149B (zh
Inventor
潘瑞彧
曾國權
曾李全
陳盈樺
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202013613A publication Critical patent/TW202013613A/zh
Application granted granted Critical
Publication of TWI713149B publication Critical patent/TWI713149B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F9/00Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically
    • G03F9/70Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically for microlithography
    • G03F9/7073Alignment marks and their environment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0338Process specially adapted to improve the resolution of the mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8221Three dimensional integrated circuits stacked in different levels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823468MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Shaping switching materials
    • H10N70/063Shaping switching materials by etching of pre-deposited switching material layers, e.g. lithography
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)

Abstract

本揭示內容涉及積體電路裝置的製造製程。提供了一種自對準雙圖案化方法。在該方法中,在形成間隔物於心軸旁邊之後並在剝離心軸之前,執行用於線切割的微影製程,以決定線末端的位置。使用由心軸材料和間隔物材料所製成的標記,來對準用於線切割的蝕刻光罩與心軸和間隔物層。相較於先前的方法(在心軸移除之後執行線切割製程),在此公開的方法中,線末端遮罩由心軸材料和間隔物材料所製成,與僅由間隔物材料製成的標記相比更容易分辨。因此,本方法為線切割光微影和線末端遮罩的精確定位提供穩健的光學對準信號。

Description

自對準雙圖案化方法
在傳統的光微影技術中,通過蝕刻光罩來曝光光阻。通過曝光來改變光阻的性質,使得在隨後的顯影期間可以去除光阻的曝光或未曝光部分。任何光微影製程都有極限,因此存在一個臨界尺寸,而低於此臨界尺寸的特徵太過精細而無法實現。解析度極限是減小積體電路裝置尺寸的關鍵障礙,因此需要額外的製程步驟來形成所需的特徵。在自對準雙圖案化(Self-Aligned Double Patterning,SADP)方案中,精確地沉積塗層於心軸的側壁上以作為「間隔物」(其中該心軸由顯影過的光阻或犧牲材料以給定的間距製成),從而在選擇性心軸蝕刻之後,間隔物間距分離。
10、20、30‧‧‧蝕刻光罩
100、200‧‧‧積體電路裝置
102‧‧‧基板
104‧‧‧互連結構
106‧‧‧蝕刻停止層
108‧‧‧裝置層
110‧‧‧遮罩層
112‧‧‧電晶體裝置
114‧‧‧第一層間介電層
116‧‧‧導電通孔
118‧‧‧導線
120‧‧‧導電接觸
122‧‧‧底部電極
124‧‧‧電阻切換介電質
126‧‧‧頂部電極
128‧‧‧第一氮化矽層
130‧‧‧非晶碳層
132‧‧‧第二氮化矽層
134‧‧‧裝置結構
136‧‧‧虛設結構
138‧‧‧裝置級標記結構
140‧‧‧源極/汲極區域
142‧‧‧閘極電極
144‧‧‧裝置遮罩
146‧‧‧虛設遮罩
148‧‧‧遮罩層標記
150‧‧‧第二層間介電層
300、500、700、900、1100、1300、1500、1700、1900‧‧‧剖面示意圖
302‧‧‧犧牲層
304‧‧‧第一保護層
304a‧‧‧第一部分
304b‧‧‧第二部分
306‧‧‧心軸開口
308‧‧‧標記開口
400、600、800、1000、1200、1400、1600、1800、2000‧‧‧平面圖
502、502a、502b‧‧‧心軸
504‧‧‧心軸標記
702‧‧‧間隔物層
702a‧‧‧間隔物
702b‧‧‧間隔物
704‧‧‧側
706‧‧‧端
902‧‧‧第二保護層
904‧‧‧線切割開口
906‧‧‧不需要的部分
908、910‧‧‧頂表面部分
1502‧‧‧虛設保護層
1504‧‧‧平面開口
2100‧‧‧方法
2102~2118‧‧‧動作
W1、W2、W3、W4‧‧‧寬度
L1‧‧‧單位線寬
當結合附圖閱讀時,從以下詳細描述中可以更好地理解本揭露之各個方面。應注意,依據工業中之標凖實務,多個特徵並未按比例繪製。實際上,多個特徵之尺寸可任意增大或縮小,以便使論述明晰。
第1圖繪示根據一些實施方式的示例積體電路裝置的剖面示意圖。
第2圖提供了根據一些實施方式的第1圖所示的裝置的局部平面圖,其中第1圖可沿著線A-A'截取得到。
第3圖~第20圖為一系列成對的平面圖和剖面示意圖,其繪示根據一些實施方式的用於製造積體電路裝置(例如,第1圖的機體電路裝置)的方法。
第21圖繪示根據一些實施方式的積體電路製造製程的流程圖。
以下揭示內容提供許多不同實施例或實例以用於實現所提供標的物之不同的特徵。下文描述組件及排列之特定實例以簡化本揭露。當然,此等僅僅為實例,並不旨在限制本揭露。舉例而言,在隨後描述中的在第二特徵之上或在第二特徵上形成第一特徵可包括形成直接接觸的第一特徵和第二特徵之實施例,還可以包括在第一特徵和第二特徵之間形成額外特徵,從而使第一特徵和第二特徵不直接接觸之實施例。另外,本揭露在各實例中可重複元件符號及/或字母。此重複係出於簡化及清楚之目的,且本身不指示所論述各實施例及/或構造之間的關係。
另外,空間相對用語,諸如「下方」、「以下」、「下部」、「上方」、「上部」及類似者,在此用於簡化描述附圖所示的一個元件或特徵與另一元件(或多個元件)或特徵(或多個特徵)之關係。除附圖中描繪之方向外,空間相對用語旨在包含於使用或操作中之裝置的不同方向。裝置 可為不同之方向(旋轉90度或在其他的方向),並且在此使用之空間相關描述詞也可相應地被解釋。
此外,為了便於描述,這裡可以使用「第一」、「第二」、「第三」等,以區分一圖形或一系列圖形中的不同元件。「第一」、「第二」、「第三」等不旨在描述相應的元件。因此,第一圖描述的「第一介電層」可以不必對應於另一圖描述的「第一介電層」。
自對準雙圖案化(Self-Aligned Double Patterning,SADP)是一種用於形成具有極精細間距的特徵的技術,其所形成的間距比直接通過光微影製程可能形成的間距更精細。自對準雙圖案化包括形成具有線形特徵的心軸。然後使用間隔物形成製程,以在心軸特徵的側面上形成間隔物。接著,剝離心軸,使間隔物站立在遮罩層上,以將線形特徵轉移到遮罩層上待進一步處理。在根據間隔物圖案化遮罩層之前,執行「切割」製程以界定線形特徵的末端。更詳細地,可以通過形成覆蓋心軸的側壁和頂表面的間隔物層,隨後進行垂直蝕刻製程以去除該間隔物層的側面部分來形成間隔物。然後,間隔物層不僅留在線形心軸特徵的兩側,而且還留在心軸特徵的兩端。在根據間隔物來圖案化遮罩層之前,需要去除位於線形特徵的端部的間隔物層。圖案化間隔物層的一種方法是在心軸移除之後,執行光微影製程,以選擇性地從線形特徵的端部移除間隔物層。用於切割製程的蝕刻光罩需要對準間隔物層,以便精確地去除間隔物 層的端部。然而,當光阻(其用於切割製程)覆蓋間隔物層時,間隔物層的低分辨率造成對準難以實現。
本揭示內容涉及積體電路裝置製造製程。一種自對準雙圖案化方法被提出,而此方法可用於製造諸如記憶體單元(例如,磁阻隨機存取記憶體(magnetoresistive random access memory,MRAM)單元、磁性隧道接合面(magnetic tunnel junction,MTJ)結構或電阻式隨機存取記憶體(resistive random access memory,RRAM)單元)的半導體裝置、邏輯裝置、鰭式場效電晶體(finFET)裝置的鰭片等,並且還可以用於後段製程(BEOL)處理和積體電路裝置製造的其他階段。在該方法中,用於線切割的微影製程(例如,第9圖和第10圖中所示的微影製程,其將於之後描述)決定了線末端的位置,並且其是在形成間隔物層於心軸旁邊之後(例如,第7圖和第8圖所示的形成間隔物層702於心軸502的旁邊,其將於之後描述),並在剝離心軸之前(例如,第13圖和第14圖所示的剝離心軸502,其將於之後描述)執行。使用由心軸材料和間隔物材料製成的線末端標記來對準用於線切割的蝕刻光罩(例如,第9圖和第10圖中所示的微影遮罩20,其將於之後描述)與心軸和間隔物層。在先前的方法中,線切割製程是在移除心軸之後執行,並且線末端標記是由間隔物材料製成。相比之下,在所揭露的方法中,線末端標記是由心軸材料和間隔物材料製成,而相較於僅由間隔物材料所製成的標記,其更容易區 分。因此,該方法為線切割光微影和線末端遮罩的精確定位提供穩健的光學對準信號。
第1圖提供了根據一些實施方式的示例積體電路裝置100的剖面示意圖。在第1圖中,電晶體裝置112設置於基板102之上。基板102可以是例如塊狀基板(例如,塊狀矽基板)或絕緣體上矽(silicon-on-insulator,SOI)基板。電晶體裝置112可以包括設置在基板102之上並通過閘極介電質與基板102分離的閘極電極142。一對源極/汲極區域140設置於閘極電極142旁邊的基板102內。閘極電極142可以是例如摻雜的多晶矽或金屬,例如氮化鈦或氮化鉭。閘極介電質可以是例如氧化物,例如二氧化矽。該對源極/汲極區域140可以高度摻雜。互連結構104設置在基板102之上。互連結構104包括多個導線118和導電通孔116,它們交替地彼此堆疊並由第一層間介電(ILD)層114圍繞。在一些實施方式中,導線118和導電通孔116可以由例如銅所構成。例如,第一ILD層114可以包括二氧化矽。第一ILD層114也可以是例如低k介電質(即介電常數k小於二氧化矽的介電質)或極低k介電質(即介電常數k小於約2的介電質)。例如,蝕刻停止層106可包括碳化矽層。蝕刻停止層106還可以包括氮化矽、氧化矽或一層或多層複合介電膜。互連結構104電耦合到電晶體裝置112的源極/汲極區域140。導電接觸120觸及互連結構104的導線118中之一者,並且被覆蓋互連結構104的蝕刻停止層106包圍。導電接觸120可以是例如金屬,例如銅、金或鎢。第二ILD層150設 置於蝕刻停止層106之上。在一些實施方式中,第二ILD層150可包括與第一ILD層114不同的材料。舉例來說,在一些實施方式中,第一ILD層114可以包括具有第一介電常數的介電材料(例如低k介電層),而第二ILD層150可以包括具有第二介電常數的介電材料(例如低k介電層),該第二介電常數低於該第一介電常數。
在一些實施例中,裝置層108設置於蝕刻停止層106之上,並位於第二ILD層150內。裝置層108可包含由不同材料製成的多個層和結構。例如,裝置層108可以包括電耦合到導電接觸120的裝置結構134。作為一實施例,裝置層108的厚度可以在約40nm至約150nm的範圍內。作為一實施例,蝕刻停止層106的厚度可以在約30nm至約80nm的範圍內。裝置結構134可以是電阻性記憶體單元,並且可以包括由電阻切換介電質124分開的頂部電極126和底部電極122。裝置結構134的頂部電極126和底部電極122是導電材料,例如氮化鈦。頂部電極126和底部電極122還可以包括例如鈦、鉭、氮化鉭、鉑、銥、鎢、釕等。作為一實施例,頂部電極126的厚度可以為約10nm至約50nm,底部電極122的厚度可以為約10nm至約50nm,而電阻切換介電質124的厚度可以為約15nm至約30nm。在一些實施方式中,裝置結構134為磁阻隨機存取記憶體(magnetoresistive random access memory,MRAM)單元,而電阻切換介電質124可包括磁性隧道接合面(magnetic tunnel junction,MTJ)結構,其具有由隧道阻擋層隔開的底部鐵 磁層和頂部鐵磁層。在一些其他實施方式中,裝置結構134為電阻式隨機存取記憶體(resistive random access memory,RRAM)單元,而電阻切換介電質124可以包括RRAM介電層。電阻切換介電質124可以是高k層(即介電常數k大於3.9的層),例如氧化鉭、氧化鉭鉿、氧化鉭鋁或包括鉭、氧和一種或多種其他元素的其他材料。在裝置結構134的操作期間,在頂部電極126和底部電極122之間施加電壓,以通過形成或斷開電阻切換介電質124的一個或多個導電細絲來讀取、設置或擦除記憶體單元。因此,例如,裝置結構134可以在相對低或高電阻狀態下具有可變電阻,以代表低或高位元狀態。
裝置層108還可以包括與裝置結構134分離的虛設結構136。裝置層108還可以包括與裝置結構134和虛設結構136分離的裝置級標記結構138。在一些實施方式中,虛設結構136和裝置級標記結構138可以分別具有與裝置結構134相同的組成的各層。裝置結構134、虛設結構136、以及裝置級標記結構138可以具有對齊的上表面。遮罩層110設置於裝置層108之上。遮罩層110可包括設置在裝置結構134上並具有與裝置結構134的至少上部的側壁垂直對齊的側壁的裝置遮罩144。遮罩層110還可以包括設置在虛設結構136上並具有與虛設結構136的側壁垂直對齊的側壁的虛設遮罩146。遮罩層110還可包括設置在裝置級標記結構138上並具有與裝置級標記結構138的側壁垂直對齊的側壁的遮罩層標記148。在一些實施方式中,遮罩層110 可包括第一氮化矽(SiN)層128、設置在第一SiN層128之上的非晶碳(APF)層130、以及設置在APF層130之上的第二氮化矽(SiN)層132。作為一實施例,遮罩層110的厚度可以為約70nm至約350nm。第一氮化矽(SiN)層128的厚度可以為約70nm至約350nm。非晶碳(APF)層130的厚度可以為約50nm至約150nm。第二氮化矽(SiN)層132的厚度可以為約30nm至約100nm。雖然未繪示於圖式中,但是頂部電極通孔可被佈置為穿過遮罩層110,以將頂部電極126電連接到上部金屬線或其他連接結構。頂部電極通孔可以是例如導電材料,例如銅、鋁或鎢。在一些替代實施方式中,可以從最終裝置移除遮罩層110。
第2圖提供了根據一些實施方式的積體電路裝置200的局部平面圖。根據一些實施方式,第2圖還可以作為第1圖所示的裝置100的局部平面圖,其中第1圖可沿著線A-A'截取得到。如第2圖所示,積體電路裝置200可以包括彼此間隔開的裝置結構134、虛設結構136、以及裝置級標記結構138。裝置結構134可以包括線形結構,所述線形結構彼此平行並且以間隙寬度W1彼此間隔開。線形結構可以具有單位線寬L1。在一些實施方式中,間隙寬度W1可以大於單位線寬L1。虛設結構136可包括具有平面寬度W4的平面形狀結構。平面寬度W4可以是單位線寬L1和間隙寬度W1的倍數之和。舉例來說,如第1圖所示,平面寬度W4可以是單位線寬L1的四倍和間隙寬度W1的三倍之和。裝置級標記結構138可以包括用於標記目標的任何適用的形狀,例 如具有不同距離的多條線、多邊形等。在一些實施方式中,裝置級標記結構138可以包括寬度基本上等於單位線寬L1的線。裝置結構134可包括記憶體單元(例如,磁阻隨機存取記憶體(magnetoresistive random access memory,MRAM)單元、磁性隧道接合面(magnetic tunnel junction,MTJ)結構或電阻式隨機存取記憶體(resistive random access memory,RRAM)單元)、邏輯裝置、鰭式場效電晶體(finFET)裝置的鰭片等。裝置結構134、虛設結構136、以及裝置級標記結構138可以由ILD層150分開。在一些實施方式中,裝置結構134、虛設結構136、以及裝置級標記結構138可具有相同的組成的各層。ILD層150可以是例如氧化物、低k或極低k介電質。
第3圖~第20圖繪示處於各個製造階段的積體電路裝置的一些實施方式的一系列剖面示意圖。
如第3圖的剖面示意圖300和第4圖的平面圖400所示,形成並圖案化第一保護層304於基板102之上的犧牲層302上。製備並提供基板102,其具有設置在其上的裝置層108和設置在裝置層108上的遮罩層110。遮罩層110佈置在裝置層108上,以在之後用於圖案化裝置層108。在一些實施方式中,裝置層108和遮罩層110可包含由不同材料製成的多個層和結構。舉例來說,類似於第1圖中所示的,裝置層108可包括由電阻切換介電質124分開的頂部電極126和底部電極122。遮罩層110可以包括第一氮化矽(SiN)層128、設置於第一SiN層128之上的非晶碳(APF) 層130、以及設置於APF層130之上的第二氮化矽(SiN)層132。在一些實施方式中,第一保護層304為光阻,並且可以通過旋塗或塗覆技術來形成,並可以使用蝕刻光罩10來圖案化。第一保護層304顯示為負光阻層,其中未受保護光罩所保護的第一保護層304的暴露部分變得難以溶解在光微影顯影劑溶液中,而在顯影之後餘留在犧牲層302上。但是應當理解,相反的正光阻層也可以用作第一保護層304,在這種情況下,蝕刻光罩10具有相反的開口和遮塊。在一些實施方式中,犧牲層302可以通過氣相沉積技術(例如物理氣相沉積、化學氣相沉積、電漿增強化學氣相沉積等)來形成。在一些實施方式中,犧牲層302由非晶矽、非晶碳、灰化可去除介電質(ashing removable dielectric,ARD)或其組合所製成。蝕刻光罩10具有心軸開口306和標記開口308,且心軸開口306和標記開口308分別具有寬度W1和W2。第一保護層304被圖案化以形成具有目標形狀的第一部分304a和具有標記形狀的第二部分304b。在一些實施方式中,如第4圖所示,第一部分304a包括多個彼此間隔開的線。第二部分304b顯示為十字形,但可以是用於標記目的之任何適用形狀,例如具有不同距離的多條線、多邊形等。第一部分304a的佈局是說明性且非限制性的,並且出於簡化的原因,僅標記出第一部分304a的一些元件。
如第5圖的剖面示意圖500和第6圖的平面圖600所示,犧牲層302(參見第3圖)被圖案化。如第5圖所示,根據第一保護層304(第一部分304a和第二部分304b) 圖案化犧牲層302(參見第3圖),以形成多個心軸502和在心軸502的旁邊的心軸標記504。還應注意,出於簡化的原因,僅標記了心軸502的一些元件。在一些實施方式中,使用一系列蝕刻製程來圖案化心軸502和心軸標記504,從而使得心軸502和心軸標記504的側壁與第一保護層304的第一和第二部分304a、304b的側壁垂直對齊。在一些實施方式中,通過第一光微影製程來同時形成多個心軸502和心軸標記504,其中第一光微影製程包括通過第一蝕刻光罩來曝光和顯影第一光阻,並根據顯影的第一光阻來蝕刻犧牲層302。第一蝕刻光罩包括對應於多個心軸502和心軸標記504的開口。
如第7圖的剖面示意圖700和第8圖的平面圖800所示,間隔物702沿著心軸502和心軸標記504的周邊形成,所述周邊包括心軸502的兩側704和兩端706。在一些實施方式中,通過在遮罩層110的上表面上沉積介電質間隔物層來形成間隔物702,其中介電質間隔物層沿著心軸502和心軸標記504的側壁表面延伸,並覆蓋心軸502和心軸標記504的上表面。然後可以對介電質間隔物層進行非等向性蝕刻(例如垂直蝕刻)以去除介電質間隔物層的橫向延伸部分,從而使間隔物702沿著心軸502和心軸標記504的側壁設置。在一些實施方式中,間隔物702可具有共形垂直形狀,並分別具有觸及心軸502和心軸標記504的上表面的最高處的尖端。間隔物702可以分別具有小於心軸502的橫向寬度。相對於心軸502和心軸標記504的材料,間隔物702 的材料可以對蝕刻劑具有高選擇性,從而可選擇性地去除心軸502和心軸標記504,而間隔物702在後續製程中維持原位。介電質間隔物層可包括氮化矽、四乙基矽氧烷(tetraethyl orthosilicate,TEOS)、富矽氧化物(silicon-rich oxide,SRO)或類似的複合介電膜。在一些實施方式中,介電質間隔物層可以通過氣相沉積技術(例如,物理氣相沉積,化學氣相沉積等)來形成。同樣,出於簡化的原因,僅標記間隔物702的一些元件。
如第9圖的剖面示意圖900和第10圖的平面圖1000所示,形成第二保護層902以覆蓋部分的心軸502a、部分的間隔物702a、以及相應部分的心軸標記504,並暴露出心軸502b的兩端706和不需要的部分906以及相應部分的間隔物702b。在一些實施方式中,第二保護層902是第二光阻,並可以使用第二蝕刻光罩20來圖案化。在一些實施方式中,第二保護層902是正光阻層,其中未被第二蝕刻光罩20保護的第二保護層702的暴露部分變得可溶解於光微影顯影劑溶液中,並在顯影後被除去。蝕刻光罩20具有寬度為W3的線切割開口904。寬度W3可以大於寬度W1,例如寬度W3是寬度W1的兩倍或三倍。第二保護層902界定要形成的目標的末端。在一些實施方式中,第二蝕刻光罩20通過心軸標記504與圍繞心軸標記504的部分間隔物702來對準工件的特徵。相比之下,作為一替代方法,可以先將心軸502a、502b與心軸標記504一起移除,以在形成和圖案化第二保護層902之前餘留間隔物獨自立著。在這種方法 中,第二蝕刻光罩20通過圍繞心軸標記504的間隔物702的部分作為標記來對準(其在進行第二蝕刻光罩對準時除去)。第二保護層902覆蓋工件,而由於第二保護層902和間隔物材料可能具有相似的顏色,因此由間隔物材料製成的標記難以區分。相反,心軸標記504可以具有比第二保護層更暗的顏色。因此,通過使用心軸標記504作為第二蝕刻光罩20對準的標記,增加了對比度,並且可以實現用於線切割光微影和線末端遮罩的精確定位的穩健的光學對準信號。作為一實施例,與僅使用間隔物702但不使用心軸標記504來作為標記相比,使用心軸標記504來作為標記可以改善約7%。申請人還認為,僅增加間隔物702的厚度不足以提供穩健的光學對準。例如,將間隔物702的厚度增加約25%(例如,從400Å增加到500Å),僅使對準增加0.012%。
如第11圖的剖面示意圖1100和第12圖的平面圖1200所示,根據第二保護層902來圖案化心軸502和間隔物702。通過一個或多個蝕刻製程來去除心軸502b的暴露部分和間隔物702b的暴露部分,其包括心軸502b的兩端706和不需要的部分906(見第10圖)以及相應部分的間隔物702b。蝕刻製程可包括乾式蝕刻製程和/或濕式蝕刻製程。在一些實施方式中,心軸標記504和相應部分的間隔物702被第二保護層902所保護而未被移除。在一些實施方式中,遮罩層110的一些頂表面部分908不受第二保護層902或心軸502b的保護,而在相對的間隔物702b之間的一些其他頂表面部分910則由心軸502b保護,並且間隔物702b通過蝕 刻製程改變。相比之下,通過一些其他處理方法,例如上面討論的替代方法(在線切割圖案化製程之前去除心軸502b的情況),在圖案化製程中,頂表面部分910未被心軸502b覆蓋,而將與頂表面部分908類似地改變。
如第13圖的剖面示意圖1300和第14圖的平面圖1400所示,剩下的心軸502被移除。心軸502可以通過一個或多個蝕刻製程去除,其包括乾式蝕刻和/或濕式蝕刻製程。
如第15圖的剖面示意圖1500和第16圖的平面圖1600所示,形成虛設保護層1502於遮罩層110的平面開口1504之上的剩餘間隔物702旁邊。在一些實施方式中,虛設保護層1502為第三光阻,並可以使用第三蝕刻光罩30來圖案化。虛設保護層1502顯示為負光阻層,其中未受蝕刻光罩30所保護的虛設保護層1502的暴露部分變得難以溶解在光微影顯影劑溶液中,並在顯影後留在遮罩層110上。但是應當理解,相對的正光阻層也可以用作虛設保護層1502,在這種情況下,蝕刻光罩30具有相反的開口和遮塊。蝕刻光罩30具有寬度為W4的平面開口1504。在一些實施方式中,寬度W4可以大於寬度W1,例如,寬度W4是寬度W1的兩倍或三倍。平面開口1504的面積也可以大於第10圖中所示的線切割開口904的面積。
如第17圖的剖面示意圖1700和第18圖的平面圖1800所示,根據剩餘間隔物702和虛設保護層1502來圖 案化遮罩層110,以形成基板102之上的裝置遮罩144、虛設遮罩146、以及遮罩層標記148。
如第19圖的剖面示意圖1900和第20圖的平面圖2000所示,根據裝置遮罩144、虛設遮罩146、以及遮罩層標記148來圖案化裝置層108,以形成裝置結構134、虛設結構136、以及裝置級標記結構138。
第21圖繪示了形成積體電路裝置的方法2100的流程圖的一些實施方式。雖然第3圖~第20圖描述了方法2100,但應當理解,方法2100不限於第3圖~第20圖公開的結構,而可獨立於第3圖~第20圖公開的結構。同樣的,應當理解,第3圖~第20圖公開的結構不限於方法2100,而可單獨作為獨立於方法2100的結構。而且,儘管所公開的方法(例如,方法2100)在下面被說明並描述為一系列動作或事件,但應當理解,這些動作或事件的順序不應被解釋為具有限制意義。例如,一些動作可以以不同的順序發生和/或與除了這裡說明和/或描述的動作或事件之外的其他動作或事件同時發生。另外,可以不需要說明所有的動作來實現本文描述的一個或多個方面或實施方式。進一步地,本文描繪的一個或多個動作可以在一個或多個單獨的動作和/或階段中執行。
在動作2102中,形成第一保護層於基板之上的犧牲層上。第3圖及第4圖繪示了對應於動作2102的剖面示意圖300和平面圖400的一些實施方式。
在動作2104中,圖案化犧牲層以形成心軸。第5圖及第6圖繪示了對應於動作2104的剖面示意圖500和平面圖600的一些實施方式。
在動作2106中,沿著心軸的各側和兩端形成間隔物。第7圖及第8圖繪示了對應於動作2106的剖面示意圖700和平面圖800的一些實施方式。
在動作2108中,形成第二保護層以覆蓋各側,並暴露心軸和對應的間隔物的兩端。心軸和標記區域處的間隔物共同作為第二蝕刻光罩對準的標記,因此可以實現用於線切割光微影的穩健的光學對準信號和線末端遮罩的精確定位。第9圖及第10圖繪示了對應於動作2108的剖面示意圖900和平面圖1000的一些實施方式。
在動作2110中,移除位於心軸兩端的間隔物。第11圖及第12圖繪示了對應於動作2110的剖面示意圖1100和平面圖1200的一些實施方式。
在動作2112中,移除心軸。第13圖及第14圖繪示了對應於動作2112的剖面示意圖1300和平面圖1400的一些實施方式。
在動作2114中,形成虛設遮罩以覆蓋遮罩層的虛設區域。第15圖及第16圖繪示了對應於動作2114的剖面示意圖1500和平面圖1600的一些實施方式。
在動作2116中,根據間隔物和虛設遮罩來圖案化遮罩層,以形成裝置遮罩和遮罩層標記。第17圖及第18 圖繪示了對應於動作2116的剖面示意圖1700和平面圖1800的一些實施方式。
在動作2118中,根據裝置遮罩和遮罩層標記來圖案化裝置層,以形成裝置結構和裝置級標記結構。第19圖及第20圖繪示了對應於動作2118的剖面示意圖1900和平面圖2000的一些實施方式。
應當理解,儘管在整份揭示內容中參考了本文所述方法的各方面的示例性結構,但這些方法不受所呈現的相應結構的限制。相反,方法(和結構)應被認為是彼此獨立的並且能夠獨立地實施,而可在不考慮各圖中描繪的任何特定方面的情況下實施。另外,本文所述的各層可以以任何合適的方式形成,例如通過旋塗、濺射、生長和/或沉積技術等。
此外,基於對說明書和圖式的閱讀和/或理解,本領域技術人員可以想到等同的改變和/或修改。本文的公開內容包括這些修改和變更,並且通常不旨在限制目的。舉例來說,雖然本文提供的圖式被繪示和描述為具有特定的摻雜類型,但應當理解,可以使用替代的摻雜類型,如本領域普通技術人員可理解的。
因此,如從前文可以理解的,本揭示內容提供了一種製造積體電路(IC)的方法。該方法包括提供一基板,該基板具有一遮罩層位於基板之上及一犧牲層位於遮罩層之上;以及形成並圖案化一第一保護層於犧牲層上。該方法還包括圖案化犧牲層以形成複數個心軸和位於心軸旁的 一心軸標記;以及沿著心軸和心軸標記的周邊形成間隔物,其中周邊包括沿著心軸的兩側和兩端。該方法還包括形成一第二保護層以覆蓋心軸和心軸標記的一部分,並暴露出心軸的兩端及間隔物的相應部分;以及移除心軸的暴露的兩端及間隔物的相應部分。該方法還包括移除剩餘的心軸。該方法還包括形成位於剩餘間隔物旁的一虛設保護層於遮罩層的一虛設區域之上;以及根據剩餘間隔物和虛設保護層來圖案化遮罩層,以形成一裝置遮罩、一虛設遮罩、以及一遮罩層標記於基板之上。
在另一實施方式中,本揭示內容涉及一種製造積體電路(IC)的方法。該方法包括形成一遮罩層於一基板之上,及一犧牲層於遮罩層之上。該方法還包括圖案化犧牲層,以形成多個心軸和在心軸旁的一心軸標記;以及沿著心軸和心軸標記的周邊形成間隔物。該方法還包括執行一線切割製程,以移除心軸和間隔物的一部分並界定心軸的末端;以及移除剩餘的心軸。該方法還包括根據剩餘的間隔物來圖案化遮罩層,以形成一裝置遮罩於基板之上。
在又一個實施方式中,本揭示內容涉及一種製造積體電路(IC)的方法。該方法包括形成一遮罩層於一基板之上,以及形成多個心軸和一心軸標記於遮罩層之上。該方法還包括沿著心軸和心軸標記的周邊形成間隔物。該方法還包括使用心軸標記和沿著心軸標記的側邊的間隔物作為一對準標記,來執行一光微影製程,以保護間隔物和心軸的所選部分不被移除,並移除間隔物和心軸的未受保護部 分。該方法還包括移除剩餘的心軸,以及根據剩餘的間隔物來圖案化遮罩層,以形成一裝置遮罩於基板之上。
上文概述若干實施例之特徵,使得熟習此項技術者可更好地理解本揭露之態樣。熟習此項技術者應瞭解,可輕易使用本揭露作為設計或修改其他製程及結構的基礎,以便實施本文所介紹之實施例的相同目的及/或實現相同優勢。熟習此項技術者亦應認識到,此類等效結構並未脫離本揭露之精神及範疇,且可在不脫離本揭露之精神及範疇的情況下產生本文的各種變化、替代及更改。
100‧‧‧積體電路裝置
102‧‧‧基板
104‧‧‧互連結構
106‧‧‧蝕刻停止層
108‧‧‧裝置層
110‧‧‧遮罩層
112‧‧‧電晶體裝置
114‧‧‧第一層間介電層
116‧‧‧導電通孔
118‧‧‧導線
120‧‧‧導電接觸
122‧‧‧底部電極
124‧‧‧電阻切換介電質
126‧‧‧頂部電極
128‧‧‧第一氮化矽層
130‧‧‧非晶碳層
132‧‧‧第二氮化矽層
134‧‧‧裝置結構
136‧‧‧虛設結構
138‧‧‧裝置級標記結構
140‧‧‧源極/汲極區域
142‧‧‧閘極電極
144‧‧‧裝置遮罩
146‧‧‧虛設遮罩
148‧‧‧遮罩層標記
150‧‧‧第二層間介電層

Claims (20)

  1. 一種形成積體電路裝置的方法,包括:提供一基板,該基板具有一遮罩層位於該基板之上及一犧牲層位於該遮罩層之上;形成並圖案化一第一保護層於該犧牲層上;圖案化該犧牲層以形成複數個心軸和位於該些心軸旁的一心軸標記;沿著該些心軸和該心軸標記的周邊形成間隔物,其中該周邊包括該些心軸的兩側和兩端;形成一第二保護層以覆蓋該些心軸的一第一部分和該心軸標記,並暴露出該些心軸的一第二部分;移除該些心軸的該暴露的第二部分及沿著該些心軸的該第二部分的兩側和兩端上的間隔物;移除該些心軸的該第一部分,並餘留沿著該些心軸的該第一部分的兩側上的間隔物;形成位於剩餘的該些間隔物旁的一虛設保護層於該遮罩層的一虛設區域之上;以及根據剩餘的該些間隔物和該虛設保護層來圖案化該遮罩層,以形成一裝置遮罩、一虛設遮罩、以及一遮罩層標記於該基板之上。
  2. 如申請專利範圍第1項所述的方法,進一步包括:在形成該遮罩層之前,形成一裝置層於該基板之上,其中該遮罩層接著形成在該裝置層上;以及 根據該裝置遮罩和該遮罩層標記來圖案化該裝置層,以形成一裝置結構及一裝置級標記結構。
  3. 如申請專利範圍第1項所述的方法,其中該些心軸和該心軸標記係通過一第一光微影製程所同時形成,該第一光微影製程包括通過一第一蝕刻光罩來曝光和顯影一第一光阻,並根據顯影的該第一光阻來蝕刻該犧牲層,其中該第一蝕刻光罩包括與該些心軸和該心軸標記對應的開口。
  4. 如申請專利範圍第3項所述的方法,其中該第二保護層係通過執行一第二光微影製程所形成,該第二光微影製程包括通過一第二蝕刻光罩來曝光和顯影一第二光阻,其中該第二蝕刻光罩通過定位該心軸標記與該間隔物的相應部分來對準。
  5. 如申請專利範圍第4項所述的方法,其中形成該第二保護層包括形成一正光阻層並使用一第二蝕刻光罩來圖案化該正光阻層。
  6. 如申請專利範圍第4項所述的方法,其中該虛設保護層係通過執行一第三光微影製程所形成,該第三光微影製程包括通過一第三蝕刻光罩來曝光和顯影一第三光阻。
  7. 如申請專利範圍第6項所述的方法,其中該第三蝕刻光罩與該間隔物的剩餘部分對齊。
  8. 如申請專利範圍第1項所述的方法,其中移除該些心軸的該第一部分還包括將該心軸標記與該些心軸的該第一部分一起移除。
  9. 如申請專利範圍第1項所述的方法,其中該間隔物係通過沉積一間隔物材料,然後對該間隔物材料進行一非等向性蝕刻所形成。
  10. 如申請專利範圍第1項所述的方法,其中該第二保護層的開口決定該裝置遮罩的端點。
  11. 如申請專利範圍第1項所述的方法,其中該遮罩層係由一第一氮化矽層、設置在該第一氮化矽層之上的一非晶碳層、以及設置在該非晶碳層之上的一第二氮化矽層所製成。
  12. 如申請專利範圍第1項所述的方法,其中該犧牲層係由非晶矽、非晶碳、灰化可去除介電質或其組合所製成。
  13. 一種形成積體電路裝置的方法,包括: 形成一遮罩層於一基板之上,及一犧牲層於該遮罩層之上;圖案化該犧牲層,以形成複數個心軸和在該些心軸旁的一心軸標記;沿著該些心軸和該心軸標記的周邊形成間隔物;使用該心軸標記和沿著該心軸標記的側邊的間隔物來執行一線切割製程,以移除該些心軸的一第一部分和沿著該些心軸的第一部分的側邊的間隔物;移除剩餘的該些心軸;以及根據剩餘的該些間隔物來圖案化該遮罩層,以形成一裝置遮罩於該基板之上。
  14. 如申請專利範圍第13項所述的方法,進一步包括:在圖案化該遮罩層之前,形成位於剩餘的該些間隔物旁的一虛設保護層於該遮罩層的一虛設區域之上,其中該遮罩層係根據該虛設保護層來圖案化,以形成一虛設遮罩於該基板之上。
  15. 如申請專利範圍第13項所述的方法,其中該線切割製程包括:執行一第二光微影製程,以保護該間隔物和該些心軸的所選部分不被移除,以及移除該間隔物和該些心軸的未受保護部分, 其中該第二光微影製程係通過定位該心軸標記和該間隔物的相應部分來對準。
  16. 如申請專利範圍第15項所述的方法,其中該第二光微影製程保護該心軸標記和對應的該間隔物不被移除;以及其中在移除剩餘的該些心軸時,移除該心軸標記。
  17. 如申請專利範圍第16項所述的方法,其中圖案化該遮罩層還與該裝置遮罩一起,形成一遮罩層標記於該基板之上。
  18. 如申請專利範圍第13項所述的方法,其中該些心軸具有通過一間隙而彼此間隔開的線形特徵;以及其中該些心軸的寬度和該間隙的寬度分別大於該間隔物的寬度。
  19. 一種形成積體電路裝置的方法,包括:形成一遮罩層於一基板之上;形成複數個心軸和一心軸標記於該遮罩層之上;沿著該些心軸和該心軸標記的周邊形成間隔物;使用該心軸標記和沿著該心軸標記的側邊的間隔物作為一對準標記,來執行一光微影製程,以保護該間隔物和 該些心軸的所選部分不被移除,並移除該間隔物和該些心軸的未受保護部分;移除剩餘的該些心軸;以及根據剩餘的該些間隔物來圖案化該遮罩層,以形成一裝置遮罩於該基板之上。
  20. 如申請專利範圍第19項所述的方法,進一步包括:在圖案化該遮罩層之前,形成位於剩餘的該些間隔物旁的一虛設保護層於該遮罩層的一虛設區域之上,其中該遮罩層係根據該虛設保護層與剩餘的該些間隔物來圖案化,以形成一虛設遮罩及一裝置遮罩於該基板之上。
TW108118617A 2018-09-20 2019-05-29 形成積體電路裝置的方法 TWI713149B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862733922P 2018-09-20 2018-09-20
US62/733,922 2018-09-20
US16/161,421 US10483119B1 (en) 2018-09-20 2018-10-16 Self-aligned double patterning (SADP) method
US16/161,421 2018-10-16

Publications (2)

Publication Number Publication Date
TW202013613A true TW202013613A (zh) 2020-04-01
TWI713149B TWI713149B (zh) 2020-12-11

Family

ID=68536481

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108118617A TWI713149B (zh) 2018-09-20 2019-05-29 形成積體電路裝置的方法

Country Status (3)

Country Link
US (2) US10483119B1 (zh)
CN (1) CN110931352B (zh)
TW (1) TWI713149B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI819796B (zh) * 2021-12-07 2023-10-21 台灣積體電路製造股份有限公司 半導體結構的形成方法
TWI853433B (zh) * 2022-02-03 2024-08-21 南韓商三星電子股份有限公司 製造半導體裝置的方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10483119B1 (en) * 2018-09-20 2019-11-19 Taiwan Semiconductor Manufacturing Co., Ltd. Self-aligned double patterning (SADP) method
US11476415B2 (en) * 2018-11-30 2022-10-18 International Business Machines Corporation Patterning magnetic tunnel junctions and the like while reducing detrimental resputtering of underlying features
CN113972137A (zh) * 2020-07-23 2022-01-25 泉芯集成电路制造(济南)有限公司 对准标记的制备方法和鳍式场效应晶体管的制备方法
CN112234525B (zh) * 2020-10-15 2021-11-16 广西电网有限责任公司梧州供电局 电力施工用电缆外护套剥离器
KR20220110379A (ko) 2021-01-29 2022-08-08 삼성전자주식회사 반도체 소자 및 그 제조 방법
US11996327B2 (en) * 2021-04-22 2024-05-28 Taiwan Semiconductor Manufacturing Company, Ltd. Interconnect structure and methods of forming the same
KR20220154518A (ko) 2021-05-13 2022-11-22 삼성전자주식회사 집적회로 소자 및 그 제조 방법

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9209076B2 (en) * 2013-11-22 2015-12-08 Taiwan Semiconductor Manufacturing Company, Ltd. Method of double patterning lithography process using plurality of mandrels for integrated circuit applications
US9129814B2 (en) * 2013-11-25 2015-09-08 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9379017B1 (en) * 2015-01-12 2016-06-28 Globalfoundries Inc. Method of forming a semiconductor structure including a plurality of fins and an alignment/overlay mark
US9786503B2 (en) * 2015-04-08 2017-10-10 Tokyo Electron Limited Method for increasing pattern density in self-aligned patterning schemes without using hard masks
KR102170701B1 (ko) * 2015-04-15 2020-10-27 삼성전자주식회사 반도체 장치 제조 방법
US9236481B1 (en) * 2015-04-29 2016-01-12 Globalfoundries Inc. Semiconductor device and methods of forming fins and gates with ultraviolet curing
US9818640B1 (en) 2016-09-21 2017-11-14 Globalfoundries Inc. Apparatus and method of forming self-aligned cuts in a non-mandrel line of an array of metal lines
TW201830517A (zh) * 2016-11-16 2018-08-16 日商東京威力科創股份有限公司 用於多重圖案化程序之硬遮罩過蝕刻的調節方法
US9881794B1 (en) * 2016-11-29 2018-01-30 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor methods and devices
US10483119B1 (en) * 2018-09-20 2019-11-19 Taiwan Semiconductor Manufacturing Co., Ltd. Self-aligned double patterning (SADP) method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI819796B (zh) * 2021-12-07 2023-10-21 台灣積體電路製造股份有限公司 半導體結構的形成方法
TWI853433B (zh) * 2022-02-03 2024-08-21 南韓商三星電子股份有限公司 製造半導體裝置的方法

Also Published As

Publication number Publication date
CN110931352B (zh) 2022-08-05
US10483119B1 (en) 2019-11-19
US10872777B2 (en) 2020-12-22
CN110931352A (zh) 2020-03-27
US20200098580A1 (en) 2020-03-26
TWI713149B (zh) 2020-12-11

Similar Documents

Publication Publication Date Title
TWI713149B (zh) 形成積體電路裝置的方法
US11037789B2 (en) Cut last self-aligned litho-etch patterning
US9412594B2 (en) Integrated circuit fabrication
KR101618749B1 (ko) 반도체 소자의 패턴 형성 방법
US9035416B2 (en) Efficient pitch multiplication process
US9536778B2 (en) Self-aligned double patterning process for metal routing
KR102545872B1 (ko) 더미 게이트 없이 패터닝하는 방법
KR20090029521A (ko) 반도체 소자의 미세 패턴 형성 방법
JP2011176150A (ja) 半導体装置の製造方法
US20230389436A1 (en) Metal/Dielectric/Metal Hybrid Hard Mask To Define Ultra-Large Height Top Electrode For Sub 60nm MRAM Devices
KR20090090622A (ko) 반도체 소자 및 이의 제조 방법
KR101095828B1 (ko) 반도체 소자의 형성 방법
KR20180012906A (ko) 반도체 소자의 제조 방법
CN109581817B (zh) 半导体装置的形成方法
JP5579136B2 (ja) 半導体装置及びその製造方法
CN104037122B (zh) 多层金属接触件
JP2011009625A (ja) 半導体装置の製造方法
KR100863421B1 (ko) 반도체 메모리 장치의 워드라인 형성 방법
TW202109669A (zh) 半導體裝置製造方法
KR20230165643A (ko) 하드 마스크를 이용한 패턴 형성 방법
KR101067874B1 (ko) 반도체 소자의 제조 방법
KR20100123446A (ko) 반도체 소자의 제조방법
KR20100076317A (ko) 반도체 소자의 패턴 형성방법
JP2013105988A (ja) 半導体装置の製造方法および半導体装置
KR20070077691A (ko) 반도체 소자의 형성 방법