Nothing Special   »   [go: up one dir, main page]

TW201810650A - 包含包括第一場板和第二場板電晶體的半導體裝置 - Google Patents

包含包括第一場板和第二場板電晶體的半導體裝置 Download PDF

Info

Publication number
TW201810650A
TW201810650A TW106118285A TW106118285A TW201810650A TW 201810650 A TW201810650 A TW 201810650A TW 106118285 A TW106118285 A TW 106118285A TW 106118285 A TW106118285 A TW 106118285A TW 201810650 A TW201810650 A TW 201810650A
Authority
TW
Taiwan
Prior art keywords
field plate
semiconductor device
drift region
transistor
region
Prior art date
Application number
TW106118285A
Other languages
English (en)
Other versions
TWI665803B (zh
Inventor
安德烈亞斯 麥斯爾
法蘭茨 希爾勒
提爾 施勒塞爾
Original Assignee
英飛凌科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英飛凌科技股份有限公司 filed Critical 英飛凌科技股份有限公司
Publication of TW201810650A publication Critical patent/TW201810650A/zh
Application granted granted Critical
Publication of TWI665803B publication Critical patent/TWI665803B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0873Drain regions
    • H01L29/0878Impurity concentration or distribution
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41766Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/66696Lateral DMOS transistors, i.e. LDMOS transistors with a step of recessing the source electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/66704Lateral DMOS transistors, i.e. LDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/7825Lateral DMOS transistors, i.e. LDMOS transistors with trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1083Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一種半導體裝置(1)包含在半導體基板(100)中的電晶體(10)。電晶體(10)包含鄰接於汲極區域(205)的第一傳導類型的漂移區(259)、第一場板(250)以及鄰接於漂移區(259)的第二場板(252)。第二場板(252)被配置在第一場板(250)以及汲極區域(205)之間。第二場板電連接至被配置在漂移區(259)中接觸部分(263)。半導體裝置進一步包含低於接觸部分(263)以及汲極區域(205)之間的漂移區(259)的較低摻雜濃度的第一傳導類型的中間部分(261)。

Description

包含包括第一場板和第二場板電晶體的半導體裝置
常在汽車、工業以及消費電子產品中使用的功率電晶體需要低通路狀態電阻(Ron x A),同時確保高電壓阻斷能力。例如,取決於應用需求,MOS(「金屬氧化物半導體」)功率電晶體應能夠阻斷數十至數百或數千伏特的汲極至源極電壓Vds 。MOS功率電晶體典型地傳導非常大的電流,其在大約2至20V的典型閘極-源極電壓下可上至數百安培。
大體而言,正在尋找具有進一步降層通路狀態電阻的電晶體的概念。
本發明的目的是提供一種包含具有進一步降層通路狀態電阻的電晶體的半導體裝置。
根據本發明,藉由根據獨立申請專利範圍所主張的標的來達成上述目的。在附屬申請專利範圍中定義了進一步的發展。
根據一個實施方式,半導體裝置包含在半導體基板中的電晶體。電晶體包含鄰接於汲極區域的第一傳導類型的漂移區、第一場板以及鄰接於漂移區的第二場板。第二場板被配置在第一場板以及汲極區域之間。第二場板電連接至配置在漂移區中接觸部分。電晶體進一步包含低於接觸部分以及汲極區域之間的漂移區的較低摻雜濃度的第一傳導類型的中間部分。
根據進一步的實施方式,半導體裝置包含在半導體基板中的電晶體。電晶體包含由第一傳導類型的材料構成的漂移區、第一場板、第二場板、第三場板以及在漂移區中的第一接觸部分。第一、第二以及第三場板在第一方向中以相距源極區域的不同距離被配置在漂移區中。第三場板至源極區域的距離大於第一或第二場板至源極區域的距離,且第三場板電連接至第一接觸部分。
在閱讀下述詳細描述並在看到所附圖式之後,本領域的技術人員將識別額外的特徵以及優勢。
在下述詳細描述中,參照了形成其一部分並利用示出其中可實施本發明的特定實施方式的方式所示出的附圖。在此方面,參照所描述圖式的方向使用了例如「頂部」、「底部」、「前」、「後」、「前導的」、「尾隨的」等等之類的方向性術語。由於可以許多不同的方位放置本發明實施方式的組件,方向性術語是用於示例的目的且絕非限制性。要了解的是,可使用其他的實施方式,且可做出結構或合理的改變而不悖離申請專利範圍所定義的範圍。
實施方式的描述不具限制性。特別地,此後所描述的實施方式的元件可與不同實施方式的元件結合。
如本文中所使用的,用語「具有」、「含有」、「包括」、「包含」以及諸如此類是開放式的用語,指出了所主張的元件或特徵的存在,但不排除額外的元件或特徵。冠詞「一(a)」、「一(an)」以及「該」意欲包括複數以及單數,除非上下文清楚地另外指出。
如同此說明書中所使用的,用語「耦合」及/或「電耦合」不意欲意指元件必須直接耦合在一起-在「耦合」或「電耦合」元件之間可提供居中的元件。用語「電連接」意欲描述電連接在一起的元件之間的低歐姆電連接。
如同此說明書中所使用的用語「側向」以及「水平」意欲描述平行於半導體基板或半導體本體的第一表面的方位。這可例如為晶圓或晶粒的表面。
如同此說明書中所使用的用語「垂直」意欲描述被配置垂直於半導體基板或半導體本體的第一表面的方位。
在下述描述中所使用的用語「晶圓」、「基板」或「半導體基板」可包括具有半導體表面的任何半導體基礎結構。晶圓以及結構被了解為包括矽、絕緣體上矽(SOI)、藍寶石上矽(SOS)、摻雜以及未摻雜半導體、由基礎半導體基座支撐的矽磊晶層、以及其他的半導體結構。半導體不需要是矽基礎的。半導體也可為矽-鍺、鍺、或砷化鎵。根據其他的實施方式、碳化矽(SiC)或氮化鎵(GaN)可形成半導體基板材料。
本說明書提及半導體部分摻雜所用之「第一」以及「第二」傳導類型的摻雜物。第一傳導類型可為p型且第二傳導類型可為n型或反過來。如一般所知的,取決於摻雜類型或源極與汲極區域的極性,例如金屬氧化物半導體場效應電晶體(MOSFET)之類的絕緣閘極場效應電晶體(IGFET)可為n通道或p-通道MOSFET。例如,在n通道MOSFET中,源極以及汲極區域摻雜有n型摻雜物。在p通道MOSFET中,源極以及汲極區域摻雜有p型摻雜物。如同要清楚了解的,在本說明書的上下文內,摻雜類型可為相反的。如果使用方向性語言來描述特定的電流路徑,此描述僅被了解用以指出路徑且非電流的極性,即電流是否從源極流至汲極或反過來。圖式可包括極性敏感組件,例如二極體。如同要清楚了解的,這些極性敏感組件的特定配置被給出作為範例,且取決於第一傳導類型是否意指n型或p型而可為顛倒的以達成所描述的功能性。
在下述中,將描述包含在半導體基板中的電晶體(例如功率電晶體)的半導體裝置的元件。下述描述將特別地著重在設置於電晶體漂移區中的元件。如會容易被領略的,電晶體包含例如閘極電極、源極區域、汲極區域以及本體區域之類的進一步元件。如會清楚了解的,可以各種方式實施這些元件,以形成MOSFET(「金屬氧化物半導體場效應電晶體」)、IGBT(「包含絕緣閘極的雙極電晶體」)以及其他。
第1A圖示出了根據一個實施方式包含電晶體的半導體裝置的水平截面圖。如將在下述中解釋的,包含電晶體的半導體裝置被形成在半導體基板中。半導體裝置包含鄰接於汲極區域205的第一傳導類型的漂移區259。電晶體進一步包含第一場板250以及鄰接於漂移區的第二場板252。第二場板252被設置在第一場板250以及汲極區域205之間。第一以及第二場板被配置在第一方向中,例如x方向。第二場板電連接至被配置在漂移區259中的接觸部分。半導體裝置進一步包含低於漂移區的較低摻雜濃度的第一傳導類型的中間區域261。中間部分被配置在接觸部分以及汲極區域205之間。
第1A圖中所示的電晶體包含第一傳導類型(例如n型)的源極區域201以及第一傳導類型的汲極區域205。源極區域201以及汲極區域205可沿著平行於半導體基板主要表面的第一方向(例如x方向)被配置。第二傳導類型(例如p型)的本體區域220可被設置鄰接於源極區域201。閘極電極210被設置鄰接於本體區域220,閘極電極210利用閘極介電層211與本體區域220絕緣。
漂移區259被設置在本體區域220以及汲極區域205之間。漂移區259以低於汲極區域205的較低摻雜濃度的第一傳導類型摻雜。半導體裝置包含沿著第一方向被配置在本體區域以及汲極區域205之間的第一場板250以及第二場板252,以鄰接於漂移區259。第一以及第二場板分別利用場介電層249、253與漂移區259絕緣。第二場板252電連接至配置在漂移區中的接觸部分263。例如,接觸部分263可藉由具有高於漂移區259的較高摻雜濃度的第一傳導類型的摻雜部分來實施。
當例如藉由將相對應的電壓施加至閘極電極210來打開電晶體時,在本體區域220以及閘極介電層211之間的邊界形成傳導反轉層。因此,電晶體處於傳導狀態。當例如藉由將相對應的電壓施加至閘極電極210來關閉電晶體時,在本體區域220以及閘極介電層211之間的界面沒有形成傳導通道。此外,由於場板的存在,漂移區的載體被補償。根據第1A圖中所示的實施方式,第一場板250可電連接至源極端151。因此,第一場板250可被維持在源極電位。此外,第二場板252電連接至配置在漂移區259中的接觸部分。因此,第二場板252不被維持在固定電位,但被維持在取決於橫跨漂移區259的壓降的可變電位。因此,相較於第二場板252被維持在源極電位的例子,可降低第二場板252以及汲極區域205之間的壓降、並因此降低電場的強度。因此,可降低場介電層249、253的厚度,導致漂移區的增加寬度。此外,相較於傳統裝置,可增加漂移區259的摻雜濃度。因此,可進一步降低通路狀態電阻Ron x A。
如所示出的,第二場板252經由傳導元件264電連接至接觸部分263。例如,接觸部分263可藉由第一傳導類型的重度摻雜部分來實施。傳導元件264可藉由金屬或重度摻雜的多晶矽構件來實施。接觸部分263可被配置在第一以及第二場板250、252之間。例如,接觸部分263可沿著第二方向(例如y方向)具有側向延伸,其小於第一場板25的側向延伸。此外,接觸部分263可被配置以不延伸超過第一以及第二場板250、252。此外,第一以及第二場板可沿著第一方向對準。例如,第一以及第二場板250、252可具有在正交於第一方向的側向方向中(例如在y方向中)測量的相同寬度。
當接觸部分263不延伸超過第一以及第二場板250、252時,橫跨漂移區259的載體之流動可不受接觸部分263的存在所擾亂。處於低於漂移區的較低摻雜濃度的第一傳導類型的中間部分261可被配置在接觸部分263以及汲極區域205之間。例如,中間部分可被設置在第一以及第二場板250、252之間的區域,且可與第一場板250及/或第二場板252重疊。根據進一步的實施方式,中間部分261不與第一場板250重疊。接觸部分263可被配置鄰接於中間部分261。根據進一步的實施方式,漂移區259可包含第一漂移區部分260、第二漂移區部分262以及被配置在第一漂移區部分260以及第二漂移區部分262之間的中間部分261。第一漂移區部分260可被配置鄰接於第一場板251,且第二漂移區部分262可被配置鄰接於第二場板252。
由於中間部分的存在,可產生第二場板252的電位以及汲極電位之間的電壓差。因此,可有效率地補償鄰接於第二場板252的第二漂移區部分262。
根據第1A圖的實施方式,閘極電極210被設置以沿著第二方向位在兩個鄰接第一場板250之間的位置。本體區域220可經由本體接觸部分225電連接至被設置鄰接於源極區域201的源極接觸溝槽207的傳導填充物150。汲極區域205電連接至填充例如汲極接觸溝槽208的汲極接觸填充物152。
第1B圖示出了第1A圖中所示的半導體裝置的垂直截面圖。半導體裝置1被形成在具有第一主要表面110的半導體基板100中。例如,半導體基板100可包含可具有第二傳導類型的基板層130。第一傳導類型的埋層131可被形成在基板層130上,接著形成第一傳導類型的磊晶層132。如第1B圖中進一步所示,可在磊晶層132中形成第一傳導類型的井部分133。此外,可在磊晶層132中形成第二傳導類型的井部分134。閘極電極210可被配置在由虛線指出的閘極溝槽212中,且可被形成在圖式中所繪的平面之前以及之後的平面中。如第1B圖中所指出,閘極電極210在深度方向(例如z方向)中延伸。本體區域220被配置在第二傳導類型的井部分134中。第一傳導類型的源極區域201可被形成以在深度方向中延伸。例如,源極區域201可形成源極接觸溝槽207的摻雜側壁。例如,如第1A圖中所指出,源極接觸溝槽207的側壁可交替地以不同的傳導類型摻雜,以交替地形成第一傳導類型的源極區域201以及第二傳導類型的本體接觸部分225。根據一個實施方式,本體接觸部分225可被形成在源極接觸溝槽207的底側。源極接觸填充物,例如例如金屬或重度摻雜多晶矽之類的傳導材料可被填充於源極接觸溝槽207中。源極接觸填充物150電連接至源極端151。根據進一步的實施方式,源極接觸溝槽可進一步延伸於半導體基板的深度方向中。例如,源極接觸可被配置鄰接於第二主要表面120,且沒有電接觸可被設置鄰接於第一主要表面110。根據此實施方式,源極區域201至源極端151的接觸可被實施為背側接觸。
如第1B圖中進一步示出的,漂移區259可被配置在第一傳導類型的磊晶層132中。漂移區259可包含由中間部分261彼此分開的第一漂移區部分260以及第二漂移區部分262,中間部分261形成部分的第一傳導類型的磊晶層132。
如第1B圖中進一步示出的,第一場板250可被配置在第一場板溝槽251中,且第二場板252可被配置在第二場板溝槽254中。第一以及第二場板溝槽251、254被形成在第一主要表面110中,且由第1B圖中的虛線指出。第一場板250以及第二場板252可具有在第一方向中測量的相同長度。然而,根據進一步的實施方式,第一場板的長度可與第二場板的長度不同。藉由設定第一場板的長度,第二場板252以及汲極區域205之間的電位差可以自控的方式確定。如第1B圖中所指出的,第一場板溝槽251以及第二場板溝槽254可延伸至第一傳導類型的井部分133內的深度。根據進一步的實施方式,第一場板溝槽251以及第二場板溝槽254可延伸更深,例如至磊晶層132。
汲極區域205可由汲極接觸溝槽208的摻雜側壁部分來實施。汲極接觸溝槽208可由汲極接觸材料152填充,汲極接觸材料152可為例如金屬或重度摻雜多晶矽材料。汲極接觸材料152電連接至汲極端153。根據實施方式,汲極端153可電連接至在半導體基板的第一主要表面110的汲極接觸材料152。根據進一步的實施方式,汲極接觸溝槽208可深入地延伸至半導體基板中,且汲極端153可電連接至半導體基板的背側或第二主要表面120。例如,汲極區域205至汲極端153的接觸可被實施為背側接觸。
第1C圖示出了被設置在閘極溝槽212中的閘極電極210的配置範例。在III以及III'之間取得第1C圖的截面圖,以相交多個閘極溝槽212。如第1C圖中所示,閘極電極210可被設置鄰接於本體區域220的側壁。因此,傳導通道215可被設置鄰接於本體區域的側壁220b以及鄰接於本體區域220的頂側220a。
第1D圖示出了II以及II'之間的半導體裝置截面圖,以相交第一場板溝槽251以及第二場板溝槽254。與第1B圖中所示的截面圖不同,第二傳導類型的本體接觸部分225被設置在鄰接於源極接觸溝槽207的側壁。此外,第一場板溝槽251以及第二場板溝槽254被配置在半導體基板的第一主要表面110,並以傳導材料填充。接觸部分263被設置在第一場板溝槽251以及第二場板溝槽254之間。
第1E圖示出了半導體裝置的進一步實施方式。與第1A圖中所示的實施方式不同,閘極電極210被實施為平面閘極電極。特別地,閘極電極210整個被設置在半導體基板的第一主要表面110上。此外,源極接觸填充物150不被設置在形成於半導體基板100中的源極接觸溝槽中,但被設置在半導體基板100的第一主要表面110上。以相對應的方式,汲極接觸填充物被設置在半導體基板100上,且不延伸至半導體基板100中。
第2A圖以及第2B圖示出了根據進一步實施方式的半導體裝置的視圖。如下述中將解釋的,在第2A圖以及第2B圖中示出的半導體裝置包含電晶體,電晶體包含由第一傳導類型材料構成的漂移區270。半導體裝置進一步包含第一場板280、第二場板283以及第三場板286。電晶體進一步包含在漂移區270中的第一接觸部分273。第一、第二以及第三場板以離源極區域201不同的距離在第一方向中被配置在漂移區270中。第三場板286至源極區域201的距離大於第一280或第二場板283至源極區域201的距離。此外,第三場板286電連接至第一接觸部分273。
第2A圖中所示的電晶體包含與第1A圖中所示的電晶體類似的元件,例如源極區域201、本體接觸部分225、源極接觸填充物150、本體區域220、閘極電極210以及汲極區域205,以至於將省略其詳細的描述。與第1A圖以及第1B圖中所示的實施方式不同,電晶體包含可例如電連接至源極端151的第一場板280以及第二場板283。此外,可例如被設置在第二場板286以及汲極區域205之間的第三場板287電連接至被配置在漂移區中的第一接觸部分273。例如,第一接觸部分273可被設置在第一場板280以及第二場板283之間。以如同已在上述參照第1A圖討論的類似方式,第一接觸部分263可被配置以至於其不沿著第二方向(例如y方向)延伸超過第一場板280以及第二場板283。因此,第一接觸部分273不影響漂移區270的可操作性。第一接觸部分可以如同已在上述參照第1A圖至第1E圖討論的類似方式藉由第一傳導類型的重度摻雜部分來實施。根據進一步的實施方式,第一接觸部分可被配置在鄰接於本體區域220的第一場板280的一側上。根據一個實施方式,第一、第二以及第三場板280、283以及286可具有在第二側向方向中(例如在y方向中)測量的相同寬度。
第2B圖示出了第2A圖中所示的半導體裝置的垂直截面圖。在第2B圖中,與第1B圖中所示相同的元件由相同的元件符號標示,且為了簡單,將省略其詳細描述。根據第2B圖的實施方式,漂移區270可缺少較低摻雜濃度的中間部分261。此外,漂移區270由第一傳導類型的材料構成。在本揭露內容的上下文內,用語「由第一傳導類型材料構成的漂移區」意欲意指,漂移區不包含第二傳導類型的部分。如第2A圖以及第2B圖中所示,第一傳導類型的第一接觸部分以及場板可被配置在漂移區270中。場板可被配置在形成在半導體基板100的第一主要表面110中的相對應的場板溝槽282、285、288中。場板溝槽282、285、288由虛線指出,且被配置在所示圖式平面之前以及之後。例如,第一場板280以及第二場板283可具有在第一方向中測量的相同長度。此外,第一以及第二場板的長度可小於第三場板286的長度。以如同已參照第1B圖所解釋的相對應方式,藉由設定場板溝槽的長度,第三場板286以及汲極區域205之間的電位差可以自控的方式設定。
根據一個實施方式,漂移區270不包含低較摻雜濃度的中間部分261。因此,可進一步降低電晶體的通路狀態電阻。例如,當第一接觸部分273被設置在第一場板280以及第二場板283之間時,可達成在第三場板的電位以及汲極電位之間的想要差異,以至於鄰接於第三場板286的漂移區可被有效率地補償。第三場板286可利用第一傳導元件275電連接至第一接觸部分273,第一傳導元件275可由金屬構件或重度摻雜多晶矽的構件來實施。
可將參照第2A圖以及第2B圖解釋的概念延伸至包含進一步場板的半導體裝置。例如,如第3A圖以及第3B圖中所示,半導體裝置可進一步包含可例如利用第二傳導元件276電連接至第二接觸部分274的第四場板289。第二場板289可利用第二場介電層290與漂移區270絕緣。如第3B圖中所示,第四場板289可被配置在第四場板溝槽291中。第二接觸部分274可被配置在第二場板283以及第三場板286之間。
根據第4A圖以及第4B圖中所示的實施方式,半導體裝置進一步包含第五場板292。根據進一步的修飾,與之前示出的實施方式不同,第一接觸部分273可被配置在第一場板280以及本體區域220之間。以相對應的方式,第二接觸部分被配置在第一場板280以及第二場板283之間。第三接觸部分278被配置在第二場板283以及第三場板286之間。因此,可進一步增加各自場板以及汲極區域205之間的電位差,導致鄰接於各自場板的漂移區部分的更有效率的補償。根據進一步的實施方式,半導體裝置包含第五場板292,且第一接觸部分以如同已參照第3A圖以及第3B圖所描述的類似方式被配置在第一場板280以及第二場板283之間。
第5A圖示出了根據一個實施方式的積體電路20的示意性水平截面圖。積體電路20包含可形成在單一半導體基板100中的第一功率電晶體10以及第二功率電晶體15。例如,可以如同已參照第1A圖至第1E圖所描述的方式來實施第一電晶體10。為第5A圖的積體電路20的組件的第一電晶體10的組件可具有已參照第1A圖至第1E圖描述的相對應元件,以至於省略了其詳細的描述。例如,可選擇漂移區259的長度以達成相對應第一電壓等級的崩潰特徵。第二電晶體15可與第一電晶體10不同。例如,第二電晶體15可包含沿著漂移區559延伸的單一場板550。可選擇第二電晶體15的漂移區559的長度以達成相對應第二電壓等級的崩潰特徵。例如,第二電晶體的漂移區559的長度可比第一電晶體10的漂移區259的長度短。根據一個實施方式,可使用共同或聯合的處理方法來形成第一以及第二電晶體。例如,第一電晶體10的漂移區259以及第二電晶體15的漂移區559可具有相同的摻雜程度。此外,第一電晶體10的第一場介電層249以及第二場介電層253的厚度可等於第二電晶體15的場介電層551的厚度。因此,可使用簡化的製程來製造包含第一電晶體10以及第二電晶體15(每個具有不同的崩潰特徵)的積體電路20。
第5B圖示出了根據進一步實施方式的積體電路20的示意性水平截面圖。積體電路20包含可形成在單一半導體基板100中的第一功率電晶體25以及第二功率電晶體30。例如,可以如同已參照第2A圖至第4B圖所描述的方式來實施第一電晶體25。為第5B圖的積體電路20的組件的第一電晶體25的組件可具有已參照第2A圖至第4B圖所描述的相對應元件,以至於省略了其詳細描述。例如,可選擇漂移區259的長度以達成相對應第一電壓等級的崩潰特徵。第二電晶體30可與第一電晶體25不同。例如,第二電晶體30可包含沿著漂移區659延伸的單一場板650。可選擇第二電晶體30的漂移區659的長度以達成相對應第二電壓等級的崩潰特徵。例如,第二電晶體30的漂移區659的長度可比第一電晶體10的漂移區259的長度短。根據一個實施方式,可使用共同或聯合的處理方法來形成第一以及第二電晶體。例如,第一電晶體25的漂移區259以及第二電晶體30的漂移區659可具有相同的摻雜程度。此外,第一電晶體25的第一場介電層281、第二場介電層284以及第三場介電層287的厚度可等於第二電晶體30的場介電層651的厚度。因此,可使用簡化的製程來製造包含第一電晶體25以及第二電晶體30(每個具有不同的崩潰特徵)的積體電路20。
例如,第5A圖以及第5B圖中所示的積體電路20可實施為智能電源應用。積體電路20可用以作為轉換器或驅動器,例如硬碟驅動器。
如同本文之前已描述的,半導體裝置包含利用被設置在漂移區中的接觸元件而可電連接至源極端的第一場板以及可電連接至可變電位的進一步場板。因此,可增加漂移區的摻雜濃度,且因此,可顯著地降低電晶體的通路狀態電阻。此外,可降低場介電層的厚度,導致漂移區的增加有效寬度。因此,可進一步增加電晶體的通路狀態電阻。作為一般概念,場板被劃分成包含電連接至源極端的第一場板的數個子場板。進一步的場板可被維持在可變電位。根據進一步的實施方式,第一場板可電連接至與源極端不同的一端。此外,可將具有不同電壓等級的數個電晶體結合在單一積體電路中,而不需對於每個單一電晶體執行額外的處理步驟。
雖然已在上述描述了本發明的實施方式,顯而易見的是,可實施進一步的實施方式。例如,進一步的實施方式可包含申請專利範圍中所列舉的任何子組合或上面給出範例中所描述的元件的任何子組合。因此,所附申請專利範圍的精神以及範圍不應限於本文中所包含的實施方式的描述。
1‧‧‧半導體裝置
10、25‧‧‧第一電晶體
20‧‧‧積體電路
15、30‧‧‧第二電晶體
100‧‧‧半導體基板
110‧‧‧第一主要表面
120‧‧‧第二主要表面
130‧‧‧基板層
131‧‧‧埋層
132‧‧‧磊晶層
133‧‧‧第一傳導類型的井部分
134‧‧‧第二傳導類型的井部分
150‧‧‧傳導填充物
151‧‧‧源極端
152‧‧‧汲極接觸材料
153‧‧‧汲極端
201‧‧‧源極區域
205‧‧‧汲極區域
207‧‧‧源極接觸溝槽
208‧‧‧汲極接觸溝槽
210‧‧‧閘極電極
211‧‧‧閘極介電層
212‧‧‧閘極溝槽
215‧‧‧傳導通道
220‧‧‧本體區域
220a‧‧‧頂側
220b‧‧‧側壁
225‧‧‧本體接觸部分
249、281‧‧‧第一場介電層
250、280‧‧‧第一場板
251‧‧‧第一場板溝槽
252、283‧‧‧第二場板
253、284、290‧‧‧第二場介電層
254‧‧‧第二場板溝槽
259、270‧‧‧漂移區
260‧‧‧第一漂移區部分
261‧‧‧中間區域
262‧‧‧第二漂移區部分
263‧‧‧接觸部分
264、275、276‧‧‧傳導元件
273‧‧‧第一接觸部分
274‧‧‧第二接觸部分
278‧‧‧第三接觸部分
282、285、288‧‧‧場板溝槽
286‧‧‧第三場板
287‧‧‧第三場介電層
289‧‧‧第四場板
292‧‧‧第五場板
550、650‧‧‧單一場板
551、651‧‧‧場介電層
559、659‧‧‧漂移區
所附圖式被包括以提供本發明實施方式的進一步了解,並被併入於此說明書中並構成此說明書的一部分。這些圖式示出了本發明的實施方式,並與描述一起用以解釋原理。隨著藉由參照下述詳細描述而更了解本發明的其他實施方式以及許多意欲的優勢,它們將被立即領略。圖式的元件不一定相對於彼此按比例繪示。類似的元件符號標出了相對應的類似部分。 第1A圖示出了示出了根據一個實施方式的半導體裝置的水平截面圖。 第1B圖示出了根據一個實施方式的半導體裝置的垂直截面圖。 第1C圖示出了沿著第二方向取得的半導體裝置的垂直截面圖。 第1D圖示出了第1A圖中所示的半導體裝置的進一步截面圖。 第1E圖示出了第1B圖以及第1D圖中所示的半導體裝置之修飾的截面圖。 第2A圖示出了根據進一步實施方式的半導體裝置的水平截面圖。 第2B圖示出了第2A圖中所示的半導體裝置的垂直截面圖。 第3A圖示出了根據進一步實施方式的半導體裝置的水平截面圖。 第3B圖示出了第3A圖中所示的半導體裝置的垂直截面圖。 第4A圖示出了根據進一步實施方式的半導體裝置的水平截面圖。 第4B圖示出了第4A圖中所示的半導體裝置的垂直截面圖。 第5A圖以及第5B圖示出了根據實施方式的積體電路的示意圖。
1‧‧‧半導體裝置
150‧‧‧傳導填充物
151‧‧‧源極端
152‧‧‧汲極接觸材料
201‧‧‧源極區域
205‧‧‧汲極區域
207‧‧‧源極接觸溝槽
208‧‧‧汲極接觸溝槽
210‧‧‧閘極電極
211‧‧‧閘極介電層
215‧‧‧傳導通道
220‧‧‧本體區域
225‧‧‧本體接觸部分
249‧‧‧第一場介電層
250‧‧‧第一場板
252‧‧‧第二場板
253‧‧‧第二場介電層
259‧‧‧漂移區
260‧‧‧第一漂移區部分
261‧‧‧中間區域
262‧‧‧第二漂移區部分
263‧‧‧接觸部分
264‧‧‧傳導元件

Claims (20)

  1. 一種在一半導體基板中包含一電晶體的半導體裝置,該電晶體包含: 一第一傳導類型的一漂移區,鄰接於一汲極區域; 一第一場板以及鄰接於該漂移區的一第二場板,該第二場板被配置在該第一場板以及該汲極區域之間,該第二場板電連接至被配置在該漂移區中一接觸部分,以及 低於該漂移區的一較低摻雜濃度的該第一傳導類型的一中間部分,該中間部分以及該汲極區域之間的一距離小於該接觸部分以及該汲極區域之間的一距離。
  2. 如申請專利範圍第1項所述的半導體裝置,其中該漂移區以及該汲極區域被配置在平行於該半導體基板的一第一主要表面的一第一方向中,該第一以及該第二場板被配置在該第一方向中。
  3. 如申請專利範圍第1項所述的半導體裝置,其中該接觸部分被設置在該第一場板以及該第二場板之間。
  4. 如申請專利範圍第1項至第3項任一項所述的半導體裝置,其中在正交於該第一方向的一側向方向中該接觸部分的一側向延伸小於該第一以及第二場板任一的一側向延伸。
  5. 如申請專利範圍第1項至第3項任一項所述的半導體裝置,其中該第一場板以及該第二場板具有在該第一方向中測量的相同長度。
  6. 如申請專利範圍第1項至第3項任一項所述的半導體裝置,其中該第一場板以及該第二場板具有在正交於該第一方向的一第二側向方向中測量的相同寬度。
  7. 如申請專利範圍第1項至第3項任一項所述的半導體裝置,其中該第一場板被配置在該第一主要表面中的一第一場板溝槽中,以及該第二場板被配置在該第一主要表面中的一第二場板溝槽中,該第一場板溝槽的一深度等於該第二場板溝槽的一深度。
  8. 如申請專利範圍第1項至第3項任一項所述的半導體裝置,其中該中間部分被設置以與該第一場板以及該第二場板重疊。
  9. 一種在一半導體基板中包含一電晶體的半導體裝置,該電晶體包含: 由一第一傳導類型的一材料構成的一漂移區; 一第一場板; 一第二場板; 一第三場板,以及 在該漂移區中的一第一接觸部分,該第一、該第二以及該第三場板以離一源極區域的不同距離在一第一方向中被配置在該漂移區中,該第三場板至該源極區域的該距離大於該第一或第二場板至該源極區域的該距離,該第三場板電連接至該第一接觸部分。
  10. 如申請專利範圍第9項所述的半導體裝置,其中該第一接觸部分被設置在該第一場板以及該第二場板之間。
  11. 如申請專利範圍第9項所述的半導體裝置,其中該第一場板以及該第二場板具有在該第一方向中測量的相同長度。
  12. 如申請專利範圍第11項所述的半導體裝置,其中該第一或第二場板(280、283)的該長度小於該第三場板的一長度。
  13. 如申請專利範圍第9項至第12項任一項所述的半導體裝置,其中該第一場板、該第二場板以及該第三場板具有在正交於該第一方向的一第二側向方向中測量的相同寬度。
  14. 如申請專利範圍第9項至第12項任一項所述的半導體裝置,其中該第一場板被配置在該半導體基板的一第一主要表面中的一第一場板溝槽中,且該第二場板被配置在該半導體基板的該第一主要表面中的一第二場板溝槽中,該第一場板溝槽的一深度等於該第二場板溝槽的一深度。
  15. 如申請專利範圍第9項至第12項任一項所述的半導體裝置,進一步包含一第四場板,該第四場板電連接至該漂移區中的一第二接觸部分。
  16. 如申請專利範圍第9項以及第11項至第12項任一項所述的半導體裝置,其中該第一接觸部分被設置在該本體區域以及該第一場板之間。
  17. 如申請專利範圍第9項至第12項任一項所述的半導體裝置,其中該第一場板(280)以及該第二場板電連接至一源極端。
  18. 一種積體電路,包含如申請專利範圍第1項至第3項任一所述的半導體裝置。
  19. 如申請專利範圍第18項所述的積體電路,進一步包含形成在該半導體基板中的一第二電晶體。
  20. 如申請專利範圍第19項所述的積體電路,其中該電晶體的該漂移區的一長度與該第二電晶體的該漂移區的一長度不同。
TW106118285A 2016-06-09 2017-06-02 包含包括第一場板和第二場板電晶體的半導體裝置 TWI665803B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
??102016110645.3 2016-06-09
DE102016110645.3A DE102016110645B4 (de) 2016-06-09 2016-06-09 Halbleitervorrichtung mit einem eine erste feldplatte und eine zweite feldplatte aufweisenden transistor

Publications (2)

Publication Number Publication Date
TW201810650A true TW201810650A (zh) 2018-03-16
TWI665803B TWI665803B (zh) 2019-07-11

Family

ID=60419550

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106118285A TWI665803B (zh) 2016-06-09 2017-06-02 包含包括第一場板和第二場板電晶體的半導體裝置

Country Status (3)

Country Link
US (1) US10629690B2 (zh)
DE (1) DE102016110645B4 (zh)
TW (1) TWI665803B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3096832B1 (fr) * 2019-05-28 2022-05-13 St Microelectronics Rousset Structure de transistor
FR3106697A1 (fr) 2020-01-23 2021-07-30 Stmicroelectronics (Rousset) Sas Structure de transistor
CN114171585B (zh) * 2022-02-10 2022-05-17 北京芯可鉴科技有限公司 一种ldmosfet、制备方法及芯片和电路

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3534084B2 (ja) * 2001-04-18 2004-06-07 株式会社デンソー 半導体装置およびその製造方法
DE10339488B3 (de) 2003-08-27 2005-04-14 Infineon Technologies Ag Laterales Halbleiterbauelement mit einer wenigstens eine Feldelektrode aufweisenden Driftzone
DE102004041198B4 (de) * 2004-08-25 2016-06-09 Infineon Technologies Austria Ag Laterales Halbleiterbauelement mit einer Feldelektrode und einer Entladestruktur
DE102007020659B4 (de) * 2007-04-30 2012-02-23 Infineon Technologies Austria Ag Halbleiterbauelement und Verfahren zur Herstellung desselben
DE102007033839B4 (de) * 2007-07-18 2015-04-09 Infineon Technologies Austria Ag Halbleiterbauelement und Verfahren zur Herstellung desselben
US8174067B2 (en) * 2008-12-08 2012-05-08 Fairchild Semiconductor Corporation Trench-based power semiconductor devices with increased breakdown voltage characteristics
TWI455311B (zh) * 2010-05-11 2014-10-01 Sinopower Semiconductor Inc 橫向擴散金屬氧化物半導體元件
US8569842B2 (en) * 2011-01-07 2013-10-29 Infineon Technologies Austria Ag Semiconductor device arrangement with a first semiconductor device and with a plurality of second semiconductor devices
US8716788B2 (en) 2011-09-30 2014-05-06 Infineon Technologies Austria Ag Semiconductor device with self-charging field electrodes
US8963244B2 (en) * 2013-05-15 2015-02-24 Infineon Technologies Austria Ag Semiconductor device, integrated circuit and method of manufacturing a semiconductor device
US9401399B2 (en) * 2013-10-15 2016-07-26 Infineon Technologies Ag Semiconductor device
US9419130B2 (en) * 2013-11-27 2016-08-16 Infineon Technologies Austria Ag Semiconductor device and integrated circuit
JP6448258B2 (ja) * 2014-08-27 2019-01-09 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
DE102016101676B3 (de) * 2016-01-29 2017-07-13 Infineon Technologies Ag Elektrische schaltung, die eine halbleitervorrichtung mit einem ersten transistor und einem zweiten transistor und eine steuerschaltung enthält
US9985126B2 (en) * 2016-03-04 2018-05-29 Infineon Technologies Ag Semiconductor device comprising a first gate electrode and a second gate electrode

Also Published As

Publication number Publication date
US20170358650A1 (en) 2017-12-14
DE102016110645A1 (de) 2017-12-14
TWI665803B (zh) 2019-07-11
US10629690B2 (en) 2020-04-21
DE102016110645B4 (de) 2024-10-17

Similar Documents

Publication Publication Date Title
US10439030B2 (en) Semiconductor device having a channel region patterned into a ridge by adjacent gate trenches
KR101552022B1 (ko) 반도체 장치 및 반도체 장치를 제조하는 방법
US9748378B2 (en) Semiconductor device, integrated circuit and method of manufacturing a semiconductor device
CN107026207B (zh) 包括横向晶体管的半导体器件
US9419130B2 (en) Semiconductor device and integrated circuit
US9893178B2 (en) Semiconductor device having a channel separation trench
US9449968B2 (en) Method for manufacturing a semiconductor device and a semiconductor device
US9941354B2 (en) Semiconductor device comprising a first gate trench and a second gate trench
US9825148B2 (en) Semiconductor device comprising an isolation trench
US9614064B2 (en) Semiconductor device and integrated circuit
US9985126B2 (en) Semiconductor device comprising a first gate electrode and a second gate electrode
TWI665803B (zh) 包含包括第一場板和第二場板電晶體的半導體裝置
CN107644912B (zh) 包括晶体管阵列和终止区的半导体器件以及制造这样的半导体器件的方法
US10109734B2 (en) Semiconductor device comprising a transistor
US9825170B2 (en) Semiconductor device comprising a transistor array and a termination region and method of manufacturing such a semiconductor device
US10068975B2 (en) Semiconductor device having field plate structures, source regions and gate electrode structures between the field plate structures