SU1392630A1 - Duplex phase telegraphy signal demodulator - Google Patents
Duplex phase telegraphy signal demodulator Download PDFInfo
- Publication number
- SU1392630A1 SU1392630A1 SU864110714A SU4110714A SU1392630A1 SU 1392630 A1 SU1392630 A1 SU 1392630A1 SU 864110714 A SU864110714 A SU 864110714A SU 4110714 A SU4110714 A SU 4110714A SU 1392630 A1 SU1392630 A1 SU 1392630A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- phase
- amplitude comparator
- signal
- Prior art date
Links
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
Изобретение относитс к технике св зи. Цель изобретени - повьшение помехоустойчивости. Устройство содержит фазовые детекторы I и 2, фильтр 9 нижних частот, подстраиваемый генератор II, фазовращатель 12. Введены амплитудные компараторы 3 и 4, коммутаторы 5 и 6 пол рности, эл-т ИСКЛЮЧАЮЩЕЕ ИЛИ 7, сумматор 10, блок 13 поиска и фиксации фазового рассогла- совгши , состо щий из фильтров 14 и 20 нижних частот, источника 15 опорного напр жени , амплитудного компаратора 16, генератора 17 счетных импульсов, реверсивного счетчика 18, ЦАП 19. При отсутствии входного сигнала на вход блока 13 поступает нулевое напр жение, счетчик 18 включен на счет в одном направлении и на выходе блока 13 формируетс непрерывно по втор ющеес линейно нарастающее напр жение, к-рое через сумматор 10 модулирует частоту г-ра 11, осуществл поиск входного сигнала по частоте . Диапазон частот и скорость перестройки г-ра 11 определ етс размахом выходного напр жени ЦАП 19 и частотой следовани импульсов с г-рй 17 соответственно. Блок 13 обеспечивает значительные полосы частот зах- вата и удержани синхронного режима работы при произвольно малых значени х эквивалентной шумовой полосы и устран ет вление ложных захватов, т.е. значительно улучшает качество фильтрации опорного колебани . Is.п. ф-лы, 1 ил. (П со The invention relates to communication technology. The purpose of the invention is to improve noise immunity. The device contains phase detectors I and 2, low-pass filter 9, adjustable oscillator II, phase shifter 12. Amplitude comparators 3 and 4, polarity switches 5 and 6, EL-EXCLUSIVE OR 7, adder 10, phase search and fixation unit 13 are introduced consisted of filters 14 and 20 low frequencies, source 15 of reference voltage, amplitude comparator 16, generator 17 of counting pulses, reversible counter 18, DAC 19. In the absence of an input signal, the input of block 13 receives a zero voltage, the counter 18 is included in the account bottom direction and the output unit 13 is formed continuously along sec yuschees linearly increasing voltage to Roe-through adder 10 modulates the frequency of g-ra 11, search is performed on the input signal frequency. The frequency range and tuning rate of g-11 is determined by the sweep of the output voltage of the DAC 19 and the pulse frequency with g-17 of 17, respectively. Block 13 provides significant bands for capturing and holding synchronous operation at arbitrarily small values of the equivalent noise band and eliminates the phenomenon of spurious grips, i.e. significantly improves the filtering quality of the reference oscillation. Isp f-ly, 1 ill. (P of
Description
Изобретение относится к технике связи и может использоваться в радиосистемах для приема сигналов двукратной фазовой телеграфии.The invention relates to communication technology and can be used in radio systems for receiving signals of double phase telegraphy.
Цель изобретения - повышение помехоустойчивости.The purpose of the invention is to increase noise immunity.
На чертеже изображена структурная электрическая схема предложенного демодулятора.The drawing shows a structural electrical circuit of the proposed demodulator.
Демодулятор содержит первый 1 и второй 2 фазовые детекторы, первый 3 И второй 4 амплитудные компараторы, первый 5 и второй 6 коммутаторы полярности, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7, коммутатор 8 сигналов, фильтр 9 нижних частот, сумматор 10, подстраиваемый генератор 11, фазовращатель 12, блок 13 поиска и фиксации фазового рассогласования, состоящий из первого фильтра 14 нижних частот, источника 15 опорного напряжения, амплитудного компаратора 16, генератора 17 счетных импульсов, реверсивного счетчика 18, цифроаналогового преобразователя 19, второго фильтра 20 нижних частот.The demodulator contains the first 1 and second 2 phase detectors, the first 3 and second 4 amplitude comparators, the first 5 and second 6 polarity switches, an EXCLUSIVE OR 7 element, a signal switch 8, a low-pass filter 9, an adder 10, an adjustable oscillator 11, a phase shifter 12, block 13 searching and fixing the phase mismatch, consisting of the first low-pass filter 14, the reference voltage source 15, the amplitude comparator 16, the counter pulse generator 17, the counter 18, the digital-to-analog converter 19, the second filter 20 n lower frequencies.
Демодулятор работает следующим образом.The demodulator works as follows.
При отсутствии входного сигнала демодулятора на вход блока 13 поиска и фиксации фазового рассогласования поступает нулевое сивный счетчик 18 одном направлении ка 13 формируется ряющееся линейно нарастающее напряжение, которое через сумматор 10 модулирует частоту подстраиваемого генератора 11, осуществляя таким образом поиск входного сигнала демодулятора по частоте. Диапазон частот и скорость перестройки этого генератора определяются размахом выходного напряжения цифроаналогового преобразователя 19 и частотой следования импульсов с генератора 17 соответственно»In the absence of an input signal from the demodulator, a zero sivic counter 18 is supplied to the input of the phase mismatch search and fixing unit 13, and a linearly increasing voltage is generated in one direction 13, which modulates the frequency of the tunable generator 11 through the adder 10, thereby searching for the frequency demodulator input signal. The frequency range and the tuning speed of this generator are determined by the magnitude of the output voltage of the digital-analog converter 19 and the pulse repetition rate from the generator 17, respectively "
При появлении сигнала на входе 21 демодулятора на выходах первого 1 и второго 2 фазовых детекторов появляются сдвинутые по фазе на 90° напряжения биений с линейно изменяющейся частотой. Амплитудные компараторы 3 и 4 совместно с коммутаторами 5 и 6 полярности осуществляют выпрямление напряжений биений. Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 вырабатывает на своем выходе О при совпадении логических напряжение, ревервключен на счет в и на выходе блонепрерывно повто40 сигналов на своих входах, т.е. на выходах амплитудных компараторов 3 и 4, либо I - в противном случае. На выход коммутатора 8 сигнала подключается выходной сигнал коммутатора 5 полярности либо выходной сигнал второго коммутатора 6 полярности в соответствии с состоянием выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7. При этом полярность напряжения на выходе коммутатора 8 сигнала всегда положительна.When a signal appears at the input 21 of the demodulator, the outputs of the first 1 and second 2 phase detectors appear phase-shifted by 90 ° beating voltages with a linearly changing frequency. Amplitude comparators 3 and 4, together with polarity switches 5 and 6, rectify beating voltages. The element EXCLUSIVE OR 7 generates at its output О, when the logical voltage coincides, it is re-connected to the account in and at the output, it blondes continuously repeating 40 signals at its inputs, i.e. at the outputs of the amplitude comparators 3 and 4, or I otherwise. The output of the signal switch 8 is connected to the output signal of the polarity switch 5 or the output signal of the second polarity switch 6 in accordance with the state of the output of the EXCLUSIVE OR 7. element. In this case, the voltage polarity at the output of the signal switch 8 is always positive.
При сближении частот входного и опорного колебаний биения прекращаются, на выходах фазовых детекторов 1 и 2 и соответственно коммутатора 8 сигналов возникают изменяющиеся по уров~ ню постоянные напряжения. В момент превышения выходного напряжения коммутатора 8 сигналов над опорным уровнем, задаваемым источником 15, осуществляется останов однрнаправленного счета реверсивного счетчика 18, прекращается режим поиска и демодулятор переходит в режим синхронной работы. Характерной особенностью этого режима в данном устройстве является фиксация фазовых рассогласований на первом 1 и втором 2 фазовых детекторах на уровнях, задаваемых напряжением с выхода источника 15. В демодуляторе невозможен ложный захват на боковых дискретных составляющих спектра входного сигнала, что обусловлено подачей на вход амплитудного компаратора 16 постоянной составляющей выпрямленных напряжений биений (сигнала с выхода фильтра 14).When the frequencies of the input and reference oscillations approach each other, the beats cease; at the outputs of the phase detectors 1 and 2 and, respectively, of the signal switch 8, constant voltages varying in level appear. When the output voltage of the switch 8 of the signals exceeds the reference level set by the source 15, the unidirectional counting of the reverse counter 18 is stopped, the search mode is stopped and the demodulator goes into synchronous operation mode. A characteristic feature of this mode in this device is the fixation of phase mismatches at the first 1 and second 2 phase detectors at levels set by the voltage from the output of the source 15. In the demodulator, it is impossible to spuriously capture the input signal on the side discrete components of the spectrum, which is caused by the input of an amplitude comparator 16 the constant component of the rectified beats (signal from the output of the filter 14).
При изменении фазы на 90°, 180° или 270° выходного сигнала демодулятора, находящегося в синхронном режйд ме работы, напряжения на выходах первого 1 и второго 2 фазовых детекторов могут изменять свою полярность, но сохраняют свое значение. Сигнал на выходе коммутатора 8 сигналов остается неизменным за счет управляющих воздействий с выходов амплитудных компараторов 5 и 6 и с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7. Таким образом, обеспечивается нечувствительность подстраиваемого генератора 1 1 к информационной манипуляции фазы входного сигнала демодулятора. При этом совокупность бинарных логических сигналов на первом 22 и втором 23 выходах демодулятора выходные сигналы первого 3 и второго 4 амплитудных компараторов отражает все , четрые дискрета информационной манипуляции фазы входного сигнала демодулятора .When the phase changes by 90 °, 180 ° or 270 ° a demodulator output signal which is in synchronous operation IU rezhy d, voltage at the outputs of the first 1 and the second phase detectors 2 can change its polarity but retain its value. The signal at the output of the signal switch 8 remains unchanged due to control actions from the outputs of the amplitude comparators 5 and 6 and from the output of the EXCLUSIVE OR 7. element. Thus, the tunable generator 1 1 is insensitive to information manipulation of the phase of the input signal of the demodulator. The set of binary logic signals at the first 22 and second 23 outputs of the demodulator output signals of the first 3 and second 4 amplitude comparators reflects all four discrete information manipulations of the phase of the input signal of the demodulator.
Введение в предложенном устройстве блока поиска и фиксации фазового рассогласования позволяет обеспечить значительные полосы частот захвата и удержания синхронного режима работы при произвольно мапых значениях эквивалентной шумовой поломы и , кроме того, устранить явление ложных захватов, т.е. значительно улучшить качество фильтрации опорного колебания и повысить помехоустойчивость предложенного демодулятора.The introduction of a phase mismatch search and fixing unit in the proposed device makes it possible to provide significant frequency bands for the capture and hold of the synchronous operation mode at random values of the equivalent noise floor and, in addition, to eliminate the phenomenon of false captures, i.e. significantly improve the quality of filtering the reference oscillations and increase the noise immunity of the proposed demodulator.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864110714A SU1392630A1 (en) | 1986-09-10 | 1986-09-10 | Duplex phase telegraphy signal demodulator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864110714A SU1392630A1 (en) | 1986-09-10 | 1986-09-10 | Duplex phase telegraphy signal demodulator |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1392630A1 true SU1392630A1 (en) | 1988-04-30 |
Family
ID=21253994
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864110714A SU1392630A1 (en) | 1986-09-10 | 1986-09-10 | Duplex phase telegraphy signal demodulator |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1392630A1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2595629C1 (en) * | 2015-06-11 | 2016-08-27 | Владимир Ервандович Мартиросов | Frequency synthesizer |
-
1986
- 1986-09-10 SU SU864110714A patent/SU1392630A1/en active
Non-Patent Citations (1)
Title |
---|
Weber С. Demod-remod coherent tracking receiver for QPSK and SQPSK. - IEEE Transaction on Communications, vol. Com. - 28, 1980, 12, p. 1946, fig. 1. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2595629C1 (en) * | 2015-06-11 | 2016-08-27 | Владимир Ервандович Мартиросов | Frequency synthesizer |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5640428A (en) | Direct conversion receiver | |
Simon | Detection of harmonic burst signals | |
US3944932A (en) | Receiver filtering out both systematic pulse noise and random noise | |
SU1392630A1 (en) | Duplex phase telegraphy signal demodulator | |
US20010001543A1 (en) | Frequency-voltage conversion circuit and receiving apparatus | |
SU1392631A1 (en) | Phase telegraphy signal demodulator | |
JPS5915569B2 (en) | phase comparator | |
SU1392627A1 (en) | Frequency telegraphy signal demodulator | |
KR940000929B1 (en) | Digital frequency shift keying modulating circuit | |
SU1046941A1 (en) | Carrier frequency restoring device | |
JP2513329B2 (en) | Frequency modulated wave receiver | |
SU1392628A1 (en) | Phase telegraphy signal modulator | |
SU1413716A1 (en) | Frequency to voltage converter | |
SU1336073A1 (en) | Device for transmitting the telemetering signals | |
JP2550701B2 (en) | FSK receiver | |
RU2119253C1 (en) | Method and device for signal transmission and reception over three-phase power transmission line | |
JP2576266B2 (en) | FSK receiver | |
SU1758899A1 (en) | Quadrature frequency-shift signal demodulator | |
GB2213026A (en) | Control arrangement for a phase shift keying system | |
SU540401A1 (en) | Frequency-Managed Signal Receiver | |
SU1019580A1 (en) | Noise generator | |
SU1429898A1 (en) | Electrolytically coupled amplifier | |
SU1383498A1 (en) | Phase locking device | |
JP2517035B2 (en) | Frequency discrimination circuit | |
SU1658412A2 (en) | Device for wideband ramp-frequency-keyed signals |