SU1035601A2 - Multiplication device - Google Patents
Multiplication device Download PDFInfo
- Publication number
- SU1035601A2 SU1035601A2 SU813348020A SU3348020A SU1035601A2 SU 1035601 A2 SU1035601 A2 SU 1035601A2 SU 813348020 A SU813348020 A SU 813348020A SU 3348020 A SU3348020 A SU 3348020A SU 1035601 A2 SU1035601 A2 SU 1035601A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- multiplier
- register
- output
- block
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
оо елoo ate
О) Изобретение относитс k вычислительной технике и может быть исполь зовано при разработке быстрЬдёйству ющих устройств дл умножени чисел, представленных в любой позиционной системе счислени в дополнительном коде. По основному авт.св. N 888109 известно устройство дл умножени , содержащее регистр множимого, п бло ков вычислени разр дных значений произведени (п - число разр дов мн жимого), п буферных регистров перво группы и п буферных регистров второй группы, причем первые входы бло ков вычислени разр дных значений произведени соединены с выходами соответствующих разр дов регистра множимого, вторые входы - с входами множител устройства, третьи и четвертые входы - с выходами соответствующих буферных регистров первой и второй групп, входы буферных регистров первой и второй групп соединены соответственно с выходами старшего и младшего разр да соответствующих блоков вычислени разр дных значений произведени , выход первого буферного регистра второй группы подключен к выходу устройств четвертый вход последнего блока вычислени разр дных значений,произве дени соединен с входом коррекции устройства СП. Недостатком это устройства вл етс невозможность умножени на Нем чисел, представленных в дополнительном коде, что существенно суж ет область его применени . Цель изобретени - расширение об ласти применени устройства за счет возможности умножени чисел в допол нительном коде. Поставленна цель достигаетс тем что устройство дл умножени дополнительно содержит блок преобразовани множител в дополнительный код, информационныйвход которого соедине со входом множител устройства, первый и второй управл ющие входы - со входами знака множимого и признака дополнительного кода устройства соответственно , а выход - с четвертым входом последнего блока вычислени разр дных значений произведени . Кроме того,блок преобразовани мн Жител в дополнительный код содержит счетчик, регистр и Триггер, выход 0Ч которого подключен к счетному входу счетчика, а информационный выход к информационному входу счетчика, выход которого вл етс выходом блока , информационный вход которого соединен с информационным входом счетчика , выход переполнени которого соединен с информационным входом триггера, установочный вход которого соединен с установочным входом регистра и вторцм управл ющим входом блока, первый управл ющий вход которого подключен к разрешающему входу регистра. На фиг.1 приведена структурна схема устройства; на фиг.2 - блок преобразовани множител в. дополнительный код дл случа двоично-кодированной системы счислени . Устройство содержит (фиг.1) п-разр дный регистр1 мн кимого, блоки 2 вычислени разр дных значений произведени , буферные регистры 3 и первой и второй групп соответственно, блок 5 преобразовани множител в дополнительный код, вход 6 множител устройства, входы 7 и 8 знака множимого и признака дополнительного кода устройства соответственно выход 9 устройства. Первый вход 1-го блока 2 вычислени разр дных значений произведени (I 1,2,...,п) соединен с выходом 10 1-го разр да регистра 1 множимого, второй вход - с входом 6множител устройства, третий вход с выходом i-ro буферного .регистра 3 первой группы,, четвертый вход - с выходом i 4- 1 -го буферного регистра k второй группы, примем его выход 11 старшего разр да соединен с 1-м буферным регистром 3 первой группы, а выход 12 младшего разр да с Г-м буферным регистром второй . группы. Информационный вход блока 5 преобразовани множител е дополни- ; тельный код соединен со входом 6 множител устройства, а его первый и второй управл ющие входы - с входами 7и 8 знака мнс кимого и признака дополнительного кода устройства соответственно , выход блока 5 преобразоп вани мншител В дополнительный код соединен с четвертым входом последнего блока 2 вычислени разр дных значений произведени , выход первого буферного регистра 4 второй группы вл етс выходом 9 устройства. Совокупность -го блока 2 вычисле ни разр дных значений произведени и i-x буферных регистров 3 и 4 может быть конструктивно выполнена в виде единого модул 13,- реализованного, например, как болыда интегральна схемй. Включение в модуль 13 соотвествующего разр да регистра 1 мнсйкимого в качестве его третьего буферного регистра обеспечивает однородность устройства умножени чисел. , Блок 5 преобразовани множител в дополнительный код осуществл ет последовательное формирование дополнительного кода множител , начина с млад1 их разр дов, и содержит (()иг.2) К-разр дный двоичный комбинационный счетчик Ц, К-разр дный регистр 15 и триггер 16, причем выход триггера 16 подключен к счетному входу счетчика 1, информационный вы ход которого подключен к информационному входу регистра. 15, выход которого вл етс и выходом блока 5, информационный вход блока 5, вл ющийс входом 6 множител устройства, соединен с информационным входом счетчика И, выход переполнени кото рого соединен с информационным входо триггера 16,установочный вход которо го соединен с установочным входом регистра 15 и вторым управл ющим входом блока 5, вл ющимс входом 8 признака дополнительного кода устройства , первый управл ющий вход бло ка 5, вл ющийс и входом 7 знака множимого устройства, подключен к разрешакадему входу регистра 15Блок 5 преобразовани множител в дополнительный код работает еле - дующим образом. В исходном состо нии его регистр 15 обнулен, а в триггере 1б записана единица (запись этой единицы осуществл етс через второй управлпющий вход блока 5, вл ющийс и рходо 8 признака дополнительного кода). Далее в каждом такте работы устройства в счетчике производитс прибавление к младшей цифре К-инверсных двоичных цифр множител , поступающих на его информационный вход со входа 6 множител устройства { предполагаетс , что по этому входу в каждом такте поступает нар ду е К-пр мыми К-инверсных двоичных цифр множителл), 55 содержимого триггера 16, а получиБ;иа- с при этом сумма и перенос записываютс соответственно в регистр 01 Л 15 и триггер 16 (регистр 15 в блоке 5 фактически выполн ет роль рднотактной линии задержки информации). 3ai пись информации в регистр 15 осушестал етс только при наличии разрешающих потенциалов на входах 7 и 8 устройства одновременно. Наличие разрешающего потенциала на входе 7 устройства соответствует отрицательному множимому, а наличие разрешающего потенциала на 8 означает,что в устройстве производитс умножение числа в дополнительном коде ( в противном случёе предполагаетс , что выполн етс умножение чисел без учета их знаков,т.е.8 беззнаковой форме). Причем функции блока 5 преобразовани множител в дополнительный код в принципе может выполнить дополнительно введенный в устройство модуль 13, если, например, его- первый вход соединить со входом .6 множител ; а на второй и четвертый г.ходы подавать соответственно в каждо„ такте и только в первое такте К-разр дный- двочиный код 00... 01 при условии, что множимое отрицательное (в противном случае на эти входы необходимо подавать нули). Это обеспечивает однородность устройства дл умножени на уровне идентичных модулей 13 и может оказатьс целесообразным при небольших знамени х к. Работу устройства дл умножени чисел рассмотрим применительно к двоично-кодированной -и системе счислени , т.е. когда каждый разр д как множимого, так и множител представл ет собой набор из к двоичных цифр. В исходном состо нии буф ерные регистры 3 и j всех модулей 13, а также регистр 15 блока 5 преобразовани множител .в дополнительный код обнулены, в триггере 16 блока 5 записана единица, а в регистре 1 множимого хранитс п-разр дный 2-й код множимого (n-k - разр дный двоичный дополнительный код множимо-, го). В каждом из У1 первых тактов работы устройства на его вход 6 поступает параллельно К двоичных разр дов множител ., начина с его младших разр дов. При этом в i -м блоке 2 вычислени разр дных значении произ-ведени осуществл етс умножение К двоичных разр дов множител , поступающих на его второй вход со входа - 6 устройства, на К двоичных разр дов множимого, поступающих на его первый вход с выхода 10 f-ro 2-го разр да регистра 1 множимого и при бавление к К младшим разр дам получившегос при этом 2-К- - разр дного произведени , через четвертый и третий входы блока 2 соответственно младших двоичных разр дов произведени (i + 1)ro блока 2, сформированны в предыдущем такте и хранимых в буферном регистре 4 ( модул 13 и К старших двоичных разр дов произведени i то блока 2, сформированных , в предыдущем такте и хранимых в буферном регистре 3 t го модул 13. После этбго сформированные К младших двоичных разр дов произведени i -го блока 2 с его выхода 12 записываютс в i-и буферный регистр , а К старших двоичных разр дов произведени с выхода 11 в i -и буферный регистр 3. Одновременно с формированием разр дных произведений в блоках 2 устройства в течение первых И тактов .его работы в блоке 5 преобразовани множител в дополнительный код формируетс последовательным образом ( по К двоичных разр дов в каждом такте) дополнительный код множител , если только множимое отрицательное , значение которого ,по К двоичных разр дов поступает в каж дом такте, кроме первого, на четвертый вход последнего блока 2 формировани разр дных значений произведе ни (в первом такте на этот вход поступает нулева информаци , так как в исходном состо нии регистр 15 блока 5 обнулен). Этим самым практическ производитс прибавление кц старшим разр дам произведени множимого на множитель дополнительного кода множител , т.е. вводитс кор рекци в результат по знаку мноЖИМОГО . I После выполнени первых п тактов работы устройства осуществл етс дополнительно еще п тактов, в течение которых из устройства выводитс с соответствующим преобразованием информаци , хранима в буферных регистрах 3 и всех модулей 13- При этом, если множитель положительный, то на вход 6 устройства в каждом такте подаетс нулевой К-разр дный 016 двоичный код 0...000, если же житель отрицательный - единичный К-разр дный двоичный код 1...111К (подачу этих кодов легко осуществить, производ в регистре множител модифицированный сдвиг информации, т.е. заполн высвобождающиес при сдвиге разр ды значением знакового разр да множител ). Этим осуществл етс прибавление к и старшим разр дам произведени мнок имого на множитель дополнительного кода множимого, т.е. вводитс коррекци в результат по .знаку множител . Получение дополнительного кода множимого здесь основано на том, что и младших разр дов произведени h-разр дного множимого на максимально возможное И-разр дное число и есть дополинительный код множимого . Вывод 2- И-разр дного произведени множимого на множитель в устройстве осуществл етс в течение. 2VI тактов его работы через выход 9 в параллельно-последовательном коде (по к двоичных разр дов в каждом такте). В табл.1 дл . всех сочетаний знаков сомножителей приведены сведени о том. что используетс в устройстве в качестве коррекции результата и как оНа формируетс в нем. Как видно из таблицы, в устройстве фактически используетс хорсжю известный алгоритм умножени чисел в дополнительном Коде с двум вными коррекци ми. Следует только отметить , что если знаки множимого и множител вход т в их старшие 2 -е цифры (это всегда может быть обеспечено , например. За смет расширени разр дной сетки сомножителей, то в качестве коррекций используютс дополнительные коды множимого и множител , а знак рез,ультата определ етс автоматически двум старшими двоичными разр дами наиболее значимой 2-й цифры произведени : 00 означает, что произведение полоительное , 11 определ ет отрицательное произведение, 01 укаывает на то, что произошло полоительное переполнение при умножении двух наибольших по модулю отрицательных чисел;., сочетание 10 ыть не может. Если же знаки множимого и множител не вл ютс составной. 7 частью их старших .х цифр, то умножение производитс точно так же, как и в предыдущем случае, за исключением следующих двух обсто тельств: во-первых, в качестве коррекций используютс не дополнительные коды, а дополнени множимого и множител , т.е. дополнительные коды без знаков (дополнени ,как и дополнительные коды, получаютс в устрой стве автоматически либо в блоке 5 преобразовани множител в дополнительный код, либо за счет подачи на вход 6 устройства единиц в течение и дополнительных тактов его работы во-вторых, знак результата должен быть сформирован отдельно путем сложени п-о модулю даа знаковых раз р дов сомножителей (схема формирова ни знака дл этого случа не показана ) . Рассмотрим принцип работы устрой ства дл случа , когда И 2, К, а знаки множимого и множител вход в их старшие 2-е цифры. Пусть множи мое X : -1001111, множитель У 1 -П00111, тогда произведение Р Х-У + 01111111001001. 8 устройстве множимое и множитель представлены в дополнительном коде: Xi)n 10110001 и Ур 10011001. Все основные действи , выполн емые устройством при умножении заданных сомножителей , приведены в табл.2. После выполнени четырех тактов на выходе 9 устройства сформировано произведение Р 0001111111001001, два старших двоичных разр да которого указывают на то, что оно положи тельное (это произведение формируетс по четыре двоичных разр да в каждом такте). Таким образом, предложенное устройство при том же быстродействии, что и известное, обеспечивает умножение чисел как в дополнительном коде , так и в беззнаковой форме, т.е. без учета их знаков. Этим самым значительно расширена область его применени в сравнении с известным устройством. Таблица 1O) The invention relates to k computing technology and can be used in the development of high-speed devices for multiplying the numbers represented in any positional number system in the additional code. According to the main auth. N 888109 a device for multiplying is known, containing a register of multiplicable, n blocks for calculating discharge values of a product (n is the number of multiplicable bits), n buffer registers of the first group, and n buffer registers of the second group, with the first inputs of blocks of calculating bit values the products are connected to the outputs of the corresponding bits of the register of the multiplicand, the second inputs are with the inputs of the device multiplier, the third and fourth inputs are with the outputs of the corresponding buffer registers of the first and second groups, the inputs of the first and second buffer registers The second group is connected respectively to the outputs of the high and low bits of the corresponding blocks for calculating bit values of the product, the output of the first buffer register of the second group is connected to the output of devices, the fourth input of the last block for calculating bit values, is connected to the correction input of the SP device. The disadvantage of this device is the impossibility of multiplying the numbers represented in the additional code by Him, which significantly reduces its scope. The purpose of the invention is to expand the scope of application of the device due to the possibility of multiplying the numbers in the additional code. The goal is achieved by the fact that the device for multiplying additionally contains a unit for converting a multiplier into an additional code, the information input of which is connected to the input of the multiplier of the device, the first and second control inputs with the sign of the multiplicable sign and the attribute of the additional device code, respectively, and the output with the fourth input of the last block calculating bit values of the product. In addition, the transducer into the additional code contains a counter, a register and a trigger, the output 0H of which is connected to the counting input of the counter, and the information output to the information input of the counter, the output of which is the output of the block, whose information input is connected to the information input of the counter, the overflow output of which is connected to the information input of the trigger, the installation input of which is connected to the installation input of the register and the second control input of the block, the first control input of which is connected ene to enable input register. Figure 1 shows the block diagram of the device; 2 shows a multiplier conversion block; additional code for the case of a binary-coded number system. The device contains (Fig. 1) p-bit register 1 of the multiplicable, blocks 2 for calculating the bit values of the product, buffer registers 3 and the first and second groups, respectively, block 5 of converting the multiplier into an additional code, input 6 of the multiplier of the device, inputs 7 and 8 the sign of the multiplier and the sign of the additional device code, respectively, output 9 of the device. The first input of the 1st block 2 for calculating the bit values of the product (I 1,2, ..., p) is connected to the output 10 of the 1st digit of the register 1 multiplicand, the second input to the input 6 of the device multiplier, the third input to the output i -ro buffer .register 3 of the first group, fourth input - with output i of the 4–1th buffer register k of the second group, we will accept its output 11 of the most significant bit connected to the 1st buffer register 3 of the first group, and output 12 of the lower order Yes, with Mr. buffer register second. groups. The information input of the conversion factor block 5 is additional; The target code is connected to the input 6 of the device multiplier, and its first and second control inputs are connected to the inputs 7 and 8 of the sign and the additional code of the device, respectively, the output of the conversion unit 5 of the mixer B, the additional code is connected to the fourth input of the last bit 2 These production values, the output of the first buffer register 4 of the second group is the output 9 of the device. The set of the th block 2, the computation of either the bit values of the product and the i-x buffer registers 3 and 4, can be constructively implemented as a single module 13, implemented, for example, as an integrated circuit. The inclusion in the module 13 of the corresponding register register 1 of the multi as its third buffer register ensures the uniformity of the device of multiplying numbers. The block 5 of the conversion of the multiplier to the additional code implements the sequential formation of the additional code of the multiplier, starting with the younger 1, and contains (() ig.2) K-bit binary combination counter C, K-bit register 15 and trigger 16 The trigger output 16 is connected to the counting input of counter 1, the information output of which is connected to the information input of the register. 15, the output of which is also the output of block 5, the information input of block 5, which is the input 6 of the multiplier of the device, is connected to the information input of the counter I, the overflow output of which is connected to the information input of trigger 16, the installation input of which is connected to the setup input of the register 15 and the second control input of the unit 5, which is the input 8 of the attribute of the additional device code, the first control input of the unit 5, which is also the input 7 of the sign of the multiplicand device, is connected to the permission of the input of the register 15 Block 5 Ani factor in the additional code work barely - follows. In the initial state, its register 15 is zero, and in the trigger 1b a unit is recorded (this unit is recorded through the second control input of block 5, which is also the same as the 8 sign of the additional code). Then, in each cycle of the device operation in the counter, the K-inverse binary digits of the multiplier are added to the lower digit, which arrive at its information input from the input 6 of the device multiplier {it is assumed that along this input in each clock cycle inverse binary digits multiplier), 55 is the contents of trigger 16, and get B; and, with this, the sum and transfer are written respectively to register 01 L 15 and trigger 16 (register 15 in block 5 actually plays the role of a fixed-line information delay line). 3ai, the information in register 15 is dried only if there are permissive potentials at inputs 7 and 8 of the device at the same time. The presence of the resolving potential at the input 7 of the device corresponds to a negative multiplicand, and the presence of the resolving potential by 8 means that the device multiplies the number in the additional code (otherwise it is assumed that the multiplication of numbers is performed without taking into account their signs, i.e. form). Moreover, the functions of the multiplier conversion unit 5 to the additional code can in principle be performed by the module 13 additionally entered into the device, for example, if its first input is connected to the input of the .6 multiplier; and on the second and fourth gates, to submit respectively in each tact and only in the first clock of the K-bit-two-way code 00 ... 01 provided that the multiplicable is negative (otherwise, these inputs must be supplied with zeros). This ensures the homogeneity of the multiplier at the level of identical modules 13 and may be appropriate with small k digits. Consider the operation of the multiplier for the binary-coded and numeration system, i.e. when each bit of both a multiplier and a multiplier is a set of k binary numbers. In the initial state, the buffer registers 3 and j of all modules 13, as well as the register 15 of the conversion factor multiplier 5. The additional code is reset to zero, one is recorded in the trigger 16 of block 5, and the n-bit 2nd code is stored in the register 1 of the multiplicand multiplicand (nk is a binary complementary code of the multiplicand). In each of the U1 first cycles of operation of the device, its input 6 comes in parallel to the binary bits of the multipliers, beginning with its younger bits. At the same time, in the i-th block 2 of calculating the discharge values of the product, the multiplication K of the binary bits of the multiplier arriving at its second input from the input — 6 devices — is performed, on K the binary bits of the multiplicand arriving at its first input from output 10 f-ro of the 2nd bit of register 1 multiplicand and addition to K younger bits of the resulting 2-K- - bit product, through the fourth and third inputs of block 2 respectively the lower binary bits of the product (i + 1) ro block 2, formed in the previous clock cycle and stored in buffer mode ister 4 (module 13 and K of the highest binary bits of the product i of block 2 formed in the previous clock and stored in the buffer register 3 of the 13th module 13. After this, the formed K of the lower binary bits of the i block of the 2nd block from its output 12 are written in the i-and buffer register, and the upper binary bits of the output from output 11 are in the i-and buffer register 3. Simultaneously with the formation of the bit products in blocks 2 of the device during the first AND cycles of its operation in block 5, the multiplier in additional code forms With a sequential image (in K binary bits in each clock) the additional code of the multiplier, if only multiplicable is negative, the value of which, in K binary bits enters in each clock cycle, except the first, on the fourth input of the last block 2 forming the bit values neither (in the first clock cycle, this input receives zero information, since in the initial state the register 15 of block 5 is reset). This is the most practical way to add kc to the senior bits of the product of the multiplier by the multiplier of the additional multiplier code, i.e. Correspondence is entered into the result by the sign of the POSSIBLE. I After completing the first n cycles of operation of the device, n additional cycles are performed, during which information is stored from the device with the corresponding conversion, stored in the buffer registers 3 and all modules 13. At the same time, if the multiplier is positive, then the input 6 of the device is in each A zero K-bit 016 binary code 0 ... 000 is applied to the clock cycle, if the resident is negative - a single K-bit binary code 1 ... 111K (the supply of these codes is easy to implement, producing a modified information shift in the multiplier register, t. e. the value of the sign bit multiplier is filled in when the shift is released. This makes it possible to add to and higher-order multiplications of the product of the additional factor of the multiplicand, i.e. a correction is entered into the result for the multiplier sign. The receipt of the additional multiplicand code here is based on the fact that the lower-order bits of the product of the h-discharge multiplicand by the maximum possible AND-bit number is an additional multiplicand code. The output of the 2-AND-bit product of the multiplier by the multiplier in the device is carried out for. 2VI cycles of its operation through output 9 in a parallel-serial code (according to the binary bits in each cycle). In table.1 dl. All combinations of signs of factors are cited. what is used in the device as a result correction and how it is formed in it. As can be seen from the table, the device actually uses a well-known algorithm for multiplying numbers in an additional Code with two explicit corrections. It should only be noted that if the signs of the multiplicand and multiplier are included in their higher 2-th digits (this can always be ensured, for example. For estimates of the expansion of the discharge grid of factors, then additional multiplicative and multiplication codes are used as corrections, and , ultata is automatically determined by the two most significant binary digits of the most significant 2nd digit of the product: 00 means that the product is positive, 11 determines negative, 01 indicates that a positive overflow has occurred If the signs of the multiplicand and the multiplier are not a compound. 7 are part of their higher digits, then the multiplication is exactly the same as in the previous case, with the exception of the following two circumstances: first, as corrections, not additional codes are used, but additions to the multiplicand and multipliers, i.e. additional codes without signs (additions, like additional codes, are obtained in the device automatically or in block 5 in to An additional code, or by supplying 6 units for an input to the device during and additional cycles of its operation, second, the sign of the result should be formed separately by adding a p-o module to significant periods of factors (the form of the sign for this case is not shown). Consider the principle of operation of the device for the case when I 2, K, and the signs of multiplicand and multiplier are the input to their senior 2 nd digits. Let my X multiply: -1001111, multiplier У 1 -П00111, then the product Р Х-У + 01111111001001. 8 the multiplicand device and the multiplier are presented in the additional code: Xi) n 10110001 and Ур 10011001. All the main actions performed by the device when multiplying given factors, are given in table.2. After performing four clock cycles at the output 9 of the device, the product P 0001111111001001 is formed, the two most significant binary bits of which indicate that it is positive (this product is formed by four binary bits in each clock cycle). Thus, the proposed device, with the same speed as the known one, provides for the multiplication of numbers both in the additional code and in the unsigned form, i.e. without regard to their marks. This greatly expanded its scope in comparison with the known device. Table 1
Результат не кор-ректируетс The result is not corrected.
Дополнительный код множител Additional multiplier code
Дополнительный код Additional code
+ множимого+ multiplicand
Дополнительные коды множимоно и множител Additional codes multiply and multiplier
апись информации в регистр 15 блока 5 блокируетс по входу 7 устройстваwriting information to the register 15 of block 5 is blocked by the input 7 of the device
На вход 6 устройства в течение п дополнительных тактов подаютс нули At the input 6 of the device for n extra clock cycles are zeros.
Разрешаетс прием информации в регистр 15 блока 5 по входам 7, 8 устройстваInformation is allowed to be received into register 15 of block 5 via inputs 7, 8 of the device.
На вход 6 устройства в течениеTo the input 6 of the device for
п дополнительных тактов поступаютn additional bars come
нули.zeros.
Прием информации в регистр 15Reception of information in the register 15
блока 3 блокируетс по входуblock 3 is blocked on input
7 устройства7 devices
На вход 6 устройства в течениеTo the input 6 of the device for
п дополнительных тактов подаютс n additional bars are given
единицыunits
Разрешаетс прием информацииAllowed to receive information
в регистр 15 блока 5 по входамto register 15 of block 5 on inputs
7,8 устройства.7.8 devices.
На вход 6 устройства в течение п дополнительных тактов поступаютAt the input 6 of the device during n additional cycles come
единицыunits
1011 10011011,100
0110001101100011
0000 0000
00000000
0110001101100011
10111011
1001 1001
0110001101100011
+ 0110+ 0110
+ 0111+ 0111
0111000001110000
00000000
10111011
11111111
ТПТ0010Т 0111 0110TPT0010T 0111 0110
1011001010110010
Т а б л иT a b l i
ц аc a
0001 0001
100) 1001100) 1001
00001001 0000 000000001001 0000 0000
11001100
11111111
00001111 0000 000000001111 0000 0000
0000111100001111
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813348020A SU1035601A2 (en) | 1981-10-23 | 1981-10-23 | Multiplication device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813348020A SU1035601A2 (en) | 1981-10-23 | 1981-10-23 | Multiplication device |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU888109 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1035601A2 true SU1035601A2 (en) | 1983-08-15 |
Family
ID=20980423
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813348020A SU1035601A2 (en) | 1981-10-23 | 1981-10-23 | Multiplication device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1035601A2 (en) |
-
1981
- 1981-10-23 SU SU813348020A patent/SU1035601A2/en active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 888109, кл. G 06 F 7/52. 1978 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1035601A2 (en) | Multiplication device | |
SU1667059A2 (en) | Device for multiplying two numbers | |
SU1185328A1 (en) | Multiplying device | |
SU1262480A1 (en) | Dividing device | |
SU367421A1 (en) | DIGITAL DEVICE FOR ACCELERATED DIVISION | |
SU1140114A1 (en) | Device for scaling numbers in residual system notation | |
SU734669A1 (en) | Converter of proper binary fraction into binary-decimal fraction and integer binary-decimal numbers into binary numbers | |
SU1179322A1 (en) | Device for multiplying two numbers | |
SU1541628A1 (en) | Control processor | |
SU1280389A1 (en) | Versions of device for calculating product of vectors | |
SU1233136A1 (en) | Multiplying device | |
RU2021633C1 (en) | Multiplying device | |
SU1157541A1 (en) | Sequential multiplying device | |
SU1608689A1 (en) | Systolic processor for computing polynomial functions | |
SU1517026A1 (en) | Dividing device | |
SU1291977A1 (en) | Device for calculating values of simple functions in modular number system | |
SU1223224A1 (en) | Device for dividing n-digit numbers | |
SU1309019A1 (en) | Multiplying device | |
SU798800A1 (en) | Binary-decimal- to-binary code converter | |
SU1376082A1 (en) | Multiplication and division device | |
SU1541596A1 (en) | Division device | |
SU741260A1 (en) | Converter of proper binary-decimal fraction into binary fraction and integer binary numbers into binary-decimal numbers | |
RU1791813C (en) | Device for integer division by constant of @@@ | |
SU888109A1 (en) | Multiplier | |
SU783787A1 (en) | Converter of binary code into binary-decimal code of degrees and minutes |