Nothing Special   »   [go: up one dir, main page]

SU1091167A1 - Device for checking pulse sequence source - Google Patents

Device for checking pulse sequence source Download PDF

Info

Publication number
SU1091167A1
SU1091167A1 SU833541497A SU3541497A SU1091167A1 SU 1091167 A1 SU1091167 A1 SU 1091167A1 SU 833541497 A SU833541497 A SU 833541497A SU 3541497 A SU3541497 A SU 3541497A SU 1091167 A1 SU1091167 A1 SU 1091167A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
outputs
elements
source
Prior art date
Application number
SU833541497A
Other languages
Russian (ru)
Inventor
Петр Абрамович Грубер
Александр Федорович Чердак
Original Assignee
Предприятие П/Я А-3903
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3903 filed Critical Предприятие П/Я А-3903
Priority to SU833541497A priority Critical patent/SU1091167A1/en
Application granted granted Critical
Publication of SU1091167A1 publication Critical patent/SU1091167A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИСТОЧНИКА ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ, содержащее первый, второй и третий элементы ИЛИ, первый и второй элементы И,, триггер, причем выходы чбтных импульсов контролируемого источника соединены с входами первого элемента ИЛИ, выходы нечетных импульсов контролируемого источника соединены с входами второго элемента ИЛИ, выходы первого и .второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов И, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого  вл етс  контрольным выходом устройства , тактовый и установочный входы устройства соединены соответственно со счетным и установочным входами триггера, нулевой и единичный выходы которого соединены с вторыми входами первого и второго элементов И соответственно, отличающеес  тем, что, с целью повышени  полноты контрол , в устройство введена схема сравнени , причем выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторым входами схемы сравнени , выход которой соединен с третьим входом (Л . третьего элемента ИЛИ.A DEVICE FOR MONITORING A SOURCE OF A PULSED SEQUENCE containing the first, second and third elements OR, the first and second elements AND, a trigger, the outputs of the white pulses of the monitored source are connected to the inputs of the first element OR, the outputs of the odd pulses of the monitored source are connected to the inputs of the second element OR, the outputs of the first and second elements OR are connected to the first inputs of the first and second elements AND, respectively, whose outputs are connected respectively to the first and second inputs of the third the OR element, the output of which is the control output of the device, the clock and installation inputs of the device are connected respectively to the counting and installation inputs of the trigger, the zero and single outputs of which are connected to the second inputs of the first and second elements AND, respectively, in order to increase completeness control unit, a comparison circuit is entered into the device, with the outputs of the first and second OR elements connected respectively to the first and second inputs of the comparison circuit, the output of which is connected to the third input (L. the third element OR.

Description

О5O5

Claims (1)

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИСТОЧНИКА ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ, содержащее первый, второй и третий элементы ИЛИ, первый и второй элементы И,, триггер, причем выходы чётных импульсов контролируемого источника соединены с входами первого элемента ИЛИ, выходы нечетных импульсов контролируемого источника соединены с входа- ми второго элемента ИЛИ, выходы первого и .второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов И, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого является контрольным выходом устройства, тактовый и установочный входы устройства соединены 1соответственно со счетным и установочным входами триггера, нулевой и единичный выходы которого соединены с вторыми входами первого и второго элементов И соответственно, отличающееся тем, что, с целью повышения полноты контроля, в устройство введена' схема сравнения, причем выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторым входами схемы сравнения, выход которой соединен с третьим входом третьего элемента ИЛИ.DEVICE FOR CONTROL OF SOURCE OF A PULSE SEQUENCE, containing the first, second and third elements of OR, the first and second elements of AND, a trigger, the outputs of the even pulses of the controlled source being connected to the inputs of the first OR, the outputs of the odd pulses of the controlled source are connected to the inputs of the second element OR, the outputs of the first and second elements OR are connected to the first inputs of the first and second elements, respectively, the outputs of which are connected respectively to the first and second inputs of the third element nt OR, whose output is the control output of the device, the clock and installation inputs of the device are connected 1 respectively to the counting and installation inputs of the trigger, the zero and single outputs of which are connected to the second inputs of the first and second elements AND, respectively, characterized in that, in order to increase the completeness of control , a comparison circuit is introduced into the device, the outputs of the first and second OR elements being connected respectively to the first and second inputs of the comparison circuit, the output of which is connected to the third input of the of the element OR. сравнения, сигнал на выходе которого имеет место только тогда, когда на его входах одновременно имеются или отсутствуют входные сигналы, первый элемент И 7, второй элемент И 8, триггер 9, третий элемент ИЛИ 10.comparison, the signal at the output of which takes place only when at its inputs there are simultaneously or are not input signals, the first element And 7, the second element And 8, trigger 9, the third element OR 10. Устройство работает следующим образом.The device operates as follows. Выходы контролируемого источника последовательности импульсов разделены на две группы. На входы элемента ИЛИ 1 поступают четные, а на входы элемента · ИЛИ 2 — нечетные контролируемые импульсы. При нормальной работе источника последовательности импульсов на выходе только одного из элементов ИЛИ 1 и ИЛИ 2 поочередно будет присутствовать выходной сигнал, который поступает на соответствующий вход схемы 6 сравнения. В этом случае на выходе 5 сигнал неисправности будет отсутствовать. В случае ошибочной ситуации в работе источника последовательности импульсов, характеризующейся единичным состояним двух и более разрядов и нулевым состоянием всех разрядов, на выходах элементов ИЛИ 1 и ИЛИ 2 образуются два единичных или два нулевых сигнала, которые одновременно поступают на входы схемы 6 сравнения. Сигнал неисправности с выхода схемы 6 сравнения через элемент ИЛИ 10 поступает на контрольный выход 5 устройства.The outputs of the controlled source of the pulse sequence are divided into two groups. The inputs of the element OR 1 are even, and the inputs of the element · OR 2 are odd controlled pulses. During normal operation of the source of the pulse sequence, the output of only one of the elements OR 1 and OR 2 will alternately present an output signal that is fed to the corresponding input of the comparison circuit 6. In this case, there will be no fault signal at output 5. In the event of an error in the operation of the source of the pulse sequence, characterized by a single state of two or more bits and a zero state of all bits, two single or two zero signals are generated at the outputs of the elements OR 1 and OR 2, which simultaneously arrive at the inputs of the comparison circuit 6. The fault signal from the output of the comparison circuit 6 through the OR element 10 is supplied to the control output 5 of the device. Сигнал неисправности формируется так-, же в случае нарушения очередности появления сигналов на выходах контролируемого источника последовательности импульсов. В этом случае контроль осуществляется элементами И 7, И 8 и триггером 9, на счетный вход которого подаются те же импульсы, что и на вход контролируемого источника последовательности импульсов. Единичный сигнал появляется на прямом выходе триггера 9 одновременно с появлением единичного сигнала на выходе элемента ИЛИ 2, входы которого подсоединены к нечетным выходам контролируемого источника последовательности импульсов. На инверсном выходе триггера 9 единичный сигнал появляется одновременно с появлением единичного сигнала на выходе элемента ИЛИ 1.The malfunction signal is also generated in the case of a violation of the sequence of occurrence of signals at the outputs of the monitored pulse sequence source. In this case, the control is carried out by elements AND 7, AND 8 and trigger 9, to the counting input of which the same pulses are applied as to the input of the controlled source of the pulse sequence. A single signal appears at the direct output of the trigger 9 simultaneously with the appearance of a single signal at the output of the element OR 2, the inputs of which are connected to the odd outputs of the controlled source of the pulse sequence. On the inverse output of trigger 9, a single signal appears simultaneously with the appearance of a single signal at the output of the element OR 1. При нарушении очередности появления импульсов на выходах контролируемого источника импльсовна обоих входах элемента И 7 или И 8 появляются два единичных сигнала. Сигнал неисправности с выхода элемента И 7 или И 8 через элемент ИЛИ 10 поступит на выход 5.If the order of occurrence of pulses is violated at the outputs of the controlled source, two single signals appear on both inputs of the And 7 or And 8 element. The fault signal from the output of the element And 7 or And 8 through the element OR 10 will go to output 5. Вновь введенная схема сравнения обеспечивает фиксацию неисправности контролируемого источника последовательности импульсов при пропаданйи тактового сигнала на входе контролируемого источника, тем самым увеличивается полнота контроля' источника последовательности импульсов.The newly introduced comparison circuit fixes the failure of the monitored pulse sequence source when the clock signal is lost at the input of the monitored source, thereby increasing the completeness of control of the pulse sequence source. Тираж 699 ПодписноеCirculation 699 Subscription
SU833541497A 1983-01-25 1983-01-25 Device for checking pulse sequence source SU1091167A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833541497A SU1091167A1 (en) 1983-01-25 1983-01-25 Device for checking pulse sequence source

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833541497A SU1091167A1 (en) 1983-01-25 1983-01-25 Device for checking pulse sequence source

Publications (1)

Publication Number Publication Date
SU1091167A1 true SU1091167A1 (en) 1984-05-07

Family

ID=21045924

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833541497A SU1091167A1 (en) 1983-01-25 1983-01-25 Device for checking pulse sequence source

Country Status (1)

Country Link
SU (1) SU1091167A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 607219, кл. G 06 F 1 1/00, 1975. 2. Папернов А. А. Логические основы цифровых машин и программировани . М., «Наука, 1968, с. 267, рис. 11.8(прототип). *

Similar Documents

Publication Publication Date Title
SU1091167A1 (en) Device for checking pulse sequence source
GB1122472A (en) Systems for testing components of logic circuits
SU1275447A2 (en) Device for checking source of sequential pulses
SU943980A1 (en) Device for monitoring n-channel control system of gate-type converter
RU2030107C1 (en) Paraphase converter
RU1783517C (en) Controlled summer
SU1103373A1 (en) Majority-redundant device
SU1242955A1 (en) Controlled adder
SU1175030A1 (en) Device for checking pulse sequence
SU1045395A1 (en) Polyfunctional logical module
SU1200397A1 (en) Pulse shaper
SU788378A1 (en) Device for checking "1 from n" code
SU1501060A1 (en) Device for checking digital integrated microcircuits
SU1485249A1 (en) Logic circuit check unit
SU754366A1 (en) Distributor monitoring device
SU834877A1 (en) Device for detecting pulse loss
SU1102039A1 (en) Device for checking distributor
SU1471206A1 (en) Unit for counting articles
SU1383367A1 (en) Device for checking compare circuits
SU1522383A1 (en) Digital pulse generator
SU1175022A1 (en) Device for checking pulse trains
SU890399A1 (en) Majority device
SU847321A1 (en) Device for checking pulse train source
SU1471193A1 (en) Optimal fibonacci p-code checker
SU1182668A1 (en) Pulse repetition frequency divider