Claims (1)
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИСТОЧНИКА ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ, содержащее первый, второй и третий элементы ИЛИ, первый и второй элементы И,, триггер, причем выходы чётных импульсов контролируемого источника соединены с входами первого элемента ИЛИ, выходы нечетных импульсов контролируемого источника соединены с входа- ми второго элемента ИЛИ, выходы первого и .второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов И, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого является контрольным выходом устройства, тактовый и установочный входы устройства соединены 1соответственно со счетным и установочным входами триггера, нулевой и единичный выходы которого соединены с вторыми входами первого и второго элементов И соответственно, отличающееся тем, что, с целью повышения полноты контроля, в устройство введена' схема сравнения, причем выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторым входами схемы сравнения, выход которой соединен с третьим входом третьего элемента ИЛИ.DEVICE FOR CONTROL OF SOURCE OF A PULSE SEQUENCE, containing the first, second and third elements of OR, the first and second elements of AND, a trigger, the outputs of the even pulses of the controlled source being connected to the inputs of the first OR, the outputs of the odd pulses of the controlled source are connected to the inputs of the second element OR, the outputs of the first and second elements OR are connected to the first inputs of the first and second elements, respectively, the outputs of which are connected respectively to the first and second inputs of the third element nt OR, whose output is the control output of the device, the clock and installation inputs of the device are connected 1 respectively to the counting and installation inputs of the trigger, the zero and single outputs of which are connected to the second inputs of the first and second elements AND, respectively, characterized in that, in order to increase the completeness of control , a comparison circuit is introduced into the device, the outputs of the first and second OR elements being connected respectively to the first and second inputs of the comparison circuit, the output of which is connected to the third input of the of the element OR.
сравнения, сигнал на выходе которого имеет место только тогда, когда на его входах одновременно имеются или отсутствуют входные сигналы, первый элемент И 7, второй элемент И 8, триггер 9, третий элемент ИЛИ 10.comparison, the signal at the output of which takes place only when at its inputs there are simultaneously or are not input signals, the first element And 7, the second element And 8, trigger 9, the third element OR 10.
Устройство работает следующим образом.The device operates as follows.
Выходы контролируемого источника последовательности импульсов разделены на две группы. На входы элемента ИЛИ 1 поступают четные, а на входы элемента · ИЛИ 2 — нечетные контролируемые импульсы. При нормальной работе источника последовательности импульсов на выходе только одного из элементов ИЛИ 1 и ИЛИ 2 поочередно будет присутствовать выходной сигнал, который поступает на соответствующий вход схемы 6 сравнения. В этом случае на выходе 5 сигнал неисправности будет отсутствовать. В случае ошибочной ситуации в работе источника последовательности импульсов, характеризующейся единичным состояним двух и более разрядов и нулевым состоянием всех разрядов, на выходах элементов ИЛИ 1 и ИЛИ 2 образуются два единичных или два нулевых сигнала, которые одновременно поступают на входы схемы 6 сравнения. Сигнал неисправности с выхода схемы 6 сравнения через элемент ИЛИ 10 поступает на контрольный выход 5 устройства.The outputs of the controlled source of the pulse sequence are divided into two groups. The inputs of the element OR 1 are even, and the inputs of the element · OR 2 are odd controlled pulses. During normal operation of the source of the pulse sequence, the output of only one of the elements OR 1 and OR 2 will alternately present an output signal that is fed to the corresponding input of the comparison circuit 6. In this case, there will be no fault signal at output 5. In the event of an error in the operation of the source of the pulse sequence, characterized by a single state of two or more bits and a zero state of all bits, two single or two zero signals are generated at the outputs of the elements OR 1 and OR 2, which simultaneously arrive at the inputs of the comparison circuit 6. The fault signal from the output of the comparison circuit 6 through the OR element 10 is supplied to the control output 5 of the device.
Сигнал неисправности формируется так-, же в случае нарушения очередности появления сигналов на выходах контролируемого источника последовательности импульсов. В этом случае контроль осуществляется элементами И 7, И 8 и триггером 9, на счетный вход которого подаются те же импульсы, что и на вход контролируемого источника последовательности импульсов. Единичный сигнал появляется на прямом выходе триггера 9 одновременно с появлением единичного сигнала на выходе элемента ИЛИ 2, входы которого подсоединены к нечетным выходам контролируемого источника последовательности импульсов. На инверсном выходе триггера 9 единичный сигнал появляется одновременно с появлением единичного сигнала на выходе элемента ИЛИ 1.The malfunction signal is also generated in the case of a violation of the sequence of occurrence of signals at the outputs of the monitored pulse sequence source. In this case, the control is carried out by elements AND 7, AND 8 and trigger 9, to the counting input of which the same pulses are applied as to the input of the controlled source of the pulse sequence. A single signal appears at the direct output of the trigger 9 simultaneously with the appearance of a single signal at the output of the element OR 2, the inputs of which are connected to the odd outputs of the controlled source of the pulse sequence. On the inverse output of trigger 9, a single signal appears simultaneously with the appearance of a single signal at the output of the element OR 1.
При нарушении очередности появления импульсов на выходах контролируемого источника импльсовна обоих входах элемента И 7 или И 8 появляются два единичных сигнала. Сигнал неисправности с выхода элемента И 7 или И 8 через элемент ИЛИ 10 поступит на выход 5.If the order of occurrence of pulses is violated at the outputs of the controlled source, two single signals appear on both inputs of the And 7 or And 8 element. The fault signal from the output of the element And 7 or And 8 through the element OR 10 will go to output 5.
Вновь введенная схема сравнения обеспечивает фиксацию неисправности контролируемого источника последовательности импульсов при пропаданйи тактового сигнала на входе контролируемого источника, тем самым увеличивается полнота контроля' источника последовательности импульсов.The newly introduced comparison circuit fixes the failure of the monitored pulse sequence source when the clock signal is lost at the input of the monitored source, thereby increasing the completeness of control of the pulse sequence source.
Тираж 699 ПодписноеCirculation 699 Subscription