Nothing Special   »   [go: up one dir, main page]

KR20020002516A - 액정 표시 소자의 게이트 전극 형성방법 - Google Patents

액정 표시 소자의 게이트 전극 형성방법 Download PDF

Info

Publication number
KR20020002516A
KR20020002516A KR1020000036710A KR20000036710A KR20020002516A KR 20020002516 A KR20020002516 A KR 20020002516A KR 1020000036710 A KR1020000036710 A KR 1020000036710A KR 20000036710 A KR20000036710 A KR 20000036710A KR 20020002516 A KR20020002516 A KR 20020002516A
Authority
KR
South Korea
Prior art keywords
gate electrode
tft
film
passivation layer
forming
Prior art date
Application number
KR1020000036710A
Other languages
English (en)
Other versions
KR100770470B1 (ko
Inventor
이승민
Original Assignee
주식회사 현대 디스플레이 테크놀로지
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 현대 디스플레이 테크놀로지 filed Critical 주식회사 현대 디스플레이 테크놀로지
Priority to KR1020000036710A priority Critical patent/KR100770470B1/ko
Publication of KR20020002516A publication Critical patent/KR20020002516A/ko
Application granted granted Critical
Publication of KR100770470B1 publication Critical patent/KR100770470B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • H01L29/786

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정 표시 소자의 게이트 전극 형성 방법에 관한 것으로, 듀얼 게이트 전극을 형성하여 전기적 특성을 향상시킨 액정 표시 소자의 게이트 전극 형성방법을 개시한다.
개시된 본 발명은, 유리기판과 같은 투명성 절연기판 상에 하부 게이트 전극을 형성하고, 전체 상부에 게이트 절연막을 증착하는 단계; 상기 게이트 절연막 상부에 반도체층을 형성하고 이어서 단일 혹은 적층의 소오스/드레인용 금속막 증착하는 단계; 상기 소오스/드레인용 금속막을 식각하여 소오스/드레인 전극을 형성하고, 연속해서 상기 반도체층의 소정부분을 식각하여 박막 트랜지스터를 형성하고 상기 결과물 상부에 보호막을 형성하는 단계; 상기 보호막을 식각하여, 박막 트랜지스터의 소오스 전극을 노출시키는 비아홀을 형성하는 단계; 및 상기 비아홀이 매립되도록 소정부분의 화소 ITO막을 증착하고. 동시에 상기 반도체층 상부의 보호막 상부에 소정부분의 금속막을 증착하여 또 하나의 상부 게이트 전극을 형성하는 것을 포함하여 구성하는 것을 특징으로 한다.

Description

액정 표시 소자의 게이트 전극 형성방법{METHOD FOR FORMING GATE ELECTRODE IN LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정 표시 소자의 게이트 전극 형성 방법에 관한 것으로, 보다 구체적으로, 듀얼 게이트를 이용한 게이트 전극 형성 방법에 관한 것이다.
일반적으로, TFT LCD(Thin Film Transistor Liquid Crystal Display)가 고정세화로 가면서 TFT의 라이팅 시간(Writing Time)이 감소하여 TFT의 충분한 이온을 요구한다. 현재 TFT 구조에서는 이온을 증가시키기 위해 TFT의 폭(Width)을 증가시켜 라이팅 시간을 줄이고 있다.
도 1a 내지 도 1c는 종래의 TFT LCD 제조 방법의 단면도를 도시한 것이고, 도 2는 종래의 TFT LCD의 평면도를 도시한 것이다.
도 1a을 참조하면, 투명성 절연기판, 예를들어, 유리기판(1)과 같은 투명성 절연기판 상에 게이트 전극(2a)을 형성하고, 전체 상부에 게이트 절연막(3)을 증착한다. 그런다음 공지된 공정을 통해 상기 게이트 전극(2a) 상부의 게이트 절연막(3) 상에 a-si 과 n+a-si이 적층된 반도체층(4)을 형성하고 이어서, 단일 혹은 적층의 소오스/드레인용 금속막(5) 예컨데, Mo/Al/Mo으로 구성된 금속막을 증착한다.
그런다음 도 1b를 참조하면, 공지된 방법에 의해 소오스/드레인용 금속막을 식각하여 소오스/드레인 전극(5a, 5b)을 형성하고, 연속해서 상기 반도체층의 n+ a- si을 건식식각 함으로써 박막 트랜지스터(10)를 구성한다.
그 다음 도 1c를 참조하면, 상기 TFT(10)를 보호하기 위하여, 전체 상부에 보호막(6), 예컨데, SiNx막을 형성하고, 이어서, 상기 보호막(6)을 선택적으로 식각하여, 상기 TFT(10)의 소오스 전극(5a)을 노출시키는 비아홀(7)을 형성한다. 그리고나서, 상기 비아홀(7)이 매립되도록 보호막(6)상에 ITO막으로 된 화소전극(8)을 증착하여 상기 박막 트랜지스터(10)의 소오스 전극(5a)과 콘택되도록 한다.
도 2를 참조하면, 하부 기판(도시되지 않음)상에 게이트 라인(2)과 데이터 라인(5)이 수직으로 교차되어, 격자 형태의 단위화소 공간을 한정한다. 여기서, 데이터 버스 라인(5)과 게이트 버스 라인(2)은 게이트 절연막(도시되지 않음)을 사이에 두고 절연되어 있고, 상기 게이트 버스 라인(2)과 데이터 버스 라인(5)의 교차점 부근에는 박막 트랜지스트(10)가 형성된다. 이 때, 박막 트랜지스트는 게이트 버스 라인으로 부터 단위화소 공간쪽으로 소정 부분 연장된 게이트 전극(2a)과, 데이터 버스 라인(5)으로 부터 소정부분 연장된 소오스 전극(5a)과 드레인 전극(5b)으로 구성된다. 그리고나서, 상기 소오스 전극(5a)과 콘택되는 화소 전극(8)이 형성된다. 여기서 설명 부호 (7)은 소오스 전극(5a)과 화소 전극(8)의 비아홀(7)를 나타낸다
그러나, 상기와 같은 종래의 TFT LCD의 제조 방법은 다음과 같은 문제점이 있다.
TFT LCD(Thin Film Transistor Liquid Crystal Display)가 고정세화로 가면서 TFT의 라이팅 시간(Writing Time)이 감소하여 TFT의 충분한 이온이 요구된다. 현재 TFT 구조에서는 이온을 증가시키기 위해 TFT의 폭(Width)을 증가시켜 라이팅 시간을 줄이고 있다. 여기서, TFT의 폭을 증가 시킬경우, TFT의 크기가 커지게 되고, 이에따라 화소의 개구율이 감소하게 되며, 패널의 휘도가 감소하게 된다. 또한 TFT의 이온 증가없이 구동하기 위해서는 게이트 구동전압을 높게 설정하여야한다.
이에 따라, 본 발명은 상기과 같은 문제점을 해결하기 위해 안출된 것으로, TFT 폭의 변경없이, 보호막 상부에 게이트 전극을 하나 더 형성하여 TFT의 Ion을 증가시키는 액정 표시 소자의 게이트 전극 형성 방법을 제공하는데에 그 목적이 있다.
도 1a 내지 도 1c는 종래의 액정 표시 소자의 게이트 전극 형성방법을 설명하기 위한 단면도.
도 2는 종래의 액정 표시 소자의 게이트 전극 형성방법을 설명하기 위한 평면도.
도 3a 내지 도 3c는 본 발명의 액정 표시 소자의 게이트 전극 형성방법을 설명하기 위한 단면도.
도 4는 본 발명의 액정 표시 소자의 게이트 전극 형성방법을 설명하기 위한 평편도.
* 도면의 주요 부분에 대한 부호 설명 *
100 : 유리 기판 200 : 게이트 라인
200a : 하부 게이트 전극 300 : 게이트 절연막
400 : 반도체층 500 : 데이터 라인
500a : 소오스 전극 500b : 드레인 전극
600 : 보호막 700 : 비아홀
800 : 화소 ITO막 900 : 상부 게이트 전극
110 : 박막 트랜지스터
상기와 같은 문제점을 해결하기 위한, 본 발명은, 유리기판과 같은 투명성 절연기판 상에 하부 게이트 전극을 형성하고, 전체 상부에 게이트 절연막을 증착하는 단계; 상기 게이트 절연막 상부에 반도체층을 형성하고 이어서 단일 혹은 적층의 소오스/드레인용 금속막 증착하는 단계; 상기 소오스/드레인용 금속막을 식각하여 소오스/드레인 전극을 형성하고, 연속해서 상기 반도체층의 소정부분을 식각하여 박막 트랜지스터를 형성하고 상기 결과물 상부에 보호막을 형성하는 단계; 상기 보호막을 식각하여, 박막 트랜지스터의 소오스 전극을 노출시키는 비아홀을 형성하는 단계; 및 상기 비아홀이 매립되도록 소정부분의 화소 ITO막을 증착하고. 동시에 상기 반도체층 상부의 보호막 상부에 소정부분의 금속막을 증착하여 또 하나의 상부 게이트 전극을 형성하는 것을 포함하여 구성하는 것을 특징으로 한다.
상기 금속막은 바람직하게 상기 화소 ITO막과 동일한 ITO막으로 구성한다.
(실시예)
이하, 첨부된 도면을 참조하여, 본 발명의 액정 표시 소자의 게이트 전극 형성 방법을 상세히 설명한다.
도 3a를 참조하면, 투명성 절연기판, 예를들어, 유리기판(100)과 같은 투명성 절연기판 상에 하부 게이트 전극(200a)을 형성하고, 전체 상부에 게이트 절연막(300)을 증착한다. 그런다음 공지된 공정을 통해 상기 하부 게이트 전극(200a) 상부의 게이트 절연막(300) 상에 a-si 과 n+a-si이 적층된 반도체층(400)을 형성하고 이어서, 단일 혹은 적층의 소오스/드레인용 금속막(500) 예컨데, Mo/Al/Mo으로 구성된 금속막을 증착한다.
그런다음 도 3b를 참조하면, 공지된 방법에 의해 소오스/드레인용 금속막(500)을 식각하여 소오스/드레인 전극(500a, 500b)을 형성하고, 연속해서 상기 반도체층의 n+ a - si을 건식식각 함으로써 박막 트랜지스터(110)를 형성한다.
그 다음 도 1c를 참조하면, 상기 박막 트랜지스터(110)를 보호하기 위하여, 전체 상부에 보호막(600), 예컨데, SiNx막을 형성하고, 이어서, 상기 보호막(600)을 선택적으로 식각하여, 상기 TFT(110)의 소오스 전극(500a)을 노출시키는 비아홀(700)을 형성한다. 그리고나서, 상기 비아홀(700)이 매립되도록 보호막(600)상에 화소 ITO막(800)을 증착하여 상기 박막 트랜지스터(110)의 소오스 전극(500a)과 콘택되도록하고, 동시에 상기 반도체층(400) 상부의 보호막(600) 소정부분에 금속막을 증착한다. 이 때 상기 금속막은 바람직하게 상기 화소 ITO막(800)과 동일한ITO막으로 증착함으로써 상부 게이트 전극(900)을 형성한다. 이에 따라, TFT-LCD에서 스위칭 소자인 TFT(110) 형성시 하부 게이트 전극(200a)외에 보호막 상부에 상부 게이트 전극(900)을 금속막으로 형성하여 박막 트랜지스터(110)의 채널을 게이트 절연막(300)과 보호막(600) 두 부분에서 형성하도록하여 이온 전류를 증가시키는 TFT-LCD를 형성한다.
도 4를 참조하면, 하부 기판(100) 상에 게이트 라인(200)과 데이터 라인(500)이 수직으로 교차되어, 격자 형태의 단위화소 공간을 한정한다. 여기서, 데이터 버스 라인(500)과 게이트 버스 라인(200)은 게이트 절연막(도시되지 않음)을 사이에 두고 절연되어 있고, 상기 게이트 절연막 상부에는 채널을 형성하는 반도체층(400)을 증착하며, 상기 게이트 버스 라인(200)과 데이터 버스 라인(500)의 교차점 부근에 박막 트랜지스터(110)를 형성한다. 이 때, 박막 트랜지스터(110)는 게이트 버스 라인(200)으로 부터 단위화소 공간쪽으로 소정부분 연장된 하부 게이트 전극(200a)과, 데이터 버스 라인(500)으로 부터 소정부분 연장된 소오스 전극(500a)과 드레인 전극(500b)으로 구성된다. 그리고나서, 상기 결과물 전면상에 박막 트랜지스터(110)를 보호하고 비아홀(700)을 구비하는 보호막(도시되지 않음)을 증착하고, 상기 비아홀(700)을 매립하는 화소 ITO막으로 구성된 화소 전극(800)을 형성한다. 이 때, 상기 화소 전극(800) 형성시, 동시에 반도체층(400) 상부의 보호막 상부에 금속막을 소정부분 증착하여 상부 게이트 전극(900)을 형성한다. 상기 상부 게이트 전극(900)은 바람직하게 화소 ITO막과 동일한 ITO막으로 구성한다.
이에 따라, 스위칭 소자인 박막 트랜지스터(110) 형성시, 하부 게이트전극(200a) 외에 보호막 상부에 상부 게이트 전극(900)을 금속막으로 형성하여 TFT 채널을 게이트 절연막과 보호막 두 부분에서 형성하고, 도시된 바와같이, 비아홀(700)을 통하여 상기 게이트 라인(200)과 전기적으로 연결되어 하부 게이트 전극(200a)과 동일한 전압이 상부 게이트 전극(900)에 인가된다.
이상에서 자세히 설명한 바와같이, 게이트 전극을 하부 게이트 전극과 상부 게이트 전극으로 구성하여 TFT의 채널을 이중으로 형성함으로써, TFT의 폭을 증가시키지 않고도 기존과 동일한 TFT의 크기에서 이온을 증가시켜 개구율 감소를 방지한다. 또한, 상기 이온의 증가로 인한 게이트 전압이 감소한다.
이에 따라, Ion이 높은 이온에 의한 TFT 소형화와 저게이트 전압으로 화질 개선에 의한 경쟁력 증가의 효과가 있다.
기타, 본 발명의 요지에 벗어나지 않는 범위내에서 다양하게 변결하여 실시할 수 있다.

Claims (2)

  1. 유리기판과 같은 투명성 절연기판 상에 하부 게이트 전극을 형성하고, 전체 상부에 게이트 절연막을 증착하는 단계;
    상기 게이트 절연막 상부에 반도체층을 형성하고 이어서 단일 혹은 적층의 소오스/드레인용 금속막 증착하는 단계;
    상기 소오스/드레인용 금속막을 식각하여 소오스/드레인 전극을 형성하고, 연속해서 상기 반도체층의 소정부분을 식각하여 박막 트랜지스터를 형성하고 상기 결과물 상부에 보호막을 형성하는 단계;
    상기 보호막을 식각하여, 박막 트랜지스터의 소오스 전극을 노출시키는 비아홀을 형성하는 단계; 및
    상기 비아홀이 매립되도록 소정부분의 화소 ITO막을 증착하고. 동시에 상기 반도체층 상부의 보호막 상부에 금속막을 소정부분 증착하여 또 하나의 상부 게이트 전극을 형성하는 것을 포함하여 구성하는 것을 특징으로 하는 액정 표시 소자의 게이트 전극 형성방법.
  2. 제 1항에 있어서, 상기 금속막은 바람직하게 상기 화소 ITO막과 동일한 ITO막으로 구성하는 것을 특징으로 하는 액정 표시 소자의 게이트 전극 형성방법.
KR1020000036710A 2000-06-30 2000-06-30 액정 표시 소자의 게이트 전극 형성방법 KR100770470B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000036710A KR100770470B1 (ko) 2000-06-30 2000-06-30 액정 표시 소자의 게이트 전극 형성방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000036710A KR100770470B1 (ko) 2000-06-30 2000-06-30 액정 표시 소자의 게이트 전극 형성방법

Publications (2)

Publication Number Publication Date
KR20020002516A true KR20020002516A (ko) 2002-01-10
KR100770470B1 KR100770470B1 (ko) 2007-10-26

Family

ID=19675024

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000036710A KR100770470B1 (ko) 2000-06-30 2000-06-30 액정 표시 소자의 게이트 전극 형성방법

Country Status (1)

Country Link
KR (1) KR100770470B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100925454B1 (ko) * 2002-08-14 2009-11-06 삼성전자주식회사 액정 표시 장치
KR100955772B1 (ko) * 2003-06-20 2010-04-30 엘지디스플레이 주식회사 액정 표시 장치용 어레이 기판 및 그 제조 방법
US8928564B2 (en) 2010-05-10 2015-01-06 Samsung Display Co., Ltd. Pixel circuit of a flat panel display device and method of driving the same
US8988407B2 (en) 2012-08-22 2015-03-24 Samsung Display Co., Ltd. Gate driving circuit and display apparatus having the same

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102287013B1 (ko) 2014-11-25 2021-08-06 삼성디스플레이 주식회사 박막 트랜지스터, 이를 포함하는 유기 발광 표시 장치 및 그 제조 방법
KR102276118B1 (ko) 2014-11-28 2021-07-13 삼성디스플레이 주식회사 박막 트랜지스터 및 이를 포함하는 유기 발광 표시 장치
KR102660292B1 (ko) 2016-06-23 2024-04-24 삼성디스플레이 주식회사 박막 트랜지스터 패널 및 그 제조 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100247628B1 (ko) * 1996-10-16 2000-03-15 김영환 액정 표시 소자 및 그 제조방법
KR100275932B1 (ko) * 1997-10-21 2000-12-15 구본준 액정표시장치 및 그 제조방법
KR100267995B1 (ko) * 1997-10-30 2000-10-16 구자홍 액정표시장치 및 그 제조방법
KR20000014691A (ko) * 1998-08-24 2000-03-15 김영환 액정 표시 소자의 제조방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100925454B1 (ko) * 2002-08-14 2009-11-06 삼성전자주식회사 액정 표시 장치
KR100955772B1 (ko) * 2003-06-20 2010-04-30 엘지디스플레이 주식회사 액정 표시 장치용 어레이 기판 및 그 제조 방법
US8928564B2 (en) 2010-05-10 2015-01-06 Samsung Display Co., Ltd. Pixel circuit of a flat panel display device and method of driving the same
US8988407B2 (en) 2012-08-22 2015-03-24 Samsung Display Co., Ltd. Gate driving circuit and display apparatus having the same
US9245489B2 (en) 2012-08-22 2016-01-26 Samsung Display Co., Ltd. Gate driving circuit and display apparatus having the same

Also Published As

Publication number Publication date
KR100770470B1 (ko) 2007-10-26

Similar Documents

Publication Publication Date Title
US6320221B1 (en) TFT-LCD having a vertical thin film transistor
US7671931B2 (en) Liquid crystal display device and method of fabricating the same
US5981972A (en) Actived matrix substrate having a transistor with multi-layered ohmic contact
JP2009139929A (ja) 薄膜トランジスタ基板、これを含む液晶表示装置及びその製造方法
US20090147165A1 (en) Display panel and method of manufacturing the same
KR101969568B1 (ko) 산화물 반도체를 포함하는 박막 트랜지스터 기판 및 그 제조 방법
JP4481942B2 (ja) 表示装置用薄膜トランジスタ、同トランジスタを用いた基板及び表示装置とその製造方法
US8748892B2 (en) Thin film transistor and method for fabricating the same
KR20020002516A (ko) 액정 표시 소자의 게이트 전극 형성방법
CN113467145A (zh) 阵列基板及制作方法、显示面板
KR20020005152A (ko) 투명도전막 패터닝 방법
US20050037528A1 (en) Thin film transistor liquid crystal display and fabrication method thereof
US8059221B2 (en) Liquid crystal display and manufacturing method of the same
JPH10133234A (ja) 液晶表示装置
KR101097675B1 (ko) 박막 트랜지스터 및 그 제조 방법
KR100397672B1 (ko) 액정 표시 장치용 어레이 기판 및 그의 제조 방법
KR101969567B1 (ko) 금속 산화물 반도체를 포함하는 박막 트랜지스터 기판 및 그 제조 방법
KR100599958B1 (ko) 고개구율 및 고투과율 액정표시장치의 제조방법
JPH04264527A (ja) アクティブマトリクス基板
KR100466393B1 (ko) 액정표시소자의 박막트랜지스터
JP3308100B2 (ja) Tft型液晶表示装置
KR100798311B1 (ko) 액정표시장치의 배선구조 및 액정표시장치
KR100654776B1 (ko) 액정 표시장치
KR20060094688A (ko) 액정 표시 장치의 박막 트랜지스터
KR20000045306A (ko) 박막 트랜지스터 액정표시소자의 제조방법

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20061227

Effective date: 20070629

Free format text: TRIAL NUMBER: 2006101011213; TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20061227

Effective date: 20070629

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120906

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130911

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140919

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150918

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160920

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170921

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20181001

Year of fee payment: 12