KR101718499B1 - 액정 표시 장치 - Google Patents
액정 표시 장치 Download PDFInfo
- Publication number
- KR101718499B1 KR101718499B1 KR1020100008951A KR20100008951A KR101718499B1 KR 101718499 B1 KR101718499 B1 KR 101718499B1 KR 1020100008951 A KR1020100008951 A KR 1020100008951A KR 20100008951 A KR20100008951 A KR 20100008951A KR 101718499 B1 KR101718499 B1 KR 101718499B1
- Authority
- KR
- South Korea
- Prior art keywords
- pixel
- wiring
- row
- adjacent
- electrically connected
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134327—Segmented, e.g. alpha numeric display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1335—Structural association of cells with optical devices, e.g. polarisers or reflectors
- G02F1/133509—Filters, e.g. light shielding masks
- G02F1/133512—Light shielding layers, e.g. black matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1335—Structural association of cells with optical devices, e.g. polarisers or reflectors
- G02F1/133509—Filters, e.g. light shielding masks
- G02F1/133514—Colour filters
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3622—Control of matrices with row and column drivers using a passive matrix
- G09G3/3629—Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
- G09G3/364—Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals with use of subpixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Geometry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
액정 표시 장치는 표시 패널 및 데이터 구동부를 포함한다. 표시 패널은 열 방향 및 행 방향으로 배열된 복수의 화소들과, 열 방향으로 지그재그 형상으로 연장되어 인접한 두 개의 화소 열들 사이에 불연속적으로 배치되고, 행 방향의 인접한 두 개의 화소들과 전기적으로 연결된 제m 데이터 배선(m은 자연수)을 포함하고, 인접한 두 개의 화소 열들 사이의 영역에 상기 열 방향으로 제1 차광부와 제1 차광부의 폭보다 좁은 폭을 갖는 제2 차광부가 주기적으로 반복된다. 데이터 구동부는 상기 제m 데이터 배선에 데이터 신호를 인가한다.
Description
본 발명은 액정 표시 장치에 관한 것으로, 보다 상세하게는 표시 품질을 향상시키기 위한 액정 표시 장치에 관한 것이다.
일반적으로 액정표시장치는 액정표시패널과, 상기 액정표시패널을 구동하는 구동장치를 포함한다. 상기 액정표시패널은 복수의 데이터 라인들과 상기 데이터 라인들과 교차하는 복수의 게이트 라인들을 포함한다. 상기 데이터 라인들과 상기 게이트 라인들에 의해 복수의 화소부들이 정의된다. 상기 구동장치는 상기 게이트 라인들에 게이트 신호를 출력하는 게이트 구동회로 및 상기 데이터 라인들에 데이터 신호를 출력하는 데이터 구동회로를 포함한다.
최근에는 전체적인 사이즈를 감소시키면서 제조 원가를 절감하기 위해 데이터 구동회로의 개수를 줄이기 위해 인접한 두 개의 화소들이 하나의 데이터 배선을 공유하는 구조가 사용되고 있다.
상기 데이터 배선을 공유하는 패널 구조는 데이터 배선이 두 개의 화소를 단위로 배치됨에 따라서, 두 개의 화소들 사이에 데이터 배선이 존재하는 제1 영역과 데이터 배선이 존재하지 않은 제2 영역을 포함한다. 따라서, 블랙 매트릭스의 폭 역시, 상기 제1 영역에 대응하는 제1 폭은 넓고 상대적으로 상기 제2 영역에 대응하는 제2 폭은 좁다. 이러한 구조적인 특징에 의해 상기 데이터 배선을 공유하는 패널 구조는 상기 블랙 매트릭스에 따른 개구 면적의 차이로 인해 세로줄 패턴이 시인되는 불량이 발생한다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적을 세로줄 불량을 개선하기 위한 액정 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 액정 표시 장치는 표시 패널 및 데이터 구동부를 포함한다. 상기 표시 패널은 열 방향 및 행 방향으로 배열된 복수의 화소들과, 상기 열 방향으로 지그재그 형상으로 연장되어 인접한 두 개의 화소 열들 사이에 불연속적으로 배치되고, 상기 행 방향의 인접한 두 개의 화소들과 전기적으로 연결된 제m 데이터 배선(m은 자연수)을 포함하고, 상기 인접한 두 개의 화소 열들 사이의 영역에 상기 열 방향으로 제1 차광부와 상기 제1 차광부의 폭보다 좁은 폭을 갖는 제2 차광부가 주기적으로 반복된다. 상기 데이터 구동부는 상기 제m 데이터 배선에 데이터 신호를 인가한다.
본 실시예에 따르면, 상기 제m 데이터 배선은 제1 화소 행의 제1 화소와 제2 화소 사이에 배치된 제1 배선과, 상기 제1 배선에 대해 행 방향으로 절곡되어, 상기 제1 화소 행과 인접한 제2 화소 행의 제3 화소 및 제4 화소 사이에 배치된 제2 배선을 포함한다.
본 실시예에 따르면, 상기 제m 데이터 배선은 제1 화소 행의 상기 제1 화소와 상기 제2 화소 사이에 배치된 제1 배선과, 상기 제1 배선에 대해 제1 행 방향으로 절곡되어, 상기 제1 화소 행과 인접한 제2 화소 행의 제3 화소 및 제4 화소 사이에 배치된 제2 배선과, 상기 제2 배선에 대해 상기 제1 행 방향으로 절곡되어, 상기 제2 화소 행과 인접한 제3 화소 행의 제5 화소 및 제6 화소 사이에 배치된 제3 배선, 및 상기 제3 배선에 대해 상기 제1 행 방향과 반대의 제2 행 방향으로 절곡되어, 상기 제3 화소 행과 인접한 제4 화소 행의 제7 화소 및 제8 화소 사이에 배치된 제4 배선을 포함한다.
본 실시예에 따르면, 상기 제m 데이터 배선은 제1 화소 행의 제1 화소와 제2 화소 사이에 배치된 제1 배선과, 상기 제1 배선에 대해 상기 열 방향으로 연장되어, 상기 제1 화소 행과 인접한 제2 화소 행의 제3 화소 및 제4 화소 사이에 배치된 제2 배선과, 상기 제2 배선에 대해 상기 열 방향으로 연장되어, 상기 제2 화소 행과 인접한 제3 화소 행의 제5 화소 및 제6 화소 사이에 배치된 제3 배선, 및 상기 제3 배선에 대해 상기 행 방향으로 절곡되어, 상기 제3 화소 행과 인접한 제4 화소 행의 제7 화소 및 제8 화소 사이에 배치된 제4 배선을 포함한다.
본 실시예에 따르면, 상기 제m 데이터 배선은 제1 화소 행의 상기 제1 화소와 상기 제2 화소 사이에 배치된 제1 배선과, 상기 제1 배선에 대해 상기 열 방향으로 연장되어, 상기 제1 화소 행과 인접한 제2 화소 행의 제3 화소 및 제4 화소 사이에 배치된 제2 배선과, 상기 제2 배선에 대해 상기 열 방향으로 연장되어, 상기 제2 화소 행과 인접한 제3 화소 행의 제5 화소 및 제6 화소 사이에 배치된 제3 배선과, 상기 제3 배선에 대해 제1 행 방향으로 절곡되어, 상기 제3 화소 행과 인접한 제4 화소 행의 제7 화소 및 제8 화소 사이에 배치된 제4 배선과, 상기 제4 배선에 대해 상기 제1 행 방향과 반대인 제2 행 방향으로 절곡되어, 상기 제4 화소 행과 인접한 제5 화소 행의 제9 화소 및 제10 화소 사이에 배치된 제5 배선과, 상기 제5 배선에 대해 상기 열 방향으로 연장되어, 상기 제5 화소 행과 인접한 제6 화소 행의 제11 화소 및 제12 화소 사이에 배치된 제6 배선과, 상기 제6 배선에 대해 상기 제2 행 방향으로 절곡되어, 상기 제6 화소 행과 인접한 제7 화소 행의 제13 화소 및 제14 화소 사이에 배치된 제7 배선을 포함한다.
이러한 액정 표시 장치에 따르면, 상기 데이터 배선을 지그재그로 절곡하고, 서로 다른 폭을 갖는 제1 및 제2 차광부들을 주기적으로 반복시킴으로써 세로줄 불량을 개선할 수 있다.
도 1은 본 발명의 실시예 1에 따른 액정 표시 장치의 평면도이다.
도 2는 도 1에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 3a 및 도 3b는 도 2의 I-I'선 및 II-II'선을 따라 절단한 단면도들이다.
도 4는 본 발명의 실시예 2에 따른 액정 표시 장치의 평면도이다.
도 5는 도 4에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 6은 발명의 실시예 3에 따른 액정 표시 장치의 평면도이다.
도 7은 도 6에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 8은 본 발명의 실시예 4에 따른 액정 표시 장치의 평면도이다.
도 9는 도 8에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 10은 본 발명의 실시예 5에 따른 액정 표시 장치의 평면도이다.
도 11은 도 10에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 12는 본 발명의 실시예 6에 따른 액정 표시 장치의 평면도이다.
도 13은 도 12에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 2는 도 1에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 3a 및 도 3b는 도 2의 I-I'선 및 II-II'선을 따라 절단한 단면도들이다.
도 4는 본 발명의 실시예 2에 따른 액정 표시 장치의 평면도이다.
도 5는 도 4에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 6은 발명의 실시예 3에 따른 액정 표시 장치의 평면도이다.
도 7은 도 6에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 8은 본 발명의 실시예 4에 따른 액정 표시 장치의 평면도이다.
도 9는 도 8에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 10은 본 발명의 실시예 5에 따른 액정 표시 장치의 평면도이다.
도 11은 도 10에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 12는 본 발명의 실시예 6에 따른 액정 표시 장치의 평면도이다.
도 13은 도 12에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
이하, 도면들을 참조하여 본 발명의 표시장치의 바람직한 실시예들을 보다 상세하게 설명하기로 한다. 본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 고안의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 경우, 이는 다른 부분 "바로 위에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 층, 막, 영역, 판 등의 부분이 다른 부분 "아래에" 있다고 할 경우, 이는 다른 부분 "바로 아래에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
도 1은 본 발명의 실시예 1에 따른 액정 표시 장치의 평면도이다. 도 2는 도 1에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 1 및 도 2를 참조하면, 상기 액정 표시 장치는 데이터 구동부(100A), 게이트 구동부(200) 및 표시 패널(300)을 포함한다.
상기 데이터 구동부(100A)는 상기 표시 패널(300)에 형성된 복수의 데이터 배선들(DLm-1, DLm, DLm+1) 각각에 한 프레임 동안 동일한 극성의 데이터 신호를 인가한다. 예를 들면, 제N 프레임 동안, 제(m-1) 데이터 배선(DLm-1)에는 음극성(-)의 데이터 신호를 인가하고, 제m 데이터 배선(DLm)에는 양극성(+)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)에는 음극성(-)의 데이터 신호를 인가한다. 이어, 제(N+1) 프레임 동안, 상기 제(m-1) 데이터 배선(DLm-1)에는 양극성(+)의 데이터 신호를 인가하고, 상기 제m 데이터 배선(DLm)에는 음극성(-)의 데이터 신호를 인가하고, 상기 제(m+1) 데이터 배선(DLm+1)에는 양극성(+)의 데이터 신호를 인가한다. 이와 같이, 상기 데이터 구동부(100A)는 컬럼 반전 구동한다. 상기 m 및 N 은 자연수이다.
상기 게이트 구동부(200)는 상기 표시 패널(300)에 형성된 복수의 게이트 배선들(GLn, GLn+1, GLn+2, GLn+3)에 게이트 신호들을 순차적으로 인가한다. 상기 n은 자연수이다. 한 쌍의 게이트 배선들, 즉, 홀수 번째 게이트 배선과 짝수 번째 게이트 배선은 하나의 화소 행(Row)에 포함된 화소들에 게이트 신호들을 인가한다. 하나의 화소 행은 적색, 녹색 및 청색 화소들(R, G, B)을 포함하고, 상기 적색 화소(R)는 홀수 번째 게이트 배선과 전기적으로 연결되고, 상기 녹색 화소(G)는 짝수 번째 게이트 배선과 전기적으로 연결되고, 상기 청색 화소(B)는 상기 홀수 번째 및 짝수 번째 게이트 배선들과 연결된다.
상기 표시 패널(300)은 복수의 화소들, 상기 데이터 배선들(DLm-1, DLm, DLm+1) 및 상기 게이트 배선들(GLn, GLn+1, GLn+2, GLn+3)을 포함한다. 상기 화소들은 복수의 화소 행(Row)들(PR1, PR2) 및 복수의 화소 열(Column)들(PC1, PC2)로 배열되고, 1×2 도트(dot) 반전 구동된다.
상기 데이터 배선들(DLm-1, DLm, DLm+1) 각각은 상기 열 방향으로 지그재그 형상로 연장되어 인접한 두 개의 화소 열들 사이에 불연속적으로 배치되고, 상기 행 방향으로 인접한 두 개의 화소들과 전기적으로 연결된다.
예를 들면, 제m 데이터 배선(DLm)은 상기 열 방향으로 연장되고, 지그재그(Zig-Zag)로 절곡된 지그재그 패턴이 2 개의 화소 행들을 주기로 반복된다. 따라서, 상기 제m 데이터 배선(DLm)은 서로 인접한 제1 화소 열(PC1)과 제2 화소 열(PC2) 사이에 불연속적으로 배치된다. 상기 제m 데이터 배선(DLm)은 제1 화소 행(PR1)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이에는 배치되나, 제2 화소 행(PR2)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이에는 배치되지 않는다.
상기 제m 데이터 배선(DLm)은 제1 배선(L1) 및 제2 배선(L2)을 포함한다. 상기 제1 배선(L1)은 제1 화소 행(PR1)의 제1 화소(P1)와 제2 화소(2) 사이에 배치되고, 상기 제2 배선(L2)은 상기 제1 배선(L1)에 대해 제1 행 방향으로 절곡되어 상기 제1 화소 행(PR1)과 인접한 제2 화소 행(PR2)의 제3 화소(P3) 및 제4 화소(P4) 사이에 배치된다.
제n 게이트 배선(GLn)은 제1 화소 행(PR1)의 상부에 배치되고 제(n+1) 게이트 배선(GLn+1)은 제1 화소 행(PR1)의 하부에 배치되고, 상기 제n 게이트 배선(GLn) 및 상기 제(n+1) 게이트 배선(GLn+1)은 상기 제1 화소 행(PR1)의 화소들과 전기적으로 연결된다.
결과적으로 상기 제1 화소(P1)는 상기 제m 데이터 배선(DLm) 및 상기 제n 게이트 배선(GLn)과 전기적으로 연결되고, 상기 제2 화소(P2)는 상기 제m 데이터 배선(DLm)과 상기 제(n+1) 게이트 배선(GLn+1)과 전기적으로 연결된다.
상기 제3 화소(P3)는 상기 제2 화소(P2)와 동일한 상기 제2 화소 열(PC2)에 포함되고, 제 m-1 데이터 배선(DLm-1) 및 상기 제n+2 게이트 배선(GLn+2)과 전기적으로 연결되고, 상기 제4 화소(P4)는 상기 제m 데이터 배선(DLm)과 상기 제n+3 게이트 배선(GLn+3)과 전기적으로 연결된다.
도 3a 및 도 3b는 도 2의 I-I'선 및 II-II'선을 따라 절단한 단면도들이다.
도 3a는 스토리지 공통전극에 의해 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 제1 차광부(A1)와 제2 차광부(A2)가 정의되는 경우이다. 도 2 및 도 3a를 참조하면, 상기 표시 패널(300)은 어레이를 포함하는 제1 기판(310), 컬러필터 및 블랙 매트릭스를 포함하는 제2 기판(320) 및 액정층(330)을 포함한다.
상기 제1 기판(310)은 스토리지 공통전극(VSE), 게이트 절연층(311), 제m 데이터 배선(DLm), 보호 절연층(313) 및 화소 전극들(PE1, PE2, PE3, PE5)을 포함한다. 제1 화소 전극(PE1)은 상기 제1 화소(P1)에 포함되고, 제2 화소 전극(PE2)은 상기 제2 화소(P2)에 포함되고, 제3 화소 전극(PE3)은 상기 제3 화소(P3)에 포함되며, 제5 화소 전극(PE5)은 상기 제3 화소(P3)와 제2 행 방향으로 인접한 제5 화소(P5)에 포함된다.
상기 스토리지 공통전극(VSE)은 상기 제1 화소 행(PR1)에 대응하는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 배치된 제1 스토리지 배선(VSL1)과, 상기 제2 화소 행(PR2)에 대응하는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 배치된 제2 스토리지 배선(VSL2)을 포함한다. 상기 제1 스토리지 배선(VSL1)은 제1 폭(a1)을 가지고, 상기 제2 스토리지 배선(VSL2)은 상기 제1 폭(a1) 보다 좁은 제2 폭(a2)을 가진다.
상기 제2 기판(320)은 상기 화소 전극들(PE1, PE2, PE3, PE5)과 마주하는 복수의 컬러 필터들(CF1, CF2) 및 블랙 매트릭스(BM)를 포함한다.
상기 블랙 매트릭스(BM)는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 배치된다. 상기 블랙 매트릭스(BM)는 상기 제m 데이터 배선(DLm)이 배치된 영역에는 제1 폭(W1)으로 형성되고, 상기 제m 데이터 배선(DLm)이 배치되지 않은 영역에는 상기 제1 폭(W1) 보다 좁은 제2 폭(W2)으로 형성된다. 상기 제1 폭(W1)은 상기 제1 스토리지 배선(VSL1)보다 같거나 좁게 형성될 수 있고, 상기 제2 폭(W2)은 상기 제2 스토리지 배선(VSL2)보다 같거나 좁게 형성될 수 있다.
결과적으로 상기 제1 스토리지 배선(VSL1)은 상기 제m 데이터 배선(DLm)이 배치된 영역에 대응하여 상기 제1 차광부(A1)를 정의하고, 상기 제2 스토리지 배선(VSL2)은 상기 제m 데이터 배선(DLm)이 배치되지 않은 영역에 대응하여 상기 제2 차광부(A2)를 정의한다. 상기 제1 차광부(A1)는 상기 제m 데이터 배선(DLm)이 연속되는 영역에 배치되고 상기 제2 차광부(A2)는 상기 제m 데이터 배선(DLm)이 불연속되는 영역에 배치된다.
상기 제m 데이터 배선(DLm)이 인접한 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 불연속적으로 배치됨에 따라서 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에는 서로 다른 폭을 갖는 상기 제1 차광부(A1)와 상기 제2 차광부(A2)가 주기적으로 반복된다. 이에 따라서, 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에서 시인되는 세로줄 불량을 개선할 수 있다.
도 3b는 상기 블랙 매트릭스(BM)에 의해 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 제1 차광부(A1)와 제2 차광부(A2)가 정의되는 경우이다. 도 2 및 도 3b를 참조하면, 상기 스토리지 공통전극(VSE)은 상기 제1 화소 행(PR1)에 대응하는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 배치된 한 쌍의 제1 스토리지 배선들(VSL1)과, 상기 제2 화소 행(PR2)에 대응하는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 배치된 제2 스토리지 배선(VSL2)을 포함한다. 상기 한 쌍의 제1 스토리지 배선들(VSL1)은 상기 제m 데이터 배선(DLm)의 양 단부에 배치된다.
상기 블랙 매트릭스(BM)는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 배치된다. 상기 블랙 매트릭스(BM)는 상기 제m 데이터 배선(DLm)이 배치된 영역에는 제1 폭(W1)으로 형성되고, 상기 제m 데이터 배선(DLm)이 배치되지 않은 영역에는 상기 제1 폭(W1) 보다 좁은 제2 폭(W2)으로 형성된다.
결과적으로 상기 블랙 매트릭스(BM)는 상기 제m 데이터 배선(DLm)이 배치된 영역에 대응하여 제1 차광부(A1)를 정의하고, 상기 제m 데이터 배선(DLm)이 배치되지 않은 영역에 대응하여 제2 차광부(A2)를 정의한다.
상기 제m 데이터 배선(DLm)이 지그재그 형상로 절곡되어 인접한 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 불연속적으로 배치된다. 이에 따라서 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 서로 다른 폭을 갖는 상기 제1 차광부(A1)와 상기 제2 차광부(A2)가 주기적으로 반복되어, 상기 제1 및 제2 차광부들(A1, A2)에 의해 세로줄 불량을 개선할 수 있다.
본 실시예에서는 컬러 필터 및 블랙 매트릭스가 제2 기판 상에 형성되는 것을 실시예로 나타내었으나, 컬러 필터 및 블랙 매트릭스 중 적어도 하나가 제 1 기판 상에 형성될 수도 있다.
도 4는 본 발명의 실시예 2에 따른 액정 표시 장치의 평면도이다. 도 5는 도 4에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 4 및 도 5를 참조하면, 상기 액정 표시 장치는 데이터 구동부(100A), 게이트 구동부(200) 및 표시 패널(400)을 포함한다.
상기 데이터 구동부(100A)는 상기 표시 패널(400)에 형성된 복수의 데이터 배선들(DLm-1, DLm, DLm+1) 각각에 한 프레임 동안 동일한 극성의 데이터 신호를 인가한다. 상기 데이터 구동부(100A)는 컬럼 반전 구동한다.
상기 게이트 구동부(200)는 상기 표시 패널(400)에 형성된 복수의 게이트 배선들(GLn, GLn+1,..., GLn+7)에 게이트 신호들을 순차적으로 인가한다. 상기 n은 자연수이다. 한 쌍의 게이트 배선들, 즉, 홀수 번째 게이트 배선과 짝수 번째 게이트 배선은 하나의 화소 행에 포함된 화소들에 게이트 신호들을 인가한다. 하나의 화소 행은 적색, 녹색 및 청색 화소들(R, G, B)을 포함하고, 상기 적색 화소(R)는 홀수 번째 게이트 배선과 전기적으로 연결되고, 상기 녹색 화소(G)는 짝수 번째 게이트 배선과 전기적으로 연결되고, 상기 청색 화소(B)는 상기 홀수 번째 및 짝수 번째 게이트 배선들과 연결된다.
상기 표시 패널(400)은 복수의 화소들, 상기 데이터 배선들(DLm-1, DLm, DLm+1) 및 상기 게이트 배선들(GLn, GLn+1,..., GLn+7)을 포함한다. 상기 화소들은 복수의 화소 행들(PR1, PR2,.., PR4) 및 복수의 화소 열들(PC1, PC2)로 배열되고, 1×2 도트(dot) 반전 구동된다.
예를 들면, 제m 데이터 배선(DLm)은 상기 열 방향으로 연장되고, 지그재그(Zig-Zag)로 절곡된 지그재그 패턴이 4 개의 화소 행들을 주기로 반복된다. 따라서, 상기 제m 데이터 배선(DLm)은 서로 인접한 제1 화소 열(PC1)과 제2 화소 열(PC2) 사이에 불연속적으로 배치된다. 상기 제m 데이터 배선(DLm)은 제1 화소 행(PR1)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이에는 배치되나, 제2 화소 행(PR2) 및 재4 화소 행(PR4)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이에는 배치되지 않는다. 한편, 상기 제3 화소 행(PR3)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이에는 제(m-1) 데이터 배선(DLm-1)이 배치된다.
상기 제m 데이터 배선(DLm)은 제1 배선(L1), 제2 배선(L2), 제3 배선(L3) 및 제4 배선(L4)을 포함한다. 상기 제1 배선(L1)은 제1 화소 행(PR1)의 제1 화소(P1)와 제2 화소(2) 사이에 배치되고, 상기 제2 배선(L2)은 상기 제1 배선(L1)에 대해 제1 행 방향으로 절곡되어, 상기 제1 화소 행(PR1)과 인접한 제2 화소 행(PR3)의 제3 화소(P3) 및 제4 화소(P4) 사이에 배치된다. 상기 제3 배선(L3)은 상기 제2 배선(L2)에 대해 상기 제1 행 방향으로 절곡되어, 상기 제2 화소 행(PR2)과 인접한 제3 화소 행(PR3)의 제5 화소(P5) 및 제6 화소(P6) 사이에 배치되고, 상기 제4 배선(L4)은 상기 제3 배선(L3)에 대해 상기 제1 행 방향과 반대의 제2 행 방향으로 절곡되어, 상기 제3 화소 행(PR3)과 인접한 제4 화소 행(PR4)의 제7 화소(P7) 및 제8 화소(P8) 사이에 배치된다.
제n 게이트 배선(GLn)은 제1 화소 행(PR1)의 상부에 배치되고 제(n+1) 게이트 배선(GLn+1)은 제1 화소 행(PR1)의 하부에 배치되고, 상기 제n 게이트 배선(GLn) 및 상기 제(n+1) 게이트 배선(GLn+1)은 상기 제1 화소 행(PR1)의 화소들과 전기적으로 연결된다. 제(n+2) 게이트 배선(GLn+2)은 제2 화소 행(PR2)의 상부에 배치되고 제(n+3) 게이트 배선(GLn+3)은 제1 화소 행(PR1)의 하부에 배치되고, 상기 제(n+2) 게이트 배선(GLn+2) 및 상기 제(n+3) 게이트 배선(GLn+3)은 상기 제2 화소 행(PR2)의 화소들과 전기적으로 연결된다.
제(n+4) 게이트 배선(GLn+4)은 제3 화소 행(PR3)의 상부에 배치되고 제(n+5) 게이트 배선(GLn+5)은 제3 화소 행(PR3)의 하부에 배치되고, 상기 제(n+4) 게이트 배선(GLn+4) 및 상기 제(n+5) 게이트 배선(GLn+5)은 상기 제3 화소 행(PR3)의 화소들과 전기적으로 연결된다. 제(n+6) 게이트 배선(GLn+6)은 제4 화소 행(PR4)의 상부에 배치되고 제(n+7) 게이트 배선(GLn+7)은 제4 화소 행(PR4)의 하부에 배치되고, 상기 제(n+6) 게이트 배선(GLn+6) 및 상기 제(n+7) 게이트 배선(GLn+7)은 상기 제4 화소 행(PR4)의 화소들과 전기적으로 연결된다.
결과적으로 상기 제1 화소(P1)는 상기 제m 데이터 배선(DLm) 및 제(n+1) 게이트 배선(GLn+1)과 전기적으로 연결되고, 상기 제2 화소(P2)는 상기 제(m+1) 데이터 배선(DLm+1) 및 제n 게이트 배선(GLn)과 전기적으로 연결된다. 상기 제3 화소(P3)는 상기 제m 데이터 배선(DLm) 및 제(n+3) 게이트 배선(GLn+3)과 전기적으로 연결되고, 상기 제4 화소(P4)는 상기 제m 데이터 배선(DLm) 및 제(n+2) 게이트 배선(GLn+2)과 전기적으로 연결된다.
상기 제5 화소(P5)는 상기 제(m-1) 데이터 배선(DLm-1) 및 제(n+4) 게이트 배선(GLn+4)과 전기적으로 연결되고, 상기 제6 화소(P6)는 상기 제m 데이터 배선(DLm) 및 제(n+5) 게이트 배선(GLn+5)과 전기적으로 연결된다. 상기 제7 화소(P7)는 상기 제m 데이터 배선(DLm) 및 제(n+7) 게이트 배선(GLn+7)과 전기적으로 연결되고, 상기 제8 화소(P8)는 상기 제m 데이터 배선(DLm) 및 제(n+6) 게이트 배선(GLn+6)과 전기적으로 연결된다.
상기 제m 데이터 배선(DLm)이 지그재그 형상로 절곡되어 인접한 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 불연속적으로 배치된다. 이에 따라서 도 3a 및 도 3b를 참조하여 설명된 바와 같이, 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 서로 다른 폭을 갖는 상기 제1 차광부(A1)와 상기 제2 차광부(A2)가 주기적으로 반복되어, 상기 제1 및 제2 차광부(A1, A2)에 의해 세로줄 불량을 개선할 수 있다.
도 6은 발명의 실시예 3에 따른 액정 표시 장치의 평면도이다. 도 7은 도 6에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 6 및 도 7을 참조하면, 상기 액정 표시 장치는 데이터 구동부(100A), 게이트 구동부(200) 및 표시 패널(500)을 포함한다.
상기 데이터 구동부(100A)는 상기 표시 패널(500)에 형성된 복수의 데이터 배선들(DLm-1, DLm, DLm+1) 각각에 한 프레임 동안 동일한 극성의 데이터 신호를 인가한다. 상기 데이터 구동부(100A)는 컬럼 반전 구동한다.
상기 게이트 구동부(200)는 상기 표시 패널(500)에 형성된 복수의 게이트 배선들(GLn, GLn+1,..., GLn+7)에 게이트 신호들을 순차적으로 인가한다. 상기 n은 자연수이다. 한 쌍의 게이트 배선들, 즉, 홀수 번째 게이트 배선과 짝수 번째 게이트 배선은 하나의 화소 행에 포함된 화소들에 게이트 신호들을 인가한다. 하나의 화소 행은 적색, 녹색 및 청색 화소들(R, G, B)을 포함하고, 상기 적색 화소(R)는 홀수 번째 게이트 배선과 전기적으로 연결되고, 상기 녹색 화소(G)는 짝수 번째 게이트 배선과 전기적으로 연결되고, 상기 청색 화소(B)는 상기 홀수 번째 및 짝수 번째 게이트 배선들과 연결된다.
상기 표시 패널(500)은 복수의 화소들, 상기 데이터 배선들(DLm-1, DLm, DLm+1) 및 상기 게이트 배선들(GLn, GLn+1,..., GLn+7)을 포함한다. 상기 화소들은 복수의 화소 행들(PR1, PR2,.., PR4) 및 복수의 화소 열들(PC1, PC2)로 배열되고, 1×2 도트(dot) 반전 구동된다.
예를 들면, 제m 데이터 배선(DLm)은 상기 열 방향으로 연장되고, 지그재그(Zig-Zag)로 절곡된 지그재그 패턴이 4 개의 화소 행들을 주기로 반복된다. 따라서, 상기 제m 데이터 배선(DLm)은 서로 인접한 제1 화소 열(PC1)과 제2 화소 열(PC2) 사이에 불연속적으로 배치된다. 상기 제m 데이터 배선(DLm)은 제1 화소 행(PR1), 제2 화소 행(PR2) 및 제3 화소 행(PR3)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이는 배치되나, 제4 화소 행(PR4)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이에는 배치되지 않는다.
상기 제m 데이터 배선(DLm)은 제1 배선(L1), 제2 배선(L2), 제3 배선(L3) 및 제4 배선(L4)을 포함한다. 상기 제1 배선(L1)은 제1 화소 행(PR1)의 제1 화소(P1)와 제2 화소(P2) 사이에 배치되고, 상기 제2 배선(L2)은 상기 제1 배선(L1)에 대해 상기 열 방향으로 곧게 연장되어, 상기 제1 화소 행(PR1)과 인접한 제2 화소 행(PR2)의 제3 화소(P3) 및 제4 화소(P4) 사이에 배치된다. 상기 제3 배선(L3)은 상기 제2 배선(L2)에 대해 상기 열 방향으로 곧게 연장되어, 상기 제2 화소 행(PR2)과 인접한 제3 화소 행(PR3)의 제5 화소(P5) 및 제6 화소(P6) 사이에 배치되고, 상기 제4 배선(L4)은 상기 제3 배선(L3)에 대해 상기 제1 행 방향으로 절곡되어, 상기 제3 화소 행(PR3)과 인접한 제4 화소 행(PR4)의 제7 화소(P7) 및 제8 화소(P8) 사이에 배치된다.
제n 게이트 배선(GLn)은 제1 화소 행(PR1)의 상부에 배치되고 제(n+1) 게이트 배선(GLn+1)은 제1 화소 행(PR1)의 하부에 배치되고, 상기 제n 게이트 배선(GLn) 및 상기 제(n+1) 게이트 배선(GLn+1)은 상기 제1 화소 행(PR1)의 화소들과 전기적으로 연결된다. 제(n+2) 게이트 배선(GLn+2)은 제2 화소 행(PR2)의 상부에 배치되고 제(n+3) 게이트 배선(GLn+3)은 제1 화소 행(PR1)의 하부에 배치되고, 상기 제(n+2) 게이트 배선(GLn+2) 및 상기 제(n+3) 게이트 배선(GLn+3)은 상기 제2 화소 행(PR2)의 화소들과 전기적으로 연결된다.
제(n+4) 게이트 배선(GLn+4)은 제3 화소 행(PR3)의 상부에 배치되고 제(n+5) 게이트 배선(GLn+5)은 제3 화소 행(PR3)의 하부에 배치되고, 상기 제(n+4) 게이트 배선(GLn+4) 및 상기 제(n+5) 게이트 배선(GLn+5)은 상기 제3 화소 행(PR3)의 화소들과 전기적으로 연결된다. 제(n+6) 게이트 배선(GLn+6)은 제4 화소 행(PR4)의 상부에 배치되고 제(n+7) 게이트 배선(GLn+7)은 제4 화소 행(PR4)의 하부에 배치되고, 상기 제(n+6) 게이트 배선(GLn+6) 및 상기 제(n+7) 게이트 배선(GLn+7)은 상기 제4 화소 행(PR4)의 화소들과 전기적으로 연결된다.
결과적으로, 상기 제1 화소(P1)는 상기 제m 데이터 배선(DLm) 및 제n 게이트 배선(GLn)과 전기적으로 연결되고, 상기 제2 화소(P2)는 상기 제(m+1) 데이터 배선(DLm+1) 및 제(n+1) 게이트 배선(GLn+1)과 전기적으로 연결된다. 상기 제3 화소(P3)는 상기 제(m-1) 데이터 배선(DLm-1) 및 제(n+3) 게이트 배선(GLn+3)과 전기적으로 연결되고, 상기 제4 화소(P4)는 상기 제m 데이터 배선(DLm) 및 제(n+2) 게이트 배선(GLn+2)과 전기적으로 연결된다.
상기 제5 화소(P5)는 상기 제m 데이터 배선(DLm) 및 제(n+4) 게이트 배선(GLn+4)과 전기적으로 연결되고, 상기 제6 화소(P6)는 상기 제(m+1) 데이터 배선(DLm+1) 및 제(n+5) 게이트 배선(GLn+5)과 전기적으로 연결된다. 상기 제7 화소(P7)는 상기 제m 데이터 배선(DLm) 및 제(n+6) 게이트 배선(GLn+6)과 전기적으로 연결되고, 상기 제8 화소(P8)는 상기 제m 데이터 배선(DLm) 및 제(n+7) 게이트 배선(GLn+7)과 전기적으로 연결된다.
상기 제m 데이터 배선(DLm)이 지그재그 형상로 절곡되어 인접한 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 불연속적으로 배치된다. 이에 따라서 도 3a 및 도 3b를 참조하여 설명된 바와 같이, 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 서로 다른 폭을 갖는 상기 제1 차광부(A1)와 상기 제2 차광부(A2)가 주기적으로 반복되어, 상기 제1 및 제2 차광부들(A1, A2)에 의해 세로줄 불량을 개선할 수 있다.
도 8은 본 발명의 실시예 4에 따른 액정 표시 장치의 평면도이다. 도 9는 도 8에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 8 및 도 9를 참조하면, 상기 액정 표시 장치는 데이터 구동부(100A), 게이트 구동부(200) 및 표시 패널(600)을 포함한다.
상기 데이터 구동부(100A)는 상기 표시 패널(600)에 형성된 복수의 데이터 배선들(DLm-1, DLm, DLm+1) 각각에 한 프레임 동안 동일한 극성의 데이터 신호를 인가한다. 상기 데이터 구동부(100A)는 컬럼 반전 구동한다.
상기 게이트 구동부(200)는 상기 표시 패널(600)에 형성된 복수의 게이트 배선들(GLn, GLn+1,..., GLn+7)에 게이트 신호들을 순차적으로 인가한다. 상기 n은 자연수이다. 한 쌍의 게이트 배선들, 즉, 홀수 번째 게이트 배선과 짝수 번째 게이트 배선은 하나의 화소 행에 포함된 화소들에 게이트 신호들을 인가한다. 하나의 화소 행은 적색, 녹색 및 청색 화소들(R, G, B)을 포함하고, 상기 적색 화소(R)는 홀수 번째 게이트 배선과 전기적으로 연결되고, 상기 녹색 화소(G)는 짝수 번째 게이트 배선과 전기적으로 연결되고, 상기 청색 화소(B)는 상기 홀수 번째 및 짝수 번째 게이트 배선들과 연결된다.
상기 표시 패널(600)은 복수의 화소들, 상기 데이터 배선들(DLm-1, DLm, DLm+1) 및 상기 게이트 배선들(GLn, GLn+1,..., GLn+13)을 포함한다. 상기 화소들은 복수의 화소 행들(PR1, PR2,.., PR4) 및 복수의 화소 열들(PC1, PC2)로 배열되고, 1×2 도트(dot) 반전 구동된다.
예를 들면, 제m 데이터 배선(DLm)은 상기 열 방향으로 연장되고, 지그재그(Zig-Zag)로 절곡된 지그재그 패턴이 7 개의 화소 행들을 주기로 반복된다. 따라서, 상기 제m 데이터 배선(DLm)은 서로 인접한 제1 화소 열(PC1)과 제2 화소 열(PC2) 사이에 불연속적으로 배치된다. 상기 제m 데이터 배선(DLm)은 제1 화소 행(PR1), 제2 화소 행(PR2) 및 제3 화소 행(PR3)에 대응하는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에는 배치되고, 제4 화소 행(PR4)에 대응하는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에는 배치되지 않으며, 제5 화소 행(PR5) 및 제6 화소 행(PR6)에 대응하는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이는 배치되고, 제7 화소 행(PR7)에 대응하는 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에는 배치되지 않는다.
상기 제m 데이터 배선(DLm)은 제1 배선(L1), 제2 배선(L2), 제3 배선(L3), 제4 배선(L4), 제5 배선(L5), 제6 배선(L6) 및 제7 배선(L7)을 포함한다. 상기 제1 배선(L1)은 제1 화소 행(PR1)의 제1 화소(P1)와 제2 화소(P2) 사이에 배치되고, 상기 제2 배선(L2)은 상기 제1 배선(L1)에 대해 상기 열 방향으로 곧게 연장되어, 상기 제1 화소 행(PR1)과 인접한 제2 화소 행(PR2)의 제3 화소(P3) 및 제4 화소(P4) 사이에 배치된다. 상기 제3 배선(L3)은 상기 제2 배선(L2)에 대해 상기 열 방향으로 곧게 연장되어, 상기 제2 화소 행(PR2)과 인접한 제3 화소 행(PR3)의 제5 화소(P5) 및 제6 화소(P6) 사이에 배치되고, 상기 제4 배선(L4)은 상기 제3 배선(L3)에 대해 제1 행 방향으로 절곡되어 상기 제3 화소 행(PR3)과 인접한 제4 화소 행(PR4)의 제7 화소(P7) 및 제8 화소(P8) 사이에 배치된다.
상기 제5 배선(L5)은 상기 제4 배선(L4)에 대해 상기 제1 행 방향과 반대인 제2 행 방향으로 절곡되어 상기 제4 화소 행(PR4)과 인접한 제5 화소 행(PR5)의 제9 화소(P9) 및 제10 화소(P10) 사이에 배치되고, 제6 배선(L6)은 상기 제5 배선(L5)에 대해 상기 열 방향으로 곧게 연장되어, 상기 제5 화소 행(PR5)과 인접한 제6 화소 행(PR6)의 제11 화소(P11) 및 제12 화소(P12) 사이에 배치된다. 상기 제7 배선(L7)은 상기 제6 배선(L6)에 대해 상기 제2 행 방향으로 절곡되어 상기 제6 화소 행(PR6)과 인접한 제7 화소 행(PR7)의 제13 화소(P13) 및 제14 화소(P14) 사이에 배치된다.
제n 게이트 배선(GLn)은 제1 화소 행(PR1)의 상부에 배치되고 제(n+1) 게이트 배선(GLn+1)은 제1 화소 행(PR1)의 하부에 배치되고, 상기 제n 게이트 배선(GLn) 및 상기 제(n+1) 게이트 배선(GLn+1)은 상기 제1 화소 행(PR1)의 화소들과 전기적으로 연결된다. 제(n+2) 게이트 배선(GLn+2)은 제2 화소 행(PR2)의 상부에 배치되고 제(n+3) 게이트 배선(GLn+3)은 제1 화소 행(PR1)의 하부에 배치되고, 상기 제(n+2) 게이트 배선(GLn+2) 및 상기 제(n+3) 게이트 배선(GLn+3)은 상기 제2 화소 행(PR2)의 화소들과 전기적으로 연결된다.
이와 같은 방식으로, 제(n+4) 내지 제(n+13) 게이트 배선들(GLn+4 내지 GLn+13)은 제3 내지 제7 화소 행들(PR3 내지 PR7)의 화소들과 전기적으로 연결된다.
결과적으로, 상기 제1 화소(P1)는 상기 제m 데이터 배선(DLm) 및 제n 게이트 배선(GLn)과 전기적으로 연결되고, 상기 제2 화소(P2)는 상기 제(m+1) 데이터 배선(DLm+1) 및 제(n+1) 게이트 배선(GLn+1)과 전기적으로 연결된다. 상기 제3 화소(P3)는 상기 제(m-1) 데이터 배선(DLm-1) 및 제(n+3) 게이트 배선(GLn+3)과 전기적으로 연결되고, 상기 제4 화소(P4)는 상기 제m 데이터 배선(DLm) 및 제(n+2) 게이트 배선(GLn+2)과 전기적으로 연결된다.
상기 제5 화소(P5)는 상기 제m 데이터 배선(DLm) 및 제(n+4) 게이트 배선(GLn+4)과 전기적으로 연결되고, 상기 제6 화소(P6)는 상기 제(m+1) 데이터 배선(DLm+1) 및 제(n+5) 게이트 배선(GLn+5)과 전기적으로 연결된다. 상기 제7 화소(P7)는 상기 제m 데이터 배선(DLm) 및 제(n+6) 게이트 배선(GLn+6)과 전기적으로 연결되고, 상기 제8 화소(P8)는 상기 제m 데이터 배선(DLm) 및 제(n+7) 게이트 배선(GLn+7)과 전기적으로 연결된다.
상기 제9 화소(P9)는 상기 제m 데이터 배선(DLm) 및 제(n+8) 게이트 배선(GLn+8)과 전기적으로 연결되고, 상기 제10 화소(P10)는 상기 제(m+1) 데이터 배선(DLm+1) 및 제(n+9) 게이트 배선(GLn+9)과 전기적으로 연결된다. 상기 제11 화소(P11)는 상기 제(m-1) 데이터 배선(DLm-1) 및 제(n+11) 게이트 배선(GLn+11)과 전기적으로 연결되고, 상기 제12 화소(P12)는 상기 제m 데이터 배선(DLm) 및 제(n+10) 게이트 배선(GLn+10)과 전기적으로 연결된다. 상기 제13 화소(P13)는 상기 제m 데이터 배선(DLm) 및 제(n+13) 게이트 배선(GLn+13)과 전기적으로 연결되고, 상기 제14 화소(P14)는 상기 제m 데이터 배선(DLm) 및 제(n+12) 게이트 배선(GLn+12)과 전기적으로 연결된다.
상기 제m 데이터 배선(DLm)이 지그재그 형상로 절곡되어 인접한 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 불연속적으로 배치된다. 이에 따라서 도 3a 및 도 3b를 참조하여 설명된 바와 같이, 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 서로 다른 폭을 갖는 상기 제1 차광부(A1)와 상기 제2 차광부(A2)가 주기적으로 반복되어, 상기 제1 및 제2 차광부들(A1, A2)에 의해 세로줄 불량을 개선할 수 있다.
도 10은 본 발명의 실시예 5에 따른 액정 표시 장치의 평면도이다. 도 11은 도 10에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 10 및 도 11을 참조하면, 상기 액정 표시 장치는 데이터 구동부(100B), 게이트 구동부(200) 및 표시 패널(700)을 포함한다.
상기 데이터 구동부(100B)는 상기 표시 패널(700)에 형성된 복수의 데이터 배선들(DLm-1, DLm, DLm+1) 각각에 한 프레임 동안 양극성(+) 및 음극성(-)의 데이터 신호들을 2H(수평주기)를 주기로 반복하여 인가한다. 상기 데이터 구동부(100B)는 도트 반전 구동한다.
상기 게이트 구동부(200)는 상기 표시 패널(100)에 형성된 복수의 게이트 배선들(GLn, GLn+1, GLn+2, GLn+3)에 게이트 신호들을 순차적으로 인가한다. 상기 n은 자연수이다. 한 쌍의 게이트 배선들, 즉, 홀수 번째 게이트 배선과 짝수 번째 게이트 배선은 하나의 화소 행에 포함된 화소들에 게이트 신호들을 인가한다. 하나의 화소 행은 적색, 녹색 및 청색 화소들(R, G, B)을 포함하고, 상기 적색 화소(R)는 홀수 번째 게이트 배선과 전기적으로 연결되고, 상기 녹색 화소(G)는 짝수 번째 게이트 배선과 전기적으로 연결되고, 상기 청색 화소(B)는 상기 홀수 번째 및 짝수 번째 게이트 배선들과 연결된다.
상기 표시 패널(700)은 복수의 화소들, 상기 데이터 배선들(DLm-1, DLm, DLm+1) 및 상기 게이트 배선들(GLn, GLn+1, GLn+2, GLn+3)을 포함한다. 상기 화소들은 복수의 화소 행들(PR1, PR2) 및 복수의 화소 열들(PC1, PC2)로 배열되고, 1×2 도트(dot) 반전 구동된다.
예를 들면, 제m 데이터 배선(DLm)은 상기 열 방향으로 연장되고, 지그재그(Zig-Zag)로 절곡된 지그재그 패턴이 2 개의 화소 행들을 주기로 반복된다. 따라서, 상기 제m 데이터 배선(DLm)은 서로 인접한 제1 화소 열(PC1)과 제2 화소 열(PC2) 사이에 불연속적으로 배치된다. 상기 제m 데이터 배선(DLm)은 제1 화소 행(PR1)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이는 배치되나, 제2 화소 행(PR2)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이에는 배치되지 않는다.
상기 제m 데이터 배선(DLm)은 제1 배선(L1) 및 제2 배선(L2)을 포함한다. 상기 제1 배선(L1)은 제1 화소 행(PR1)의 제1 화소(P1)와 제2 화소(2) 사이에 배치되고, 상기 제2 배선(L2)은 상기 제1 배선(L1)에 대해 제1 행 방향으로 절곡되어, 상기 제1 화소 행(PR1)과 인접한 제2 화소 행(PR2)의 제3 화소(P3) 및 제4 화소(P4) 사이에 배치된다.
제n 게이트 배선(GLn)은 제1 화소 행(PR1)의 상부에 배치되고 제(n+1) 게이트 배선(GLn+1)은 제1 화소 행(PR1)의 하부에 배치되고, 상기 제n 게이트 배선(GLn) 및 상기 제(n+1) 게이트 배선(GLn+1)은 상기 제1 화소 행(PR1)의 화소들과 전기적으로 연결된다.
결과적으로 상기 제1 화소(P1)는 상기 제(m-1) 데이터 배선(DLm-1) 및 상기 제n 게이트 배선(GLn)과 전기적으로 연결되고, 상기 제2 화소(P2)는 상기 제m 데이터 배선(DLm)과 상기 제(n+1) 게이트 배선(GLn+1)과 전기적으로 연결된다.
상기 제3 화소(P3)는 상기 제2 화소(P2)와 동일한 상기 제2 화소 열(PC2)에 포함되고, 제m 데이터 배선(DLm) 및 상기 제n+3 게이트 배선(GLn+3)과 전기적으로 연결되고, 상기 제4 화소(P4)는 상기 제m 데이터 배선(DLm)과 상기 제n+2 게이트 배선(GLn+2)과 전기적으로 연결된다.
상기 제m 데이터 배선(DLm)이 지그재그 형상로 절곡되어 인접한 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 불연속적으로 배치된다. 이에 따라서 도 3a 및 도 3b를 참조하여 설명된 바와 같이, 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 서로 다른 폭을 갖는 상기 제1 차광부(A1)와 상기 제2 차광부(A2)가 주기적으로 반복되어, 상기 제1 및 제2 차광부들(A1, A2)에 의해 세로줄 불량을 개선할 수 있다.
본 실시예에서는 상기 데이터 구동부(100B)는 도트(+, -) 반전 구동하여 상기 표시 패널(700)이 1×2 도트(dot) 반전 구동하는 것을 예로 하였으나, 상기 데이터 구동부(100B)가 1 + 2 도트(예컨대, +,-,-) 또는 2 도트 + 1(예컨대, +,+,-) 반전 구동하여 1×2 도트(dot) 반전 구동할 수 있다.
도 12는 본 발명의 실시예 6에 따른 액정 표시 장치의 평면도이다. 도 13은 도 12에 도시된 표시 패널의 반복 화소 구조를 도시한 확대도이다.
도 12 및 도 13을 참조하면, 상기 액정 표시 장치는 데이터 구동부(100B), 게이트 구동부(200) 및 표시 패널(800)을 포함한다.
상기 데이터 구동부(100C)는 상기 표시 패널(700)에 형성된 복수의 데이터 배선들(DLm-1, DLm, DLm+1) 각각에 한 프레임 동안 수평동기신호에 동기를 맞춰 음극성(-), 양극성(+), 양극성(+) 및 음극성(-) 데이터 신호들 4H를 주기로 반복하여 인가한다. 상기 데이터 구동부(100C)는 도트 반전 구동한다.
예를 들면, 상기 데이터 구동부(100C)는 제m 데이터 배선(DLm)에 음극성(-), 양극성(+), 양극성(+) 및 음극성(-)의 데이터 신호들을 반복하여 인가하고, 제(m-1) 및 제(m+1) 데이터 배선들 각각에 양극성(+), 음극성(-), 음극성(-) 및 양극성(+)의 데이터 신호들을 반복하여 인가한다.
상기 게이트 구동부(200)는 상기 표시 패널(100)에 형성된 복수의 게이트 배선들(GLn, GLn+1,.., GLn+7)에 게이트 신호들을 순차적으로 인가한다. 상기 n은 자연수이다. 한 쌍의 게이트 배선들, 즉, 홀수 번째 게이트 배선과 짝수 번째 게이트 배선은 하나의 화소 행에 포함된 화소들에 게이트 신호들을 인가한다. 하나의 화소 행은 적색, 녹색 및 청색 화소들(R, G, B)을 포함하고, 상기 적색 화소(R)는 홀수 번째 게이트 배선과 전기적으로 연결되고, 상기 녹색 화소(G)는 짝수 번째 게이트 배선과 전기적으로 연결되고, 상기 청색 화소(B)는 상기 홀수 번째 및 짝수 번째 게이트 배선들과 연결된다.
상기 표시 패널(800)은 복수의 화소들, 상기 데이터 배선들(DLm-1, DLm, DLm+1) 및 상기 게이트 배선들(GLn, GLn+1,.., GLn+7)을 포함한다. 상기 화소들은 복수의 화소 행들(PR1, PR2) 및 복수의 화소 열들(PC1, PC2)로 배열되고, 1×2 도트(dot) 반전 구동된다.
예를 들면, 제m 데이터 배선(DLm)은 상기 열 방향으로 연장되고, 지그재그(Zig-Zag)로 절곡된 지그재그 패턴이 4 개의 화소 행들을 주기로 반복된다. 따라서, 상기 제m 데이터 배선(DLm)은 서로 인접한 제1 화소 열(PC1)과 제2 화소 열(PC2) 사이에 불연속적으로 배치된다. 상기 제m 데이터 배선(DLm)은 제1 화소 행(PR1) 및 제2 화소 행(PR2)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이는 배치되나, 제3 화소 행(PR3) 및 제4 화소 행(PR4)에 대응하는 상기 제1 및 제2 화소 열(PC1, PC2) 사이에는 배치되지 않는다.
상기 제m 데이터 배선(DLm)은 제1 배선(L1), 제2 배선(L2), 제3 배선(L3) 및 제4 배선(L4)을 포함한다. 상기 제1 배선(L1)은 제1 화소 행(PR1)의 제1 화소(P1)와 제2 화소(P2) 사이에 배치되고, 상기 제2 배선(L2)은 상기 제1 배선(L1)에 대해 상기 열 방향으로 곧게 연장되어, 상기 제1 화소 행(PR1)과 인접한 제2 화소 행(PR2)의 제3 화소(P3) 및 제4 화소(P4) 사이에 배치된다. 상기 제3 배선(L3)은 상기 제2 배선(L2)에 대해 상기 행 방향으로 절곡되어, 상기 제2 화소 행(PR2)과 인접한 제3 화소 행(PR3)의 제5 화소(P5) 및 제6 화소(P6) 사이에 배치되고, 제4 배선(L4)은 상기 제3 배선(L3)에 대해 상기 열 방향으로 곧게 연장되어, 상기 제3 화소 행(PR3)과 인접한 제4 화소 행(PR4)의 제7 화소(P7) 및 제8 화소(P8) 사이에 배치된다.
제n 게이트 배선(GLn)은 제1 화소 행(PR1)의 상부에 배치되고 제(n+1) 게이트 배선(GLn+1)은 제1 화소 행(PR1)의 하부에 배치되고, 상기 제n 게이트 배선(GLn) 및 상기 제(n+1) 게이트 배선(GLn+1)은 상기 제1 화소 행(PR1)의 화소들과 전기적으로 연결된다.
이와 같은 방식으로, 제(n+2) 내지 제(n+7) 게이트 배선들(GLn+2 내지 GLn+7)은 제2 내지 제4 화소 행들(PR2 내지 PR4)의 화소들과 전기적으로 연결된다.
결과적으로, 상기 제1 화소(P1)는 상기 제m 데이터 배선(DLm) 및 제n 게이트 배선(GLn)과 전기적으로 연결되고, 상기 제2 화소(P2)는 상기 제m 데이터 배선(DLm) 및 제(n+1) 게이트 배선(GLn+1)과 전기적으로 연결된다. 상기 제3 화소(P3)는 상기 제m 데이터 배선(DLm) 및 제(n+2) 게이트 배선(GLn+2)과 전기적으로 연결되고, 상기 제4 화소(P4)는 상기 제m 데이터 배선(DLm) 및 제(n+3) 게이트 배선(GLn+3)과 전기적으로 연결된다.
상기 제5 화소(P5)는 상기 제(m-1) 데이터 배선(DLm-1) 및 제(n+5) 게이트 배선(GLn+5)과 전기적으로 연결되고, 상기 제6 화소(P6)는 상기 제m 데이터 배선(DLm) 및 제(n+5) 게이트 배선(GLn+5)과 전기적으로 연결된다. 상기 제7 화소(P7)는 상기 제(m-1) 데이터 배선(DLm-1) 및 제(n+7) 게이트 배선(GLn+7)과 전기적으로 연결되고, 상기 제8 화소(P8)는 상기 제m 데이터 배선(DLm) 및 제(n+7) 게이트 배선(GLn+7)과 전기적으로 연결된다.
상기 제m 데이터 배선(DLm)이 지그재그 형상로 절곡되어 인접한 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 불연속적으로 배치된다. 이에 따라서 도 3a 및 도 3b를 참조하여 설명된 바와 같이, 상기 제1 및 제2 화소 열들(PC1, PC2) 사이에 서로 다른 폭을 갖는 상기 제1 차광부(A1)와 상기 제2 차광부(A2)가 주기적으로 반복되어, 상기 제1 및 제2 차광부들(A1, A2)에 의해 세로줄 불량을 개선할 수 있다.
이상에서 설명한 바와 같이, 데이터 배선을 지그재그로 절곡하여 인접한 화소 열들 사이에 상기 데이터 배선을 불연속적으로 배치시킨다. 이에 따라, 인접한 화소 열들 사이에 서로 다른 폭을 갖는 제1 및 제2 차광부들을 주기적으로 반복시킴으로써 세로줄 불량을 개선할 수 있다.
이상에서는 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100A, 100B : 데이터 구동부 200 : 게이트 구동부
300, 400, 500, 600, 700, 800 : 표시 패널
PR1, PR2, PR3, PR4, PR5, PR6, PR7 : 제1 내지 제7 화소 행들
PC1, PC2 : 제1 및 P2 화소 열들
300, 400, 500, 600, 700, 800 : 표시 패널
PR1, PR2, PR3, PR4, PR5, PR6, PR7 : 제1 내지 제7 화소 행들
PC1, PC2 : 제1 및 P2 화소 열들
Claims (20)
- 열 방향 및 행 방향으로 배열된 복수의 화소들과, 상기 열 방향으로 지그재그 형상으로 연장되어 인접한 두 개의 화소 열들 사이에 불연속적으로 배치되고, 상기 행 방향의 인접한 두 개의 화소들과 전기적으로 연결된 제m 데이터 배선(m은 자연수)을 포함하고, 상기 인접한 두 개의 화소 열들 사이의 영역에 제1 차광부와 상기 제1 차광부의 폭보다 좁은 폭을 갖는 제2 차광부가 주기적으로 반복되는 표시 패널; 및
상기 제m 데이터 배선에 데이터 신호를 인가하는 데이터 구동부를 포함하고,
상기 데이터 구동부는
한 프레임 동안, 상기 제m 데이터 배선에는 제1 극성의 데이터 신호를 인가하고, 상기 제m 데이터 배선과 인접한 제(m-1) 데이터 배선 및 제(m+1) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가하고,
상기 제m 데이터 배선은
제1 화소 행의 제1 화소와 제2 화소 사이에 배치된 제1 배선과,
상기 제1 배선에 대해 행 방향으로 절곡되어, 상기 제1 화소 행과 인접한 제2 화소 행의 제3 화소 및 제4 화소 사이에 배치된 제2 배선을 포함하고,
상기 제1 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제2 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제3 화소는 상기 제 m-1 데이터 배선과 전기적으로 연결되고, 상기 제4 화소는 상기 제m 데이터 배선과 전기적으로 연결되고,
상기 제(m+1) 데이터 배선과 상기 제4 화소 사이에 배치되는 상기 제2 화소 행의 화소는 상기 제m 데이터 배선과 전기적으로 연결되는 것을 특징으로 하는 액정 표시 장치. - 제1항에 있어서, 상기 제1 차광부는 상기 제m 데이터 배선이 연속되는 영역에 배치되고 상기 제2 차광부는 상기 제m 데이터 배선이 불연속되는 영역에 배치되는 것을 특징으로 하는 액정 표시 장치.
- 제1항에 있어서, 상기 표시 패널의 상기 화소들은 1×2 도트(Dot) 반전 방식으로 구동하는 것을 특징으로 하는 액정 표시 장치.
- 제1항에 있어서, 상기 화소 행은 복수의 적색 화소들, 복수의 녹색 화소들 및 복수의 청색 화소들을 포함하는 것을 특징으로 하는 액정 표시 장치.
- 제4항에 있어서, 상기 표시 패널은
상기 행 방향으로 연장되고, 상기 복수의 적색 화소들과 전기적으로 연결된 제n 게이트 배선; 및
상기 제n 게이트 배선과 평행하고, 상기 복수의 녹색 화소들과 전기적으로 연결된 제(n+1) 게이트 배선을 더 포함하고,
상기 복수의 청색 화소들의 일부는 상기 제n 게이트 배선들과 전기적으로 연결되고, 나머지들은 상기 제(n+1) 게이트 배선들과 전기적으로 연결된 것을 특징으로 하는 액정 표시 장치. - 삭제
- 삭제
- 삭제
- 제1항에 있어서, 상기 제m 데이터 배선은
상기 제2 배선에 대해 제1 행 방향으로 절곡되어 상기 제2 화소 행과 인접한 제3 화소 행의 제5 화소 및 제6 화소 사이에 배치된 제3 배선, 및
상기 제3 배선에 대해 상기 제1 행 방향과 반대인 제2 행 방향으로 절곡되어 상기 제3 화소 행과 인접한 제4 화소 행의 제7 화소 및 제8 화소 사이에 배치된 제4 배선을 더 포함하는 액정 표시 장치. - 열 방향 및 행 방향으로 배열된 복수의 화소들과, 상기 열 방향으로 지그재그 형상으로 연장되어 인접한 두 개의 화소 열들 사이에 불연속적으로 배치되고, 상기 행 방향의 인접한 두 개의 화소들과 전기적으로 연결된 제m 데이터 배선(m은 자연수)을 포함하고, 상기 인접한 두 개의 화소 열들 사이의 영역에 제1 차광부와 상기 제1 차광부의 폭보다 좁은 폭을 갖는 제2 차광부가 주기적으로 반복되는 표시 패널; 및
상기 제m 데이터 배선에 데이터 신호를 인가하는 데이터 구동부를 포함하고,
상기 데이터 구동부는
한 프레임 동안, 상기 제m 데이터 배선에는 제1 극성의 데이터 신호를 인가하고, 상기 제m 데이터 배선과 인접한 제(m-1) 데이터 배선 및 제(m+1) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가하고,
상기 제m 데이터 배선은
제1 화소 행의 제1 화소와 제2 화소 사이에 배치된 제1 배선과,
상기 제1 배선에 대해 행 방향으로 절곡되어, 상기 제1 화소 행과 인접한 제2 화소 행의 제3 화소 및 제4 화소 사이에 배치된 제2 배선을 포함하고,
상기 제m 데이터 배선은
상기 제2 배선에 대해 제1 행 방향으로 절곡되어 상기 제2 화소 행과 인접한 제3 화소 행의 제5 화소 및 제6 화소 사이에 배치된 제3 배선, 및
상기 제3 배선에 대해 상기 제1 행 방향과 반대인 제2 행 방향으로 절곡되어 상기 제3 화소 행과 인접한 제4 화소 행의 제7 화소 및 제8 화소 사이에 배치된 제4 배선을 더 포함하고,
상기 제1 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제2 화소는 상기 제(m+1) 데이터 배선과 전기적으로 연결되고, 상기 제3 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제4 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제5 화소는 상기 제(m-1) 데이터 배선과 전기적으로 연결되고, 상기 제6 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제7 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제8 화소는 제m 데이터 배선과 전기적으로 연결되고,
상기 제1 및 제2 화소, 상기 제3 및 제4 화소, 상기 제5 및 제6 화소, 상기 제7 및 제8 화소 각각의 짝은 그 사이에 다른 화소가 포함되지 않는 인접화소인 것을 특징으로 하는 액정 표시 장치. - 제1항에 있어서, 상기 제m 데이터 배선은
상기 제2 배선에 대해 상기 열 방향으로 연장되어 상기 제2 화소 행과 인접한 제3 화소 행의 제5 화소 및 제6 화소 사이에 배치된 제3 배선, 및
상기 제3 배선에 대해 상기 행 방향으로 절곡되어 상기 제3 화소 행과 인접한 제4 화소 행의 제7 화소 및 제8 화소 사이에 배치된 제4 배선을 더 포함하는 액정 표시 장치. - 열 방향 및 행 방향으로 배열된 복수의 화소들과, 상기 열 방향으로 지그재그 형상으로 연장되어 인접한 두 개의 화소 열들 사이에 불연속적으로 배치되고, 상기 행 방향의 인접한 두 개의 화소들과 전기적으로 연결된 제m 데이터 배선(m은 자연수)을 포함하고, 상기 인접한 두 개의 화소 열들 사이의 영역에 제1 차광부와 상기 제1 차광부의 폭보다 좁은 폭을 갖는 제2 차광부가 주기적으로 반복되는 표시 패널; 및
상기 제m 데이터 배선에 데이터 신호를 인가하는 데이터 구동부를 포함하고,
상기 데이터 구동부는
한 프레임 동안, 상기 제m 데이터 배선에는 제1 극성의 데이터 신호를 인가하고, 상기 제m 데이터 배선과 인접한 제(m-1) 데이터 배선 및 제(m+1) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가하고,
상기 제m 데이터 배선은
제1 화소 행의 제1 화소와 제2 화소 사이에 배치된 제1 배선과,
상기 제1 배선에 대해 행 방향으로 절곡되어, 상기 제1 화소 행과 인접한 제2 화소 행의 제3 화소 및 제4 화소 사이에 배치된 제2 배선을 포함하고,
상기 제m 데이터 배선은
상기 제2 배선에 대해 상기 열 방향으로 연장되어 상기 제2 화소 행과 인접한 제3 화소 행의 제5 화소 및 제6 화소 사이에 배치된 제3 배선, 및
상기 제3 배선에 대해 상기 행 방향으로 절곡되어 상기 제3 화소 행과 인접한 제4 화소 행의 제7 화소 및 제8 화소 사이에 배치된 제4 배선을 더 포함하고,
상기 제1 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제2 화소는 상기 제(m+1) 데이터 배선과 전기적으로 연결되고, 상기 제3 화소는 상기 제(m-1) 데이터 배선과 전기적으로 연결되고, 상기 제4 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제5 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제6 화소는 상기 제(m+1) 데이터 배선과 전기적으로 연결되고, 상기 제7 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제8 화소는 상기 제m 데이터 배선과 전기적으로 연결되고,
상기 제1 및 제2 화소, 상기 제3 및 제4 화소, 상기 제5 및 제6 화소, 상기 제7 및 제8 화소 각각의 짝은 그 사이에 다른 화소가 포함되지 않는 인접화소인 것을 특징으로 하는 액정 표시 장치. - 제1항에 있어서, 상기 제m 데이터 배선은
상기 제2 배선에 대해 상기 열 방향으로 연장되어 상기 제2 화소 행과 인접한 제3 화소 행의 제5 화소 및 제6 화소 사이에 배치된 제3 배선과,
상기 제3 배선에 대해 제1 행 방향으로 절곡되어 상기 제3 화소 행과 인접한 제4 화소 행의 제7 화소 및 제8 화소 사이에 배치된 제4 배선과,
상기 제4 배선에 대해 상기 제1 행 방향과 반대인 제2 행 방향으로 절곡되어 상기 제4 화소 행과 인접한 제5 화소 행의 제9 화소 및 제10 화소 사이에 배치된 제5 배선과,
상기 제5 배선에 대해 상기 열 방향으로 연장되어 상기 제5 화소 행과 인접한 제6 화소 행의 제11 화소 및 제12 화소 사이에 배치된 제6 배선과,
상기 제6 배선에 대해 상기 제2 행 방향으로 절곡되어 상기 제6 화소 행과 인접한 제7 화소 행의 제13 화소 및 제14 화소 사이에 배치된 제7 배선을 더 포함하는 액정 표시 장치. - 열 방향 및 행 방향으로 배열된 복수의 화소들과, 상기 열 방향으로 지그재그 형상으로 연장되어 인접한 두 개의 화소 열들 사이에 불연속적으로 배치되고, 상기 행 방향의 인접한 두 개의 화소들과 전기적으로 연결된 제m 데이터 배선(m은 자연수)을 포함하고, 상기 인접한 두 개의 화소 열들 사이의 영역에 제1 차광부와 상기 제1 차광부의 폭보다 좁은 폭을 갖는 제2 차광부가 주기적으로 반복되는 표시 패널; 및
상기 제m 데이터 배선에 데이터 신호를 인가하는 데이터 구동부를 포함하고,
상기 데이터 구동부는
한 프레임 동안, 상기 제m 데이터 배선에는 제1 극성의 데이터 신호를 인가하고, 상기 제m 데이터 배선과 인접한 제(m-1) 데이터 배선 및 제(m+1) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가하고,
상기 제m 데이터 배선은
제1 화소 행의 제1 화소와 제2 화소 사이에 배치된 제1 배선과,
상기 제1 배선에 대해 행 방향으로 절곡되어, 상기 제1 화소 행과 인접한 제2 화소 행의 제3 화소 및 제4 화소 사이에 배치된 제2 배선을 포함하고,
상기 제m 데이터 배선은
상기 제2 배선에 대해 상기 열 방향으로 연장되어 상기 제2 화소 행과 인접한 제3 화소 행의 제5 화소 및 제6 화소 사이에 배치된 제3 배선과,
상기 제3 배선에 대해 제1 행 방향으로 절곡되어 상기 제3 화소 행과 인접한 제4 화소 행의 제7 화소 및 제8 화소 사이에 배치된 제4 배선과,
상기 제4 배선에 대해 상기 제1 행 방향과 반대인 제2 행 방향으로 절곡되어 상기 제4 화소 행과 인접한 제5 화소 행의 제9 화소 및 제10 화소 사이에 배치된 제5 배선과,
상기 제5 배선에 대해 상기 열 방향으로 연장되어 상기 제5 화소 행과 인접한 제6 화소 행의 제11 화소 및 제12 화소 사이에 배치된 제6 배선과,
상기 제6 배선에 대해 상기 제2 행 방향으로 절곡되어 상기 제6 화소 행과 인접한 제7 화소 행의 제13 화소 및 제14 화소 사이에 배치된 제7 배선을 더 포함하고,
상기 제1 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제2 화소는 상기 제(m+1) 데이터 배선과 전기적으로 연결되고, 상기 제3 화소는 상기 제(m-1) 데이터 배선과 전기적으로 연결되고, 상기 제4 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제5 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제6 화소는 상기 제(m+1) 데이터 배선과 전기적으로 연결되고, 상기 제7 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제8 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제9 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제10 화소는 상기 제(m+1) 데이터 배선과 전기적으로 연결되고, 상기 제11 화소는 상기 제(m-1) 데이터 배선과 전기적으로 연결되고, 상기 제12 화소는 상기 제m 데이터 배선과 전기적으로 연결되고, 상기 제13 화소는 상기 제m 데이터 배선과 전기적으로 연결되고 상기 제14 화소는 상기 제m 데이터 배선과 전기적으로 연결되고,
상기 제1 및 제2 화소, 상기 제3 및 제4 화소, 상기 제5 및 제6 화소, 상기 제7 및 제8 화소, 상기 제9 및 제10 화소, 상기 제11 및 제12 화소, 상기 제13 및 제14 화소 각각의 짝은 그 사이에 다른 화소가 포함되지 않는 인접화소인 것을 특징으로 하는 액정 표시 장치. - 제1항에 있어서, 상기 데이터 구동부는
한 프레임 동안, 상기 제m 데이터 배선에 제1 극성의 데이터 신호 및 제2 극성의 데이터 신호들을 교대로 인가하고, 상기 제m 데이터 배선과 인접한 제(m-1) 데이터 배선 및 제(m+1) 데이터 배선들 각각에는 상기 제2 극성의 데이터 신호 및 상기 제1 극성의 데이터 신호들을 교대로 인가하는 것을 특징으로 하는 액정 표시 장치. - 삭제
- 삭제
- 삭제
- 삭제
- 삭제
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100008951A KR101718499B1 (ko) | 2010-02-01 | 2010-02-01 | 액정 표시 장치 |
US12/861,360 US9396696B2 (en) | 2010-02-01 | 2010-08-23 | Liquid crystal display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100008951A KR101718499B1 (ko) | 2010-02-01 | 2010-02-01 | 액정 표시 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110089513A KR20110089513A (ko) | 2011-08-09 |
KR101718499B1 true KR101718499B1 (ko) | 2017-03-22 |
Family
ID=44341201
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100008951A KR101718499B1 (ko) | 2010-02-01 | 2010-02-01 | 액정 표시 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9396696B2 (ko) |
KR (1) | KR101718499B1 (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101905779B1 (ko) * | 2011-10-24 | 2018-10-10 | 삼성디스플레이 주식회사 | 표시 장치 |
KR101969952B1 (ko) * | 2012-06-05 | 2019-04-18 | 삼성디스플레이 주식회사 | 표시 장치 |
KR101949529B1 (ko) | 2012-06-20 | 2019-02-18 | 리쿠아비스타 비.브이. | 전기 습윤 표시장치 |
KR102091434B1 (ko) | 2013-07-29 | 2020-03-23 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102263258B1 (ko) * | 2014-08-25 | 2021-06-10 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 이의 구동 방법 |
CN104730793B (zh) * | 2015-04-15 | 2018-03-20 | 合肥京东方光电科技有限公司 | 像素结构及其驱动方法、显示面板和显示装置 |
CN105974702A (zh) * | 2016-07-08 | 2016-09-28 | 深圳市华星光电技术有限公司 | 阵列基板及显示装置 |
US11783782B2 (en) | 2019-11-01 | 2023-10-10 | Boe Technology Group Co., Ltd. | Display substrate, display device and display driving method |
CN110989865B (zh) * | 2019-11-29 | 2023-06-20 | 上海中航光电子有限公司 | 触控显示面板及触控显示装置 |
CN110879500B (zh) * | 2019-12-10 | 2023-08-22 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法、显示面板、显示装置 |
KR20220001543A (ko) * | 2020-06-29 | 2022-01-06 | 삼성디스플레이 주식회사 | 표시장치 |
CN113690252B (zh) * | 2021-08-13 | 2023-10-17 | Tcl华星光电技术有限公司 | 阵列基板及显示面板 |
CN114660867A (zh) * | 2022-03-25 | 2022-06-24 | Tcl华星光电技术有限公司 | 显示面板和显示装置 |
CN115206257B (zh) * | 2022-07-15 | 2024-02-27 | 广州华星光电半导体显示技术有限公司 | 一种显示面板及终端设备 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW556013B (en) * | 1998-01-30 | 2003-10-01 | Seiko Epson Corp | Electro-optical apparatus, method of producing the same and electronic apparatus |
KR20050010673A (ko) * | 2003-07-22 | 2005-01-28 | 주식회사 하이닉스반도체 | 게이트 전극 상의 하드마스크로부터 기인되는 소자의열화를 방지할 수 있는 반도체 장치 및 그 제조 방법 |
KR101039023B1 (ko) * | 2004-04-19 | 2011-06-03 | 삼성전자주식회사 | 액정 표시 장치 |
KR101171176B1 (ko) * | 2004-12-20 | 2012-08-06 | 삼성전자주식회사 | 박막 트랜지스터 표시판 및 표시 장치 |
KR101160839B1 (ko) * | 2005-11-02 | 2012-07-02 | 삼성전자주식회사 | 액정 표시 장치 |
KR101196860B1 (ko) * | 2006-01-13 | 2012-11-01 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
KR101430610B1 (ko) * | 2006-09-18 | 2014-09-23 | 삼성디스플레이 주식회사 | 액정표시패널 및 이의 제조 방법 |
KR101318305B1 (ko) * | 2007-01-30 | 2013-10-15 | 삼성디스플레이 주식회사 | 어레이 기판 및 이를 이용한 표시 장치 |
-
2010
- 2010-02-01 KR KR1020100008951A patent/KR101718499B1/ko active IP Right Grant
- 2010-08-23 US US12/861,360 patent/US9396696B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US9396696B2 (en) | 2016-07-19 |
US20110187682A1 (en) | 2011-08-04 |
KR20110089513A (ko) | 2011-08-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101718499B1 (ko) | 액정 표시 장치 | |
KR101710611B1 (ko) | 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 | |
US8982144B2 (en) | Multi-primary color display device | |
KR101171176B1 (ko) | 박막 트랜지스터 표시판 및 표시 장치 | |
JP6205109B2 (ja) | 表示装置及びその駆動方法 | |
US6462801B2 (en) | Liquid crystal display having split gate lines | |
JP4711404B2 (ja) | 表示装置 | |
JP3191093B2 (ja) | カラーフィルター画素配列構造とこれを用いた液晶表示素子及びその駆動方法 | |
US7852437B2 (en) | Display device | |
JPH0444249B2 (ko) | ||
KR100553322B1 (ko) | 컬러필터기판 및 표시장치 | |
KR20090002629A (ko) | 액정표시패널 | |
EP3816719B1 (en) | Array substrate and display panel | |
US20160086552A1 (en) | Display apparatus | |
KR102268255B1 (ko) | 표시 장치 | |
JP4725358B2 (ja) | カラー液晶表示パネル | |
US9892700B2 (en) | Thin-film transistor array substrate and method for driving the same and display device | |
US20200160803A1 (en) | Liquid crystal display device | |
KR100894370B1 (ko) | 표시 장치 | |
KR20060084201A (ko) | 박막트랜지스터 기판 및 그 검사방법 | |
JP2021117242A (ja) | 液晶表示装置 | |
KR100257485B1 (ko) | 액정표시소자 | |
KR20080056857A (ko) | 어레이 기판 및 이를 갖는 표시패널 | |
KR101266076B1 (ko) | 횡전계방식 액정표시패널 및 그 액정표시장치 | |
KR20020010209A (ko) | 화소 배열 구조 및 이를 포함하는 액정 표시 장치용 기판 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
X091 | Application refused [patent] | ||
AMND | Amendment | ||
X701 | Decision to grant (after re-examination) | ||
FPAY | Annual fee payment |
Payment date: 20200227 Year of fee payment: 4 |