KR101269289B1 - 액정표시장치 - Google Patents
액정표시장치 Download PDFInfo
- Publication number
- KR101269289B1 KR101269289B1 KR1020060059428A KR20060059428A KR101269289B1 KR 101269289 B1 KR101269289 B1 KR 101269289B1 KR 1020060059428 A KR1020060059428 A KR 1020060059428A KR 20060059428 A KR20060059428 A KR 20060059428A KR 101269289 B1 KR101269289 B1 KR 101269289B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- liquid crystal
- lines
- gate
- test
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0266—Marks, test patterns or identification means
- H05K1/0268—Marks, test patterns or identification means for electrical inspection or testing
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/118—Printed elements for providing electric connections to or between printed circuits specially for flexible printed circuits, e.g. using folded portions
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10681—Tape Carrier Package [TCP]; Flexible sheet connector
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
Abstract
본 발명은 인쇄회로기판에 관한 것으로서, 본 발명의 목적은 데이터 드라이브 IC의 성능 테스트를 위한 테스트 포인트가 형성된 인쇄회로기판을 제공하는 것이다. 상기 목적을 달성하기 위하여, 본 발명에 따른 테스트 포인트가 형성된 인쇄회로기판은 데이터 드라이브 IC(Integrated Circuit)로부터 분기된 입력패드 라인들과 연결된 데이터 TCP(Tape Carrier Package) 입력패드와 전기적으로 접속되는 데이터 PCB(Printed Circuit Board) 출력패드와; 상기 데이터 PCB 출력패드의 첫 번째와 마지막 번째 핀으로부터 연장된 라인들의 끝단으로서, 상기 데이터 드라이브 IC로부터 분기된 테스트 라인과 전기적으로 연결되어 있는 테스트 포인트; 및 상기 데이터 PCB 출력패드와 테스트 포인트가 형성되는 회로기판을 포함한다.
Description
도 1은 일반적인 액정표시장치의 내부 구성도.
도 2는 도 1에 도시된 데이터 TCP 입력패드와 데이터 PCB 출력패드와의 연결 부위를 나타낸 예시도.
도 3은 일반적인 액정표시장치 완제품의 측면도.
도 4는 도 3에 도시된 액정표시장치 완제품의 저면도.
도 5는 본 발명이 적용되는 액정표시장치의 내부 구성도.
도 6은 도 5에 도시된 데이터 TCP 입력패드와 데이터 PCB 출력패드와의 연결 부위를 나타낸 예시도.
도 7은 본 발명이 적용된 액정표시장치 완제품의 측면도.
도 8은 도 7에 도시된 액정표시장치 완제품의 저면도.
< 도면의 주요 부분에 대한 부호의 설명 >
1 : 액정패널 8 : 데이터 TCP
10 : 데이터 드라이브 IC 12 : 데이터 PCB
14 : 게이트 TCP 16 : 게이트 드라이브 IC
18 : 데이터라인 20 : 게이트라인
21, 121 : 화상표시부 22 : 게이트 구동신호 전송군
24 : 데이터 TCP의 입력패드 라인 25 : 데이터 TCP 출력패드
27, 67 : 테스트 포인트 40, 60 : 데이터 TCP 입력패드
50 : 데이터 PCB 출력패드
본 발명은 테스트 포인트가 형성되어 있는 인쇄회로기판에 관한 것으로서, 특히, 액정표시장치의 데이터 드라이브 IC의 출력파형을 분석하기 위한 테스트 포인트가 형성되어 있는 인쇄회로기판에 관한 것이다.
일반적으로 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
도 1은 일반적인 액정표시장치의 내부 구성도이다.
먼저, 액정패널에는 게이트라인들과 데이터라인들이 교차하게 배열되고 그 게이트라인들과 데이터라인들의 교차로 마련되는 영역에 액정셀들이 위치하게 된다. 이 액정패널에는 액정셀들 각각에 전계를 인가하기 위한 화소전극들과 공통전 극이 마련된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor)의 소스 및 드레인 단자들을 경유하여 데이터라인들 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 화소전압신호가 1라인분씩의 화소전극들에게 인가되게 하는 게이트라인들 중 어느 하나에 접속된다.
다음으로, 구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 게이트 드라이버와 데이터 드라이버를 제어하기 위한 타이밍 제어부와, 액정표시장치에서 사용되는 여러가지의 구동전압들을 공급하는 전원공급부를 구비한다. 타이밍 제어부는 게이트 드라이버 및 데이터 드라이버의 구동 타이밍을 제어함과 아울러 데이터 드라이버에 화소데이터 신호를 공급한다. 전원공급부는 입력 전원을 이용하여 액정표시장치에서 필요로 하는 공통전압(VCOM), 게이트 하이전압(VGH), 게이트 로우전압(VGL) 등과 같은 구동전압들을 생성한다. 게이트 드라이버는 스캐닝신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 스캐닝신호가 공급될 때마다 데이터라인들 각각에 화소전압신호를 공급한다.
이에 따라, 액정표시장치는 액정셀별로 화소전압신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
이들 중 액정패널과 직접 접속되는 데이터 드라이버와 게이트 드라이버는 다수개의 IC(Integrated Circuit)들로 집적화된다. 집적화된 데이터 드라이브 IC와 게이트 드라이브 IC 각각은 TCP(Tape Carrier Package) 상에 실장되어 TAB(Tape Automated Bonding) 방식으로 액정패널에 접속되거나 COG(Chip On Glass) 방식으로 액정패널 상에 실장된다.
여기서 TCP를 통해 TAB 방식으로 액정패널에 접속되는 드라이브 IC들은 TCP에 접속되어진 PCB(Printed Circuit Board)에 실장되어진 신호라인들을 통해 외부로부터 입력되는 제어신호들 및 직류전압들을 공급받음과 아울러 상호 접속된다. 상세히 하면, 데이터 드라이브 IC들은 데이터 PCB에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 제어부로부터의 제어신호들 및 화소 데이터 신호와 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다. 게이트 드라이브 IC들은 게이트 PCB에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 제어부로부터의 제어신호들과 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다.
COG 방식으로 액정패널에 실장되는 드라이브 IC들은 신호라인들이 액정패널, 즉 하부 글래스 상에 실장되는 라인 온 글래스(Line On Glass; 이하 LOG라 함) 방식으로 상호 접속됨과 아울러 타이밍 제어부 및 전원공급부로부터의 제어신호들 및 구동전압들을 공급받게 된다.
최근에는 드라이브 IC들이 TAB 방식으로 액정패널에 접속되는 경우에도 LOG방식을 채택하여 PCB를 제거함으로써 액정표시장치가 더욱 박형화될 수 있게 하고 있다. 특히 상대적으로 적은 신호라인들을 필요로 하는 게이트 드라이브 IC들에 접속되는 신호라인들을 LOG 방식으로 액정패널 상에 형성함으로서 게이트 PCB를 제거하고 있다. 다시 말하여 TAB 방식의 게이트 드라이브 IC들은 액정패널의 하부 글래스 상에 실장되는 신호라인들을 통해 직렬로 접속됨과 아울러 제어신호들 및 구동전압신호들(이하, 게이트 구동신호들이라 함)을 공통적으로 공급받게 된다.
실제로, LOG형 신호라인들을 이용하여 게이트 PCB를 제거한 액정표시장치는 도 1에 도시된 바와 같이 액정패널(1)과, 액정패널(1)과 데이터 PCB(12) 사이에 접속되어진 다수개의 데이터 TCP들(8)과, 액정패널(1)의 다른 측에 접속되어진 다수개의 게이트 TCP들(14)과, 데이터 TCP들(8) 각각에 실장되어진 데이터 드라이브 IC(10)들과, 게이트 TCP들(14) 각각에 실장되어진 게이트 드라이브 IC들(16)을 구비한다.
액정패널(1)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(2)과, 칼라필터 어레이가 형성된 상부기판(4)과, 하부기판(2)과 상부기판(4) 사이에 주입된 액정을 구성으로 한다. 이러한 액정패널(1)에는 게이트라인들(20)과 데이터라인들(18)의 교차영역마다 마련되는 액정셀들로 구성되어 화상을 표시하는 화상표시영역(21)이 마련된다. 화상표시영역(21)의 외곽부에 위치하는 하부기판(2) 외곽영역에는 데이터라인(18)으로부터 신장되어진 데이터 패드들과, 게이트라인(20)로부터 신장되어진 게이트 패드들이 위치하게 된다. 또한 하부기판(2)의 외곽영역에는 게이트 드라이브 IC(16)에 공급되는 게이트 구동신호들을 전송하기 위한 LOG형 신호라인군(26)이 위치하게 된다.
데이터 TCP(8)에는 데이터 드라이브 IC(10)가 실장되고, 그 데이터 드라이브 IC(10)와 전기적으로 접속된 입력패드 라인들(24) 및 출력패드 라인들(25)이 형성된다. 데이터 TCP(8)의 입력패드 라인들(24)은 이방성도전필름(Anisotropic Conductive Film ; 이하 "ACF"라 함)을 경유하여 데이터 TCP 입력패드(40)를 통해 데이터 PCB 출력패드(50)와 전기적으로 접속되고, 출력패드 라인들(25)은 ACF를 경유하여 하부기판(2) 상의 데이터 패드들과 전기적으로 접속된다. 특히 첫번째 데이터 TCP(8)는 하부기판(2) 상의 LOG형 신호라인군(26)에 전기적으로 접속되는 게이트 구동신호 전송군(22)이 추가적으로 형성된다. 이 게이트 구동신호 전송군(22)은 데이터 PCB(12)를 경유하여 타이밍 컨트롤러 및 전원공급부로부터 공급되는 게이트 구동신호들을 LOG형 신호라인군(26)에 공급하게 된다.
데이터 드라이브 IC들(10)은 디지털 신호인 화소데이터 신호를 아날로그 신호인 화소전압신호로 변환하여 액정패널 상의 데이터라인들(18)에 공급한다.
게이트 TCP(14)에는 게이트 드라이브 IC(16)가 실장되고, 그 게이트 드라이브 IC(16)와 전기적으로 접속된 게이트 구동신호 전송라인군(28) 및 출력패드들(30)이 형성된다. 게이트 구동신호 전송라인군(28)은 ACF를 경유하여 하부기판(2) 상의 LOG 신호라인군(26)과 전기적으로 접속되고, 출력패드들(30)은 ACF를 경유하여 하부기판(2) 상의 게이트패드들과 전기적으로 접속된다.
게이트 드라이브 IC들(16)은 입력 제어신호들에 응답하여 스캐닝신호, 즉 게이트 하이전압 신호(VGH)를 게이트라인들(20)에 순차적으로 공급한다. 또한 게이트 드라이브 IC(16)들은 게이트 하이전압 신호(VGH)가 공급되는 기간을 제외한 나머지 기간에는 게이트 로우전압 신호(VGL)를 게이트라인들에 공급한다.
LOG형 신호라인군(26)은 통상 게이트 하이전압 신호(VGH), 게이트 로우전압 신호(VGL), 공통전압 신호(VCOM), 그라운드 전압신호(GND), 전원 전압신호(VCC)와 같이 전원공급부로부터 공급되는 직류전압신호들과 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 이네이블 신호(GOE)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 각각을 공급하는 신호라인들로 구성된다.
도 2는 도 1에 도시된 데이터 TCP 입력패드와 데이터 PCB 출력패드와의 연결 부위를 나타낸 예시도로서, 도 1의 A부분을 상세히 나타낸 것이다.
즉, 상기한 바와 같이, 데이터 TCP(8)의 입력패드 라인들(24)은 이방성도전필름(Anisotropic Conductive Film ; 이하 "ACF"라 함)을 경유하여 데이터 TCP 입력패드(40)를 통해 데이터 PCB(12) 출력패드(50)와 전기적으로 접속되고, 출력패드 라인들(25)은 ACF를 경유하여 하부기판(2) 상의 데이터 패드들과 전기적으로 접속된다.
한편, 상기 데이터 TCP(8)의 입력패드 라인들(24) 중 첫 번째와 마지막 입력패드 라인들(24)에는 도 2에 도시된 바와 같이, 상기 입력패드 라인(24)으로부터 분기된 테스트 라인(24-1)이 상기 데이터 TCP(8)에 형성되어 있으며, 상기 테스트 라인(24-1)의 끝부분은 테스터기로 테스트 할 수 있도록 테스트 포인트(27)로 구성되어 있다. 즉, 일반적으로, 상기 데이터 드라이브 IC(10)의 기능을 테스트하기 위하여, 상기 데이터 TCP(8)에는 상기와 같은 테스트 포인트(27)가 형성되어 있다.
이때, 일반적으로 상기 데이터 PCB 출력패드(50)에는 도 2에 도시된 바와 같이 상기 데이터 TCP의 입력패드 라인들(24)과 연결되어 있는 핀(51) 외에, 추가적으로 두 개 이상의 사용되지 않는 핀(52)들이 형성되어 있다.
도 3은 일반적인 액정표시장치 완제품의 측면도로서, 실제로 출하되는 액정 표시장치의 각 구성요소들의 배치관계를 나타낸 것이다.
즉, 상기 데이터 TCP(8)는 상기한 바와 같이 필림 형태로 구성되어 있어서, 3에 도시된 바와 같이 휘어질 수 있으며, 상기 데이터 TCP(8)와 연결되어 있는 상기 데이터 PCB(12)는 상기 액정패널(1)의 뒷면에 형성된 홈에 안착되어 고정된다. 이때, 상기 액정패널(1)은 백라이트 유닛과 결합된 상태를 말하는 것으로서, 따라서, 보다 정확히 말하자면 상기 데이터 PCB(12)는 상기 백라이트 유닛의 뒷면에 안착되어 고정되는 것이다. 또한, 상기 데이터 PCB(12)는 각종 인쇄회로 및 상기 데이터 PCB 출력패드(50)가 형성되어 있는 회로기판으로 구성되어 있다.
한편, 일반적으로 상기 데이터 TCP(8) 및 상기 데이터 PCB(12)는 그것들을 보호하기 위해 얇은 막(70)을 이용하여 테이핑 처리 되어 있다. 즉, 상기 얇은 막(70)을 이용하여 상기 데이터 TCP(8) 및 상기 데이터 PCB(12)를 상기 액정패널(또는 백라이트)(1)에 고정시키고 있는 것이다.
도 4는 도 3에 도시된 액정표시장치 완제품의 저면도로서, 도 3에 도시된 액정표시장치 완제품을 저면(B)에서 바라본 상태를 나타낸 것이다.
이때, 상기한 바와 같이 상기 데이터 TCP(8) 및 상기 데이터 PCB(12)는 얇은 막(70)을 이용하여 테이핑 처리 되어 있어서, 상기 액정패널(또는 백라이트)(1)에 고정되어 있다.
한편, 도 4에 도시된 바와 같이 액정표시장치의 각 구성요소들이 배치된 후 또는 각 구성요소들이 배치되기 전에, 상기 액정표시장치의 데이터 드라이브 IC(10)의 특성평가를 위한 분석과정이 수행되는데, 이러한 분석과정은 상기 테스트 포인트(27)를 통하여 이루어진다. 즉, 상기 테스트 공정은 도 3 및 도 4에 대한 설명에서 언급된 바와 같은 테이핑 처리가 이루어지기 전에 실행될 수도 있으며, 테이핑 처리가 이루어진 후에 실행될 수도 있다.
그러나, 상기한 바와 같은 종래의 액정표시장치에서는 상기 테이핑 처리의 실행 유무와 관계없이 상기 테스트 포인트(27)가 상기 데이터 TCP(8) 상에 형성되어 있기 때문에 정확한 테스트가 곤란하다는 문제점이 있다.
즉, 상기 데이터 TCP(8)는 상기한 바와 같이 얇은 필름으로 구성되어 있기 때문에, 얇은 핀 형상으로 되어 있는 테스터기를 상기 데스트 포인트(27)에 접촉시킬 때 상기 데이터 TCP(8)가 찢어지거나 훼손될 수 있다는 문제점이 있다.
더욱이 상기 데이터 TCP(8)와 데이터 PCB(12)가 얇은 막(70)을 이용하여 테이핑 처리된 경우에는, 상기 얇은 막(70)을 일단 제거한 후 상기와 같은 테스트를 거쳐야 하며, 테스트 후에는 다시 상기 얇은 막(70)을 복구시켜야 하는 공정을 거쳐야 하므로, 결국 작업 공정이 지연될 수 밖에 없다는 문제점이 있다.
따라서, 본 발명의 목적은 데이터 드라이브 IC의 성능 테스트를 위한 테스트 포인트가 형성된 인쇄회로기판을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 테스트 포인트가 형성된 인쇄 회로기판은 데이터 드라이브 IC(Integrated Circuit)로부터 분기된 입력패드 라인들과 연결된 데이터 TCP(Tape Carrier Package) 입력패드와 전기적으로 접속되는 데이터 PCB(Printed Circuit Board) 출력패드와; 상기 데이터 PCB 출력패드의 첫 번째와 마지막 번째 핀으로부터 연장된 라인들의 끝단으로서, 상기 데이터 드라이브 IC로부터 분기된 테스트 라인과 전기적으로 연결되어 있는 테스트 포인트; 및 상기 데이터 PCB 출력패드와 테스트 포인트가 형성되는 회로기판을 포함한다.
또한, 상기 데이터 TCP 입력패드와 데이터 PCB 출력패드는 상기 회로기판과 함께 테이핑 처리되어 있으며, 상기 테스트 포인트는 상기 테이핑 처리가 되어 있지 않은 위치의 회로기판에 배치되어 있는 것을 특징으로 한다.
또한, 상기 테스트 라인들은 상기 데이터 TCP의 입력패드 라인들 중 첫 번째와 마지막 번째 입력패드 라인들로부터 분기된 것임을 특징으로 한다.
또한, 상기 테스트 포인트는, 상기 데이터 드라이브 IC의 성능 테스트를 실시하는 테스터기와 접속되는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도면을 참조하여 상세히 설명하기로 한다.
도 5는 본 발명이 적용되는 액정표시장치의 내부 구성도이다. 또한, 도 6은 도 5에 도시된 데이터 TCP 입력패드와 데이터 PCB 출력패드와의 연결 부위를 나타낸 예시도로서, 도 5의 C부분을 상세히 나타낸 것이다. 이때, 도 5에 대한 설명 중 도 1에 대한 설명과 중복되는 설명은 생략된다.
즉, 본 발명이 적용되는 액정표시장치는 도 5에 도시된 바와 같이, 액정패널(1)과, 액정패널(1)과 데이터 PCB(12) 사이에 접속되어진 다수개의 데이터 TCP들(8)과, 액정패널(1)의 다른 측에 접속되어진 다수개의 게이트 TCP들(14)과, 데이터 TCP들(8) 각각에 실장되어진 데이터 드라이브 IC(10)들과, 게이트 TCP들(14) 각각에 실장되어진 게이트 드라이브 IC들(16)을 구비한다.
액정패널(1)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(2)과, 칼라필터 어레이가 형성된 상부기판(4)과, 하부기판(2)과 상부기판(4) 사이에 주입된 액정을 구성으로 한다. 이러한 액정패널(1)에는 게이트라인들(20)과 데이터라인들(18)의 교차영역마다 마련되는 액정셀들로 구성되어 화상을 표시하는 화상표시영역(21)이 마련된다. 화상표시영역(21)의 외곽부에 위치하는 하부기판(2) 외곽영역에는 데이터라인(18)으로부터 신장되어진 데이터 패드들과, 게이트라인(20)로부터 신장되어진 게이트 패드들이 위치하게 된다. 또한 하부기판(2)의 외곽영역에는 게이트 드라이브 IC(16)에 공급되는 게이트 구동신호들을 전송하기 위한 LOG형 신호라인군(26)이 위치하게 된다.
데이터 TCP(8)에는 데이터 드라이브 IC(10)가 실장되고, 그 데이터 드라이브 IC(10)와 전기적으로 접속된 입력패드 라인들(24) 및 출력패드 라인들(25)이 형성된다. 데이터 TCP(8)의 입력패드 라인들(24)은 이방성도전필름(ACF)을 경유하여 데이터 TCP 입력패드(60)를 통해 데이터 PCB(12) 출력패드(50)와 전기적으로 접속되고, 출력패드 라인들(25)은 ACF를 경유하여 하부기판(2) 상의 데이터 패드들과 전기적으로 접속된다. 특히 첫 번째 데이터 TCP(8)는 하부기판(2) 상의 LOG형 신호라인군(26)에 전기적으로 접속되는 게이트 구동신호 전송군(22)이 추가적으로 형성된다. 이 게이트 구동신호 전송군(22)은 데이터 PCB(12)를 경유하여 타이밍 컨트롤러 및 전원공급부로부터 공급되는 게이트 구동신호들을 LOG형 신호라인군(26)에 공급하게 된다.
한편, 상기 데이터 TCP(8)에는 상기한 바와 같이 상기 데이터 드라이브 IC(10)와 전기적으로 접속된 다수의 입력패드 라인들(24)이 형성되어 있는데, 상기 데이터 TCP(8)의 입력패드 라인들(24) 중 첫 번째와 마지막 입력패드 라인들(24)은 도 6에 도시된 바와 같이, 상기 입력패드 라인들(24)로부터 분기된 테스트 라인(24-1)이 상기 데이터 TCP(8)에 형성되어 있으며, 상기 테스트 라인(24-1)은 상기 데이터 TCP 입력패드(60)를 통해 상기 데이터 PCB 출력패드(50)와 연결되어 있다.
즉, 본 발명에서는, 상기 데이터 드라이브 IC(10)의 기능을 테스트하기 위한 테스트 포인트가 상기 데이터 TCP(8)에 형성되어 있지 않다는 특징을 가지고 있다.
도 7은 본 발명이 적용된 액정표시장치 완제품의 측면도로서, 실제로 출하되는 액정표시장치의 각 구성요소들의 배치관계를 나타낸 것이다. 또한, 도 8은 도 7에 도시된 액정표시장치 완제품의 저면도로서, 도 7에 도시된 액정표시장치 완제품을 저면(D)에서 바라본 상태를 나타낸 것이다.
즉, 상기 데이터 TCP(8)는 상기한 바와 같이 필림 형태로 구성되어 있어서, 7에 도시된 바와 같이 휘어질 수 있으며, 상기 데이터 TCP(8)와 연결되어 있는 상 기 데이터 PCB(12)는 상기 액정패널(1)의 뒷면에 형성된 홈에 안착되어 고정된다. 이때, 상기 액정패널(1)은 백라이트 유닛과 결합된 상태를 말하는 것으로서, 따라서, 보다 정확히 말하자면 상기 데이터 PCB(12)는 상기 백라이트 유닛의 뒷면에 안착되어 고정되는 것이다.
한편, 일반적으로 상기 데이터 TCP(8) 및 상기 데이터 PCB(12)는 그것들을 보호하기 위해 얇은 막(70)을 이용하여 테이핑 처리 되어 있다. 즉, 상기 얇은 막(70)을 이용하여 상기 데이터 TCP(8) 및 상기 데이터 PCB(12)를 상기 액정패널(또는 백라이트)(1)에 고정시키고 있는 것이다.
이때, 상기한 바와 같이 상기 데이터 TCP(8) 및 상기 데이터 PCB(12)는 얇은 막(70)을 이용하여 테이핑 처리 되어 있어서, 상기 액정패널(또는 백라이트)(1)에 고정되어 있다.
한편, 도 8에 도시된 바와 같이 액정표시장치의 각 구성요소들이 배치된 후 또는 각 구성요소들이 배치되기 전에, 상기 액정표시장치의 데이터 드라이브 IC(10)의 특성평가를 위한 분석과정이 수행되는데, 이러한 분석과정은 상기 데이터 PCB(12)에 형성되어 있는 테스트 포인트(67)를 통하여 이루어진다. 이때, 상기 테스트 포인트(67)는 상기 데이터 PCB 출력패드(50)로부터 연장되어 형성된 두개의 라인으로 구성된 것으로서, 상기 두 개의 라인은, 상기 데이터 TCP(8)에 형성되어 있는 테스트 라인들(24-1)과 연결되어 있다.
즉, 상기 테스트 라인들(24-1)은 상기 데이터 드라이브 IC(10)와 연결되어 있는 상기 데이터 TCP(8)의 입력패드 라인들(24) 중 첫 번째와 마지막 번째의 입력 패드 라인들로서, 상기 데이터 드라이브 IC(10)의 성능을 테스트하기 위한 것이며, 상기 테스트 라인들(24-1)은 상기 데이터 TCP 입력패드(70)를 통해 상기 데이터 PCB 출력패드(50)와 연결되어 있는 것이다. 이때, 상기 데이터 PCB 출력패드(50)에는 상기 종래의 기술에서 언급된 바와 같이 여분의 핀(52)들이 형성되어 있기 때문에, 본 발명은 상기 여분의 핀들(52)을 상기 테스트 라인들(24-1)과 연결시킨 것이다.
또한, 본 발명은 상기 테스트 라인들(24-1)의 연장선에 형성된 상기 테스트 포인트들(27)을 도 7에 도시된 바와 같이 상기 얇은 막(60)에 의해 테이핑 처리되지 않은 위치에 형성시킴으로써, 상기 테이핑 처리와 상관없이 테스트를 수행하도록 할 수 있다는 특징을 가지고 있다.
상술한 바와 같이, 본 발명에 따른 테스트 포인트가 형성된 인쇄회로기판은 기존의 데이터 PCB 출력포트의 비사용 핀을 사용할 수 있다는 효과가 있다.
또한, 본 발명은 테스트 포인트 및 데이터 TCP의 손상을 막을 수 있다는 효과가 있다.
또한, 본 발명은 테이핑 처리된 액정표시장치를 훼손시키지 않고 데스트를 수행할 수 있다는 우수한 효과가 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발 명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
Claims (4)
- 데이터 TCP(Tape Carrier Package);상기 데이터 TCP에 실장된 데이터 드라이브 IC(Integrated Circuit);상기 데이터 드라이브 IC와 연결된 입력패드 라인들;상기 입력 패드 라인들 중 첫 번째와 마지막 번째 입력패드 라인들로부터 분기된 테스트 라인;상기 입력패드 라인들과 연결된 제1 핀과 상기 테스트 라인과 연결된 제2 핀을 포함하는 데이터 PCB 출력패드;상기 테스트 라인 및 상기 제2 핀과 전기적으로 연결되고, 데이터 PCB에 형성되는 테스트 포인트;를 포함하는 액정표시장치.
- 제 1 항에 있어서,상기 데이터 PCB 출력 패드와 테스트 포인트가 형성되는 회로기판을 더 포함하고, 상기 데이터 TCP 입력패드와 데이터 PCB 출력패드는 상기 회로기판과 함께 테이핑 처리되어 있으며, 상기 테스트 포인트는 상기 테이핑 처리가 되어 있지 않은 위치의 회로기판에 배치되어 있는 것을 특징으로 하는 테스트 포인트가 형성된 액정표시장치.
- 삭제
- 제 1 항에 있어서,상기 테스트 포인트는, 상기 데이터 드라이브 IC의 성능 테스트를 실시하는 테스터기와 접속되는 것을 특징으로 하는 테스트 포인트가 형성된 액정표시장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060059428A KR101269289B1 (ko) | 2006-06-29 | 2006-06-29 | 액정표시장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060059428A KR101269289B1 (ko) | 2006-06-29 | 2006-06-29 | 액정표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080001234A KR20080001234A (ko) | 2008-01-03 |
KR101269289B1 true KR101269289B1 (ko) | 2013-05-29 |
Family
ID=39213282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060059428A KR101269289B1 (ko) | 2006-06-29 | 2006-06-29 | 액정표시장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101269289B1 (ko) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190088151A (ko) * | 2018-01-17 | 2019-07-26 | 삼성디스플레이 주식회사 | 표시 장치 |
US10580336B2 (en) | 2016-07-14 | 2020-03-03 | Samsung Electronics Co., Ltd. | Display driver device |
US10845662B2 (en) | 2018-08-07 | 2020-11-24 | Samsung Display Co., Ltd. | Display panel and manufacturing method thereof |
US11520200B2 (en) | 2019-05-03 | 2022-12-06 | Samsung Display Co., Ltd. | Display device and method of manufacturing the same |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102127508B1 (ko) | 2013-08-23 | 2020-06-30 | 삼성디스플레이 주식회사 | 인쇄 회로 기판 어셈블리 및 그것을 포함하는 표시 장치 |
-
2006
- 2006-06-29 KR KR1020060059428A patent/KR101269289B1/ko not_active IP Right Cessation
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10580336B2 (en) | 2016-07-14 | 2020-03-03 | Samsung Electronics Co., Ltd. | Display driver device |
KR20190088151A (ko) * | 2018-01-17 | 2019-07-26 | 삼성디스플레이 주식회사 | 표시 장치 |
US10561022B2 (en) | 2018-01-17 | 2020-02-11 | Samsung Display Co., Ltd. | Display device |
KR102470088B1 (ko) | 2018-01-17 | 2022-11-24 | 삼성디스플레이 주식회사 | 표시 장치 |
US10845662B2 (en) | 2018-08-07 | 2020-11-24 | Samsung Display Co., Ltd. | Display panel and manufacturing method thereof |
US11520200B2 (en) | 2019-05-03 | 2022-12-06 | Samsung Display Co., Ltd. | Display device and method of manufacturing the same |
Also Published As
Publication number | Publication date |
---|---|
KR20080001234A (ko) | 2008-01-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101550251B1 (ko) | 표시 패널의 테스트 방법 및 이를 수행하기 위한 테스트 장치 | |
CN107942547B (zh) | 点灯回点治具及其检测面板的方法 | |
KR101269289B1 (ko) | 액정표시장치 | |
KR100949496B1 (ko) | 라인 온 글래스형 액정표시장치 및 그 제조방법 | |
US9311874B2 (en) | Power connection structure of driver IC chip | |
KR101585253B1 (ko) | 액정표시장치 | |
KR20040057692A (ko) | 액정표시패널의 검사용 패드 구조 | |
KR20080022354A (ko) | 액정표시장치 | |
KR101146526B1 (ko) | 라인 온 글래스형 액정표시장치의 데이터 구동부 및 이를포함하는 액정표시장치 | |
KR101146459B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR101043678B1 (ko) | 액정표시장치 | |
US7068337B2 (en) | Apparatus for inspecting liquid crystal panel | |
KR20030095905A (ko) | 라인 온 글래스형 액정패널 및 그 제조방법 | |
KR100911467B1 (ko) | 액정표시장치의 검사 장치 | |
KR20160094503A (ko) | 표시장치용 모기판의 검사방법 | |
KR20070063310A (ko) | 신호 라인 검사 패드를 구비한 액정 표시 패널 및 이를포함한 액정 표시 장치 | |
KR100341128B1 (ko) | 액정 표시 소자의 화면표시 품위 검사방법 | |
KR101073248B1 (ko) | 액정표시장치 | |
KR101192050B1 (ko) | 평판표시장치의 검사방법 및 장치 | |
KR20070071341A (ko) | 액정표시장치 및 이의 테스트 방법 | |
KR20050062272A (ko) | 액정표시패널 | |
KR101174779B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR20050000994A (ko) | 라인 온 글래스형 액정 표시 장치 | |
KR101108774B1 (ko) | 액정표시장치 및 그 제조방법 | |
KR20060001573A (ko) | Fpc상에 형성되는 테스트포인트를 구비하는 액정표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20160428 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20170413 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |