Nothing Special   »   [go: up one dir, main page]

JPS60144015A - クロツクパルス発振装置 - Google Patents

クロツクパルス発振装置

Info

Publication number
JPS60144015A
JPS60144015A JP59000999A JP99984A JPS60144015A JP S60144015 A JPS60144015 A JP S60144015A JP 59000999 A JP59000999 A JP 59000999A JP 99984 A JP99984 A JP 99984A JP S60144015 A JPS60144015 A JP S60144015A
Authority
JP
Japan
Prior art keywords
circuit
oscillation
power source
battery
keyboard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59000999A
Other languages
English (en)
Inventor
Seiji Nunoyama
清治 布山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP59000999A priority Critical patent/JPS60144015A/ja
Publication of JPS60144015A publication Critical patent/JPS60144015A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0307Stabilisation of output, e.g. using crystal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/64Generators producing trains of pulses, i.e. finite sequences of pulses
    • H03K3/66Generators producing trains of pulses, i.e. finite sequences of pulses by interrupting the output of a generator
    • H03K3/70Generators producing trains of pulses, i.e. finite sequences of pulses by interrupting the output of a generator time intervals between all adjacent pulses of one train being equal

Landscapes

  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ECR等の事務機、オフィス用合理化機器等
にnlみ込4れるマイクロコンピュータ制御の時言1用
LSI等に使用するクロックパルス発振装置に関するも
のである。
従来例の構成とその間照点 第1図は従来の時計用カランタ回路等のクロックパルス
発振装置1′1“を示している。以1・゛にこの従来例
の構成について説明する。
時計用カウンタ回路、6はAC電源により駆動される直
流電位を得るための電源回路、Dl、D2Fiダイオー
ド、C1,C2はコンデンサ、Baはバックアンプ用電
池、Rは例えば20MΩ位の抵抗である。なお、上記構
成では機器本来の機能を実現するため本来備わった回路
部分、例えばマイクロコンピュータ、キーボー、ド等は
省略しである。
次に、上記従来例の動作について説明する。第1図にお
いて、水晶発振素子3は、インバータ回路1とコンデン
サC4,C2及び抵抗りと5図のよう、に接続され、そ
の固有発振周波数F1 により発振を継続する。1発振
周波数F1 の信シ丹]\バッフγを兼ねたインバータ
IL!1路2庖軒て11、〜,11用カウ/り回路4へ
、入力され、時言j用カウンタ回路4は、周波数F、を
基準として時1分2秒、また月2日等のデータを作成し
ている。
これらの回路の電源[、AC電源から電源回路6によシ
必要な直流電位が作られ、ダイオードD2を経て供給さ
れる。また、時計データは停電特等AC電源が確保され
ない場合においても正確に動作しカウントされることが
必要なため、バックアップ用として電池Baがスイッチ
SWおよびダイオードD1 を経て回路電源に接続され
ている。ダイオードD1 は、電池Baが電源回路6よ
りの電位に」ニー、て充電されることを防止している。
−走たダイオードD2は、電池バックアップ時に電池B
aの電流が電源回路5側へ流れ込み消耗することを防ぐ
目的で実装されている。スイッチSWは、これらの回路
が未使用の期間電池Ba が回路と接続されることをし
ゃ断する目的で実装されているもので、これらの回路が
生産現場である工場から出荷され、需要家のもとに届い
て実際の動作を開始するまで等の間、′電池Baが回路
に接続されることによる不要な消耗を防ぐものである。
需要家のもとに届いてから電池Ba自身を実装する等の
手段をとることもできるが、最近でにL1電池ボックス
等のコストを消滅する目的で、寿命の長いリチウム電池
等を時開用カウンタ回路と同一の基板上へハンダ付実装
する傾向が増えつつあり、この場合、スイッチSWで電
池Baを回路より分離し電池消耗を防いでいる。
しかしながら上記従来例では、電池分離用のスイッチS
Wが必要であり、またこのスイッチSWを基板上に設け
た場合は、スイッチのオン、オフのだめに外郭ケースを
外すめんどうさが伴なう。
またスイッチSWをケース外部へ出すにはコネクタ等の
接続が必要となり、コストアップの要因となる欠点があ
った。
発明の[1的 本発明は上記従来例の欠点を除去するものであり、電池
と回路との分離用のスイッチを設けることなく、回路未
使用時の発振電流による無効な消耗市1流を削減したク
ロックパルス発振装置を折供することを目的とする。
発明の構成 本発明は上記目的を達成するために、非発振時に消費電
力の榛めて少ない0MO8トランジスタを用いて発振回
路を構成し、前記発振回路のバックアップ電源としての
電池出力の接・断に際して電源スィッチを使用する代り
に、上記発振回路の発振そのものをオン、オフ制御する
ことによシミ源スイッチを使用したのと同等の効果が得
られるものである。
実施例の説明 以下に本発明の一実施例について、図面とともに説明す
る。第2図において、6はフリップフロップ回路、7は
機器に組込済のマイクロコンピュータを兼用し、或いi
<:l: I C等を別個設けた制御回路、8は前記機
器用のキーボード、9はMOS )ランジスタである。
他の符号は第1図の従来の回路と同一名称を表わし、同
様の動作を行なう。なお、フリップフロップ回路6.制
御回路7.キーボード8.MOS)ランジスタ9により
発振制御手段を構成している。
次に」二記実施例の動作について説明する。MOSトラ
ンジスタ9は、インバータ回路1の入力と電源グランド
との間に接続され、MOS トランジスタ9 カニA−
7(7) J’JA合K 11’;j: 発4に41/
:I’、Mu;i: サレルカ、MOSトランジスタ9
がオンの場合には、インバータ回路1の入力がグランド
レベルに固定されてしまうため、発振は停止する。この
ように、本回路では、MOS トランジスタ9のオン、
オフにより発振回路の発振自体を制御することができる
。次に、フリップフロップ回路6の出力はMOS)ラン
入力タ90入カへ接続されている。−+lC−この電鯨
幻:バソクアソプされているだめ、へC電源が導通され
ない場合においても、フリップフロップ回路6の出力に
J:不変であり、従ってMOS トランジスタ9の状態
もへC電源導通時の状態が確保される。7は制御回路で
、キーボード80指令により、フリップフロップ回路6
のセット、リセット信号を出力する。また制御回路7の
電源は電池バックアップがされていないため、AC電源
樽適時のみ動作を行なうことができる。以」二の構成で
示されるように、本実施例においては、キーボードから
制御回路7へ指令を与えることにより、電池バックアッ
プ伺のフリップフロップ回路6の状態を設定し発振を起
動することができ、結果として発振回路の発振の継続、
停止をキーボード8により制御することができる。
なお、第2図で7リツプフロツプ6、時用用カウンタ回
路4.インバータ1,2等はいずれも0MO8で構成さ
れているので、バックアップ電池Baに電源スィッチを
省略した場合に問題になるのは、インバータ回路1の発
振時の消費電流であり、上記構成によれば発振を停止さ
せることによってあたかも電源スィッチを断にしたのと
同様の効果が得られる。
なお、出荷に当ってrLl一時的に電源回路を接続する
等の処理をしてMOS )ランジスタ9がオフになるよ
うに設定しておけば良い。
発明の詳細 な説明したように本発明では、バックアップ用の電池に
よってサポートされた0MO8を用いたクロックパルス
発振回路の発振のオン、オフを制御する手段を設けるこ
とにより、上記バックアップ電池に′電源スィッチを設
けなくでも同様の電源制御効果を得ることが出来る。従
って、上記クロックパルス発振回路をECR等の電子機
器に用いれば、製品の出荷から需要者に届くまでの間、
キーボード等からの指令に、1:リクロソクパルス発振
装置の発振を止めて消費電力を消滅させ、また使用に当
っては同じくキーボード等の指令により発振を起動させ
ることが出来る。この場合、電源スィッチを省略しても
発振オフ時の消費電流を極めて小さく保てるので、あた
かも電源スィッチがあるのと同様に動作させることが出
来、その結果として電源スィッチが省略出来、1だ電子
機器ケースの取り外しと再組立の手向の削減、電源スィ
ッチと電池或いは他の回路部分との接続が不要となる等
の効果が得られる。
【図面の簡単な説明】
第1図は従来のクロックパルス発振装置の構成を示すブ
ロック図、第2図は本発明の一実施例におけるクロック
パルス発振装置の構成を示すブロック図である。 1.2・・・・・・インバータ回路、3・・・・・・水
晶、7・・・・・・制御回路、8・・・・・・キーボー
ド、9・・・・・・MOS )ランジスタ、C1,C2
・・・・・・コンデンサ、R・・・・・・抵抗、Ba・
・・・・・バックアップ電池。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第 
1 図

Claims (1)

    【特許請求の範囲】
  1. 電源回路と前記電源回路の停止時にバックアップするだ
    めのバックアップ電池の両方に接続されたCMOS )
    ランジスタを備えたパルス発振回路と、前記パルス発振
    回路上の一点の電位を制御して発振動作を起動或いは停
    止させる発振制御手段を備え、前記発振制御手段によ□
    り前記電源回路の振装置。
JP59000999A 1984-01-06 1984-01-06 クロツクパルス発振装置 Pending JPS60144015A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59000999A JPS60144015A (ja) 1984-01-06 1984-01-06 クロツクパルス発振装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59000999A JPS60144015A (ja) 1984-01-06 1984-01-06 クロツクパルス発振装置

Publications (1)

Publication Number Publication Date
JPS60144015A true JPS60144015A (ja) 1985-07-30

Family

ID=11489285

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59000999A Pending JPS60144015A (ja) 1984-01-06 1984-01-06 クロツクパルス発振装置

Country Status (1)

Country Link
JP (1) JPS60144015A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63157516A (ja) * 1986-12-22 1988-06-30 Nec Corp 発振回路

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57101434A (en) * 1980-12-16 1982-06-24 Toshiba Corp Oscillator

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57101434A (en) * 1980-12-16 1982-06-24 Toshiba Corp Oscillator

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63157516A (ja) * 1986-12-22 1988-06-30 Nec Corp 発振回路

Similar Documents

Publication Publication Date Title
JP2902434B2 (ja) 半導体集積回路内の電圧変換回路
JPH08111934A (ja) 電源装置
JP2862591B2 (ja) 突入電流防止回路
US3922588A (en) Drive arrangement for switching clocks
JPS60144015A (ja) クロツクパルス発振装置
JPS6148726B2 (ja)
US4131864A (en) Low voltage compensator for power supply in a complementary MOS transistor crystal oscillator circuit
JP2722348B2 (ja) 発振回路
JPH0722245B2 (ja) 発振回路
JP2805814B2 (ja) スイッチング電源装置
JPH0488869A (ja) 電源電圧供給回路
JPH0313782Y2 (ja)
JPH0821815B2 (ja) 信号発生装置
JP3760744B2 (ja) 定電圧出力装置
JPS6079416A (ja) 電源装置
JPH0746826A (ja) スタンバイモード付き昇圧装置
JPH0426221A (ja) 発振回路
JPH0763146B2 (ja) スタンバイ回路
JPH0830742B2 (ja) アナログ電子時計
JPH0713435Y2 (ja) インバータ装置
JPS59201515A (ja) 発振回路
JP2712746B2 (ja) 発振回路
JPH03276920A (ja) 半導体集積回路
JPS5948682A (ja) 負荷付時計
JPS58172837A (ja) 電磁継電器