JPS58115699A - メモリ・ボ−ド試験方式 - Google Patents
メモリ・ボ−ド試験方式Info
- Publication number
- JPS58115699A JPS58115699A JP56215496A JP21549681A JPS58115699A JP S58115699 A JPS58115699 A JP S58115699A JP 56215496 A JP56215496 A JP 56215496A JP 21549681 A JP21549681 A JP 21549681A JP S58115699 A JPS58115699 A JP S58115699A
- Authority
- JP
- Japan
- Prior art keywords
- block
- data
- memory
- block address
- test
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(1)発明の技術分野
本発明は、メモリ・ボードの試験方式に関し。
特にデコーダを含むメモリ・ボードにおけるデコーダの
障害を検出することが可能な試験方式に関する。
障害を検出することが可能な試験方式に関する。
(2)技術の背景
従来のメモリ・ボードの試験では、メモリ・チップ内の
セルの故障、あるいはセル間の干渉などの、チップ単位
での試験については、各種テストプログラムが開発され
2種々の方法で実施されている。しかし、ボード上に実
装された多数のメモリ書チップが、一定数の大きさく以
後、ブロックとい5)−fつ、同一ボード上のブロック
−アドレス・デコーダにより選択されて行く構造のもの
Kついては、これまで、ブロック番アドレスーデコーダ
の故障によるブロックの誤選択を簡単に検出する方法が
見出されていなかった。
セルの故障、あるいはセル間の干渉などの、チップ単位
での試験については、各種テストプログラムが開発され
2種々の方法で実施されている。しかし、ボード上に実
装された多数のメモリ書チップが、一定数の大きさく以
後、ブロックとい5)−fつ、同一ボード上のブロック
−アドレス・デコーダにより選択されて行く構造のもの
Kついては、これまで、ブロック番アドレスーデコーダ
の故障によるブロックの誤選択を簡単に検出する方法が
見出されていなかった。
(3)従来技術と問題点
次に、従来の代表的なメモリ試験方法を第1図にしたが
って説明する。
って説明する。
第1図において、lはメモリーアレイであり。
A、 B、 C,Dの4つのブロックで構成されて
いる。各ブロックは、たとえば1ワード22ビツトの6
4にワード編成となりている。2は、ブロック・アドレ
ス・デコーダであり、入力された3ビツト(1枚のメモ
リ アレイ ボードのみを使用する場合には2ビツトだ
けが使用される)のブロック・アドレスを、 A、
B、 C,Dの各ブロックの中の1つを選択する信号
に変換する。
いる。各ブロックは、たとえば1ワード22ビツトの6
4にワード編成となりている。2は、ブロック・アドレ
ス・デコーダであり、入力された3ビツト(1枚のメモ
リ アレイ ボードのみを使用する場合には2ビツトだ
けが使用される)のブロック・アドレスを、 A、
B、 C,Dの各ブロックの中の1つを選択する信号
に変換する。
ところで、現在開発されているプログラムは。
その試験内容の性質から、テスト所要時間が、記憶容量
(ワード数)のほば2乗に比例するものが多い。たとえ
ば、各ブロックの記憶容量をNとす1 ると、各ブ
・・り別に試験すれば、T・に示すように4N子の時間
がかかり、全ブロックを通して試験すれば、T2に示す
よ5に(4N )”の時間が必要となる。
(ワード数)のほば2乗に比例するものが多い。たとえ
ば、各ブロックの記憶容量をNとす1 ると、各ブ
・・り別に試験すれば、T・に示すように4N子の時間
がかかり、全ブロックを通して試験すれば、T2に示す
よ5に(4N )”の時間が必要となる。
このため2通常は、メモリ試験をブロック単位に分割し
て行なう方法がとられている。たとえば。
て行なう方法がとられている。たとえば。
ますAブロックに書き込み/読み出し試験を行ない、そ
の終了後、BブロククK・書き込み/読み出し試験を行
なう、というように続けるものである。
の終了後、BブロククK・書き込み/読み出し試験を行
なう、というように続けるものである。
しかし、上記方法によれば、ブロック争アドレスがBブ
ロックを指定していて、実際にはデコーダ2の故障によ
りAブロックが選択されていたとしても、エラーとはな
らず、良品として判定されてしまうととKなり1問題が
あった。
ロックを指定していて、実際にはデコーダ2の故障によ
りAブロックが選択されていたとしても、エラーとはな
らず、良品として判定されてしまうととKなり1問題が
あった。
(4) 発明の目的
本発明の目的は、ブロック・アドレス・デコーダを内蔵
するメモリ・ボードの試験において、該デコーダの障害
を簡単に検出できる方式を提供することにある。
するメモリ・ボードの試験において、該デコーダの障害
を簡単に検出できる方式を提供することにある。
(5)発明の構成
本発明は、各ブロックのメモリに書き込まれる試験用デ
ータに、当該ブロックの標l!il′4r−付加してお
いて、書き込み/読み出しにおいて選択されたブロック
と試験用データとの一致を調べることKより、ブロック
・アドレス・デコーダの障害を簡単に検出できるように
するものであり、そのため。
ータに、当該ブロックの標l!il′4r−付加してお
いて、書き込み/読み出しにおいて選択されたブロック
と試験用データとの一致を調べることKより、ブロック
・アドレス・デコーダの障害を簡単に検出できるように
するものであり、そのため。
発明の構成として、複数のブロックに分割されたメモリ
と、プ筒ツク・アドレスに応答して特定ブロックを選択
するブロック・アドレス書デコーダとを有するメモIJ
eボードの試験装置において。
と、プ筒ツク・アドレスに応答して特定ブロックを選択
するブロック・アドレス書デコーダとを有するメモIJ
eボードの試験装置において。
試験用データをメモリに書き込む時に上記ブロック[株
]アドレス・デコーダに与えるブロック・アドレスな試
験用データの一部に加える手段と、該メモリに書き込ま
れた試験用データを読み出す時に上記ブロック・アドレ
ス・デコーダに与えるブロック−アドレスを、読み出し
データをチェックするための比較用データの一部に加え
る手段と、該比較用データと上記メモリから読み出され
たデータとを比較する手段とを備え、該比較手段が不一
致出力を生じたときにメモリeボードに障害があるもの
と判定することを特徴とするものである。
]アドレス・デコーダに与えるブロック・アドレスな試
験用データの一部に加える手段と、該メモリに書き込ま
れた試験用データを読み出す時に上記ブロック・アドレ
ス・デコーダに与えるブロック−アドレスを、読み出し
データをチェックするための比較用データの一部に加え
る手段と、該比較用データと上記メモリから読み出され
たデータとを比較する手段とを備え、該比較手段が不一
致出力を生じたときにメモリeボードに障害があるもの
と判定することを特徴とするものである。
(6)発明の実施例
第2図は2本発明の実施例の構成図である。
同図において、3は試験対象のメモリ・ボード。
4は書き込みデータの上位3ビツトをブロック伊アドレ
スで入れ替えるデータ・セレクタ、5は比較用のチェッ
クデータの上位3ビツトをブロック−アドレスで入れ替
えるデータ嗜セレクタ、6は読み出しデータとチェック
・データとを比較する比較器である。なお、メモリ・ボ
ード3は、第1図に示した4ブロツク構成のものを考え
る。
スで入れ替えるデータ・セレクタ、5は比較用のチェッ
クデータの上位3ビツトをブロック−アドレスで入れ替
えるデータ嗜セレクタ、6は読み出しデータとチェック
・データとを比較する比較器である。なお、メモリ・ボ
ード3は、第1図に示した4ブロツク構成のものを考え
る。
メモリの試験は種々の方法で行なわれるが1本実施例に
おけるデコーダ機能のチェックを含む試験の場合には、
最初の普き込みサイクルでメモリ・ボードの各ブロック
A−Dに順次、メモリ試験用データを書き込み、その後
、読み出しサイクルで各ブロックA−Dから順次データ
を読み出し。
おけるデコーダ機能のチェックを含む試験の場合には、
最初の普き込みサイクルでメモリ・ボードの各ブロック
A−Dに順次、メモリ試験用データを書き込み、その後
、読み出しサイクルで各ブロックA−Dから順次データ
を読み出し。
最初の書き込みデータと比較し、その一致、不一致によ
りメモリの良否を判定する方式がとられる。
りメモリの良否を判定する方式がとられる。
そして、データセレクタ4,5は、ブロック・アドレス
を選択する側に設定され、ブロック争アドレスが、書き
込みデータあるいはチェック・データの一部に導入され
る。
を選択する側に設定され、ブロック争アドレスが、書き
込みデータあるいはチェック・データの一部に導入され
る。
−ここで、A、B、C,Dの各ブロックのアドレスな(
ooo)、(001)、(010)、(011)とする
。そのため、書き込みサイクルにおいて。
ooo)、(001)、(010)、(011)とする
。そのため、書き込みサイクルにおいて。
ブロック・アドレス(000)がメモリーボード3に印
加されると、Aブロックが選択され、とのブロック内メ
モリーチップに、試験用書き込みデータが書き込まれる
。このとき、Aブロックに書き込まれる各ワード・デー
タの上位3ビツトは、全て(000)となる。同様にし
て、ブロック−アドレスが順次切替えられ、Bブロック
、Cブロック。
加されると、Aブロックが選択され、とのブロック内メ
モリーチップに、試験用書き込みデータが書き込まれる
。このとき、Aブロックに書き込まれる各ワード・デー
タの上位3ビツトは、全て(000)となる。同様にし
て、ブロック−アドレスが順次切替えられ、Bブロック
、Cブロック。
Dブロックに書館込みが行なわれる。このとき。
それぞれのブロックに書き込まれるワード・データの上
位3ビツトは、(001)、(010)、(OIICと
なる。
位3ビツトは、(001)、(010)、(OIICと
なる。
次に、読出しサイクルに入る。再びAブロックから選択
される。このとき、先に書き込みに使用されたデータと
同一内容の比較用チェックデータが、比較器6に供給さ
れるが、その上位3ビツトη は、データ・セレクタ5によって、ブロック・アドレス
(000)で置き換えられている。したかって、メモリ
・ボート3から、Aブロックのブロックのアドレスを含
む正常な書き込みデータが読み出されれば、比較器6は
一致出力を生じる。しかし、このとどメモリ・ボード内
のブロック・アドレス電デコーダが誤動作し、他のブロ
ックを選択していれば、読み出されたデータ中のブロッ
ク−アドレスは、λブロックのアドレス(000)と異
なる値をもち、比較器6からエラーを示す不一致信号を
生じる。
される。このとき、先に書き込みに使用されたデータと
同一内容の比較用チェックデータが、比較器6に供給さ
れるが、その上位3ビツトη は、データ・セレクタ5によって、ブロック・アドレス
(000)で置き換えられている。したかって、メモリ
・ボート3から、Aブロックのブロックのアドレスを含
む正常な書き込みデータが読み出されれば、比較器6は
一致出力を生じる。しかし、このとどメモリ・ボード内
のブロック・アドレス電デコーダが誤動作し、他のブロ
ックを選択していれば、読み出されたデータ中のブロッ
ク−アドレスは、λブロックのアドレス(000)と異
なる値をもち、比較器6からエラーを示す不一致信号を
生じる。
このようにして、各ブロックについてデータ読み出しが
行なわれ、メモリ試験と同時に、デコーダ機能の試験も
行なわれる。
行なわれ、メモリ試験と同時に、デコーダ機能の試験も
行なわれる。
なお、上述した実施例では、 v;lqの簡単化のため
、各ブロック内のメモリに書き込まれる全ワード・デー
タの上位3ビツトがブロック・アドレスとする場合につ
いて説明されているが、ブロック・アドレス・デコーダ
の機能チェックのためには。
、各ブロック内のメモリに書き込まれる全ワード・デー
タの上位3ビツトがブロック・アドレスとする場合につ
いて説明されているが、ブロック・アドレス・デコーダ
の機能チェックのためには。
各ブロックの最低1ワ一ド分(たとえば先頭番地)だけ
について2本発明の方式を適用すれば足りるものである
。この場合には、デコーダ機能チェックのためだけに書
き込み/読み出しサイクルな設け、各ブロックの先頭番
地のアクセス時にのみ。
について2本発明の方式を適用すれば足りるものである
。この場合には、デコーダ機能チェックのためだけに書
き込み/読み出しサイクルな設け、各ブロックの先頭番
地のアクセス時にのみ。
デー タ番セレクタ4,5をブロック・アト°レス選択
側に切替えればよい。
側に切替えればよい。
(7)発明の効果
上述したように2本発明によれば。
■ 各ブロックへの書き込みデータ中に挿入するブロッ
ク標識として、特別のデータ発生回路を必要としない。
ク標識として、特別のデータ発生回路を必要としない。
■ ブロック・アドレスのビット数分の大きさのデータ
eセレクタを、書き込みデータ部およびチェック・デー
タ部に設けるだけでよ(・。
eセレクタを、書き込みデータ部およびチェック・デー
タ部に設けるだけでよ(・。
■ 各ブロックの先頭番地のみに書き込み/読み出しを
行なう場合には、デコーダ機能のチェック時間は極く僅
かで済むこと。
行なう場合には、デコーダ機能のチェック時間は極く僅
かで済むこと。
のように、)・−ドウエア上の負担も少なく、簡単な方
法でメモリ・ボード内蔵デコーダの障害検W1を行なう
ことができる。
法でメモリ・ボード内蔵デコーダの障害検W1を行なう
ことができる。
wI1図は従来の試験方式の説明図、第2図をi本実施
例方式の説明図である。 図において、1はメモリ・ボード上に実装されたメモリ
・アレイ、2は同じくブロック・アドレス0デコーダ、
3はメモリ・ボー)”、 4. 5を1データeセレ
クタ、6は比較器を示す。 特許出願人 富士通株式会社 代理人弁理士 畏谷用 文 廣 (外1名)
例方式の説明図である。 図において、1はメモリ・ボード上に実装されたメモリ
・アレイ、2は同じくブロック・アドレス0デコーダ、
3はメモリ・ボー)”、 4. 5を1データeセレ
クタ、6は比較器を示す。 特許出願人 富士通株式会社 代理人弁理士 畏谷用 文 廣 (外1名)
Claims (1)
- 【特許請求の範囲】 複数のブロックに分割されたメモリと、ブロック・アド
レスに応答して特定ブロックを選択するブロック・アド
レス・デコーダとを有するメモリ・ボードの試験装置に
おいて、試験用データをメモリに書き込む時に上記ブロ
ック・アドレス・デコーダに与えるブロック・アドレス
を試験用データの一部に加える手段と、該メモリに書き
込まれた試験用データを読み出す時に上記ブロック・ア
ドレス・デコーダに与えるブロック会アドレスを。 読み出しデータをチェックするための比較用データの一
部に加える手段と、該比較用データと上記メモリから読
み出されたデータとを比較する手段とを備え、該比較手
段が不一致出力を生じたときにメモリ・ボードに障害が
あるものと判定することを特徴とするメモリ・ボード試
験方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56215496A JPS58115699A (ja) | 1981-12-28 | 1981-12-28 | メモリ・ボ−ド試験方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56215496A JPS58115699A (ja) | 1981-12-28 | 1981-12-28 | メモリ・ボ−ド試験方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58115699A true JPS58115699A (ja) | 1983-07-09 |
Family
ID=16673345
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56215496A Pending JPS58115699A (ja) | 1981-12-28 | 1981-12-28 | メモリ・ボ−ド試験方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58115699A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1989010593A1 (en) * | 1988-04-28 | 1989-11-02 | Fanuc Ltd | Memory testing system |
-
1981
- 1981-12-28 JP JP56215496A patent/JPS58115699A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1989010593A1 (en) * | 1988-04-28 | 1989-11-02 | Fanuc Ltd | Memory testing system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7506226B2 (en) | System and method for more efficiently using error correction codes to facilitate memory device testing | |
US6108252A (en) | Integrated circuit memory devices having self-test circuits therein and method of testing same | |
KR0134751B1 (ko) | 테스트 결과 신호를 유지하기 위한 레지스터를 가진 반도체 메모리 장치 | |
US7454671B2 (en) | Memory device testing system and method having real time redundancy repair analysis | |
JPH04228199A (ja) | 内容参照可能メモリの自己検査方法及び装置 | |
JP2001319493A (ja) | メモリ試験方法・メモリ試験装置 | |
US5533194A (en) | Hardware-assisted high speed memory test apparatus and method | |
JP2000156095A (ja) | 半導体メモリ試験方法及びその装置 | |
JPS63241791A (ja) | 半導体記憶装置 | |
CN112053732A (zh) | 基于March算法优化的DRAM检测故障方法、装置及系统 | |
JPH10188597A (ja) | メモリ試験装置 | |
US7464309B2 (en) | Method and apparatus for testing semiconductor memory device and related testing methods | |
KR100212599B1 (ko) | 메모리 시험장치 | |
US7747912B2 (en) | Semiconductor memory device capable of arbitrarily setting the number of memory cells to be tested and related test method | |
JPS58115699A (ja) | メモリ・ボ−ド試験方式 | |
JPH10106297A (ja) | 半導体メモリ装置の並列ビットテスト回路 | |
JPS585681A (ja) | 半導体メモリ試験装置 | |
JPS6141080B2 (ja) | ||
van de Goor et al. | Locating Bridging Faults in Memory Arrays. | |
JPH07192495A (ja) | 半導体記憶装置のテスト回路 | |
US20070118778A1 (en) | Method and/or apparatus to detect and handle defects in a memory | |
JPS63253600A (ja) | メモリ・セルの欠陥検出回路 | |
JPH1186595A (ja) | 半導体メモリ試験装置 | |
JPS61271700A (ja) | メモリ試験装置 | |
JPS6130356B2 (ja) |