JPH02210492A - 液晶表示駆動装置 - Google Patents
液晶表示駆動装置Info
- Publication number
- JPH02210492A JPH02210492A JP2997889A JP2997889A JPH02210492A JP H02210492 A JPH02210492 A JP H02210492A JP 2997889 A JP2997889 A JP 2997889A JP 2997889 A JP2997889 A JP 2997889A JP H02210492 A JPH02210492 A JP H02210492A
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- crystal display
- circuit
- display element
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 59
- 230000002457 bidirectional effect Effects 0.000 abstract description 13
- 230000002542 deteriorative effect Effects 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 230000010355 oscillation Effects 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 230000003068 static effect Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は、液晶表示素子の駆動装置に関する。
(従来の技術)
近年、卓上型電子計算機を始めとして、液晶表示素子を
使用する電子機器が増加し、その電源として乾電池が多
く用いられるため装置の低消費電力化が望まれている。
使用する電子機器が増加し、その電源として乾電池が多
く用いられるため装置の低消費電力化が望まれている。
第3図は、従来の液晶表示素子を直接駆動する集積回路
装置を示している。但し、液晶表示素子の駆動方式は一
般的なスタティック方式とする。
装置を示している。但し、液晶表示素子の駆動方式は一
般的なスタティック方式とする。
第3図において、1および2はPチャンネルMOSトラ
ンジスタ、4および5はNチャンネルM、OSトランジ
スタ、10はE X、 −N OR回路、30は液晶共
通電極駆動回路、31は液晶セグメント電極駆動回路で
ある。
ンジスタ、4および5はNチャンネルM、OSトランジ
スタ、10はE X、 −N OR回路、30は液晶共
通電極駆動回路、31は液晶セグメント電極駆動回路で
ある。
第4図は従来例の点灯、非点灯時の液晶表示素子の駆動
信号のタイミングチャートを示したちのである。
信号のタイミングチャートを示したちのである。
次に上記従来例の動作について説明する。第3図におい
て、クロック入力端子φL’CDをゲート入力とし、電
源端子V。I、と接地V S 、間に、PチャンネルM
OSトランジスタ]とNチャンネルMOSトランジスタ
4を直列接続して、いわゆる液晶共通電極駆動回路30
とし、MO5I−ランジスタのドレインを共通にした接
続点より出力信号端子CO,,Iを取り出す。また、ク
ロック入力端子φ1.C11と表示用データ入力りを各
入力端子とするEX−NOR回路10の出力を、前記液
晶共通電極駆動回路30と同様に構成した回路を別に設
け、その共通にしたゲートに接続して液晶セグメント電
極駆動回路31を構成し、その出力端子をS Outと
する。
て、クロック入力端子φL’CDをゲート入力とし、電
源端子V。I、と接地V S 、間に、PチャンネルM
OSトランジスタ]とNチャンネルMOSトランジスタ
4を直列接続して、いわゆる液晶共通電極駆動回路30
とし、MO5I−ランジスタのドレインを共通にした接
続点より出力信号端子CO,,Iを取り出す。また、ク
ロック入力端子φ1.C11と表示用データ入力りを各
入力端子とするEX−NOR回路10の出力を、前記液
晶共通電極駆動回路30と同様に構成した回路を別に設
け、その共通にしたゲートに接続して液晶セグメント電
極駆動回路31を構成し、その出力端子をS Outと
する。
φ1.。0は集積回路装置のクロック入力端子あるいは
クロック発振回路の信号を分周した液晶表示素子の駆動
クロック信号であり、表示データ信号りは、セグメント
電極を点灯するとき電源電圧V p 11レベルで、非
点灯時はV 3 Bレベルとなる。第4図に示すように
、表示データDがVSSレベルのときは、液晶共通電極
駆動回路30の出力端子C01,の信号出力と、液晶セ
グメント駆動回路31の出力端子S。utの信号出力は
同一となり、液晶表示素子の共通電極とセグメント電極
間の電位差は○となり非点灯となる。
クロック発振回路の信号を分周した液晶表示素子の駆動
クロック信号であり、表示データ信号りは、セグメント
電極を点灯するとき電源電圧V p 11レベルで、非
点灯時はV 3 Bレベルとなる。第4図に示すように
、表示データDがVSSレベルのときは、液晶共通電極
駆動回路30の出力端子C01,の信号出力と、液晶セ
グメント駆動回路31の出力端子S。utの信号出力は
同一となり、液晶表示素子の共通電極とセグメント電極
間の電位差は○となり非点灯となる。
次に、表示データDがvDDレベルのときは、出力端子
C8U、と出力端子S。utは逆相の信号出力となり、
液晶表示素子の共通電極とセグメント電極間の電位差は
電源電圧■Dlllとなり、点灯状態となる。
C8U、と出力端子S。utは逆相の信号出力となり、
液晶表示素子の共通電極とセグメント電極間の電位差は
電源電圧■Dlllとなり、点灯状態となる。
(発明が解決しようとする課題)
しかしながら、上記従来の液晶表示駆動装置では、液晶
表示素子の駆動用のクロック信号は常時動作状態のため
に、装置の消費電力が多く、また、低消費電力化を図る
ためにクロック信号をセグメント点灯時に停止すると、
液晶表示素子の特性が劣化する問題点があった。このた
め、スタンバイ状態や液晶表示が不要なときでもクロッ
ク信号が必要となるため、低消費電力化が望まれている
電子機器しこは不向きである。
表示素子の駆動用のクロック信号は常時動作状態のため
に、装置の消費電力が多く、また、低消費電力化を図る
ためにクロック信号をセグメント点灯時に停止すると、
液晶表示素子の特性が劣化する問題点があった。このた
め、スタンバイ状態や液晶表示が不要なときでもクロッ
ク信号が必要となるため、低消費電力化が望まれている
電子機器しこは不向きである。
本発明は、上記従来の問題を解決するものであり、液晶
表示素子の特性を劣化させることなく、容易に低消費電
力化を実現する液晶表示駆動装置を提供することを目的
とするものである。
表示素子の特性を劣化させることなく、容易に低消費電
力化を実現する液晶表示駆動装置を提供することを目的
とするものである。
(問題を解決するための手段)
本発明は上記目的を達成するために、液晶表示素子の駆
動回路の電源に複数個の双方向の転送ゲートを有し、か
つ液晶表示素子のクロック信号を停止する機能を付加し
たものである。
動回路の電源に複数個の双方向の転送ゲートを有し、か
つ液晶表示素子のクロック信号を停止する機能を付加し
たものである。
(作 用)
したがって、本発明によれば、液晶表示素子駆動用の電
源に双方向転送グー1〜回路を、該装置内のスタンバイ
制御信号で非導通にすることにより、液晶表示素子駆動
用の全出力端子の出力が高インピーダンス状態となるた
めに、液晶表示素子の特性を劣化させることなく液晶表
示素子の駆動クロック信号を停止することが可能となり
、低消費電力化が容易に実現できるという作用を有する
。
源に双方向転送グー1〜回路を、該装置内のスタンバイ
制御信号で非導通にすることにより、液晶表示素子駆動
用の全出力端子の出力が高インピーダンス状態となるた
めに、液晶表示素子の特性を劣化させることなく液晶表
示素子の駆動クロック信号を停止することが可能となり
、低消費電力化が容易に実現できるという作用を有する
。
(実施例)
第1図は本発明の一実施例を示す回路である。
@ I Mにおいて、1,2および3はPチャンネルM
O8+−ランジスタ、4,5および6はNチャンネルM
OSトランジスタ、10はE X、 −N OR回路、
11はOR回路、12はインバータ回路、20は双方向
転送ゲート回路であってソースと基板を接続して電源端
子VD、、と接続したPチャンネルMOSトランジスタ
からなる。21は双方向転送ゲート回路であって、ソー
スと基板を接続し接地端子■、8と接続したNチャンネ
ルMOSトランジスタからなる。
O8+−ランジスタ、4,5および6はNチャンネルM
OSトランジスタ、10はE X、 −N OR回路、
11はOR回路、12はインバータ回路、20は双方向
転送ゲート回路であってソースと基板を接続して電源端
子VD、、と接続したPチャンネルMOSトランジスタ
からなる。21は双方向転送ゲート回路であって、ソー
スと基板を接続し接地端子■、8と接続したNチャンネ
ルMOSトランジスタからなる。
30は液晶共通電極駆動回路であって、各ゲートを共通
接続したPチャンネルMOSトランジスタ1のドレイン
と、ソースと基板を共通接続したNチャンネルM、08
l−ランジスタ4のドレインとを接続し、その接続点を
出力端子CoU、とじて液晶表示素子の共通電極駆動信
号の出力に用いられる。
接続したPチャンネルMOSトランジスタ1のドレイン
と、ソースと基板を共通接続したNチャンネルM、08
l−ランジスタ4のドレインとを接続し、その接続点を
出力端子CoU、とじて液晶表示素子の共通電極駆動信
号の出力に用いられる。
31は液晶セグメント電極駆動回路であって、液晶共通
電極駆動回路30と同様な構成の回路の共通にしたゲー
トにE X、 −N OR回路10の出力を接続し−ご
用いられる。32は分周回路である。
電極駆動回路30と同様な構成の回路の共通にしたゲー
トにE X、 −N OR回路10の出力を接続し−ご
用いられる。32は分周回路である。
前記双方向転送ゲート回路20.21にそれぞれ前記液
晶共通電極駆動回路30.液晶セグメン1〜電極駆動回
路31のPチャンネルMOSトランジスタ1゜2のソー
ス、およびNチャンネルMOSトランジスタ4,5のソ
ースに接続し、スタンバイ信号を直接またはインバータ
12を介して前記双方向転送ゲート回路20.21のP
チャンネルMO8I−ランジメタ3.NチヤンネルMO
3+−ランジスタロの各ゲートに接続され、また、スタ
ンバイ信号と入力信号φをOR回路11に入力し、OR
回路11の出力を分周回路32に入力接続し、該分周回
路32の出力を前記液晶共通電極駆動回路30の共通に
したゲートおよびEX−NOR回路10の一方の入力と
なるように接続している。
晶共通電極駆動回路30.液晶セグメン1〜電極駆動回
路31のPチャンネルMOSトランジスタ1゜2のソー
ス、およびNチャンネルMOSトランジスタ4,5のソ
ースに接続し、スタンバイ信号を直接またはインバータ
12を介して前記双方向転送ゲート回路20.21のP
チャンネルMO8I−ランジメタ3.NチヤンネルMO
3+−ランジスタロの各ゲートに接続され、また、スタ
ンバイ信号と入力信号φをOR回路11に入力し、OR
回路11の出力を分周回路32に入力接続し、該分周回
路32の出力を前記液晶共通電極駆動回路30の共通に
したゲートおよびEX−NOR回路10の一方の入力と
なるように接続している。
第2図は本実施例のタイミングを示した図である。
次に上記実施例の動作について説明する。第1図におい
て、集積回路装置の内部回路で発生あるいは外部端子よ
り入力されるスタンバイ信号がvssレベルのとき、双
方向転送グー1−回路20.21は共に導通し、かつ液
晶用クロックφ1.cnは動作する。第2図に示すよう
に、セグメントデータDがV55レベルでは液晶表示素
子は非点灯、V n nレベルでは点灯の通常の動作を
行う。次に、スタンバイ信号がVDDレベルになると、
液晶用クロック発生源にあるOR回路11により液晶駆
動クロックφLCDは停止し、かつ双方向転送ゲート回
路20゜21は共に非導通となるため、液晶駆動用の電
源Vr+n+tcn+ + V 5sLtcn+は供給
されず出力は高インピーダンス状態となる。
て、集積回路装置の内部回路で発生あるいは外部端子よ
り入力されるスタンバイ信号がvssレベルのとき、双
方向転送グー1−回路20.21は共に導通し、かつ液
晶用クロックφ1.cnは動作する。第2図に示すよう
に、セグメントデータDがV55レベルでは液晶表示素
子は非点灯、V n nレベルでは点灯の通常の動作を
行う。次に、スタンバイ信号がVDDレベルになると、
液晶用クロック発生源にあるOR回路11により液晶駆
動クロックφLCDは停止し、かつ双方向転送ゲート回
路20゜21は共に非導通となるため、液晶駆動用の電
源Vr+n+tcn+ + V 5sLtcn+は供給
されず出力は高インピーダンス状態となる。
なお、本実施例は液晶表示素子の駆動方式をスタティッ
ク方式としたが、液晶用電源の多いダイナミック駆動方
式にも適用されるのは言うまでもない。
ク方式としたが、液晶用電源の多いダイナミック駆動方
式にも適用されるのは言うまでもない。
双方向転送ゲート回路の構成は、基板バイアス効果を考
慮し、PチャンネルMO8+−ランジスタロ個とNチャ
ンネルMOSトランジスタ1個を並列接続した回路構成
を用いてもよい。また、液晶駆動用クロック源の停止は
、水晶発振回路等の自励発振回路にも適用できるのは言
うまでもない。
慮し、PチャンネルMO8+−ランジスタロ個とNチャ
ンネルMOSトランジスタ1個を並列接続した回路構成
を用いてもよい。また、液晶駆動用クロック源の停止は
、水晶発振回路等の自励発振回路にも適用できるのは言
うまでもない。
(発明の効果)
本発明は上記実施例より明らかなように、液晶表示素子
の駆動用クロック発振を停止しても、液晶表示素子の特
性を劣化することなく容易にスタンバイ機能を実現し、
消費電力を低減することができるという効果を有する。
の駆動用クロック発振を停止しても、液晶表示素子の特
性を劣化することなく容易にスタンバイ機能を実現し、
消費電力を低減することができるという効果を有する。
第1図は本発明の一実施例の液晶表示駆動装置の回路図
、第2図は第1図の実施例のタイミング図、第3図は従
来の液晶表示駆動装置の回路図、第4図は第3図の従来
例のタイミング図である。 1.2.3 ・PチャンネルMos+〜ランジスタ、
4,5.6 ・・NチャンネルMOSトランジスタ、
10・・・E X、 −N OR回路、11 ・O
R回路、12・・・インバータ回路、20.21・・・
双方向の転送ゲート回路、30・・液晶共通電極駆動回
路、31・・・液晶セグメント電極駆動回路、32・・
・分周回路。 特許出願人 松下電器産業株式会社
、第2図は第1図の実施例のタイミング図、第3図は従
来の液晶表示駆動装置の回路図、第4図は第3図の従来
例のタイミング図である。 1.2.3 ・PチャンネルMos+〜ランジスタ、
4,5.6 ・・NチャンネルMOSトランジスタ、
10・・・E X、 −N OR回路、11 ・O
R回路、12・・・インバータ回路、20.21・・・
双方向の転送ゲート回路、30・・液晶共通電極駆動回
路、31・・・液晶セグメント電極駆動回路、32・・
・分周回路。 特許出願人 松下電器産業株式会社
Claims (1)
- 入力信号とスタンバイ信号を入力接続した論理和回路の
出力を分周回路に接続し、該分周回路の出力は、Pチャ
ンネルMOSトランジスタのドレインとNチャンネルM
OSトランジスタのドレインとを接続し、かつゲートを
共通にした、いわゆる共通電極駆動信号の第1の出力駆
動回路の前記共通にしたゲートに接続すると共に、前記
第1の出力駆動回路と同一の構成を有する第2の出力駆
動回路の共通にしたゲートに出力側を接続した排他的論
理和の否定回路(EX−NOR)に、データ入力と共に
別の入力端子にそれぞれ接続し、また、電源端子と前記
第1、第2の出力駆動回路のPチャンネルMOSトラン
ジスタのソース、および接地端子と前記第1、第2の出
力駆動回路のNチャンネルMOSトランジスタ間にそれ
ぞれ転送ゲートを介して接続し、前記転送ゲートをスタ
ンバイ信号で入り切りする構成としたことを特徴とする
液晶表示駆動装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2997889A JPH02210492A (ja) | 1989-02-10 | 1989-02-10 | 液晶表示駆動装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2997889A JPH02210492A (ja) | 1989-02-10 | 1989-02-10 | 液晶表示駆動装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02210492A true JPH02210492A (ja) | 1990-08-21 |
Family
ID=12291051
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2997889A Pending JPH02210492A (ja) | 1989-02-10 | 1989-02-10 | 液晶表示駆動装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02210492A (ja) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1083540A2 (en) * | 1999-09-10 | 2001-03-14 | Nec Corporation | Liquid crystal display device |
WO2001084226A1 (fr) | 2000-04-28 | 2001-11-08 | Sharp Kabushiki Kaisha | Unite d'affichage, procede d'excitation pour unite d'affichage, et appareil electronique de montage d'une unite d'affichage |
JP2001312253A (ja) * | 2000-04-28 | 2001-11-09 | Sharp Corp | 表示装置の駆動方法およびそれを用いた表示装置ならびに携帯機器 |
US6795066B2 (en) | 2001-01-12 | 2004-09-21 | Sharp Kabushiki Kaisha | Display apparatus and driving method of same |
WO2005006302A1 (ja) * | 2003-07-09 | 2005-01-20 | Sony Corporation | フラットディスプレイ装置及び集積回路 |
JP2008233925A (ja) * | 2000-10-05 | 2008-10-02 | Sharp Corp | 表示装置の駆動方法、それを用いた表示装置、およびその表示装置を搭載した携帯機器 |
JP2015146029A (ja) * | 2009-11-30 | 2015-08-13 | 株式会社半導体エネルギー研究所 | 表示装置 |
-
1989
- 1989-02-10 JP JP2997889A patent/JPH02210492A/ja active Pending
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1083540A3 (en) * | 1999-09-10 | 2002-10-09 | Nec Corporation | Liquid crystal display device |
EP1083540A2 (en) * | 1999-09-10 | 2001-03-14 | Nec Corporation | Liquid crystal display device |
US7286108B2 (en) | 2000-04-28 | 2007-10-23 | Sharp Kabushiki Kaisha | Display device, method of driving same and electronic device mounting same |
JP2001312253A (ja) * | 2000-04-28 | 2001-11-09 | Sharp Corp | 表示装置の駆動方法およびそれを用いた表示装置ならびに携帯機器 |
WO2001084226A1 (fr) | 2000-04-28 | 2001-11-08 | Sharp Kabushiki Kaisha | Unite d'affichage, procede d'excitation pour unite d'affichage, et appareil electronique de montage d'une unite d'affichage |
US7321353B2 (en) | 2000-04-28 | 2008-01-22 | Sharp Kabushiki Kaisha | Display device method of driving same and electronic device mounting same |
US7924276B2 (en) | 2000-04-28 | 2011-04-12 | Sharp Kabushiki Kaisha | Display device, method of driving same and electronic device mounting same |
JP2008233925A (ja) * | 2000-10-05 | 2008-10-02 | Sharp Corp | 表示装置の駆動方法、それを用いた表示装置、およびその表示装置を搭載した携帯機器 |
US6795066B2 (en) | 2001-01-12 | 2004-09-21 | Sharp Kabushiki Kaisha | Display apparatus and driving method of same |
WO2005006302A1 (ja) * | 2003-07-09 | 2005-01-20 | Sony Corporation | フラットディスプレイ装置及び集積回路 |
US7696989B2 (en) | 2003-07-09 | 2010-04-13 | Sony Corporation | Flat display apparatus and integrated circuit |
JP2015146029A (ja) * | 2009-11-30 | 2015-08-13 | 株式会社半導体エネルギー研究所 | 表示装置 |
US10847116B2 (en) | 2009-11-30 | 2020-11-24 | Semiconductor Energy Laboratory Co., Ltd. | Reducing pixel refresh rate for still images using oxide transistors |
US11282477B2 (en) | 2009-11-30 | 2022-03-22 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device, method for driving the same, and electronic device including the same |
US11636825B2 (en) | 2009-11-30 | 2023-04-25 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device, method for driving the same, and electronic device including the same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3385811B2 (ja) | 半導体装置、マイクロコンピュータおよび電子機器 | |
US6834095B2 (en) | Shift-register circuit | |
US3949242A (en) | Logical circuit for generating an output having three voltage levels | |
JPH11112297A (ja) | ラッチ回路及びこのラッチ回路を有する半導体集積回路 | |
JPS5915533B2 (ja) | 電子装置の駆動回路 | |
JPH0622010B2 (ja) | 演算表示用集積回路 | |
JPH02210492A (ja) | 液晶表示駆動装置 | |
US5789956A (en) | Low power flip-flop | |
JPH0389624A (ja) | 半導体集積回路 | |
JPH0254698B2 (ja) | ||
CN109450411B (zh) | 锁存器及其驱动方法和芯片 | |
JPH0234022A (ja) | パルス出力回路 | |
JP2001085988A (ja) | 信号レベル変換回路および信号レベル変換回路を備えたアクティブマトリクス型液晶表示装置 | |
JPH0546113A (ja) | 半導体集積回路 | |
JPS62135013A (ja) | 出力回路 | |
JPH02221998A (ja) | 液晶表示直接駆動装置 | |
JP3066645B2 (ja) | 半導体装置 | |
JP2936474B2 (ja) | 半導体集積回路装置 | |
JP3093410B2 (ja) | オープンドレイン型出力回路 | |
JP2564584B2 (ja) | 半導体集積回路 | |
KR100299050B1 (ko) | 상보 게이트-소스 클럭구동회로와 이를 적용한 플립플롭 | |
JPH02266609A (ja) | セット・リセット式フリップフロップ回路 | |
JPS5992620A (ja) | クロツク発生回路 | |
JPH05152905A (ja) | 半導体装置 | |
JP3297773B2 (ja) | Cmos論理回路 |