JPH0530096A - Method for transmitting and receiving continuous serial data - Google Patents
Method for transmitting and receiving continuous serial dataInfo
- Publication number
- JPH0530096A JPH0530096A JP3207258A JP20725891A JPH0530096A JP H0530096 A JPH0530096 A JP H0530096A JP 3207258 A JP3207258 A JP 3207258A JP 20725891 A JP20725891 A JP 20725891A JP H0530096 A JPH0530096 A JP H0530096A
- Authority
- JP
- Japan
- Prior art keywords
- data
- serial data
- transmitted
- transmitting
- converted
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は,切れ目のない連続した
シリアルデータを伝送するための送信方法及び受信方法
に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a transmitting method and a receiving method for transmitting continuous serial data without interruption.
【0002】[0002]
【従来の技術】従来,各々が予め定められたビット数を
有する真のデータをシリアルに伝送するときには,切れ
目のない状態で真のデータを連続して伝送している。2. Description of the Related Art Conventionally, when true data having a predetermined number of bits is serially transmitted, true data is continuously transmitted in a continuous state.
【0003】[0003]
【発明が解決しようとする課題】しかしながら,送られ
た各真のデータの先頭及び末尾が正確にわからなけれ
ば,送られた真のデータの正確な読取りは殆ど不可能で
あった。また,送信する際に,伝送路中で不可避な雑音
の混入によって,データ再生時に誤差を生じるという欠
点もあった。そこで,本発明の技術的課題は,正確に真
のデータを再生できるシリアルデータの送信方法及び受
信方法を提供することにある。更に,本発明の別の技術
的課題は,簡単な構成で,伝送されたシリアルデータの
ワード同期を取ることができるシリアルデータの送信方
法及び受信方法を提供することにある。However, accurate reading of the true data sent was almost impossible unless the beginning and end of each true data sent were known exactly. In addition, there is a drawback that an error is generated at the time of data reproduction due to inevitable mixing of noise in the transmission line during transmission. Therefore, a technical object of the present invention is to provide a serial data transmission method and serial data reception method capable of accurately reproducing true data. Further, another technical problem of the present invention is to provide a serial data transmitting method and a serial data receiving method capable of word synchronization of transmitted serial data with a simple configuration.
【0004】[0004]
【課題を解決するための手段】本発明によれば,連続シ
リアルデータを送信する送信方法において,送信すべき
複数の真のデータの各々の先頭部に予め定められたビッ
ト長のコードを追加して送信することを特徴とする連続
したシリアルデータの送信方法が得られる。本発明によ
れば,前記送信方法によって送信されてきた連続シリア
ルデータを受信する受信方法において,前記シリアルデ
ータを前記予め定められたビット長のパラレルデータに
変換し,前記変換されたパラレルデータを該所定のコー
ドと比較し,前記変換されたパラレルデータと該所定の
コードとが一致したときにデータの再生を行うようにす
ることを特徴とする連続シリアルデータの受信方法が得
られる。According to the present invention, in a transmitting method for transmitting continuous serial data, a code having a predetermined bit length is added to the head of each of a plurality of true data to be transmitted. A method for transmitting continuous serial data, which is characterized in that the data is transmitted as a transmission, is obtained. According to the present invention, in the receiving method for receiving the continuous serial data transmitted by the transmitting method, the serial data is converted into parallel data having a predetermined bit length, and the converted parallel data is converted into parallel data. A method for receiving continuous serial data is obtained, which is characterized by comparing with a predetermined code and reproducing the data when the converted parallel data matches the predetermined code.
【0005】[0005]
【作用】本発明においては,送信側では,送信すべき真
のデータの各々の先頭部に予め定められたビット長のコ
ードを追加して連続シリアルデータとして送信する。一
方,受信側では,シリアルデータを予め定められたビッ
ト長のパラレルデータに変換し,変換されたパラレルデ
ータをこの所定のコードと比較し,前記変換されたパラ
レルデータとこの所定のコードとが一致したときにデー
タの再生を行うようにする。In the present invention, on the transmitting side, a code having a predetermined bit length is added to the beginning of each piece of true data to be transmitted and transmitted as continuous serial data. On the other hand, on the receiving side, the serial data is converted into parallel data having a predetermined bit length, the converted parallel data is compared with the predetermined code, and the converted parallel data matches the predetermined code. When this happens, the data will be played back.
【0006】[0006]
【実施例】以下に,本発明の実施例について説明する。
図1は本発明の実施例に係る送信方法に用いられる連続
シリアルデータの構成を示す図である。図1において,
シリアルデータの1ワード1は,8ビットの真のデータ
2と,この真のデータ2の先頭に付加された8ビットの
所定のコード3とで合わせて16ビットで構成されてい
る。連続シリアルデータは,このような1ワード1を複
数連続させて形成され,図示しない送信装置から受信装
置へと送信される。EXAMPLES Examples of the present invention will be described below.
FIG. 1 is a diagram showing a structure of continuous serial data used in a transmission method according to an embodiment of the present invention. In Figure 1,
One word 1 of serial data is composed of 16 bits in total of 8 bits of true data 2 and 8 bits of a predetermined code 3 added to the beginning of this true data 2. The continuous serial data is formed by making a plurality of such one word 1 continuous and is transmitted from a transmitter (not shown) to a receiver.
【0007】図2は本発明の実施例に係る連続シリアル
データの受信装置の構成を示すブロック図である。図2
において,受信された連続シリアルデータは,端子10
から入力され,シフトレジスタ11において,逐次8ビ
ットのパラレルデータ5に変換された後,比較器21に
供給される。比較器21は,送信の際に付加される8ビ
ットの所定のコードと等しい8ビットコード20が設定
されている。比較器21は,シフトレジスタから供給さ
れる8ビットのパラレルデータ5から,設定された8ビ
ットコード20とを比較し,これらの変換された8ビッ
トのパラレルデータ5と設定された8ビットのコードパ
ターンとが一致した場合に,ラッチクロックパルス22
を出力する。このラッチクロックパルス22が出力され
た後の8ビットデータ,即ち,所定のコード3に続く8
ビットの真のデータが図示しない再生装置で再生され
る。従って,先頭のコードによってデータ再生のタイミ
ングが容易にわかるために送信と受信とでそれぞれ別の
クロックを使用することができるとともに,シリアルデ
ータのワード長を容易に決定することができる。また,
雑音が多い場合においては,8ビットの所定のコードを
多数用意し,データの先頭に順次重ねることによって,
送信ミスを除去し,確実に伝送することができ,信頼性
を高めることができる。また,本発明の実施例における
シフトレジスタ11及び比較器21としては,C−MO
SのICを使用することができる。FIG. 2 is a block diagram showing the structure of a continuous serial data receiving apparatus according to an embodiment of the present invention. Figure 2
At the terminal 10, the continuous serial data received is
From the input terminal, and is sequentially converted into 8-bit parallel data 5 in the shift register 11 and then supplied to the comparator 21. The comparator 21 is set with an 8-bit code 20, which is equal to a predetermined 8-bit code added at the time of transmission. The comparator 21 compares the set 8-bit code 20 with the 8-bit parallel data 5 supplied from the shift register, and the converted 8-bit parallel data 5 and the set 8-bit code Latch clock pulse 22 when the pattern matches
Is output. 8-bit data after the latch clock pulse 22 is output, that is, 8 bits following a predetermined code 3.
The true data of the bit is reproduced by a reproducing device (not shown). Therefore, since the timing of data reproduction can be easily known by the code at the beginning, different clocks can be used for transmission and reception, and the word length of serial data can be easily determined. Also,
If there is a lot of noise, prepare a large number of 8-bit predetermined codes and stack them at the beginning of the data one after another,
Transmission mistakes can be eliminated, reliable transmission can be performed, and reliability can be improved. The shift register 11 and the comparator 21 in the embodiment of the present invention are C-MO.
S ICs can be used.
【0008】[0008]
【発明の効果】以上説明したように,本発明によれば,
正確に真のデータを再生できる連続シリアルデータの送
信方法及び受信方法を提供することができる。本発明に
よれば,IC2個でシリアルデータのワード同期をとる
ことができる連続シリアルデータの受信方法を提供する
ことができる。As described above, according to the present invention,
It is possible to provide a method of transmitting and receiving continuous serial data that can accurately reproduce true data. According to the present invention, it is possible to provide a continuous serial data receiving method capable of word synchronization of serial data with two ICs.
【図面の簡単な説明】[Brief description of drawings]
【図1】本発明の実施例に係る送信方法及び受信方法に
用いられる連続シリアルデータの構成を示す図である。FIG. 1 is a diagram showing a structure of continuous serial data used in a transmission method and a reception method according to an embodiment of the present invention.
【図2】本発明の実施例に係るシリアルデータの受信装
置の構成を示すブロック図である。FIG. 2 is a block diagram showing a configuration of a serial data receiving apparatus according to an embodiment of the present invention.
1 1ワード 2 真のデータ 3 所定のコード 5 8ビットのパラレルデータ 10 入力端子 11 シフトレジスタ 20 設定値(8ビットコードパターン) 21 比較器 22 ラッチクロックパルス 1 1 word 2 true data 3 predetermined code 5 8-bit parallel data 10 input terminals 11 shift register 20 set values (8-bit code pattern) 21 comparator 22 Latch clock pulse
Claims (2)
において,送信すべき複数の真のデータの各々の先頭部
に予め定められたビット長の所定コードを追加して送信
することを特徴とする連続シリアルデータの送信方法。1. A transmission method for transmitting continuous serial data, characterized in that a predetermined code having a predetermined bit length is added to the head portion of each of a plurality of true data to be transmitted, and the continuous data is transmitted. How to send serial data.
きた連続シリアルデータを受信する受信方法において,
前記シリアルデータを前記予め定められたビット長のパ
ラレルデータに変換し,前記変換されたパラレルデータ
を該所定のコードと比較し,前記変換されたパラレルデ
ータと該所定のコードとが一致したときにデータの再生
を行うようにすることを特徴とする連続シリアルデータ
の受信方法。2. A receiving method for receiving continuous serial data transmitted by the transmitting method according to claim 1,
When the serial data is converted into parallel data having the predetermined bit length, the converted parallel data is compared with the predetermined code, and when the converted parallel data and the predetermined code match. A method for receiving continuous serial data, characterized in that the data is reproduced.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3207258A JPH0530096A (en) | 1991-07-25 | 1991-07-25 | Method for transmitting and receiving continuous serial data |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3207258A JPH0530096A (en) | 1991-07-25 | 1991-07-25 | Method for transmitting and receiving continuous serial data |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0530096A true JPH0530096A (en) | 1993-02-05 |
Family
ID=16536820
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3207258A Withdrawn JPH0530096A (en) | 1991-07-25 | 1991-07-25 | Method for transmitting and receiving continuous serial data |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0530096A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6628214B1 (en) | 1998-09-01 | 2003-09-30 | Seiko Epson Corporation | Deserializer, semiconductor device, electronic device, and data transmission system |
-
1991
- 1991-07-25 JP JP3207258A patent/JPH0530096A/en not_active Withdrawn
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6628214B1 (en) | 1998-09-01 | 2003-09-30 | Seiko Epson Corporation | Deserializer, semiconductor device, electronic device, and data transmission system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2641999B2 (en) | Data format detection circuit | |
JPH0477494B2 (en) | ||
JPH0459819B2 (en) | ||
JPS5825734A (en) | Receiver for digital radio appointment calling device and using method therefor | |
KR100296072B1 (en) | Channel Code Decoder and Decoding Method | |
GB2187366A (en) | Synchronizing signal decoding | |
US5588023A (en) | High content information transmission system | |
JPH0530096A (en) | Method for transmitting and receiving continuous serial data | |
US5367543A (en) | Circuit for detecting synchronizing signal in frame synchronization data transmission | |
GB1477614A (en) | Transmitting station and receiving station for operating with a systematic recurrent code | |
JPH06162669A (en) | Synchronous code extraction circuit | |
US20070057710A1 (en) | Timing adjustment circuit and method thereof | |
JPS609250A (en) | Communication control system | |
JP2817803B2 (en) | Sync generation method | |
JPS59502009A (en) | Device that receives high-speed data in packet format | |
JPH0653998A (en) | Digital data reception system | |
JPH0653955A (en) | Parallel bit synchronization system | |
JPH05327670A (en) | Propagation time difference correction circuit for switching type space diversity digital radio communication | |
JPS6246099B2 (en) | ||
JP2751673B2 (en) | Bit error rate measurement equipment for digital communication systems | |
JPS59207758A (en) | Signal detecting device | |
JPS63197151A (en) | Serial data transfer system | |
KR880001023B1 (en) | Self-clocking data transmission system | |
JPH10294720A (en) | Signal transmission circuit and signal-transmitting method | |
CA1319405C (en) | Frequency independent information transmission system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Application deemed to be withdrawn because no request for examination was validly filed |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 19981008 |