Nothing Special   »   [go: up one dir, main page]

JP6505445B2 - マルチプレクサ及び表示装置 - Google Patents

マルチプレクサ及び表示装置 Download PDF

Info

Publication number
JP6505445B2
JP6505445B2 JP2015010191A JP2015010191A JP6505445B2 JP 6505445 B2 JP6505445 B2 JP 6505445B2 JP 2015010191 A JP2015010191 A JP 2015010191A JP 2015010191 A JP2015010191 A JP 2015010191A JP 6505445 B2 JP6505445 B2 JP 6505445B2
Authority
JP
Japan
Prior art keywords
transistor
node
gate
power supply
drain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2015010191A
Other languages
English (en)
Other versions
JP2015215590A (ja
Inventor
進 弘 李
進 弘 李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
EverDisplay Optronics Shanghai Co Ltd
Original Assignee
EverDisplay Optronics Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EverDisplay Optronics Shanghai Co Ltd filed Critical EverDisplay Optronics Shanghai Co Ltd
Publication of JP2015215590A publication Critical patent/JP2015215590A/ja
Application granted granted Critical
Publication of JP6505445B2 publication Critical patent/JP6505445B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electronic Switches (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of El Displays (AREA)

Description

本発明は表示装置の制御回路の分野に関わり、特に3組の制御信号のみを使用するマルチプレクサ及び表示装置に関わる。
近年、ブラウン管ディスプレイ(CRT)に比べて重さと体積が比較的小さい、液晶ディスプレイ(LCD)、電界放出ディスプレイ(FED)、プラズマ表示パネル及び有機ELディスプレイなどの各種フラットパネルディスプレイ(FPD)が開発されている。
フラットパネルディスプレにおいて、有機ELディスプレイは電子と正孔との再結合によって、光を発する有機発光ダイオード(OLED)を利用して映像を表示する。有機ELディスプレイは速い応答速度を有すると同時に低消費電力によって駆動される。一般的な有機ELディスプレイは画素に形成されるトランジスタによりデータ信号に対応する電流をOLEDに供する。これによって、OLEDが光を発する。
一般的な有機ELディスプレイはデータ線にデータ信号を供するデータ駆動部と、走査線に走査信号を順次に供する走査駆動部と、発光制御線に発光制御信号を供する発光制御線駆動部及びデータ線、走査線、発光制御線に接続される複数の画素を含む表示ユニットとを備えている。
データ線からデータ信号を受信するために、表示ユニットに含まれる画素は走査信号が走査線に供される時に選択される。データ信号が受信された画素は、データ信号に対応する輝度(たとえば、所定の輝度)の光を生成し、所定の映像を表示する。ここで、画素の発光時間は発光制御線が供する発光制御信号によって制御される。通常、発光制御信号は一つの走査線又は二つの走査線に供される走査信号と重なるように供され、これによって、データ信号が供される画素を非発光状態に設定する。
したがって、発光制御線駆動部は発光制御線に接続されるステージを含んでおり、これらのステージが少なくとも四つのクロック信号を受信し、出力線に高電圧又は低電圧を出力する。
しかしながら、一般的な発光制御線駆動部に含まれるステージは少なくとも四つのクロック信号によって駆動されるため、多数のトランジスタを備えており、生産コストの上昇と駆動の安定性の維持が困難になるという問題点がある。
従来技術の欠点を鑑みて、本発明は従来技術の難点を克服できるマルチプレクサ及び表示装置を提供し、従来の四つのクロック信号による駆動を、三つのクロック信号による駆動に変更する。これによって、より少ない制御信号で同じ機能を果たすことができる。制御信号の減少によって、回路図の面積を節約することもでき、集積回路の面積の縮小及び結合領域の個数を減少させることもできる。これにより、信頼性を向上させることができ、セル操作上、広い操作範囲を有することが可能である。
本発明の一つの局面によれば、一種のマルチプレクサが提供される。該マルチプレクサは複数のステージの駆動回路を備えており、各ステージの前記駆動回路は以下のものを含む。
第1トランジスタであって、前記第1トランジスタのソースは第1電源に接続され、ゲートは第1ノードに接続され、ドレインは第1出力端に接続される。前記第1トランジスタは第1ノードに印加される電圧に応じて、ターンオン又はターンオフされるように配置されている。
第2トランジスタであって、前記第2トランジスタのソースは第1出力端に接続され、ゲートは第2コントローラに接続され、ドレインは第1入力端に接続されている。前記第2トランジスタは前記第2トランジスタのゲートに印加される電圧に応じて、ターンオン又はターンオフされるように配置されている。
第1コントローラであって、前記第1コントローラは第1ノードと第2出力端にサンプリング信号を供するように、第2入力端と第3入力端に接続されている。
第2コントローラであって、前記第2トランジスタのゲートの電圧を制御するように、第1コントローラと前記第1電源より低い電圧を出力する第2電源に接続されている。
各ステージの前記駆動回路の第1出力端が次のステージの前記駆動回路の第3入力端に接続されている。
ここで、前記第1入力端は第1クロック信号を受信するように配置され、前記第2入力端は第2クロック信号を受信するように配置され、前記第1クロック信号と第2クロック信号が互いに重ならないことが好ましい。
また、第1ステージの前記駆動回路の第3入力端はシングルパルス信号を受信するように配置されていることが好ましい。
前記第1コントローラは、以下のものを備えることが好ましい。
即ち、ソースが前記第1電源に接続され、ゲートが前記第2入力端に接続され、ドレインが第2ノードに接続されている第3トランジスタと、
ソースが前記第2ノードに接続され、ゲートが前記第3入力端に接続され、ドレインが前記第3入力端に接続されている第4トランジスタと、
ソースが前記第1電源に接続され、ゲートが前記第2ノードに接続され、ドレインが第3ノードに接続されている第5トランジスタと、
ソースが前記第3ノードに接続され、ゲートが前記第2入力端に接続され、ドレインが前記第2入力端に接続されている第6トランジスタと、
ソースが前記第2ノードに接続され、ゲートが前記第3ノードに接続され、ドレインが前記第1電源に接続されている第7トランジスタと、
ソースが前記第1電源に接続され、ゲートが前記第2ノードに接続され、ドレインが前記第1ノードに接続されている第8トランジスタと、
前記第2ノードと第1電源の間に接続されている第1キャパシタと、を備えることが好ましい。
また、前記第2コントローラは以下のものを備えることが好ましい。
即ち、ソースが前記第2電源に接続され、ゲートが第4ノードに接続され、ドレインが前記第3ノードに接続されている第9トランジスタと、
ソースが前記第3ノードに接続され、ゲートが前記第2電源に接続されている第10トランジスタと、
ソースが前記第10トランジスタのドレインに接続され、ゲートが前記第2電源に接続され、ドレインが前記第4ノードに接続されている第11トランジスタと、
ソースが前記第1ノードに接続され、ゲートが前記第4ノードに接続され、ドレインが前記第2電源に接続されている第12トランジスタと、
ソースが前記第2ノードに接続され、ゲートが前記第2電源に接続されている第13トランジスタと、
ソースが前記第13トランジスタのドレインに接続され、ゲートが前記第2電源に接続され、トレイン電極が前記第2トランジスタのゲートに接続されている第14トランジスタと、
前記第1ノードと第4ノードの間に接続されている第2キャパシタと、を備えることが好ましい。
本発明のもう一つの局面によれば、一種の表示装置も提供される。該表示装置は複数のステージの駆動回路、シングルパルス信号伝達線及び三つのシーケンス信号伝達線を備えている。
各ステージの前記駆動回路は以下のものを含む。
第1トランジスタであって、前記第1トランジスタのソースは第1電源に接続され、ゲートは第1ノードに接続され、ドレインは第1出力端に接続され、前記第1トランジスタは第1ノードに印加される電圧に応じてターンオン又はターンオフされるように配置されている。
第2トランジスタであって、前記第2トランジスタのソースは第1出力端に接続され、ゲートは第2コントローラに接続され、ドレインは第1入力端に接続される。前記第2トランジスタは前記第2トランジスタのゲートに印加される電圧に応じてターンオン又はターンオフされるように配置されている。
第1コントローラであって、前記第1コントローラは、第1ノードと第2出力端にサンプリング信号を供するように、第2入力端と第3入力端に接続されている。
第2コントローラであって、前記第2コントローラは、前記第2トランジスタのゲートの電圧を制御するように、第1コントローラと前記第1電源より低い電圧を出力する第2電源に接続されている。
そして、前記第2出力端は表示装置の発光制御信号とされ、
各ステージの前記駆動回路の第1出力端は次のステージの前記駆動回路の第3入力端に接続される。
そして、第1ステージの駆動回路の第3入力端は前記シングルパルス信号伝達線に接続される。
そして、連続する3ステージの駆動回路を一つの駆動回路グループとして、前記駆動回路グループにおける各ステージの駆動回路の第1入力端と第2入力端はそれぞれ三つの前記シーケンス信号伝達線のうちの二つに接続され、且つ、同じ駆動回路グループにおける各ステージの前記駆動回路が受信するシーケンス信号はそれぞれ異なる。
ここで、前記第1入力端は第1クロック信号を受信するように配置され、前記第2入力端は第2クロック信号を受信するように配置されており、三つの前記シーケンス信号伝達線によって伝送されるクロック信号は互いに重ならないことが好ましい。
また、前記第1コントローラは以下のものを備えることが好ましい。
即ち、ソースが前記第1電源に接続され、ゲートが前記第2入力端に接続され、ドレインが第2ノードに接続されている第3トランジスタと、
ソースが前記第2ノードに接続され、ゲートが前記第3入力端に接続され、ドレインが前記第3入力端に接続されている第4トランジスタと、
ソースが前記第1電源に接続され、ゲートが前記第2ノードに接続され、ドレインが第3ノードに接続されている第5トランジスタと、
ソースが前記第3ノードに接続され、ゲートが前記第2入力端に接続され、ドレインが前記第2入力端に接続されている第6トランジスタと、
ソースが前記第2ノードに接続され、ゲートが前記第3ノードに接続され、ドレインが前記第1電源に接続されている第7トランジスタと、
ソースが前記第1電源に接続され、ゲートが前記第2ノードに接続され、ドレインが前記第1ノードに接続されている第8トランジスタと、
前記第2ノードと第1電源の間に接続されている第1キャパシタと、を備えることが好ましい。
また、第2コントローラは以下のものを備えることが好ましい。
即ち、ソースが前記第2電源に接続され、ゲートが第4ノードに接続され、ドレインが前記第3ノードに接続されている第9トランジスタと、
ソースが前記第3ノードに接続され、ゲートが前記第2電源に接続されている第10トランジスタと、
ソースが前記第10トランジスタのドレインに接続され、ゲートが前記第2電源に接続され、ドレインが前記第4ノードに接続されている第11トランジスタと、
ソースが前記第1ノードに接続され、ゲートが前記第4ノードに接続され、ドレインが前記第2電源に接続されている第12トランジスタと、
ソースが前記第2ノードに接続され、ゲートが前記第2電源に接続されている第13トランジスタと、
ソースが前記第13トランジスタのドレインに接続され、ゲートが前記第2電源に接続され、トレイン電極が前記第2トランジスタのゲートに接続されている第14トランジスタと、
前記第1ノードと第4ノードの間に接続されている第2キャパシタと、を備えることが好ましい。
また、前記表示装置は有機発光ダイオードディスプレイ、液晶ディスプレイ、電界放出ディスプレイ、プラズマ表示パネルの中の少なくとも一つであることが好ましい。
従来技術と比べ、以上の技術を使用することによって、本発明のマルチプレクサ及び表示装置において、四つのクロック信号による駆動を三つのクロック信号による駆動に変更し、これによって、より少ない制御信号で同じ機能を果たすことができる。制御信号の減少によって、回路図の面積を節約することもでき、集積回路の面積の縮小及び結合領域の個数を減少させることもできる。更に、信頼性を向上させることができ、セル操作上、広い操作範囲を有することが可能である。
本発明のその他の特徴、目的及びメリットをより明確なものにするために、以下の図面を参照して、本発明の非限定的な実施例について詳細な説明を行う。
本発明の第1実施例にかかる本発明のマルチプレクサにおける各ステージの駆動回路の回路図である。 本発明の第1実施例にかかる本発明のマルチプレクサの模式図である。 本発明の第1実施例にかかる本発明のマルチプレクサの使用過程の波形図である。
当業者は従来技術及び下記の実施例を組み合わせて変形例を実現できることを理解すべきである。これについて、ここでは繰り返し述べない。また、このような変形例は本発明の実質的な内容に影響しない。
第1実施例
本発明のマルチプレクサは複数のステージの駆動回路を備えている。
図1は本発明の第1実施例にかかる本発明のマルチプレクサにおける各ステージの駆動回路の回路図である。図1に示すように、本発明のマルチプレクサは複数のステージの駆動回路を備えており、各ステージの駆動回路は第1トランジスタ1、第2トランジスタ2、第1コントローラ15及び第2コントローラ16を備えている。
前記第1トランジスタ1のソースは第1電源VDDに接続され、ゲートは第1ノード41に接続され、ドレインは第1出力端24に接続されている。前記第1トランジスタ1は第1ノード41に印加される電圧によって、ターンオン(Turn−on)又はターンオフ(Turn−off)されるように配置されている。第1トランジスタがターンオンされる時、第1電源VDD(例えば、高電圧)は第1出力端24に供給される。第1出力端24が次のステージの駆動回路の第3入力端23に接続されているため、次のステージの駆動回路の第3入力端23に供される高電圧はマルチプレクサ信号とされる。
前記第2トランジスタ2のソースは第1出力端24に接続され、ゲートは第2コントローラ16に接続され、ドレインは第1入力端21に接続されている。前記第2トランジスタ2は第2トランジスタ2のゲートに印加される電圧によって、ターンオン又はターンオフされるように配置されている。各ステージの駆動回路の第1出力端24が次のステージの駆動回路の第3入力端23に接続されているため、第2トランジスタ2がターンオンされる時、第1入力端21の信号は第1出力端24に供される。第1出力端24が次のステージの駆動回路の第3入力端23に接続されているため、次のステージの駆動回路の第1入力端21に供される信号はマルチプレクサ信号とされる。
前記第1コントローラ15は第2入力端22と第3入力端23に接続され、第2入力端22と第3入力端23の入力信号によって、第1ノード41と第2出力端25にサンプリング信号を供する。第1コントローラ15は、第3トランジスタ3、第4トランジスタ4、第5トランジスタ5、第6トランジスタ6、第7トランジスタ7、第8トランジスタ8及び第1キャパシタ31を備えている。
前記第3トランジスタ3のソースは前記第1電源VDDに接続され、ゲートは前記第2入力端22に接続され、ドレインは第2ノード42に接続されている。第3トランジスタ3は第2入力端22の信号によって、ターンオン又はターンオフされる。第3トランジスタ3がターンオンされる時、第1電源VDDは第2ノードと電気的に接続される。
前記第4トランジスタのソースは前記第2ノード42に接続され、ゲートは前記第3入力端23に接続され、ドレインは前記第3入力端23に接続されている。
前記第5トランジスタ5のソースは前記第1電源VDDに接続され、ゲートは前記第2ノード42に接続され、ドレインは第3ノードに接続されている。
前記第6トランジスタ6のソースは前記第3ノード43に接続され、ゲートは前記第2入力端22に接続され、ドレインは前記第2入力端22に接続されている。
前記第7トランジスタ7のソースは前記第2ノード42に接続され、ゲートは前記第3ノード43に接続され、ドレインは前記第1電源VDDに接続されている。
前記第8トランジスタ8のソースは前記第1電源VDDに接続され、ゲートは前記第2ノード42に接続され、ドレインは前記第1ノード41に接続されている。
前記第1キャパシタ31は第2ノード42と第1電源VDDとの間に接続されている。第1キャパシタ31は第2ノード42の電位を保持するために使用される。これによって、リーク電流による第2ノード42の電位変化が回路の全体的な動作に影響することを回避できる。
第1入力端21は第1クロック信号を受信するように配置され、第2入力端22は第2クロック信号を受信するように配置されている。第1クロック信号と第2クロック信号とは互いに重ならない。第1ステージの駆動回路の第3入力端23はシングルパルス信号を受信するように配置されている。
第2コントローラ16は第1コントローラ15、第1電源VDDより低い電圧を出力する第2電源VEE(例えば、低電圧)及び第2トランジスタ2に接続されている。第2コントローラ16は第2トランジスタ2のゲートの電圧を制御する。第2コントローラ16は、第9トランジスタ9、第10トランジスタ10、第11トランジスタ11、第12トランジスタ12、第13トランジスタ13、第14トランジスタ14及び第2キャパシタ32を備えている。
前記第9トランジスタ9のソースは前記第2電源VEEに接続され、ゲートは第4ノード44に接続され、ドレインは第3ノード43に接続されている。
前記第10トランジスタ10のソースは前記第3ノード43に接続され、ゲートは前記第2電源VEEに接続されている。
前記第11トランジスタ11のソースは前記第10トランジスタ10のドレインに接続され、ゲートは前記第2電源VEEに接続され、ドレインは第4ノード44に接続されている。
前記第12トランジスタ12のソースは前記第1ノード41に接続され、ゲートは前記第4ノード44に接続され、ドレインは第2電源VEEに接続されている。
前記第13トランジスタ13のソースは前記第2ノード42に接続され、ゲートは前記第2電源VEEに接続されている。
前記第14トランジスタ14のソースは前記第13トランジスタ13のドレインに接続され、ゲートは前記第2電源VEEに接続され、ドレインは前記第2トランジスタ2のゲートに接続されている。
また、前記第2キャパシタ32は前記第1ノード41と第4ノード44との間に接続されている。第2キャパシタ32は第4ノードの電圧を電源VEEより低い電圧に接続するために使用され、これによって、トランジスタ12を完全にターンオンさせ、第2出力端25にVEEの電位を出力する。
本発明のマルチプレクサは、駆動回路における一つのサンプリング信号の第2出力端を次のステージの駆動回路の第3入力端にフィードバックすることによって、三つの信号のみで従来技術と同じ効果を得られる。
図2は本発明の第1実施例にかかる本発明のマルチプレクサの説明図である。図2に示すように、複数のステージの駆動回路はシングルパルス信号伝達線SP及び三つのシーケンス信号伝達線CK1、CK2、CK3に接続されている。三つのシーケンス信号伝達線CK1、CK2、CK3はそれぞれ第1シーケンス信号、第2シーケンス信号、第3シーケンス信号を伝送する。
駆動回路グループ50は、例えば、第1ステージの駆動回路51、第2ステージの駆動回路52、第3ステージの駆動回路53などの、3ステージの駆動回路を備えている。
本実施例において、第1ステージの駆動回路51の第1入力端21は第2シーケンス信号伝達線CK2に接続され、第2シーケンス信号を受信する。また、第2入力端22は第1シーケンス信号伝達線CK1に接続され、第1シーケンス信号を受信する。第3入力端23はシングルパルス信号伝達線SPに接続されている。また、第1出力端24は第2ステージの駆動回路52の第3入力端23に接続されている。発光制御信号として、第2出力端25は表示領域に出力する。
第2駆動回路52の第1入力端21は第3シーケンス信号伝達線CK3に接続され、第3シーケンス信号を受信する。また、第2入力端22は第2シーケンス信号伝達線CK2に接続され、第2シーケンス信号を受信する。第3入力端23は第1ステージの駆動回路51の第1出力端24に接続されている。また、第1出力端24は第3ステージの駆動回路53の第3出力端23に接続されている。発光制御信号として、第2出力端25は表示領域に出力する。
第3ステージの駆動回路53の第1入力端21は第1シーケンス信号伝達線CK1に接続され、第1シーケンス信号を受信する。また、第2入力端22は第3シーケンス信号伝達線CK3に接続され、第3シーケンス信号を受信する。第3入力端23は第2ステージの駆動回路52の第1入力端24に接続されている。発光制御信号として、第2出力端25は表示領域に出力する。
第4ステージの駆動回路54の第1入力端21は第2シーケンス信号伝達線CK2に接続され、第2シーケンス信号を受信する。また、第2入力端22は第1シーケンス信号伝達線CK1に接続され、第1シーケンス信号を受信する。第3入力端23は第3ステージの駆動回路53の第1出力端24に接続されている。また、第1出力端24は次のステージの駆動回路の第3入力端(図示せず)に接続されている。発光制御信号として、第2出力端25は表示領域に出力する。
また、第4ステージの駆動回路54おける第1入力端21及び第2入力端22に接続されるシーケンス信号伝達線の選択は、第1ステージの駆動回路51おける第1入力端21及び第2入力端22に接続されるシーケンス信号伝達線の選択と一致する。第4ステージの駆動回路54におけるクロック信号を受信するための接続方式は第1ステージの駆動回路51と同じである。
したがって、3nステージの駆動回路(nは自然数)において第1入力端21と第2入力端22が受信するクロック信号は同じである。また、3n+1ステージの駆動回路(nは自然数)において第1入力端21と第2入力端22が受信するクロック信号は同じであり、3n+2ステージの駆動回路(nは自然数)において、第1入力端21と第2入力端22が受信するクロック信号は同じである。
駆動回路グループ50における異なるステージの駆動回路の第1入力端21と第2入力端22がシーケンス信号伝達線の選択部に接続する方式には多数の方式が含まれてもよく、これに限定されない。
駆動回路グループ50における各ステージの駆動回路の回路図は図1およびその関連説明に示しており、ここでは、繰り返し述べない。
図3は本発明の第1実施例にかかる本発明のマルチプレクサの使用過程の波形図である。そのうち、SPはシングルパルス信号伝達線の波形である。CK1、CK2、CK3はそれぞれ三つのシーケンス信号伝達線の波形である。EM1、EM2、EM3はそれぞれ連続した3ステージの駆動回路の第2出力端25の波形である。NXT1、NXT2、NXT3はそれぞれ連続した3ステージの駆動回路の第1出力端24の波形である。図3に示すように、本発明のマルチプレクサは、駆動回路における一つのサンプリング信号の第2出力端を次のステージの駆動回路の第3入力端にフィードバックすることによって、三つの信号のみで従来技術と同じ効果を得られる。
本発明の応用範囲は広い範囲におよび、本発明の表示装置は有機発光ダイオードディスプレイ、液晶ディスプレイ、電界放出ディスプレイ、プラズマ表示パネルの中の少なくとも一つである。
以上をまとめると、本発明のマルチプレクサ及び表示装置においては、従来の四つのクロック信号による駆動を三つのクロック信号による駆動に変更し、これによって、より少ない制御信号で同じ機能を果たすことができる。制御信号の減少によって、回路図の面積を節約することもでき、集積回路の面積の縮小及び結合領域の個数を減少させることもできる。更に、信頼性を向上させることができ、セル操作上、広い操作範囲を有することが可能である。
以上において、本発明の具体的な実施例に対して詳しく説明したが、本発明は上述した具体的な実施形態に限定されるものではなく、当業者は特許請求の範囲内において様々な変形及び修正が可能であるということを理解すべきである。
1 第1トランジスタ
2 第2トランジスタ
3 第3トランジスタ
4 第4トランジスタ
5 第5トランジスタ
6 第6トランジスタ
7 第7トランジスタ
8 第8トランジスタ
9 第9トランジスタ
10 第10トランジスタ
11 第11トランジスタ
12 第12トランジスタ
13 第13トランジスタ
14 第14トランジスタ
15 第1コントローラ
16 第2コントローラ
21 第1入力端
22 第2入力端
23 第3入力端
24 第1出力端
25 第2出力端
31 第1キャパシタ
32 第2キャパシタ
41 第1ノード
42 第2ノード
43 第3ノード
44 第4ノード
50 駆動回路グループ
51 第1ステージの駆動回路
52 第2ステージの駆動回路
53 第3ステージの駆動回路
54 第4ステージの駆動回路

Claims (3)

  1. 複数のステージの駆動回路、シングルパルス信号伝達線及び三つのシーケンス信号伝達線を備えており、
    各ステージの前記駆動回路は、
    ソースが第1電源に接続され、ゲートが第1ノードに接続され、ドレインが第1出力端に接続されている第1トランジスタと、
    ソースが第1出力端に接続され、ゲートが第2コントローラに接続され、ドレインが第1入力端に接続されている第2トランジスタと、
    第1ノードと第2出力端にサンプリング信号を供するように、第2入力端と第3入力端に接続されている第1コントローラと、
    前記第2トランジスタのゲートの電圧を制御するように、第1コントローラと前記第1電源より低い電圧を出力する第2電源に接続されている第2コントローラとを備え、
    前記第2出力端は表示装置の発光制御信号とされ、
    各ステージの前記駆動回路の第1出力端は次のステージの前記駆動回路の第3入力端に接続され、
    第1ステージの駆動回路の第3入力端は前記シングルパルス信号伝達線に接続され、
    連続する3ステージの駆動回路を一つの駆動回路グループとし、前記駆動回路グループにおける各ステージの駆動回路の第1入力端と第2入力端はそれぞれ三つの前記シーケンス信号伝達線のうちの二つに接続され、且つ、同じ駆動回路グループにおける各ステージの前記駆動回路が受信するシーケンス信号はそれぞれ異なり、
    前記第1入力端は第1クロック信号を受信するように配置され、前記第2入力端は第2クロック信号を受信するように配置されており、三つの前記シーケンス信号伝達線によって伝送されるクロック信号は互いに重ならないことを特徴とする表示装置。
  2. 請求項に記載の表示装置であって、
    前記第1コントローラは、
    ソースが前記第1電源に接続され、ゲートが前記第2入力端に接続され、ドレインが第2ノードに接続されている第3トランジスタと、
    ソースが前記第2ノードに接続され、ゲートが前記第3入力端に接続され、ドレインが前記第3入力端に接続されている第4トランジスタと、
    ソースが前記第1電源に接続され、ゲートが前記第2ノードに接続され、ドレインが第3ノードに接続されている第5トランジスタと、
    ソースが前記第3ノードに接続され、ゲートが前記第2入力端に接続され、ドレインが前記第2入力端に接続されている第6トランジスタと、
    ソースが前記第2ノードに接続され、ゲートが前記第3ノードに接続され、ドレインが前記第1電源に接続されている第7トランジスタと、
    ソースが前記第1電源に接続され、ゲートが前記第2ノードに接続され、ドレインが前記第1ノードに接続されている第8トランジスタと、
    前記第2ノードと第1電源の間に接続されている第1キャパシタとを備えることを特徴とする表示装置。
  3. 請求項に記載の表示装置であって、
    前記第2コントローラは、
    ソースが前記第2電源に接続され、ゲートが第4ノードに接続され、ドレインが前記第3ノードに接続されている第9トランジスタと、
    ソースが前記第3ノードに接続され、ゲートが前記第2電源に接続されている第10トランジスタと、
    ソースが前記第10トランジスタのドレインに接続され、ゲートが前記第2電源に接続され、ドレインが前記第4ノードに接続されている第11トランジスタと、
    ソースが前記第1ノードに接続され、ゲートが前記第4ノードに接続され、ドレインが前記第2電源に接続されている第12トランジスタと、
    ソースが前記第2ノードに接続され、ゲートが前記第2電源に接続されている第13トランジスタと、
    ソースが前記第13トランジスタのドレインに接続され、ゲートが前記第2電源に接続され、トレイン電極が前記第2トランジスタのゲートに接続されている第14トランジスタと、
    前記第1ノードと第4ノードの間に接続されている第2キャパシタとを備えることを特徴とする表示装置。
JP2015010191A 2014-05-08 2015-01-22 マルチプレクサ及び表示装置 Active JP6505445B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201410193160.2 2014-05-08
CN201410193160.2A CN105096791B (zh) 2014-05-08 2014-05-08 多路复用驱动器以及显示装置

Publications (2)

Publication Number Publication Date
JP2015215590A JP2015215590A (ja) 2015-12-03
JP6505445B2 true JP6505445B2 (ja) 2019-04-24

Family

ID=54368382

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015010191A Active JP6505445B2 (ja) 2014-05-08 2015-01-22 マルチプレクサ及び表示装置

Country Status (5)

Country Link
US (1) US9589498B2 (ja)
JP (1) JP6505445B2 (ja)
KR (1) KR101758770B1 (ja)
CN (1) CN105096791B (ja)
TW (1) TWI540565B (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105427825B (zh) * 2016-01-05 2018-02-16 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法及栅极驱动电路
CN108492784B (zh) * 2018-03-29 2019-12-24 深圳市华星光电半导体显示技术有限公司 扫描驱动电路
KR102685410B1 (ko) * 2019-06-11 2024-07-18 삼성디스플레이 주식회사 스테이지 및 이를 구비한 표시 장치
KR102473955B1 (ko) 2020-11-25 2022-12-05 경희대학교 산학협력단 스캔 드라이버 회로 및 그 구동 방법
CN116994516B (zh) * 2023-07-28 2024-01-30 上海和辉光电股份有限公司 栅极驱动电路以及显示面板

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003241202A1 (en) * 2002-06-10 2003-12-22 Samsung Electronics Co., Ltd. Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
KR101183431B1 (ko) 2005-06-23 2012-09-14 엘지디스플레이 주식회사 게이트 드라이버
US7612770B2 (en) * 2005-12-15 2009-11-03 Tpo Displays Corp. Systems for displaying images
KR101252861B1 (ko) * 2006-10-12 2013-04-09 삼성디스플레이 주식회사 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
KR101407307B1 (ko) * 2008-12-20 2014-06-16 엘지디스플레이 주식회사 쉬프트 레지스터
CN102062962B (zh) * 2009-11-12 2012-12-12 瀚宇彩晶股份有限公司 栅极驱动电路
KR101146990B1 (ko) * 2010-05-07 2012-05-22 삼성모바일디스플레이주식회사 주사 구동부와 그 구동 방법 및 이를 포함하는 유기 전계 발광 표시 장치
KR101944465B1 (ko) * 2011-01-06 2019-02-07 삼성디스플레이 주식회사 발광 제어선 구동부 및 이를 이용한 유기전계발광 표시장치
KR101988590B1 (ko) * 2012-10-24 2019-06-13 삼성디스플레이 주식회사 발광제어선 구동부
CN103106881A (zh) * 2013-01-23 2013-05-15 京东方科技集团股份有限公司 一种栅极驱动电路、阵列基板及显示装置

Also Published As

Publication number Publication date
KR101758770B1 (ko) 2017-07-31
TW201543457A (zh) 2015-11-16
CN105096791A (zh) 2015-11-25
KR20150128540A (ko) 2015-11-18
JP2015215590A (ja) 2015-12-03
US20150325199A1 (en) 2015-11-12
TWI540565B (zh) 2016-07-01
US9589498B2 (en) 2017-03-07
CN105096791B (zh) 2017-10-31

Similar Documents

Publication Publication Date Title
USRE48358E1 (en) Emission control driver and organic light emitting display device having the same
KR101790705B1 (ko) 양방향 주사 구동 장치 및 이를 이용한 표시 장치
EP2874140B1 (en) Light-emitting control circuit, light-emitting control method and shift register
KR101761794B1 (ko) 표시 장치 및 그의 구동 방법
CN107358902B (zh) 显示面板驱动器、显示装置及驱动显示面板的方法
US8290115B2 (en) Driver and organic light emitting diode display using the same
US8922471B2 (en) Driver and display device using the same
US8542225B2 (en) Emission control line drivers, organic light emitting display devices using the same and methods of controlling a width of an emission control signal
WO2016188367A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US9019191B2 (en) Stage circuit and emission control driver using the same
US9406261B2 (en) Stage circuit and scan driver using the same
US20170018228A1 (en) Organic Light-Emitting Display Device and Scan Driving Circuit Thereof
US20100188316A1 (en) Emission control driver and organic light emitting display device using the same
JP6505445B2 (ja) マルチプレクサ及び表示装置
JP5616483B2 (ja) 有機発光ダイオード表示装置及びその駆動方法
KR101107163B1 (ko) 주사 구동부 및 이를 이용한 표시 장치
KR102138664B1 (ko) 표시장치
KR102674431B1 (ko) 표시장치
KR101787974B1 (ko) 유기발광다이오드 표시장치
KR20240119535A (ko) 게이트 구동 회로 및 이를 포함하는 표시장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20171025

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180829

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180911

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181207

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190305

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190327

R150 Certificate of patent or registration of utility model

Ref document number: 6505445

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250