JP6543133B2 - 電力供給装置及びその制御方法 - Google Patents
電力供給装置及びその制御方法 Download PDFInfo
- Publication number
- JP6543133B2 JP6543133B2 JP2015162061A JP2015162061A JP6543133B2 JP 6543133 B2 JP6543133 B2 JP 6543133B2 JP 2015162061 A JP2015162061 A JP 2015162061A JP 2015162061 A JP2015162061 A JP 2015162061A JP 6543133 B2 JP6543133 B2 JP 6543133B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- circuit
- input
- signal
- bias voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 7
- 238000001514 detection method Methods 0.000 claims description 47
- 230000010355 oscillation Effects 0.000 claims description 35
- 238000010586 diagram Methods 0.000 description 9
- 239000004065 semiconductor Substances 0.000 description 4
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K17/063—Modifications for ensuring a fully conducting state in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0054—Gating switches, e.g. pass gates
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0081—Power supply means, e.g. to the switch driver
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Dc-Dc Converters (AREA)
- Electronic Switches (AREA)
- Semiconductor Integrated Circuits (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
Description
供給されたバイアス電圧に基づいてクロック信号を生成し、前記クロック信号を出力する、発振回路と、
前記バイアス電圧が供給され、かつ、前記クロック信号が入力される、昇圧回路であって、前記クロック信号に基づいて前記バイアス電圧を昇圧し、昇圧されたバイアス電圧を出力する、昇圧回路と、
入力電圧と前記バイアス電圧の電位差を検出し、前記バイアス電圧又は前記昇圧されたバイアス電圧のいずれか一方を選択する電圧選択信号を出力する、検出回路と、
前記電圧選択信号に基づき、前記バイアス電圧又は前記昇圧されたバイアス電圧のいずれか一方の電圧を選択し、スイッチ素子のゲート電圧として出力する、電圧選択回路と、
を備える。
供給されたバイアス電圧に基づいてクロック信号を生成し、前記クロック信号を出力するステップと、
供給された前記バイアス電圧と入力された前記クロック信号とに基づいて、前記バイアス電圧を昇圧し、昇圧されたバイアス電圧を出力するステップと、
入力電圧と前記バイアス電圧の電位差を検出し、前記バイアス電圧又は前記昇圧されたバイアス電圧のいずれか一方を選択する電圧選択信号を出力するステップと、
前記電圧選択信号に基づき、前記バイアス電圧又は前記昇圧されたバイアス電圧のいずれか一方を選択し、スイッチ素子のゲート電圧として出力するステップと、
を備える。
バイアス電圧を入力するための第1の端子に接続し、クロック信号を出力する発振回路と、
前記第1の端子及び前記発振回路に接続され、前記バイアス電圧を昇圧して出力する昇圧回路と、
前記第1の端子と入力電圧を入力するための第2の端子とに接続され、前記第1の端子及び前記第2の端子の間の電位差を検出して選択信号を出力する検出回路と、
前記検出回路に接続され、前記選択信号に基づき前記第1の端子あるいは前記昇圧回路のいずれかと接続する選択回路と、
前記選択回路の出力信号を制御する制御回路と、
前記第2の端子と第3の端子との間に接続され、前記制御回路の出力信号により制御されるスイッチ素子と、
を備える。
第1実施形態に係る電力供給装置は、電源入力としては2端子あるが、それらの端子をショートしたり、1電源であったりしても駆動が可能であり、また、2電源の電圧が昇圧回路の性能によらずに制限を受けない回路構成を実現している。より詳しく以下に説明する。
上述した第1実施形態では、検出回路と電圧選択回路を備える電力供給装置について説明したが、第2実施形態においては、電力供給装置内での電流の消費を抑制するために、電圧選択信号DETの値に応じて発振回路と昇圧回路を制御する構成としたものである。以下、上述した第1実施形態と異なる部分について詳しく説明する。
上述した第2実施形態では、検出回路40から出力された電圧選択信号DETに応じて発振回路20と昇圧回路30の動作を制御することにより、消費電力の低減を図らんとしたが、第3実施形態においては、制御回路60から出力されたENABLE信号に応じて発振回路20と昇圧回路30の動作を制御することにより、消費電力の低減を図らんとしたものである。以下、上述した第2実施形態と異なる部分について詳しく説明する。
Claims (9)
- 入力電圧に基づいた電圧を出力するか否かを、前記入力電圧及び印加されるゲート電圧にしたがってスイッチする、スイッチ素子と、
供給されたバイアス電圧に基づいてクロック信号を生成し、前記クロック信号を出力する、発振回路と、
前記バイアス電圧が供給され、かつ、前記クロック信号が入力される、昇圧回路であって、前記クロック信号に基づいて前記バイアス電圧を昇圧し、昇圧されたバイアス電圧を出力する、昇圧回路と、
前記バイアス電圧が前記入力電圧と前記スイッチ素子のしきい値電圧の和より高い場合には、前記バイアス電圧を選択する電圧選択信号を出力し、前記バイアス電圧が前記入力電圧と前記スイッチ素子のしきい値電圧の和以下である場合には、前記昇圧されたバイアス電圧を選択する前記電圧選択信号を出力する、検出回路と、
前記電圧選択信号が前記バイアス電圧を選択する信号である場合には、前記バイアス電圧を選択電圧として出力し、前記電圧選択信号が前記昇圧されたバイアス電圧を選択する信号である場合には、前記昇圧されたバイアス電圧を前記選択電圧として出力する、電圧選択回路と、
イネーブル信号が入力された場合に、前記選択電圧を前記ゲート電圧として前記スイッチ素子に印加する、ゲート制御回路と、
を備えることを特徴とする電力供給装置。 - 前記スイッチ素子は、前記選択電圧の値が、前記入力電圧と前記スイッチ素子のしきい値電圧の和の値より高いときに、前記入力電圧を出力する、ことを特徴とする請求項1に記載の電力供給装置。
- 前記昇圧回路は、前記発振回路が出力した前記クロック信号が入力された場合に、前記バイアス電圧を昇圧する、請求項1又は請求項2に記載の電力供給装置。
- 前記電圧選択信号が、前記バイアス電圧を選択する信号である場合に、前記発振回路又は前記昇圧回路の少なくとも一方の動作を停止し、
前記電圧選択信号が、前記昇圧されたバイアス電圧を選択する信号である場合に、前記発振回路及び前記昇圧回路の双方の動作を開始する、
ことを特徴とする請求項1乃至請求項3のいずれかに記載の電力供給装置。 - 前記イネーブル信号が、前記スイッチ素子をオフにする信号である場合に、前記発振回路又は前記昇圧回路の少なくとも一方の動作を停止し、
前記イネーブル信号が、前記スイッチ素子をオンにする信号である場合に、前記発振回路及び前記昇圧回路の双方の動作を開始する、
ことを特徴とする請求項1乃至請求項3のいずれかに記載の電力供給装置。 - 前記検出回路は、コンパレータを備えた構成であることを特徴とする請求項1乃至請求項5のいずれかに記載の電力供給装置。
- 前記検出回路は、インバータ回路を備えた構成であることを特徴とする請求項1乃至請求項5のいずれかに記載の電力供給装置。
- 供給されたバイアス電圧に基づいてクロック信号を生成し、前記クロック信号を出力するステップと、
供給された前記バイアス電圧と入力された前記クロック信号とに基づいて、前記バイアス電圧を昇圧し、昇圧されたバイアス電圧を出力するステップと、
前記バイアス電圧が入力電圧とスイッチ素子のしきい値電圧の和より高い場合には、前記バイアス電圧を選択する電圧選択信号を出力し、前記バイアス電圧が前記入力電圧と前記スイッチ素子のしきい値電圧の和以下である場合には、前記昇圧されたバイアス電圧を選択する前記電圧選択信号を出力するステップと、
前記電圧選択信号が、前記バイアス電圧を選択する信号である場合には、前記バイアス電圧を選択電圧として出力し、前記電圧選択信号が、前記昇圧されたバイアス電圧を選択する信号である場合には、前記昇圧されたバイアス電圧を前記選択電圧として出力するステップと、
イネーブル信号が入力された場合に、前記選択電圧をゲート電圧として前記スイッチ素子に印加するステップと、
前記入力電圧に基づいた電圧を出力するか否かを、前記入力電圧及び前記ゲート電圧にしたがってスイッチするステップと、
を備えることを特徴とする電力供給装置の制御方法。 - バイアス電圧を入力するための第1の端子に接続し、クロック信号を出力する発振回路と、
入力電圧を入力するための第2の端子と、第3の端子との間に接続され、入力電圧に基づいた電圧を前記第3の端子から出力するか否かを、前記入力電圧及び印加されるゲート電圧にしたがってスイッチするスイッチ素子と、
前記第1の端子及び前記発振回路に接続され、前記クロック信号に基づいて前記バイアス電圧を昇圧して出力する昇圧回路と、
前記第1の端子と前記第2の端子とに接続され、前記バイアス電圧が前記入力電圧と前記スイッチ素子のしきい値電圧の和より高い場合には、前記バイアス電圧を選択する信号を出力し、前記バイアス電圧が前記入力電圧と前記スイッチ素子のしきい値電圧の和以下である場合には、昇圧されたバイアス電圧を選択する信号を出力する検出回路と、
前記検出回路と前記第1の端子と前記昇圧回路とに接続され、前記検出回路の出力が前記バイアス電圧を選択する信号である場合には、前記第1の端子からの入力を選択して出力し、前記検出回路の出力が前記昇圧されたバイアス電圧を選択する信号である場合には、前記昇圧回路からの入力を選択して出力する選択回路と、
前記スイッチ素子と前記選択回路と接続されるゲート制御回路であって、
イネーブル信号が入力されていない場合には前記入力電圧と前記しきい値電圧の和よりも小さい電圧を前記スイッチ素子に印加するように接続し、前記入力電圧と前記しきい値電圧の和よりも小さい電圧を前記ゲート電圧として出力し、
前記イネーブル信号が入力された場合であって、前記選択回路が前記昇圧回路からの入力を選択する場合には、前記昇圧回路の出力した信号を前記ゲート電圧として出力し、前記選択回路が前記第1の端子からの入力を選択する場合には、前記バイアス電圧を前記ゲート電圧として出力するゲート制御回路と、
を備えることを特徴とする電力供給装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015162061A JP6543133B2 (ja) | 2015-08-19 | 2015-08-19 | 電力供給装置及びその制御方法 |
US15/059,168 US9762225B2 (en) | 2015-08-19 | 2016-03-02 | Power supply apparatus and control method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015162061A JP6543133B2 (ja) | 2015-08-19 | 2015-08-19 | 電力供給装置及びその制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017041968A JP2017041968A (ja) | 2017-02-23 |
JP6543133B2 true JP6543133B2 (ja) | 2019-07-10 |
Family
ID=58158165
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015162061A Expired - Fee Related JP6543133B2 (ja) | 2015-08-19 | 2015-08-19 | 電力供給装置及びその制御方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9762225B2 (ja) |
JP (1) | JP6543133B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6574743B2 (ja) * | 2016-09-14 | 2019-09-11 | 株式会社東芝 | 電源回路 |
KR101841127B1 (ko) * | 2017-08-10 | 2018-03-22 | 주식회사 애크멕스 | 반도체 스위치의 구동 장치 |
US10924112B2 (en) * | 2019-04-11 | 2021-02-16 | Ememory Technology Inc. | Bandgap reference circuit |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2975381B2 (ja) | 1989-09-05 | 1999-11-10 | 株式会社豊田自動織機製作所 | スイッチ素子の駆動回路 |
JP3228759B2 (ja) * | 1990-01-24 | 2001-11-12 | セイコーエプソン株式会社 | 半導体記憶装置及びデータ処理装置 |
JPH05160697A (ja) * | 1991-12-06 | 1993-06-25 | Sansei Denshi Japan Kk | 情報転送制御回路及びこれを使用する情報伝達回路 |
JP3028889B2 (ja) | 1992-11-27 | 2000-04-04 | 三菱電機株式会社 | 直流半導体遮断器 |
JP2001051730A (ja) * | 1999-08-05 | 2001-02-23 | Fujitsu Ltd | スイッチ回路及びシリーズレギュレータ |
JP4199706B2 (ja) * | 2004-07-13 | 2008-12-17 | 富士通マイクロエレクトロニクス株式会社 | 降圧回路 |
JP4628172B2 (ja) * | 2005-04-28 | 2011-02-09 | セイコーインスツル株式会社 | 昇圧型dc−dc、および、昇圧型dc−dcを有する半導体装置 |
DE102005036153B4 (de) * | 2005-05-24 | 2007-03-22 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Schutzschalteinrichtung für ein Solarmodul |
US7626360B2 (en) * | 2006-08-11 | 2009-12-01 | Cirrus Logic, Inc. | Charge-pump biased battery protection circuit |
IT1390778B1 (it) * | 2008-07-01 | 2011-09-23 | St Microelectronics Srl | Architettura per diodo di by-pass di celle in serie di un pannello fotovoltaico |
US8456794B2 (en) * | 2009-11-12 | 2013-06-04 | Infineon Technologies Ag | Clock-pulsed safety switch |
IT1400921B1 (it) * | 2010-05-14 | 2013-07-02 | St Microelectronics Srl | Diodo di by-pass o interruttore realizzato con un mosfet a bassa resistenza di conduzione e relativo circuito di controllo autoalimentato |
JP6208504B2 (ja) * | 2013-09-12 | 2017-10-04 | ローム株式会社 | 出力回路、出力トランジスタの駆動回路、電子機器 |
-
2015
- 2015-08-19 JP JP2015162061A patent/JP6543133B2/ja not_active Expired - Fee Related
-
2016
- 2016-03-02 US US15/059,168 patent/US9762225B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2017041968A (ja) | 2017-02-23 |
US20170054440A1 (en) | 2017-02-23 |
US9762225B2 (en) | 2017-09-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20090315530A1 (en) | Pulse controlled soft start scheme for buck converter | |
US9350233B2 (en) | Voltage conversion circuit and switching control circuit | |
JP4887841B2 (ja) | Dc−dcコンバータ制御回路、dc−dcコンバータ、半導体装置およびdc−dcコンバータ制御方法 | |
JP5685115B2 (ja) | 電源切換回路 | |
US10454376B1 (en) | Power supply circuit | |
US10298127B2 (en) | Startup clamp circuit for non-complimentary differential pair in DCDC converter system | |
CN107342685B (zh) | Dcdc转换器 | |
US9459639B2 (en) | Power supply circuit with control unit | |
EP3038223A1 (en) | Load driving circuit | |
US10666137B2 (en) | Method and circuitry for sensing and controlling a current | |
JP6543133B2 (ja) | 電力供給装置及びその制御方法 | |
CN110574273B (zh) | 控制电路以及理想二极管电路 | |
KR20200143288A (ko) | 차지 펌프 제어 회로 및 배터리 제어 회로 | |
JP2008099481A (ja) | チャージポンプ回路 | |
US10187055B2 (en) | Output discharge techniques for load switches | |
JP2007159288A (ja) | ソフトスタート回路および電源装置 | |
JP2018207276A (ja) | ゲート駆動回路 | |
JP6574743B2 (ja) | 電源回路 | |
JP2008046901A (ja) | 電源回路 | |
US9407087B2 (en) | Over voltage protection circuit and electronic system for handling hot plug | |
US10175632B2 (en) | Power supply and image forming apparatus | |
JP2017041139A (ja) | Ldo回路 | |
US20100295835A1 (en) | Voltage Boosting Circuit and Display Device Including the Same | |
US9099923B1 (en) | Hybrid power supply architecture | |
JP6900662B2 (ja) | スイッチング回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20170906 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20170908 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170912 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180601 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180531 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180731 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181030 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181212 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190517 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190614 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6543133 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |