JP6421570B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6421570B2 JP6421570B2 JP2014248139A JP2014248139A JP6421570B2 JP 6421570 B2 JP6421570 B2 JP 6421570B2 JP 2014248139 A JP2014248139 A JP 2014248139A JP 2014248139 A JP2014248139 A JP 2014248139A JP 6421570 B2 JP6421570 B2 JP 6421570B2
- Authority
- JP
- Japan
- Prior art keywords
- igbt
- region
- layer
- diode
- conductivity type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 42
- 239000010410 layer Substances 0.000 claims description 127
- 238000002347 injection Methods 0.000 claims description 76
- 239000007924 injection Substances 0.000 claims description 76
- 239000012535 impurity Substances 0.000 claims description 67
- 239000002344 surface layer Substances 0.000 claims description 11
- 239000000758 substrate Substances 0.000 description 24
- 238000009792 diffusion process Methods 0.000 description 14
- 230000015572 biosynthetic process Effects 0.000 description 12
- 238000005468 ion implantation Methods 0.000 description 12
- 239000000969 carrier Substances 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 7
- 238000000034 method Methods 0.000 description 6
- 239000011295 pitch Substances 0.000 description 6
- 238000000137 annealing Methods 0.000 description 5
- 238000009826 distribution Methods 0.000 description 5
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 229910052698 phosphorus Inorganic materials 0.000 description 4
- 239000011574 phosphorus Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 239000007772 electrode material Substances 0.000 description 2
- 238000002474 experimental method Methods 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 230000007423 decrease Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000005224 laser annealing Methods 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
- H10D84/401—Combinations of FETs or IGBTs with BJTs
- H10D84/403—Combinations of FETs or IGBTs with BJTs and with one or more of diodes, resistors or capacitors
- H10D84/406—Combinations of FETs or IGBTs with vertical BJTs and with one or more of diodes, resistors or capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/141—Anode or cathode regions of thyristors; Collector or emitter regions of gated bipolar-mode devices, e.g. of IGBTs
- H10D62/142—Anode regions of thyristors or collector regions of gated bipolar-mode devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/811—Combinations of field-effect devices and one or more diodes, capacitors or resistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/351—Substrate regions of field-effect devices
- H10D62/357—Substrate regions of field-effect devices of FETs
- H10D62/364—Substrate regions of field-effect devices of FETs of IGFETs
- H10D62/378—Contact regions to the substrate regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/50—Physical imperfections
- H10D62/53—Physical imperfections the imperfections being within the semiconductor body
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/60—Impurity distributions or concentrations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/422—PN diodes having the PN junctions in mesas
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
本発明の第1実施形態について説明する。図1に示すように、本実施形態にかかる半導体装置は、基板厚み方向に電流を流す縦型のIGBTとダイオードとが1つの基板に備えられることにより構成されている。具体的には、本実施形態にかかる半導体装置は以下のように構成されている。
本発明の第2実施形態について説明する。本実施形態は、第1実施形態に対してIGBT部100の構成を変更したものであり、その他については第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本発明の第3実施形態について説明する。本実施形態は、第1、第2実施形態に対してホール注入低減層20の形成位置を増加させたものであり、その他については第1、第2実施形態と同様であるため、第1、第2実施形態と異なる部分についてのみ説明する。なお、ここでは第2実施形態に対してホール注入低減層20の形成位置を増加させた場合について説明するが、第1実施形態に対しても同様の構成を適用できる。
本発明の第4実施形態について説明する。本実施形態は、第2、第3実施形態に対してホールストッパ層を備えたものであり、その他については第2、第3実施形態と同様であるため、第2、第3実施形態と異なる部分についてのみ説明する。なお、ここでは第3実施形態に対してホールストッパ層を形成した場合について説明するが、第2実施形態に対しても同様の構成を適用できる。
本発明の第5実施形態について説明する。本実施形態は、第1〜第4実施形態に対してIGBT部100側にはみ出させたホール注入低減層20の形成位置を具体的に特定したものであり、その他については第1〜4実施形態と同様であるため、第1〜第4実施形態と異なる部分についてのみ説明する。なお、ここでは第1実施形態に対してホール注入低減層20の形成位置を増加させた場合について説明するが、第2〜第4実施形態に対しても同様の構成を適用できる。
本発明は上記した実施形態に限定されるものではなく、特許請求の範囲に記載した範囲内において適宜変更が可能である。
3 コレクタ領域
4 カソード領域
5a チャネルp型領域
5b アノード領域
6 トレンチ
7 エミッタ領域
9 ゲート電極
20 ホール注入低減層
30 ホールストッパ層
100 IGBT部
200 ダイオード部
Claims (5)
- 縦型のIGBTが形成されたIGBT部(100)と、前記IGBT部に沿って備えられ、ダイオードが形成されたダイオード部(200)と、を有する半導体装置であって、
第1導電型のドリフト層(1)と、
前記IGBT部において、前記ドリフト層の裏面側に形成された第2導電型のコレクタ領域(3)と、
前記ダイオード部において、前記ドリフト層の裏面側に形成された第1導電型のカソード領域(4)と、
前記ドリフト層の表面側の表層部において、前記IGBT部および前記ダイオード部の双方に形成された第2導電型領域(5)と、
前記IGBT部において、複数本並べられ、前記第2導電型領域よりも深く形成されて前記第2導電型領域を複数に分けることで、前記第2導電型領域の少なくとも一部によってチャネル領域(5a)を構成するトレンチ(6)と、
前記IGBT部において、前記チャネル領域の表層部に前記トレンチの側面に沿って形成された第1導電型のエミッタ領域(7)と、
前記ダイオード部において、前記ドリフト層の上層部に、該ダイオード部における前記第2導電型領域により構成されるアノード領域(5b)よりも深くて低不純物濃度とされ、かつ、前記ドリフト層よりも高不純物濃度とされた第1導電型のホール注入低減層(20)と、
前記トレンチの表面に形成されたゲート絶縁膜(8)と、
前記ゲート絶縁膜の表面に形成されたゲート電極(9)と、
前記IGBT部において前記第2導電型領域に電気的に接続されると共に、前記アノード領域に電気的に接続された上部電極(11)と、
前記IGBT部において前記コレクタ領域に電気的に接続されると共に、前記ダイオード部において前記カソード領域と電気的に接続された下部電極(12)と、を備え、
前記IGBT部のうち前記ダイオード部に隣接している部分にも、前記ホール注入低減層が形成され、
該ホール注入低減層は、前記ダイオード部から前記IGBT部の一部にのみはみ出して形成されていることを特徴とする半導体装置。 - 前記IGBT部には、前記トレンチにて複数に分けられた前記第2導電型領域のうち前記チャネル領域ではない部分によって前記エミッタ領域が形成されていない間引き部が構成されていることを特徴とする請求項1に記載の半導体装置。
- 前記間引き部において、前記トレンチの深さ方向において前記第2導電型領域を上下に分割する第1導電型のホールストッパ層(30)が形成されていることを特徴とする請求項2に記載の半導体装置。
- 前記IGBT部には、前記トレンチにて複数に分けられた前記第2導電型領域のうち前記チャネル領域ではない部分によって前記エミッタ領域が形成されていない間引き部が構成されていると共に、該間引き部において、前記トレンチの深さ方向において前記第2導電型領域を上下に分割する第1導電型のホールストッパ層(30)が形成されており、
前記ホールストッパ層は、前記間引き部のうち前記ホール注入低減層が形成されている部分には形成されておらず、前記ホール注入低減層が形成されていない部分に形成されていることを特徴とする請求項1に記載の半導体装置。 - 前記ホール注入低減層は、前記トレンチの底部よりも浅く形成されていることを特徴とする請求項1ないし4のいずれか1つに記載の半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014248139A JP6421570B2 (ja) | 2013-12-20 | 2014-12-08 | 半導体装置 |
US15/105,664 US9721945B2 (en) | 2013-12-20 | 2014-12-16 | Semiconductor device with IGBT and diode |
PCT/JP2014/006244 WO2015093038A1 (ja) | 2013-12-20 | 2014-12-16 | 半導体装置 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013264294 | 2013-12-20 | ||
JP2013264294 | 2013-12-20 | ||
JP2014248139A JP6421570B2 (ja) | 2013-12-20 | 2014-12-08 | 半導体装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015135954A JP2015135954A (ja) | 2015-07-27 |
JP2015135954A5 JP2015135954A5 (ja) | 2017-04-13 |
JP6421570B2 true JP6421570B2 (ja) | 2018-11-14 |
Family
ID=53402406
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014248139A Active JP6421570B2 (ja) | 2013-12-20 | 2014-12-08 | 半導体装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9721945B2 (ja) |
JP (1) | JP6421570B2 (ja) |
WO (1) | WO2015093038A1 (ja) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6185511B2 (ja) * | 2015-05-26 | 2017-08-23 | トヨタ自動車株式会社 | 半導体装置 |
DE102015111371B4 (de) * | 2015-07-14 | 2017-07-20 | Infineon Technologies Ag | Halbleiterbauelement mit einem schaltbaren und einem nicht schaltbaren Diodengebiet |
JP6582762B2 (ja) * | 2015-09-03 | 2019-10-02 | 株式会社デンソー | 半導体装置 |
JP6531589B2 (ja) * | 2015-09-17 | 2019-06-19 | 株式会社デンソー | 半導体装置 |
JP6299789B2 (ja) * | 2016-03-09 | 2018-03-28 | トヨタ自動車株式会社 | スイッチング素子 |
WO2017155122A1 (ja) | 2016-03-10 | 2017-09-14 | 富士電機株式会社 | 半導体装置 |
US9768285B1 (en) * | 2016-03-16 | 2017-09-19 | Semiconductor Components Industries, Llc | Semiconductor device and method of manufacture |
JP6724993B2 (ja) | 2016-08-12 | 2020-07-15 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
JP6702423B2 (ja) | 2016-08-12 | 2020-06-03 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
CN106206679B (zh) * | 2016-08-31 | 2019-08-23 | 电子科技大学 | 一种逆导型igbt |
WO2018052099A1 (ja) | 2016-09-14 | 2018-03-22 | 富士電機株式会社 | Rc-igbtおよびその製造方法 |
CN107958906B (zh) | 2016-10-14 | 2023-06-23 | 富士电机株式会社 | 半导体装置 |
JP6624300B2 (ja) * | 2016-10-17 | 2019-12-25 | 富士電機株式会社 | 半導体装置 |
CN109075191B (zh) * | 2016-10-17 | 2021-08-31 | 富士电机株式会社 | 半导体装置 |
JP6648838B2 (ja) | 2016-11-17 | 2020-02-14 | 富士電機株式会社 | 半導体装置 |
JP6939300B2 (ja) * | 2016-11-17 | 2021-09-22 | 富士電機株式会社 | 半導体装置 |
EP3324443B1 (en) * | 2016-11-17 | 2019-09-11 | Fuji Electric Co., Ltd. | Semiconductor device |
WO2018105744A1 (ja) | 2016-12-08 | 2018-06-14 | 富士電機株式会社 | 半導体装置 |
WO2018105729A1 (ja) | 2016-12-08 | 2018-06-14 | 富士電機株式会社 | 半導体装置 |
CN109891595B (zh) | 2017-05-31 | 2022-05-24 | 富士电机株式会社 | 半导体装置 |
US10847617B2 (en) | 2017-12-14 | 2020-11-24 | Fuji Electric Co., Ltd. | Semiconductor device |
WO2019142706A1 (ja) | 2018-01-17 | 2019-07-25 | 富士電機株式会社 | 半導体装置 |
JP6862381B2 (ja) | 2018-03-02 | 2021-04-21 | 株式会社東芝 | 半導体装置 |
JP2019160877A (ja) * | 2018-03-08 | 2019-09-19 | トヨタ自動車株式会社 | 半導体装置 |
JP7091204B2 (ja) * | 2018-09-19 | 2022-06-27 | 株式会社東芝 | 半導体装置 |
DE102019106087B3 (de) * | 2019-03-11 | 2020-06-18 | Infineon Technologies Ag | Halbleitervorrichtung mit einem halbleiterkörper aus siliziumcarbid und verfahren |
JP7211516B2 (ja) | 2019-07-12 | 2023-01-24 | 富士電機株式会社 | 半導体装置 |
DE102019133030B4 (de) * | 2019-12-04 | 2023-05-04 | Infineon Technologies Austria Ag | Bipolartransistor mit isoliertem gate enthaltende halbleitervorrichtung und herstellungsverfahren |
JP7231065B2 (ja) * | 2020-01-17 | 2023-03-01 | 富士電機株式会社 | 半導体装置 |
US11296213B2 (en) * | 2020-03-20 | 2022-04-05 | Infineon Technologies Austria Ag | Reverse-conducting igbt having a reduced forward recovery voltage |
DE112021000205T5 (de) | 2020-07-15 | 2022-08-18 | Fuji Electric Co., Ltd. | Halbleitervorrichtung |
JP7475251B2 (ja) * | 2020-10-01 | 2024-04-26 | 三菱電機株式会社 | 半導体装置 |
JP7494745B2 (ja) * | 2021-01-26 | 2024-06-04 | 三菱電機株式会社 | 半導体装置および半導体装置の製造方法 |
JP7016437B2 (ja) * | 2021-02-25 | 2022-02-04 | 三菱電機株式会社 | 半導体スイッチング素子及びその製造方法 |
DE112022005320T5 (de) * | 2021-12-08 | 2024-08-29 | Rohm Co., Ltd. | Halbleitervorrichtung |
JP2024151483A (ja) * | 2023-04-12 | 2024-10-25 | ミネベアパワーデバイス株式会社 | 半導体装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007134625A (ja) * | 2005-11-14 | 2007-05-31 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP4857948B2 (ja) | 2006-06-26 | 2012-01-18 | 株式会社デンソー | 半導体装置の製造方法 |
JP5103830B2 (ja) * | 2006-08-28 | 2012-12-19 | 三菱電機株式会社 | 絶縁ゲート型半導体装置 |
JP2008192737A (ja) * | 2007-02-02 | 2008-08-21 | Denso Corp | 半導体装置 |
JP4840482B2 (ja) | 2008-10-14 | 2011-12-21 | 株式会社デンソー | 半導体装置 |
JP4957840B2 (ja) * | 2010-02-05 | 2012-06-20 | 株式会社デンソー | 絶縁ゲート型半導体装置 |
JP5190485B2 (ja) * | 2010-04-02 | 2013-04-24 | 株式会社豊田中央研究所 | 半導体装置 |
US8716746B2 (en) * | 2010-08-17 | 2014-05-06 | Denso Corporation | Semiconductor device |
JP5321669B2 (ja) | 2010-11-25 | 2013-10-23 | 株式会社デンソー | 半導体装置 |
JP5594276B2 (ja) | 2010-12-08 | 2014-09-24 | 株式会社デンソー | 絶縁ゲート型半導体装置 |
JP5937413B2 (ja) | 2011-06-15 | 2016-06-22 | 株式会社デンソー | 半導体装置 |
JP5821320B2 (ja) | 2011-06-23 | 2015-11-24 | トヨタ自動車株式会社 | ダイオード |
JP6127421B2 (ja) | 2012-09-24 | 2017-05-17 | 株式会社デンソー | 半導体装置 |
-
2014
- 2014-12-08 JP JP2014248139A patent/JP6421570B2/ja active Active
- 2014-12-16 WO PCT/JP2014/006244 patent/WO2015093038A1/ja active Application Filing
- 2014-12-16 US US15/105,664 patent/US9721945B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
WO2015093038A1 (ja) | 2015-06-25 |
US9721945B2 (en) | 2017-08-01 |
US20170025410A1 (en) | 2017-01-26 |
JP2015135954A (ja) | 2015-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6421570B2 (ja) | 半導体装置 | |
US8981470B2 (en) | Semiconductor device and manufacturing method of the same | |
JP6365165B2 (ja) | 半導体装置の製造方法 | |
JP5348276B2 (ja) | 半導体装置 | |
JP6226786B2 (ja) | 半導体装置およびその製造方法 | |
JP5102411B2 (ja) | 半導体装置およびその製造方法 | |
US20140203356A1 (en) | Semiconductor device including vertical semiconductor element | |
US8242537B2 (en) | IGBT with fast reverse recovery time rectifier and manufacturing method thereof | |
JP2012169386A (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP4456013B2 (ja) | 半導体装置 | |
JP2007184486A (ja) | 半導体装置 | |
JP6127421B2 (ja) | 半導体装置 | |
JP2009289904A (ja) | 半導体装置 | |
US20170047316A1 (en) | Semiconductor device | |
CN102983164A (zh) | 半导体器件及其制造方法 | |
CN101375402A (zh) | 横向soi半导体器件及其制造方法 | |
CN104471710A (zh) | 半导体装置及其制造方法 | |
US20160149029A1 (en) | Semiconductor device and method for manufacturing semiconductor device | |
JP2011243919A (ja) | 半導体装置およびその製造方法 | |
WO2020075248A1 (ja) | 半導体装置及びその製造方法 | |
JP6582762B2 (ja) | 半導体装置 | |
JP2012049466A (ja) | 半導体装置およびその製造方法 | |
JP7392613B2 (ja) | 半導体装置 | |
JP2008060152A (ja) | 半導体装置及びその製造方法 | |
JP2009038214A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170308 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170428 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180206 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180404 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180918 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181001 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6421570 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |