JP5985877B2 - 半導体装置及び計測機器 - Google Patents
半導体装置及び計測機器 Download PDFInfo
- Publication number
- JP5985877B2 JP5985877B2 JP2012104182A JP2012104182A JP5985877B2 JP 5985877 B2 JP5985877 B2 JP 5985877B2 JP 2012104182 A JP2012104182 A JP 2012104182A JP 2012104182 A JP2012104182 A JP 2012104182A JP 5985877 B2 JP5985877 B2 JP 5985877B2
- Authority
- JP
- Japan
- Prior art keywords
- oscillator
- semiconductor device
- temperature
- lsi
- lead frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48153—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate
- H01L2224/48195—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate the item being a discrete passive component
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48257—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/146—Mixed devices
- H01L2924/1461—MEMS
Landscapes
- Lead Frames For Integrated Circuits (AREA)
- Oscillators With Electromechanical Resonators (AREA)
- Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)
Description
以下、本発明に係る半導体装置について添付図面を用いて詳細に説明する。
以下、半導体装置24の製造手順について説明する。
先ず、図6(a)に示すように、リードフレーム26を、リード38が下方に位置するように、ボンディング装置1の載置台2に載置する。なお、載置台2には、発振子28が第1の面に固定された状態でリードフレーム26を上下反転したときに発振子28を収容するための凹陥部3が形成されている。又、発振子28は、外部電極34を下方に向けた状態でテープ上のパッケージ29に封入されて搬送されてくる。なお、リードフレーム26には、予めプレス加工等によって開口部26Cを形成しておく。
先ず、図7(a)に示すように、半導体装置24を、リードフレーム26(ダイパッド26A)の第1の面、即ち発振子28が固定された側の面が上面となり、リードフレーム26(ダイパッド26A)の第2の面、即ちLSI30が固定された側の面が下面となるように金型5のキャビティ6内部に固定する。ここで、発振子28はLSI30よりも厚みが厚いため、半導体装置24は、リードフレーム26(ダイパッド26A)が金型5におけるキャビティ6の高さ方向の中心よりも下方に位置するようにキャビティ6内部に配置される。又、半導体装置24がキャビティ6内部に固定された状態でアウターリード38Bが金型5の外側に突出するようにする。
2 載置台
5 金型
6 キャビティ
10 積算電力量計
22 電力量計測回路(計測手段)
24 半導体装置
26 リードフレーム
26C 開口部
28 発振子
30 LSI(集積回路)
34 外部電極(発振子の端子)
50 電極パッド(集積回路の端子)
51 発振回路
52 ボンディングワイヤ
54 発振子用電極パッド(集積回路の端子)
55 デジタル回路部
58 温度センサ
60 制御部
70 レジスタ部
80 基準信号発振子
81 測定カウンタ
82 基準カウンタ
85 クロック発生回路
86 セレクタ
200 半導体装置
202 リードフレーム
202C 開口部
300 半導体装置
302 リードフレーム
400 半導体装置
402 リードフレーム
402B 第1搭載面
402C 第2搭載面
412 ボンディングワイヤ
500 半導体装置
502 リードフレーム
502B 第1搭載面
502C 第2搭載面
512 ボンディングワイヤ
Claims (7)
- 周囲に第1端子が形成されたリードフレームと、
前記リードフレームに設けられ、前記第1端子と第1ボンディングワイヤで接続された集積回路を搭載した第1搭載面と、
前記リードフレームに前記第1搭載面と連続して設けられ、前記集積回路と第2ボンディングワイヤで接続された発振子を搭載した第2搭載面と、
を有し、
前記第1ボンディングワイヤは、前記発振子を跨いで形成され、かつ、前記第2ボンディングワイヤを跨いで形成されている半導体装置。 - 周囲に第1端子が形成されたリードフレームと、
前記リードフレームに設けられ、前記第1端子と第1ボンディングワイヤで接続された集積回路を搭載した第1搭載面と、
前記第1ボンディングワイヤが形成された面を上面としたとき、前記第1搭載面より下方に、前記リードフレームに前記第1搭載面と連続して設けられ、前記集積回路と第2ボンディングワイヤで接続された発振子を搭載した第2搭載面と、
を有し、
前記第1ボンディングワイヤは、前記発振子を跨いで形成され、かつ、前記第2ボンディングワイヤを跨いで形成されている半導体装置。 - 前記第2搭載面は、前記第1搭載面に対して、少なくとも、前記集積回路と前記発振子との厚みの差分だけ下方に設けられている請求項2に記載の半導体装置。
- 前記集積回路は、前記リードフレームの中央部に搭載され、平面視にて投影したとき、前記発振子と前記集積回路とが前記発振子の第2端子が露出するように重ねられた請求項2に記載の半導体装置。
- 前記第1ボンディングワイヤが形成された面を上面としたとき、前記第1端子が前記発振子よりも上方に配置されている請求項1〜4の何れか1項に記載の半導体装置。
- 前記集積回路には温度センサが内蔵されており、前記発振子及び前記集積回路を樹脂で封止した請求項1〜5の何れか1項に記載の半導体装置。
- 請求項1〜4の何れか1項に記載の半導体装置と、
前記半導体装置から出力された信号に応じて積算電力量を計測する計測手段と、
を有する計測機器。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012104182A JP5985877B2 (ja) | 2012-04-27 | 2012-04-27 | 半導体装置及び計測機器 |
US13/870,017 US9230890B2 (en) | 2012-04-27 | 2013-04-25 | Semiconductor device and measurement device |
CN201310150077.2A CN103378804B (zh) | 2012-04-27 | 2013-04-26 | 半导体装置以及测量设备 |
US14/987,084 US9787250B2 (en) | 2012-04-27 | 2016-01-04 | Semiconductor device and measurement device |
US15/691,986 US10243515B2 (en) | 2012-04-27 | 2017-08-31 | Semiconductor device and measurement device |
US16/277,601 US10622944B2 (en) | 2012-04-27 | 2019-02-15 | Semiconductor device and measurement device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012104182A JP5985877B2 (ja) | 2012-04-27 | 2012-04-27 | 半導体装置及び計測機器 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016152935A Division JP6346227B2 (ja) | 2016-08-03 | 2016-08-03 | 半導体装置及び計測機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013232552A JP2013232552A (ja) | 2013-11-14 |
JP5985877B2 true JP5985877B2 (ja) | 2016-09-06 |
Family
ID=49678733
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012104182A Active JP5985877B2 (ja) | 2012-04-27 | 2012-04-27 | 半導体装置及び計測機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5985877B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6256145B2 (ja) * | 2014-03-26 | 2018-01-10 | 株式会社デンソー | 半導体装置及びその製造方法 |
JP6946679B2 (ja) * | 2017-03-15 | 2021-10-06 | セイコーエプソン株式会社 | 振動デバイス、発振器、電子機器および移動体 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09148492A (ja) * | 1995-11-17 | 1997-06-06 | Murata Mfg Co Ltd | 電子部品パッケージ装置 |
JP2004047811A (ja) * | 2002-07-12 | 2004-02-12 | Fujitsu Ltd | 受動素子内蔵半導体装置 |
JP2006032774A (ja) * | 2004-07-20 | 2006-02-02 | Denso Corp | 電子装置 |
JP2006080180A (ja) * | 2004-09-08 | 2006-03-23 | Seiko Epson Corp | 電子部品、圧電発振器および電子機器 |
JP4814639B2 (ja) * | 2006-01-24 | 2011-11-16 | 富士通セミコンダクター株式会社 | 半導体装置および半導体装置の製造方法 |
JP2010103380A (ja) * | 2008-10-27 | 2010-05-06 | Panasonic Corp | 半導体装置 |
CN102157500A (zh) * | 2011-03-04 | 2011-08-17 | 南通富士通微电子股份有限公司 | 半导体封装 |
-
2012
- 2012-04-27 JP JP2012104182A patent/JP5985877B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013232552A (ja) | 2013-11-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5306512B1 (ja) | 半導体装置、計測機器、及び補正方法 | |
JP5952074B2 (ja) | 半導体装置及び計測機器 | |
JP5281175B1 (ja) | 半導体装置及び計測機器 | |
US9230890B2 (en) | Semiconductor device and measurement device | |
JP6276338B2 (ja) | 半導体装置及び計測機器 | |
JP7346627B2 (ja) | 半導体装置の製造方法 | |
JP5985877B2 (ja) | 半導体装置及び計測機器 | |
JP7425131B2 (ja) | 半導体装置 | |
JP6177018B2 (ja) | 半導体装置、計測機器、及び半導体装置の製造方法 | |
JP6493995B2 (ja) | 半導体装置及び計測機器 | |
JP6346227B2 (ja) | 半導体装置及び計測機器 | |
JP6493994B2 (ja) | 半導体装置の製造方法 | |
JP6151826B2 (ja) | 半導体装置及び計測機器 | |
JP5980632B2 (ja) | 半導体装置及び計測機器 | |
JP5467160B2 (ja) | 半導体装置及び計測機器 | |
JP6085421B2 (ja) | 半導体装置の製造方法 | |
JP7583133B2 (ja) | 半導体装置の製造方法 | |
JP6772321B2 (ja) | 半導体装置の製造方法 | |
JP6116817B2 (ja) | 樹脂封止方法および半導体装置の製造方法 | |
JP6646077B2 (ja) | 半導体装置及び計測機器 | |
JP6363273B2 (ja) | 半導体装置、計測機器、及び半導体装置の製造方法 | |
JP7583201B2 (ja) | 半導体装置 | |
JP2018129553A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150410 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160208 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160216 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160412 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160510 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160615 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160705 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160804 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5985877 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |