Nothing Special   »   [go: up one dir, main page]

JP5830691B2 - Rectifier circuit device - Google Patents

Rectifier circuit device Download PDF

Info

Publication number
JP5830691B2
JP5830691B2 JP2012523508A JP2012523508A JP5830691B2 JP 5830691 B2 JP5830691 B2 JP 5830691B2 JP 2012523508 A JP2012523508 A JP 2012523508A JP 2012523508 A JP2012523508 A JP 2012523508A JP 5830691 B2 JP5830691 B2 JP 5830691B2
Authority
JP
Japan
Prior art keywords
voltage
chopping
phase
period
waveform
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012523508A
Other languages
Japanese (ja)
Other versions
JPWO2012004927A1 (en
Inventor
吉田 泉
泉 吉田
吉朗 土山
吉朗 土山
京極 章弘
章弘 京極
シンホイ 戴
シンホイ 戴
川崎 智広
智広 川崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Priority to JP2012523508A priority Critical patent/JP5830691B2/en
Publication of JPWO2012004927A1 publication Critical patent/JPWO2012004927A1/en
Application granted granted Critical
Publication of JP5830691B2 publication Critical patent/JP5830691B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/42Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
    • H02M1/4208Arrangements for improving power factor of AC input
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Rectifiers (AREA)

Description

本発明は、整流回路装置及び前記整流回路装置のための制御回路に関し、特に、家庭などの単相交流電源を整流して略直流とし、直流負荷を駆動する回路装置や、得られた直流をインバータ回路により、再度、任意周波数の交流に変換して、電動機の可変速度駆動する装置であって、例えば圧縮機により冷媒を圧縮することによりヒートポンプを構成し、冷房、暖房、又は食品などの冷凍を行う装置に適用させる装置であり、その中での電源電流に含まれる高調波成分の低減や、力率を改善することにより、送電系統の負担を軽減させる技術の高効率な駆動制御を行う整流回路装置及び前記整流回路装置のための制御回路に関する。   The present invention relates to a rectifier circuit device and a control circuit for the rectifier circuit device, and in particular, a circuit device for driving a DC load by rectifying a single-phase AC power source such as a home to make it a direct current, and the obtained direct current A device that converts again to an arbitrary frequency alternating current by an inverter circuit and drives the motor at a variable speed, for example, a refrigerant is compressed by a compressor to constitute a heat pump, and cooling, heating, refrigeration such as food This is a device that is applied to a device that performs high-efficiency drive control with technology that reduces the burden on the power transmission system by reducing harmonic components contained in the power supply current and improving the power factor. The present invention relates to a rectifier circuit device and a control circuit for the rectifier circuit device.

図20は、特許文献1に開示された、従来技術に係る整流回路装置の構成を示す回路図であり、図21は図20の制御部13の詳細構成を示すブロック図である。   20 is a circuit diagram showing a configuration of a rectifier circuit device according to the prior art disclosed in Patent Document 1, and FIG. 21 is a block diagram showing a detailed configuration of the control unit 13 of FIG.

従来、この種の整流回路装置は、図20に示すように、交流電源1の両出力端子を整流ブリッジ2とリアクタ3aを介して半導体スイッチ3cで短絡せしめ、リアクタ3aに電流を充電し、半導体スイッチ3cがオフ状態になったときに、ダイオード3bにより負荷4に電流を流すことにより、交流電源1の瞬時電圧が低い期間にも電源電流が流れるようにする構成をとっている。これにより、電源電流の高調波成分が少なくなり、力率が改善する。ところが、半導体スイッチ3cを、交流電源1の周波数よりも十分に高い周波数で、きめ細かくオン/オフ駆動することにより、交流電源1の交流電圧をチョッピングする(以下、「半導体スイッチをチョッピング動作させる」又は「半導体スイッチによるチョッピング」という。)ときに、半導体スイッチ3cを電流が流れるため、回路の損失が発生するという課題があった。   Conventionally, in this type of rectifier circuit device, as shown in FIG. 20, both output terminals of the AC power supply 1 are short-circuited by a semiconductor switch 3c via a rectifier bridge 2 and a reactor 3a, and the reactor 3a is charged with current. When the switch 3c is turned off, a current is supplied to the load 4 by the diode 3b so that the power supply current flows even when the instantaneous voltage of the AC power supply 1 is low. As a result, the harmonic component of the power supply current is reduced and the power factor is improved. However, the semiconductor switch 3c is finely turned on / off at a frequency sufficiently higher than the frequency of the AC power supply 1, thereby chopping the AC voltage of the AC power supply 1 (hereinafter, “the semiconductor switch is chopped”) or (Referred to as “chopping by a semiconductor switch”), a current flows through the semiconductor switch 3c, causing a problem of circuit loss.

この課題を解決するため、半導体スイッチ3cを常にチョッピング動作させるのではなく、交流位相の特定の期間だけチョッピング動作させ、残りの期間は休止させる方法が提案されている(例えば、特許文献1参照)。   In order to solve this problem, a method has been proposed in which the semiconductor switch 3c is not always chopped, but is chopped only for a specific period of the AC phase and is rested for the remaining period (see, for example, Patent Document 1). .

図20において、交流電源1からの交流電圧を整流ブリッジ2で整流して、脈動を含む直流電圧に変換した後、その電力をリアクタ3a、ダイオード3bを介して、平滑コンデンサ3d及び負荷4に供給する。さらに、リアクタ3aを介して、前記整流ブリッジ2からの出力電圧を半導体スイッチ3cで短絡できるように構成することにより、周知の昇圧チョッパ回路3による力率改善機能つきの整流回路装置を構成している。ここで、昇圧チョッパ回路3は、入力電流検出器6及び入力電流検出部10で入力電流を検出し、入力電流が入力電圧検出部11で検出した入力電圧波形(電源電圧波形)と同じ形状になるように半導体スイッチ3cをチョッピング動作させ、かつ、出力電圧が所望の電圧になるように、入力電流の大きさを調整する。   In FIG. 20, after the AC voltage from the AC power source 1 is rectified by the rectifier bridge 2 and converted into a DC voltage including pulsation, the power is supplied to the smoothing capacitor 3d and the load 4 via the reactor 3a and the diode 3b. To do. Further, the output voltage from the rectifier bridge 2 can be short-circuited by the semiconductor switch 3c via the reactor 3a, thereby forming a rectifier circuit device having a power factor improving function by a known boost chopper circuit 3. . Here, the boost chopper circuit 3 detects the input current with the input current detector 6 and the input current detector 10, and the input current has the same shape as the input voltage waveform (power supply voltage waveform) detected by the input voltage detector 11. Thus, the semiconductor switch 3c is chopped and the magnitude of the input current is adjusted so that the output voltage becomes a desired voltage.

特に、特許文献1では、半導体スイッチを高調波が少なくなるための最低限の区間のみチョッピング動作させることにより、回路の損失を低減させる工夫を提案している。図21はそのための制御方法を示す。図21において、電源ゼロクロス検出手段5により、電源電圧の位相を検出し、パルスカウンタ13aにより一定の期間のみ、図20の半導体スイッチ3cのチョッピング動作を許可し、それ以外の期間では、半導体スイッチ3cがオフになるように保持している。この方法により、電源高調波をほとんど増加させることなく、かつ低損失な整流回路装置を実現することができる。   In particular, Patent Document 1 proposes a contrivance for reducing circuit loss by causing a semiconductor switch to perform a chopping operation only in a minimum interval for reducing harmonics. FIG. 21 shows a control method for that purpose. In FIG. 21, the phase of the power supply voltage is detected by the power supply zero-cross detection means 5, and the chopping operation of the semiconductor switch 3c of FIG. 20 is permitted only for a certain period by the pulse counter 13a, and in the other periods, the semiconductor switch 3c Holds to be off. By this method, a low-loss rectifier circuit device can be realized with almost no increase in power supply harmonics.

また、特許文献1の手法では電源電圧の波形が必要であるが、電源電圧の波形を使用せず、予め決めた波形で同様の動作を実現する方法も提案されている(例えば、特許文献2参照)。さらに、目標となる電流波形を有せずに同様の効果をねらう簡便な方法も提案されている(例えば、特許文献3参照)。   Further, although the method of Patent Document 1 requires a waveform of the power supply voltage, a method for realizing the same operation with a predetermined waveform without using the waveform of the power supply voltage has been proposed (for example, Patent Document 2). reference). Furthermore, a simple method that aims at the same effect without having a target current waveform has been proposed (see, for example, Patent Document 3).

なお、図20の場合は、入力電流をいったん整流した後の電流で代用しており、この場合には、入力電流の絶対値の情報を得て、絶対値の大きさを調整するが、入力電流の振幅を調整することと等価であることは、広く知られている。   In the case of FIG. 20, the input current is substituted with the current after rectification. In this case, the absolute value of the input current is obtained and the magnitude of the absolute value is adjusted. It is well known that it is equivalent to adjusting the amplitude of the current.

特開2005−253284号公報JP 2005-253284 A 特開2007−129849号公報JP 2007-129849 A 特開2000−224858号公報JP 2000-224858 A 特開2001−045763号公報JP 2001-045763 A

しかしながら、前記従来技術に係る整流回路装置の構成では、負荷が決まっている条件では、出力電圧が一定になるように制御され、また、半導体スイッチをチョッピング動作させる期間も固定されている。このため、検出された出力電圧に誤差があると、電流波形が変化してしまう。例えば、実効値200Vの交流を整流して約280Vの直流を得る場合に、直流電圧が1V変化するだけで電流波形が大きく変化する。280Vの直流電圧に対して1Vの精度は、0.3%に相当し、抵抗で電圧を分圧して低い電圧にする場合に、非常に高い精度の抵抗が必要になってしまう。このため、出力電圧の検出精度を加味して、変化した電流波形でも高調波が少なくなるように、チョッピングする期間をより長く設定して、回路の損失を少し増加させる必要があるというという課題を有している。   However, in the configuration of the rectifier circuit device according to the prior art, the output voltage is controlled to be constant under the condition where the load is determined, and the period during which the semiconductor switch is chopped is also fixed. For this reason, if there is an error in the detected output voltage, the current waveform changes. For example, when an alternating current having an effective value of 200V is rectified to obtain a direct current of about 280V, the current waveform changes greatly only by changing the direct current voltage by 1V. An accuracy of 1V with respect to a DC voltage of 280V corresponds to 0.3%, and a resistor with very high accuracy is required when the voltage is divided by a resistor to make it a low voltage. For this reason, in consideration of the detection accuracy of the output voltage, it is necessary to set a longer chopping period and to slightly increase the circuit loss so that the harmonics are reduced even in the changed current waveform. Have.

また、このような制御方法は一般にデジタルコンピュータを用いて実現されるが、高精度な直流電圧の電圧制御を実現しようとすると、直流電圧を高分解能すなわちビット数の多いアナログ−デジタル変換(以下、「AD変換」という。)器が必要になり、回路負担が大きくなってしまう。この場合も、実際に制御回路が検出できる精度を加味して、変化した電流波形でも高調波が少なくなるように、チョッピングする期間をより長く設定して、回路の損失を少し増加させる必要があるという課題を有している。   Such a control method is generally realized by using a digital computer. However, in order to realize high-accuracy voltage control of a DC voltage, the DC voltage is converted into a high resolution, that is, an analog-to-digital conversion (hereinafter referred to as a large number of bits). "AD conversion") is required, which increases the circuit load. In this case as well, it is necessary to increase the circuit loss slightly by setting the chopping period longer so that the harmonics are reduced even in the changed current waveform, taking into account the accuracy that the control circuit can actually detect. It has a problem.

さらに、このような整流回路装置では、出力電圧が低いほど損失が少なくなるが、電源電圧の瞬時値よりも低い電圧に出力電圧を設定しようとした場合、半導体スイッチをチョッピング動作させる期間の交流電圧が出力電圧より低くても、半導体スイッチをチョッピング動作させる期間に昇圧動作により出力電圧が上昇してしまう現象が発生し、このため、より損失の少ない、低い出力電圧に設定することが難しいという課題も有している。   Further, in such a rectifier circuit device, the lower the output voltage, the smaller the loss. However, when the output voltage is set to a voltage lower than the instantaneous value of the power supply voltage, the AC voltage during the period of chopping the semiconductor switch is used. Even if the output voltage is lower than the output voltage, a phenomenon occurs in which the output voltage rises due to the boost operation during the chopping operation of the semiconductor switch, and therefore it is difficult to set a lower output voltage with less loss. Also have.

また、このような整流回路装置では、入力電流が、接続される負荷の電気的特性に依存して脈動を持つか、持たないかで発生する電源高調波が大きく異なり、予め設定されている半導体スイッチをチョッピング動作させる期間で制御を行った場合、電流振幅が比較的小さく、高調波電流も非常に小さくて周辺機器や電源系統に悪影響を与えない低電力領域においてもスイッチングが実施されることとなり、積算値としての損失が増加するという課題も有している。   Further, in such a rectifier circuit device, the power supply harmonics generated depending on whether or not the input current has pulsation depending on the electrical characteristics of the connected load are greatly different, and a preset semiconductor When control is performed during the chopping period of the switch, switching is performed even in a low power region where the current amplitude is relatively small and the harmonic current is very small, which does not adversely affect peripheral devices and the power supply system. There is also a problem that loss as an integrated value increases.

本発明の目的は以上の問題点を解決し、出力電圧の検出精度によらず、接続されている負荷の特性に応じて電源高調波電流を低減でき、かつ損失も低減できる整流回路装置及び前記整流回路装置のための制御回路を提供することにある。   The object of the present invention is to solve the above-mentioned problems, the rectifier circuit device capable of reducing the power supply harmonic current and reducing the loss according to the characteristics of the connected load, regardless of the detection accuracy of the output voltage, and the aforementioned It is to provide a control circuit for a rectifier circuit device.

第1の発明に係る整流回路装置は、
半導体スイッチをチョッピング動作させることにより、単相交流電源の出力端子をリアクタを介して短絡又は開放し、前記単相交流電源から前記リアクタを介して供給される交流電圧を直流電圧に整流して負荷に供給する整流回路装置であって、
前記交流電圧の波形と同一周波数の目標電流波形を形成する波形形成手段と、
前記単相交流電源から流れる交流電流を検出する電流検出手段と、
前記直流電圧を検出する電圧検出手段と、
前記検出された交流電流の波形が実質的に前記目標電流波形となるように前記半導体スイッチのチョッピング動作を制御する第1の制御手段と、
前記検出された直流電圧が実質的に所定の目標直流電圧となるように前記目標電流波形の振幅を制御する第2の制御手段と、
前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御する第3の制御手段とを備えたことを特徴とする。
The rectifier circuit device according to the first invention is:
By chopping the semiconductor switch, the output terminal of the single-phase AC power supply is short-circuited or opened via the reactor, and the AC voltage supplied from the single-phase AC power supply via the reactor is rectified into a DC voltage and loaded. A rectifier circuit device for supplying to
Waveform forming means for forming a target current waveform having the same frequency as the waveform of the AC voltage;
Current detecting means for detecting an alternating current flowing from the single-phase AC power source;
Voltage detecting means for detecting the DC voltage;
First control means for controlling the chopping operation of the semiconductor switch so that the waveform of the detected alternating current substantially becomes the target current waveform;
Second control means for controlling the amplitude of the target current waveform such that the detected DC voltage is substantially a predetermined target DC voltage;
The predetermined target DC voltage is controlled so that a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state is substantially a predetermined phase width. And third control means.

上記整流回路装置において、前記所定の位相幅は、前記負荷の電気的特性に依存して変更して設定されることを特徴とする。ここで、前記負荷の電気的特性は、前記交流電流の変動幅、もしくは前記負荷が圧縮機であるときの圧縮機モータへの回転数指令であることを特徴とする。   In the rectifier circuit device, the predetermined phase width is set by being changed depending on electrical characteristics of the load. Here, the electrical characteristic of the load is a fluctuation range of the alternating current or a rotational speed command to a compressor motor when the load is a compressor.

また、上記整流回路装置において、前記第3の制御手段は、前記交流電圧の極性が固定されている期間内において、複数の前記チョッピング動作位相幅又は複数の前記チョッピング休止位相幅があるときに、当該期間内のいずれかの位相幅、もしくは、合計の位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御することを特徴とする。   Further, in the rectifier circuit device, the third control means has a plurality of the chopping operation phase widths or a plurality of the chopping pause phase widths within a period in which the polarity of the AC voltage is fixed. The predetermined target DC voltage is controlled such that any one of the phase widths within the period or the total phase width is substantially the predetermined phase width.

さらに、上記整流回路装置において、前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の中間点までは、時間経過とともに、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(b)前記中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする。
Further, in the above rectifier circuit device, the target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined intermediate point, it increases at least over time, or at least increases and increases substantially at least monotonously so as to be constant over a period of time,
(B) A period from the intermediate point to the end point that has at least decreased with time, or at least decreased and substantially monotonically decreased to be constant in a certain period, and then has a period that becomes zero. It is characterized by being set.

またさらに、上記整流回路装置において、前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の第1の中間点までは、時間経過とともに、ゼロとなる期間を有し、
(b)前記第1の中間点から所定の第2の中間点までは、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(c)前記第2の中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする。
Furthermore, in the rectifier circuit device, the target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined first intermediate point, there is a period that becomes zero with time,
(B) from the first intermediate point to the predetermined second intermediate point at least increases or at least increases and substantially monotonically increases to be constant over a period of time;
(C) from the second intermediate point to the end point, a time period that is at least decreased with time, or at least decreased and substantially monotonically decreased so as to be constant in a certain period, and then becomes zero. It is set to have.

また、上記整流回路装置は、前記交流電圧を所定のしきい値電圧と比較することにより2値信号を発生する位相検出手段をさらに備え、
前記波形形成手段は、前記2値信号に基づいて前記交流電圧の周期及び位相を検出し、当該検出された交流電圧の周期及び位相に基づいて、前記交流電圧の波形と同一周波数の目標電流波形を形成し、
前記第3の制御手段は、前記2値信号に基づいて、前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅を検出することを特徴とする。
The rectifier circuit device further includes phase detection means for generating a binary signal by comparing the AC voltage with a predetermined threshold voltage,
The waveform forming means detects a period and a phase of the AC voltage based on the binary signal, and a target current waveform having the same frequency as the waveform of the AC voltage based on the detected period and phase of the AC voltage. Form the
The third control means detects, based on the binary signal, a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state. Features.

さらに、前記整流回路装置はさらに、
前記電圧検出手段と前記第2の制御手段との間に設けられ、前記検出された直流電圧をデジタル電圧にAD変換するAD変換手段と、
前記AD変換手段と前記第2の制御手段との間に設けられ、前記デジタル電圧に対して低域通過フィルタ演算を行った後、当該演算結果の電圧を前記第2の制御手段に前記検出された直流電圧として出力する演算手段とを備えたことを特徴とする。
Furthermore, the rectifier circuit device further includes
AD conversion means provided between the voltage detection means and the second control means, and AD-converts the detected DC voltage into a digital voltage;
Provided between the AD conversion means and the second control means, and after performing a low- pass filter operation on the digital voltage, the voltage of the calculation result is detected by the second control means. And an arithmetic means for outputting as a direct current voltage.

また、上記整流回路装置において、前記AD変換手段のサンプリング周波数は、前記単相交流電源の周波数よりも十分に高くなるように設定されたことを特徴とする。   In the rectifier circuit device, the sampling frequency of the AD converter is set to be sufficiently higher than the frequency of the single-phase AC power supply.

さらに、上記整流回路装置において、前記低域通過フィルタ演算は、直前の演算結果に「(2−1)/(2)」なる係数(nは整数である。)を乗算した後、入力されたデジタル電圧と加算し、当該加算結果の値を次の演算結果として用いて実行されることを特徴とする。Further, in the above rectifier circuit device, the low-pass filter operation is performed by multiplying the immediately previous operation result by a coefficient ((2 n −1) / (2 n )) (n is an integer) and then inputting the result. It is characterized by being added to the digital voltage thus obtained and executed using the value of the addition result as the next calculation result.

第2の発明に係る整流回路装置のための制御回路は、半導体スイッチをチョッピング動作させることにより、単相交流電源の出力端子をリアクタを介して短絡又は開放し、前記単相交流電源から前記リアクタを介して供給される交流電圧を直流電圧に整流して負荷に供給する整流回路装置のための制御回路において、
上記制御回路は、
前記交流電圧の波形と同一周波数の目標電流波形を形成する波形形成手段と、
前記単相交流電源から流れる交流電流の波形が実質的に前記目標電流波形となるように前記半導体スイッチのチョッピング動作を制御する第1の制御手段と、
前記直流電圧が実質的に所定の目標直流電圧となるように前記目標電流波形の振幅を制御する第2の制御手段と、
前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御する第3の制御手段とを備えたことを特徴とする。
A control circuit for a rectifier circuit device according to a second aspect of the present invention short-circuits or opens an output terminal of a single-phase AC power source through a reactor by chopping a semiconductor switch, and the reactor is connected to the reactor from the single-phase AC power source. In a control circuit for a rectifier circuit device that rectifies an AC voltage supplied via a DC voltage and supplies it to a load,
The control circuit is
Waveform forming means for forming a target current waveform having the same frequency as the waveform of the AC voltage;
First control means for controlling a chopping operation of the semiconductor switch so that a waveform of an alternating current flowing from the single-phase alternating current power supply substantially becomes the target current waveform;
Second control means for controlling the amplitude of the target current waveform so that the DC voltage substantially becomes a predetermined target DC voltage;
The predetermined target DC voltage is controlled so that a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state is substantially a predetermined phase width. And third control means.

上記制御回路において、前記所定の位相幅は、前記負荷の電気的特性に依存して変更して設定されることを特徴とする。ここで、前記負荷の電気的特性は、前記交流電流の変動幅、もしくは前記負荷が圧縮機であるときの圧縮機モータへの回転数指令であることを特徴とする。   In the control circuit, the predetermined phase width may be changed and set depending on an electrical characteristic of the load. Here, the electrical characteristic of the load is a fluctuation range of the alternating current or a rotational speed command to a compressor motor when the load is a compressor.

また、上記制御回路において、前記第3の制御手段は、前記交流電圧の極性が固定されている期間内において、複数の前記チョッピング動作位相幅又は複数の前記チョッピング休止位相幅があるときに、当該期間内のいずれかの位相幅、もしくは、合計の位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御することを特徴とする。   Further, in the control circuit, the third control unit may be configured such that when there are a plurality of the chopping operation phase widths or a plurality of the chopping pause phase widths in a period in which the polarity of the AC voltage is fixed. The predetermined target DC voltage is controlled so that any one of the phase widths within the period or the total phase width becomes substantially the predetermined phase width.

さらに、上記制御回路において、前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の中間点までは、時間経過とともに、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(b)前記中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする。
Furthermore, in the control circuit, the target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined intermediate point, it increases at least over time, or at least increases and increases substantially at least monotonously so as to be constant over a period of time,
(B) A period from the intermediate point to the end point that has at least decreased with time, or at least decreased and substantially monotonically decreased to be constant in a certain period, and then has a period that becomes zero. It is characterized by being set.

またさらに、上記制御回路において、前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の第1の中間点までは、時間経過とともに、ゼロとなる期間を有し、
(b)前記第1の中間点から所定の第2の中間点までは、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(c)前記第2の中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする。
Still further, in the control circuit, the target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined first intermediate point, there is a period that becomes zero with time,
(B) from the first intermediate point to the predetermined second intermediate point at least increases or at least increases and substantially monotonically increases to be constant over a period of time;
(C) from the second intermediate point to the end point, a time period that is at least decreased with time, or at least decreased and substantially monotonically decreased so as to be constant in a certain period, and then becomes zero. It is set to have.

また、上記整流回路装置は、前記交流電圧を所定のしきい値電圧と比較することにより2値信号を発生する位相検出手段をさらに備え、
前記波形形成手段は、前記2値信号に基づいて前記交流電圧の周期及び位相を検出し、当該検出された交流電圧の周期及び位相に基づいて、前記交流電圧の波形と同一周波数の目標電流波形を形成し、
前記第3の制御手段は、前記2値信号に基づいて、前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅を検出することを特徴とする。
The rectifier circuit device further includes phase detection means for generating a binary signal by comparing the AC voltage with a predetermined threshold voltage,
The waveform forming means detects a period and a phase of the AC voltage based on the binary signal, and a target current waveform having the same frequency as the waveform of the AC voltage based on the detected period and phase of the AC voltage. Form the
The third control means detects, based on the binary signal, a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state. Features.

さらに、前記制御回路はさらに、
前記直流電圧を検出する電圧検出手段と前記第2の制御手段との間に設けられ、前記直流電圧をデジタル電圧にAD変換するAD変換手段と、
前記AD変換手段と前記第2の制御手段との間に設けられ、前記デジタル電圧に対して低域通過フィルタ演算を行った後、当該演算結果の電圧を前記第2の制御手段に前記直流電圧として出力する演算手段とを備えたことを特徴とする。
Further, the control circuit further includes
AD conversion means provided between the voltage detection means for detecting the DC voltage and the second control means, and AD-converts the DC voltage into a digital voltage;
Provided between the AD conversion means and the second control means, and after performing a low- pass filter operation on the digital voltage, the voltage of the calculation result is sent to the second control means to the DC voltage And an arithmetic means for outputting as a feature.

また、上記制御回路において、前記AD変換手段のサンプリング周波数は、前記単相交流電源の周波数よりも十分に高くなるように設定されたことを特徴とする。   In the control circuit, the sampling frequency of the AD converter is set to be sufficiently higher than the frequency of the single-phase AC power supply.

さらに、上記制御回路において、前記低域通過フィルタ演算は、直前の演算結果に「(2−1)/(2)」なる係数(nは整数である。)を乗算した後、入力されたデジタル電圧と加算し、当該加算結果の値を次の演算結果として用いて実行されることを特徴とする。Further, in the control circuit, the low-pass filter calculation is input after the previous calculation result is multiplied by a coefficient (n is an integer) of “(2 n −1) / (2 n )”. It is added to the digital voltage, and the value of the addition result is used as the next calculation result.

従って、本発明によれば、直流電圧の検出精度に誤差があっても、直流電圧が相対的に適正な値に調整されて、同様の電流波形になり、かつ負荷の特性に応じて所望の位相幅を切り換えることで常に損失が少なく、かつ高調波電流が少ない整流動作が実現される。   Therefore, according to the present invention, even if there is an error in the detection accuracy of the DC voltage, the DC voltage is adjusted to a relatively appropriate value to obtain a similar current waveform, and a desired current according to the characteristics of the load. By switching the phase width, a rectification operation with always low loss and low harmonic current is realized.

また、交流電源の周波数よりも十分に高いサンプリング周波数で、直流電圧をAD変換手段により、デジタル信号に変換して検出し、得られたデジタル信号を前記周期毎にLPF演算を実行して、デジタル信号に分解能以下の微小情報を補間するように追加し、微小情報を補間したデジタル信号を直流電圧情報として、チョッピングが実際になされている位相幅が所望の値になるように、微小情報を補間したデジタル信号を調整する。直流電圧の平滑電圧に含まれている電源周波数成分の揺らぎがあり、デジタル情報の分解能が粗い場合でも、揺らぎによりデジタル信号が分散されるため、平均的には高い分解能と等価なデジタル信号を得ることができる。これによって、粗い分解能のAD変換手段を用いても、直流電圧の平均値を高精度に調節することができ、常に損失が少なく、かつ、高調波電流が少ない整流動作が実現される。従って、本発明に係る整流回路装置は、接続された負荷の特性で入力電流が脈動する場合においても常に損失が少なく、かつ高調波電流が少ない整流動作を実現することができる。   In addition, a DC voltage is converted into a digital signal by an AD conversion means at a sampling frequency sufficiently higher than the frequency of the AC power supply, and the obtained digital signal is subjected to LPF calculation for each period, and digitally Interpolate minute information below resolution to interpolate minute information so that the digital signal interpolated with minute information is DC voltage information so that the phase width that is actually chopped is the desired value Adjust the digital signal. Even if there is fluctuations in the power supply frequency component included in the smoothing voltage of the DC voltage and the resolution of the digital information is rough, the digital signal is dispersed due to fluctuations, so a digital signal equivalent to a high resolution is obtained on average. be able to. As a result, the average value of the DC voltage can be adjusted with high accuracy even when using an A / D converter having a coarse resolution, and a rectification operation with always low loss and low harmonic current is realized. Therefore, the rectifier circuit device according to the present invention can always realize a rectification operation with little loss and less harmonic current even when the input current pulsates due to the characteristics of the connected load.

本発明の実施形態1に係る整流回路装置の構成を示す回路図である。It is a circuit diagram which shows the structure of the rectifier circuit apparatus which concerns on Embodiment 1 of this invention. 図1の制御回路100の詳細構成を示すブロック図である。FIG. 2 is a block diagram illustrating a detailed configuration of a control circuit 100 in FIG. 1. 図1の制御回路100の第1の動作例に係る制御動作を説明するための図であって、交流電圧(以下、AC電圧という。)と整流後の直流電圧(以下、DC電圧という。)との関係と、制御すべき目標電流波形と、実際に制御した後の交流電流(以下、AC電流という。)とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 1st operation example of the control circuit 100 of FIG. 1, Comprising: AC voltage (henceforth AC voltage) and the DC voltage after rectification (henceforth DC voltage) And a target current waveform to be controlled, and an AC current after actual control (hereinafter referred to as AC current). 図1の制御回路100の第2の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control operation | movement which concerns on the 2nd operation example of the control circuit 100 of FIG. 1, Comprising: The relationship between AC voltage and DC voltage after rectification, the target current waveform to be controlled, and actual control It is a signal waveform diagram which shows AC current after having performed. 本発明の実施形態2に係る整流回路装置の制御回路100の第3の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 3rd operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 2 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態2に係る整流回路装置の制御回路100の第4の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control operation which concerns on the 4th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 2 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態3に係る整流回路装置の制御回路100の第5の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 5th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 3 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態3に係る整流回路装置の制御回路100の第6の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 6th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 3 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態4に係る整流回路装置の制御回路100の第7の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 7th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 4 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態4に係る整流回路装置の制御回路100の第8の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 8th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 4 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態5に係る整流回路装置の制御回路100の第9の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 9th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 5 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態5に係る整流回路装置の制御回路100の第10の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control operation | movement which concerns on the 10th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 5 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification | straightening is controlled. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態6に係る整流回路装置の構成を示す回路図である。It is a circuit diagram which shows the structure of the rectifier circuit apparatus which concerns on Embodiment 6 of this invention. 図8の制御回路111の詳細構成を示すブロック図である。It is a block diagram which shows the detailed structure of the control circuit 111 of FIG. 本発明の実施形態7に係る整流回路装置の構成を示す回路図である。It is a circuit diagram which shows the structure of the rectifier circuit apparatus which concerns on Embodiment 7 of this invention. 図8の制御回路112の詳細構成を示すブロック図である。It is a block diagram which shows the detailed structure of the control circuit 112 of FIG. 本発明の実施形態8に係る整流回路装置の制御回路100の第11の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 11th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 8 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態8に係る整流回路装置の制御回路100の第12の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 12th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 8 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態8に係る整流回路装置の制御回路100の第13の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 13th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 8 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態8に係る整流回路装置の制御回路100の第14の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 14th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 8 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態8に係る整流回路装置の制御回路100の第15の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control operation | movement which concerns on the 15th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 8 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態8に係る整流回路装置の制御回路100の第16の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。It is a figure for demonstrating the control action which concerns on the 16th operation example of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 8 of this invention, Comprising: The relationship between AC voltage and DC voltage after rectification, and control are performed. It is a signal waveform diagram which shows the target current waveform which should be, and AC current after actually controlling. 本発明の実施形態9に係る整流回路装置の構成を示す回路図である。It is a circuit diagram which shows the structure of the rectifier circuit apparatus which concerns on Embodiment 9 of this invention. 本発明の実施形態10に係る整流回路装置の構成を示す回路図である。It is a circuit diagram which shows the structure of the rectifier circuit apparatus which concerns on Embodiment 10 of this invention. 本発明の実施形態1〜10に係る整流回路装置の電圧レベル比較器109の2値化処理の第1の動作例を説明するための図であって、AC電圧としきい値電圧Vthとの関係と、電圧レベル比較器109からの2値信号とを示す信号波形図である。It is a figure for demonstrating the 1st operation example of the binarization process of the voltage level comparator 109 of the rectifier circuit apparatus which concerns on Embodiment 1-10 of this invention, Comprising: The relationship between AC voltage and threshold voltage Vth And a signal waveform diagram showing a binary signal from the voltage level comparator 109. FIG. 本発明の実施形態1〜10に係る整流回路装置の電圧レベル比較器109の2値化処理の第2の動作例を説明するための図であって、AC電圧としきい値電圧Vthとの関係と、電圧レベル比較器109からの2値信号とを示す信号波形図である。It is a figure for demonstrating the 2nd operation example of the binarization process of the voltage level comparator 109 of the rectifier circuit apparatus which concerns on Embodiment 1-10 of this invention, Comprising: The relationship between AC voltage and threshold voltage Vth And a signal waveform diagram showing a binary signal from the voltage level comparator 109. FIG. 本発明の実施形態11に係る整流回路装置の制御回路100の詳細構成を示すブロック図である。It is a block diagram which shows the detailed structure of the control circuit 100 of the rectifier circuit apparatus which concerns on Embodiment 11 of this invention. 図17のローパスフィルタ演算器(以下、「LPF演算器」という。)231の詳細構成を示すブロック図である。FIG. 18 is a block diagram showing a detailed configuration of a low-pass filter computing unit (hereinafter referred to as “LPF computing unit”) 231 in FIG. 17. 図17の整流回路装置の動作を示す図であって、AC電源1からのAC電流Iacと、DC電圧Vdcと、AD変換器230のAD変換値Vad(上記DC電圧Vdcを点線で示す。)とを示す信号波形図である。FIG. 18 is a diagram illustrating an operation of the rectifier circuit device of FIG. 17, in which an AC current Iac from the AC power source 1, a DC voltage Vdc, and an AD conversion value Vad of the AD converter 230 (the DC voltage Vdc is indicated by a dotted line). FIG. 従来技術に係る整流回路装置の構成を示す回路図である。It is a circuit diagram which shows the structure of the rectifier circuit apparatus based on a prior art. 図20の制御部13の詳細構成を示すブロック図である。It is a block diagram which shows the detailed structure of the control part 13 of FIG.

以下、本発明に係る実施形態について図面を参照して説明する。なお、以下の各実施形態において、同様の構成要素については同一の符号を付している。   Hereinafter, embodiments according to the present invention will be described with reference to the drawings. In addition, in each following embodiment, the same code | symbol is attached | subjected about the same component.

本発明の実施形態に係る整流回路装置は、
半導体スイッチをチョッピング動作させることにより、単相交流電源の出力端子をリアクタを介して短絡又は開放し、前記単相交流電源から前記リアクタを介して供給される交流電圧を直流電圧に整流して負荷に供給する整流回路装置であって、
前記交流電圧の波形と同一周波数の目標電流波形を形成する波形形成手段と、
前記単相交流電源から流れる交流電流を検出する電流検出手段と、
前記直流電圧を検出する電圧検出手段と、
前記検出された交流電流の波形が実質的に前記目標電流波形となるように前記半導体スイッチのチョッピング動作を制御する第1の制御手段と、
前記検出された直流電圧が実質的に所定の目標直流電圧となるように前記目標電流波形の振幅を制御する第2の制御手段と、
前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御する第3の制御手段とを備えたことを特徴とする。
A rectifier circuit device according to an embodiment of the present invention includes:
By chopping the semiconductor switch, the output terminal of the single-phase AC power supply is short-circuited or opened via the reactor, and the AC voltage supplied from the single-phase AC power supply via the reactor is rectified into a DC voltage and loaded. A rectifier circuit device for supplying to
Waveform forming means for forming a target current waveform having the same frequency as the waveform of the AC voltage;
Current detecting means for detecting an alternating current flowing from the single-phase AC power source;
Voltage detecting means for detecting the DC voltage;
First control means for controlling the chopping operation of the semiconductor switch so that the waveform of the detected alternating current substantially becomes the target current waveform;
Second control means for controlling the amplitude of the target current waveform such that the detected DC voltage is substantially a predetermined target DC voltage;
The predetermined target DC voltage is controlled so that a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state is substantially a predetermined phase width. And third control means.

上記整流回路装置において、前記所定の位相幅は、前記負荷の電気的特性に依存して変更して設定されることを特徴とする。ここで、前記負荷の電気的特性は、前記交流電流の変動幅、もしくは前記負荷が圧縮機であるときの圧縮機モータへの回転数指令であることを特徴とする。   In the rectifier circuit device, the predetermined phase width is set by being changed depending on electrical characteristics of the load. Here, the electrical characteristic of the load is a fluctuation range of the alternating current or a rotational speed command to a compressor motor when the load is a compressor.

また、上記整流回路装置において、前記第3の制御手段は、前記交流電圧の極性が固定されている期間内において、複数の前記チョッピング動作位相幅又は複数の前記チョッピング休止位相幅があるときに、当該期間内のいずれかの位相幅、もしくは、合計の位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御することを特徴とする。   Further, in the rectifier circuit device, the third control means has a plurality of the chopping operation phase widths or a plurality of the chopping pause phase widths within a period in which the polarity of the AC voltage is fixed. The predetermined target DC voltage is controlled such that any one of the phase widths within the period or the total phase width is substantially the predetermined phase width.

さらに、上記整流回路装置において、前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の中間点までは、時間経過とともに、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(b)前記中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする。
Further, in the above rectifier circuit device, the target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined intermediate point, it increases at least over time, or at least increases and increases substantially at least monotonously so as to be constant over a period of time,
(B) A period from the intermediate point to the end point that has at least decreased with time, or at least decreased and substantially monotonically decreased to be constant in a certain period, and then has a period that becomes zero. It is characterized by being set.

またさらに、上記整流回路装置において、前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の第1の中間点までは、時間経過とともに、ゼロとなる期間を有し、
(b)前記第1の中間点から所定の第2の中間点までは、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(c)前記第2の中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする。
Furthermore, in the rectifier circuit device, the target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined first intermediate point, there is a period that becomes zero with time,
(B) from the first intermediate point to the predetermined second intermediate point at least increases or at least increases and substantially monotonically increases to be constant over a period of time;
(C) from the second intermediate point to the end point, a time period that is at least decreased with time, or at least decreased and substantially monotonically decreased so as to be constant in a certain period, and then becomes zero. It is set to have.

また、上記整流回路装置は、前記交流電圧を所定のしきい値電圧と比較することにより2値信号を発生する位相検出手段をさらに備え、
前記波形形成手段は、前記2値信号に基づいて前記交流電圧の周期及び位相を検出し、当該検出された交流電圧の周期及び位相に基づいて、前記交流電圧の波形と同一周波数の目標電流波形を形成し、
前記第3の制御手段は、前記2値信号に基づいて、前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅を検出することを特徴とする。
The rectifier circuit device further includes phase detection means for generating a binary signal by comparing the AC voltage with a predetermined threshold voltage,
The waveform forming means detects a period and a phase of the AC voltage based on the binary signal, and a target current waveform having the same frequency as the waveform of the AC voltage based on the detected period and phase of the AC voltage. Form the
The third control means detects, based on the binary signal, a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state. Features.

さらに、前記整流回路装置はさらに、
前記電圧検出手段と前記第2の制御手段との間に設けられ、前記検出された直流電圧をデジタル電圧にAD変換するAD変換手段と、
前記AD変換手段と前記第2の制御手段との間に設けられ、前記デジタル電圧に対して低域通過フィルタ演算を行った後、当該演算結果の電圧を前記第2の制御手段に前記検出された直流電圧として出力する演算手段とを備えたことを特徴とする。
Furthermore, the rectifier circuit device further includes
AD conversion means provided between the voltage detection means and the second control means, and AD-converts the detected DC voltage into a digital voltage;
Provided between the AD conversion means and the second control means, and after performing a low- pass filter operation on the digital voltage, the voltage of the calculation result is detected by the second control means. And an arithmetic means for outputting as a direct current voltage.

また、上記整流回路装置において、前記AD変換手段のサンプリング周波数は、前記単相交流電源の周波数よりも十分に高くなるように設定されたことを特徴とする。   In the rectifier circuit device, the sampling frequency of the AD converter is set to be sufficiently higher than the frequency of the single-phase AC power supply.

さらに、上記整流回路装置において、前記低域通過フィルタ演算は、直前の演算結果に「(2−1)/(2)」なる係数(nは整数である。)を乗算した後、入力されたデジタル電圧と加算し、当該加算結果の値を次の演算結果として用いて実行されることを特徴とする。Further, in the above rectifier circuit device, the low-pass filter operation is performed by multiplying the immediately previous operation result by a coefficient ((2 n −1) / (2 n )) (n is an integer) and then inputting the result. It is characterized by being added to the digital voltage thus obtained and executed using the value of the addition result as the next calculation result.

また、本発明の実施形態に係る、整流回路装置のための制御回路は、半導体スイッチをチョッピング動作させることにより、単相交流電源の出力端子をリアクタを介して短絡又は開放し、前記単相交流電源から前記リアクタを介して供給される交流電圧を直流電圧に整流して負荷に供給する整流回路装置のための制御回路において、
上記制御回路は、
前記交流電圧の波形と同一周波数の目標電流波形を形成する波形形成手段と、
前記単相交流電源から流れる交流電流の波形が実質的に前記目標電流波形となるように前記半導体スイッチのチョッピング動作を制御する第1の制御手段と、
前記直流電圧が実質的に所定の目標直流電圧となるように前記目標電流波形の振幅を制御する第2の制御手段と、
前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御する第3の制御手段とを備えたことを特徴とする。
Further, the control circuit for the rectifier circuit device according to the embodiment of the present invention short-circuits or opens the output terminal of the single-phase AC power source through the reactor by chopping the semiconductor switch. In a control circuit for a rectifier circuit device that rectifies an AC voltage supplied from a power source through the reactor to a DC voltage and supplies the DC voltage to a load,
The control circuit is
Waveform forming means for forming a target current waveform having the same frequency as the waveform of the AC voltage;
First control means for controlling a chopping operation of the semiconductor switch so that a waveform of an alternating current flowing from the single-phase alternating current power supply substantially becomes the target current waveform;
Second control means for controlling the amplitude of the target current waveform so that the DC voltage substantially becomes a predetermined target DC voltage;
The predetermined target DC voltage is controlled so that a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state is substantially a predetermined phase width. And third control means.

上記制御回路において、前記所定の位相幅は、前記負荷の電気的特性に依存して変更して設定されることを特徴とする。ここで、前記負荷の電気的特性は、前記交流電流の変動幅、もしくは前記負荷が圧縮機であるときの圧縮機モータへの回転数指令であることを特徴とする。   In the control circuit, the predetermined phase width may be changed and set depending on an electrical characteristic of the load. Here, the electrical characteristic of the load is a fluctuation range of the alternating current or a rotational speed command to a compressor motor when the load is a compressor.

また、上記制御回路において、前記第3の制御手段は、前記交流電圧の極性が固定されている期間内において、複数の前記チョッピング動作位相幅又は複数の前記チョッピング休止位相幅があるときに、当該期間内のいずれかの位相幅、もしくは、合計の位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御することを特徴とする。   Further, in the control circuit, the third control unit may be configured such that when there are a plurality of the chopping operation phase widths or a plurality of the chopping pause phase widths in a period in which the polarity of the AC voltage is fixed. The predetermined target DC voltage is controlled so that any one of the phase widths within the period or the total phase width becomes substantially the predetermined phase width.

さらに、上記制御回路において、前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の中間点までは、時間経過とともに、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(b)前記中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする。
Furthermore, in the control circuit, the target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined intermediate point, it increases at least over time, or at least increases and increases substantially at least monotonously so as to be constant over a period of time,
(B) A period from the intermediate point to the end point that has at least decreased with time, or at least decreased and substantially monotonically decreased to be constant in a certain period, and then has a period that becomes zero. It is characterized by being set.

またさらに、上記制御回路において、前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の第1の中間点までは、時間経過とともに、ゼロとなる期間を有し、
(b)前記第1の中間点から所定の第2の中間点までは、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(c)前記第2の中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする。
Still further, in the control circuit, the target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined first intermediate point, there is a period that becomes zero with time,
(B) from the first intermediate point to the predetermined second intermediate point at least increases or at least increases and substantially monotonically increases to be constant over a period of time;
(C) from the second intermediate point to the end point, a time period that is at least decreased with time, or at least decreased and substantially monotonically decreased so as to be constant in a certain period, and then becomes zero. It is set to have.

また、上記整流回路装置は、前記交流電圧を所定のしきい値電圧と比較することにより2値信号を発生する位相検出手段をさらに備え、
前記波形形成手段は、前記2値信号に基づいて前記交流電圧の周期及び位相を検出し、当該検出された交流電圧の周期及び位相に基づいて、前記交流電圧の波形と同一周波数の目標電流波形を形成し、
前記第3の制御手段は、前記2値信号に基づいて、前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅を検出することを特徴とする。
The rectifier circuit device further includes phase detection means for generating a binary signal by comparing the AC voltage with a predetermined threshold voltage,
The waveform forming means detects a period and a phase of the AC voltage based on the binary signal, and a target current waveform having the same frequency as the waveform of the AC voltage based on the detected period and phase of the AC voltage. Form the
The third control means detects, based on the binary signal, a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state. Features.

さらに、前記制御回路はさらに、
前記直流電圧を検出する電圧検出手段と前記第2の制御手段との間に設けられ、前記直流電圧をデジタル電圧にAD変換するAD変換手段と、
前記AD変換手段と前記第2の制御手段との間に設けられ、前記デジタル電圧に対して低域通過フィルタ演算を行った後、当該演算結果の電圧を前記第2の制御手段に前記直流電圧として出力する演算手段とを備えたことを特徴とする。

Further, the control circuit further includes
AD conversion means provided between the voltage detection means for detecting the DC voltage and the second control means, and AD-converts the DC voltage into a digital voltage;
Provided between the AD conversion means and the second control means, and after performing a low- pass filter operation on the digital voltage, the voltage of the calculation result is sent to the second control means to the DC voltage And an arithmetic means for outputting as a feature.

また、上記制御回路において、前記AD変換手段のサンプリング周波数は、前記単相交流電源の周波数よりも十分に高くなるように設定されたことを特徴とする。   In the control circuit, the sampling frequency of the AD converter is set to be sufficiently higher than the frequency of the single-phase AC power supply.

さらに、上記制御回路において、前記低域通過フィルタ演算は、直前の演算結果に「(2−1)/(2)」なる係数(nは整数である。)を乗算した後、入力されたデジタル電圧と加算し、当該加算結果の値を次の演算結果として用いて実行されることを特徴とする。Further, in the control circuit, the low-pass filter calculation is input after the previous calculation result is multiplied by a coefficient (n is an integer) of “(2 n −1) / (2 n )”. It is added to the digital voltage, and the value of the addition result is used as the next calculation result.

従って、本発明の実施形態によれば、直流電圧の検出精度に誤差があっても、直流電圧が相対的に適正な値に調整されて、同様の電流波形になり、かつ負荷の特性に応じて所望の位相幅を切り換えることで常に損失が少なく、かつ高調波電流が少ない整流動作が実現される。   Therefore, according to the embodiment of the present invention, even if there is an error in the detection accuracy of the DC voltage, the DC voltage is adjusted to a relatively appropriate value to obtain a similar current waveform and according to the characteristics of the load. By switching the desired phase width, a rectification operation with always low loss and low harmonic current is realized.

また、交流電源の周波数よりも十分に高いサンプリング周波数で、直流電圧をAD変換手段により、デジタル信号に変換して検出し、得られたデジタル信号を前記周期毎にLPF演算を実行して、デジタル信号に分解能以下の微小情報を補間するように追加し、微小情報を補間したデジタル信号を直流電圧情報として、チョッピングが実際になされている位相幅が所望の値になるように、微小情報を補間したデジタル信号を調整する。直流電圧の平滑電圧に含まれている電源周波数成分の揺らぎがあり、デジタル情報の分解能が粗い場合でも、揺らぎによりデジタル信号が分散されるため、平均的には高い分解能と等価なデジタル信号を得ることができる。これによって、粗い分解能のAD変換手段を用いても、直流電圧の平均値を高精度に調節することができ、常に損失が少なく、かつ、高調波電流が少ない整流動作が実現される。従って、本発明に係る整流回路装置は、接続された負荷の特性で入力電流が脈動する場合においても常に損失が少なく、かつ高調波電流が少ない整流動作を実現することができる。   In addition, a DC voltage is converted into a digital signal by an AD conversion means at a sampling frequency sufficiently higher than the frequency of the AC power supply, and the obtained digital signal is subjected to LPF calculation for each period, and digitally Interpolate minute information below resolution to interpolate minute information so that the digital signal interpolated with minute information is DC voltage information so that the phase width that is actually chopped is the desired value Adjust the digital signal. Even if there is fluctuations in the power supply frequency component included in the smoothing voltage of the DC voltage and the resolution of the digital information is rough, the digital signal is dispersed due to fluctuations, so a digital signal equivalent to a high resolution is obtained on average. be able to. As a result, the average value of the DC voltage can be adjusted with high accuracy even when using an A / D converter having a coarse resolution, and a rectification operation with always low loss and low harmonic current is realized. Therefore, the rectifier circuit device according to the present invention can always realize a rectification operation with little loss and less harmonic current even when the input current pulsates due to the characteristics of the connected load.

以下、本発明の実施形態について、図面を参照しながら説明する。なお、この実施形態によって本発明が限定されない。   Hereinafter, embodiments of the present invention will be described with reference to the drawings. In addition, this invention is not limited by this embodiment.

実施形態1.
図1は本発明の実施形態1に係る整流回路装置の構成を示す回路図である。
Embodiment 1. FIG.
FIG. 1 is a circuit diagram showing a configuration of a rectifier circuit device according to Embodiment 1 of the present invention.

図1において、単相のAC電源1の両出力端子を、リアクタ102を介して半導体スイッチ104により短絡することで1つのループを構成する。電流検出器103は、そのループの電流を検出し、検出された電流値Iacを示す信号を制御回路100に出力する。半導体スイッチ104をオンすると、リアクタ102の電流は増加する一方、半導体スイッチ104をオフすると、リアクタ102を流れていた電流はダイオードブリッジ105にて整流されて、その整流された電流は平滑コンデンサ106及び負荷4に流れ込み、負荷4を駆動する。負荷4へ印加される平滑コンデンサ106の両端のDC電圧VdcはDC電圧検出器110により検出され、DC電圧検出器110は検出されたDC電圧Vdcを示す信号を制御回路100に出力する。   In FIG. 1, a single loop is formed by short-circuiting both output terminals of a single-phase AC power supply 1 by a semiconductor switch 104 via a reactor 102. The current detector 103 detects the current of the loop and outputs a signal indicating the detected current value Iac to the control circuit 100. When the semiconductor switch 104 is turned on, the current in the reactor 102 increases. On the other hand, when the semiconductor switch 104 is turned off, the current flowing through the reactor 102 is rectified by the diode bridge 105, and the rectified current is It flows into the load 4 and drives the load 4. The DC voltage Vdc across the smoothing capacitor 106 applied to the load 4 is detected by the DC voltage detector 110, and the DC voltage detector 110 outputs a signal indicating the detected DC voltage Vdc to the control circuit 100.

また、電圧レベル比較器109は交流電源1のAC電圧レベルを所定のしきい値電圧と比較することにより当該しきい値電圧以上であるか否かを示す2値信号Scomを発生して制御回路100に出力する。制御回路100は、2値信号Scomに基づいて、その周期及び位相に基づいて、交流電源1から出力されるAC電圧の位相を検出し、検出されたAC電圧の位相に基づいて、AC電圧と実質的に同一の周波数であってAC電圧と相似形状を有する目標電流波形を生成し、電流検出器103により検出されるIacが上記生成した目標電流波形の相似形状に漸近するように半導体スイッチ104をチョッピング動作させるように制御することを特徴としている。   The voltage level comparator 109 compares the AC voltage level of the AC power supply 1 with a predetermined threshold voltage to generate a binary signal Scom indicating whether or not the threshold voltage is higher than the threshold voltage. Output to 100. Based on the binary signal Scom, the control circuit 100 detects the phase of the AC voltage output from the AC power supply 1 based on the cycle and phase, and determines the AC voltage based on the detected phase of the AC voltage. The semiconductor switch 104 generates a target current waveform having a shape that is substantially the same frequency and similar to the AC voltage, and the Iac detected by the current detector 103 approaches the similar shape of the generated target current waveform. It is characterized in that it is controlled to perform a chopping operation.

さらに、制御回路100は、DC電圧検出器110により検出されたDC電圧Vdcが、制御回路100内で設定された所望の電圧になるように、その偏差に応じて、生成する目標電流波形の相似比率を調整する。ここで、制御回路100は、実際のDC電圧が所望の電圧より低ければ、目標電流指令の相似比率を増大させて、大きな電流になるように制御し、実際のDC電圧が所望のDC電圧よりも高ければ、小さな電流になるように制御を行う。また、制御回路100は、半導体スイッチ104のチョッピング状態に基づいて、半導体スイッチ104をパルス幅変調(以下、「PWM」という。)駆動している位相幅を検出し、その位相幅と所望の値との偏差を検出し、当該偏差に応じて前記所望のDC電圧値を調整する。   Furthermore, the control circuit 100 resembles the target current waveform to be generated according to the deviation so that the DC voltage Vdc detected by the DC voltage detector 110 becomes a desired voltage set in the control circuit 100. Adjust the ratio. Here, if the actual DC voltage is lower than the desired voltage, the control circuit 100 increases the similarity ratio of the target current command so as to obtain a large current, and the actual DC voltage is higher than the desired DC voltage. If it is higher, control is performed so that a small current is obtained. Further, the control circuit 100 detects the phase width that drives the semiconductor switch 104 by pulse width modulation (hereinafter referred to as “PWM”) based on the chopping state of the semiconductor switch 104, and the phase width and a desired value are detected. And the desired DC voltage value is adjusted according to the deviation.

図2は図1の制御回路100の詳細構成を示すブロック図である。図2の制御回路100において、当該制御システムの最終制御目標は、チョッピング駆動がなされているチョッピング動作位相幅θwONを所望の位相幅θwON に制御することである。まず、AC電圧位相検出器201は、AC電源1の電圧レベルを所定のしきい値電圧Vthと比較することにより2値化した2値信号Scomに基づいて、AC位相を検出し、検出したAC位相を示す信号を目標電流波形形成器202及びチョッピング位相幅検出器212に出力する。なお、AC電圧位相検出器201の具体的な動作は詳細後述する。次いで、目標電流波形形成器202は上記AC位相を示す信号に基づいて、詳細後述する所定の目標電流波形を発生して乗算器208に出力する。FIG. 2 is a block diagram showing a detailed configuration of the control circuit 100 of FIG. In the control circuit 100 of FIG. 2, the final control target of the control system is to control the chopping operation phase width θw ON in which chopping driving is performed to a desired phase width θw ON * . First, the AC voltage phase detector 201 detects the AC phase based on the binary signal Scom binarized by comparing the voltage level of the AC power source 1 with a predetermined threshold voltage Vth, and detects the detected AC A signal indicating the phase is output to the target current waveform former 202 and the chopping phase width detector 212. The specific operation of the AC voltage phase detector 201 will be described later in detail. Next, the target current waveform former 202 generates a predetermined target current waveform, which will be described later in detail, based on the signal indicating the AC phase, and outputs it to the multiplier 208.

チョッピング位相幅検出器212は、Iac補償演算器210からPWM変調器211に出力される半導体スイッチ104に対するチョッピング駆動信号Schに基づいて、AC電圧位相検出器201からの信号が示すAC電圧の位相を基準として、チョッピング状態である位相幅(以下、「チョッピング動作位相幅」又は、単に「チョッピング位相幅」という。)θwONを検出して、チョッピング位相幅θwONを示す信号を減算器204に出力する。一方、目標位相幅設定器203は予め設定されて格納された所望のチョッピング位相幅θwON を示す信号を減算器204に出力する。減算器204はいわゆる位相比較器であり、実際のチョッピング位相幅θwONから所望のチョッピング位相幅θwON を減算することによりその位相幅の偏差を演算して当該偏差を示す信号を位相幅補償演算器205に出力する。位相幅補償演算器205は、PWM駆動状態の位相幅を安定に保つための所定の補償演算を行うことにより、当該整流回路装置により出力すべきDC電圧の指令電圧Vdcを発生して当該指令電圧Vdcを示す信号を減算器206に出力する。一方、DC電圧検出器110により検出された実際の出力DC電圧Vdcを示す信号は減算器206に入力される。The chopping phase width detector 212 determines the phase of the AC voltage indicated by the signal from the AC voltage phase detector 201 based on the chopping drive signal Sch for the semiconductor switch 104 output from the Iac compensation calculator 210 to the PWM modulator 211. As a reference, a phase width in the chopping state (hereinafter referred to as “chopping operation phase width” or simply “chopping phase width”) θw ON is detected, and a signal indicating the chopping phase width θw ON is output to the subtractor 204 To do. On the other hand, the target phase width setting unit 203 outputs a signal indicating a desired chopping phase width θw ON * that is set and stored in advance to the subtracter 204. The subtractor 204 is a so-called phase comparator, which calculates the deviation of the phase width by subtracting the desired chopping phase width θw ON * from the actual chopping phase width θw ON and compensates the signal indicating the deviation with the phase width compensation The result is output to the calculator 205. The phase width compensation calculator 205 generates a command voltage Vdc * of a DC voltage to be output by the rectifier circuit device by performing a predetermined compensation calculation for keeping the phase width in the PWM driving state stable. A signal indicating the voltage Vdc * is output to the subtractor 206. On the other hand, a signal indicating the actual output DC voltage Vdc detected by the DC voltage detector 110 is input to the subtractor 206.

減算器206は、DC電圧の指令電圧Vdcから実際の出力DC電圧Vdcを減算することにより電圧偏差を演算し、電圧偏差を示す信号を発生してVdc補償演算器207に出力する。補償演算器207は、実際のDC電圧Vdcが指令電圧Vdcと実質的に一致しかつ安定になるための補償演算を実行することにより補償演算後の電圧偏差を示す信号を乗算器208に出力する。乗算器208は、目標電流波形形成器202からの目標電流波形に対して補償演算後の電圧偏差を乗算し、乗算結果である瞬時の電流指令値Iacを発生して減算器209に出力する。乗算器208の動作では、実際の電圧Vdcが指令電圧Vdcよりも低いとき、目標電流波形の振幅を増大させる一方、実際の電圧Vdcが指令電圧Vdcよりも高いとき、目標電流波形の振幅を減少させる。The subtractor 206 calculates the voltage deviation by subtracting the actual output DC voltage Vdc from the DC voltage command voltage Vdc * , generates a signal indicating the voltage deviation, and outputs the signal to the Vdc compensation calculator 207. The compensation calculator 207 outputs a signal indicating the voltage deviation after the compensation calculation to the multiplier 208 by executing a compensation calculation for the actual DC voltage Vdc to substantially match the command voltage Vdc * and become stable. To do. The multiplier 208 multiplies the target current waveform from the target current waveform former 202 by the voltage deviation after the compensation calculation, generates an instantaneous current command value Iac * as a multiplication result, and outputs it to the subtracter 209. . In the operation of the multiplier 208, when the actual voltage Vdc is lower than the command voltage Vdc * , the amplitude of the target current waveform is increased, while when the actual voltage Vdc is higher than the command voltage Vdc * , the amplitude of the target current waveform. Decrease.

減算器209は、瞬時の電流指令値Iacから、電流検出器103により検出された実際の電流値Iacを減算することにより、減算結果である電流偏差を示す信号をIac補償演算器210に出力する。Iac補償演算器210は、AC電源1から入力される電流が電流指令値Iacに安定かつ速やかに実質的に一致するように所定の補償演算を行って、補償演算後の電流偏差を示す信号をPWM変調器211及びチョッピング位相幅検出器212に出力する。PWM変調器211は入力される信号が示す補償演算後の電流偏差に対してPWM変調することにより、半導体スイッチ104をオンオフするためのチョッピング駆動信号Schを発生して半導体スイッチ104に出力する。一方、チョッピング位相幅検出器212は、上述のように、Iac補償演算器210からPWM変調器211に出力される半導体スイッチ104に対するチョッピング駆動信号Schに基づいて、AC電圧位相検出器201からの信号が示すAC電圧の位相を基準として、チョッピング位相幅θwONを検出して、チョッピング位相幅θwONを示す信号を減算器204に出力する。これにより、チョッピング位相幅の制御ループが構成される。The subtractor 209 subtracts the actual current value Iac detected by the current detector 103 from the instantaneous current command value Iac * , thereby outputting a signal indicating the current deviation as a subtraction result to the Iac compensation calculator 210. To do. The Iac compensation calculator 210 performs a predetermined compensation calculation so that the current input from the AC power supply 1 substantially and stably matches the current command value Iac * , and indicates a current deviation after the compensation calculation. Are output to the PWM modulator 211 and the chopping phase width detector 212. The PWM modulator 211 generates a chopping drive signal Sch for turning on and off the semiconductor switch 104 and outputs it to the semiconductor switch 104 by performing PWM modulation on the current deviation after compensation calculation indicated by the input signal. On the other hand, the chopping phase width detector 212 receives the signal from the AC voltage phase detector 201 based on the chopping drive signal Sch for the semiconductor switch 104 output from the Iac compensation calculator 210 to the PWM modulator 211 as described above. The chopping phase width θw ON is detected on the basis of the phase of the AC voltage indicated by, and a signal indicating the chopping phase width θw ON is output to the subtractor 204. Thereby, a control loop of the chopping phase width is configured.

以上のように構成された、半導体スイッチ104をチョッピング駆動制御する制御回路100においては、図2の減算器204よりも右側のループ(204から205,206,207,208,209,210,212を介して204に戻るループをいう。)において、チョッピング位相幅検出器212により検出されたチョッピング位相幅が目標位相幅設定器203により設定された目標位相幅に実質的に一致するようにDC電圧Vdcが制御される。また、図2の減算器206よりも右側のループ(206から207,208,209,210,211,104,110を介して206に戻るループをいう。)において、DC電圧検出器110により検出されたDC電圧Vdcが位相幅補償演算器205により示される所望のDC電圧Vdcと実質的に一致するように目標電流の振幅が制御されてチョッピング駆動制御される。さらに、図2の減算器209よりも右側のループ(209から210,211,104,103を介して209に戻るループをいう。)において、電流検出器103により検出された電流Iacが目標電流波形形成器202により形成された目標電流波形に基づいて発生された目標電流Iacに実質的に一致するようにチョッピング駆動制御される。In the control circuit 100 configured as described above for chopping drive control of the semiconductor switch 104, the loops (204 to 205, 206, 207, 208, 209, 210, 212 on the right side of the subtractor 204 in FIG. The DC voltage Vdc so that the chopping phase width detected by the chopping phase width detector 212 substantially matches the target phase width set by the target phase width setting unit 203. Is controlled. 2 is detected by the DC voltage detector 110 in a loop on the right side of the subtracter 206 in FIG. 2 (refers to a loop returning from 206 to 206 through 206, 207, 208, 209, 210, 211, 104, 110). The chopping drive control is performed by controlling the amplitude of the target current so that the DC voltage Vdc substantially matches the desired DC voltage Vdc * indicated by the phase width compensation calculator 205. Further, in a loop on the right side of the subtracter 209 in FIG. 2 (referring to a loop returning from 209 to 209 through 210, 211, 104, 103), the current Iac detected by the current detector 103 is a target current waveform. The chopping drive control is performed so as to substantially match the target current Iac * generated based on the target current waveform formed by the former 202.

図3Aは図1の制御回路100の第1の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。また、図3Bは図1の制御回路100の第2の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。   FIG. 3A is a diagram for explaining the control operation according to the first operation example of the control circuit 100 of FIG. 1, in which the relationship between the AC voltage and the DC voltage after rectification, the target current waveform to be controlled, It is a signal waveform diagram which shows AC current after actually controlling. FIG. 3B is a diagram for explaining the control operation according to the second operation example of the control circuit 100 of FIG. 1, and the relationship between the AC voltage and the DC voltage after rectification, and the target current waveform to be controlled. FIG. 6 is a signal waveform diagram showing AC current after actual control.

図3Aの第1の動作例は、出力されるDC電圧が比較的低く、半導体スイッチ104に対するチョッピング位相幅(例えば、最小の位相幅)θwONが所望の位相幅θwON よりも小さくなっている場合である。このときには、AC電圧がDC電圧より高い位相期間が増加するので、AC電源1からリアクタ102とダイオードブリッジ105を経由してDC側へと流れ込む電流が増加する。このため、AC電流の波形が先鋭になり、AC電流の高調波成分が増加する。In the first operation example of FIG. 3A, the output DC voltage is relatively low, and the chopping phase width (for example, the minimum phase width) θw ON for the semiconductor switch 104 is smaller than the desired phase width θw ON *. This is the case. At this time, since the phase period in which the AC voltage is higher than the DC voltage increases, the current flowing from the AC power source 1 to the DC side via the reactor 102 and the diode bridge 105 increases. For this reason, the waveform of the AC current becomes sharp, and the harmonic component of the AC current increases.

一方、図3Bの第2の動作例は、出力されるDC電圧が比較的高く、半導体スイッチ104に対するチョッピング位相幅(例えば、最大の位相幅)θwONが所望の位相幅θwON よりも大きくなっている場合である。このときには、AC電圧がDC電圧より高い位相期間が第1の動作例に比較して減少するので、AC電源1からリアクタ102とダイオードブリッジ105を経由してDC側へと流れ込む電流も減少し、AC電流の高調波成分が減少する。しかし、図3Aの第1の動作例での波形に比べて、半導体スイッチ104に対するチョッピングが行われている期間が増加しているため、回路の損失が増加してしまう。On the other hand, in the second operation example of FIG. 3B, the output DC voltage is relatively high, and the chopping phase width (for example, the maximum phase width) θw ON for the semiconductor switch 104 is larger than the desired phase width θw ON *. This is the case. At this time, since the phase period in which the AC voltage is higher than the DC voltage is reduced as compared with the first operation example, the current flowing from the AC power source 1 through the reactor 102 and the diode bridge 105 to the DC side is also reduced. The harmonic component of the AC current is reduced. However, since the period during which chopping is performed on the semiconductor switch 104 is increased as compared with the waveform in the first operation example of FIG. 3A, the loss of the circuit increases.

ここで、AC電源1からのAC電圧にひずみが含まれていると、AC電圧の半周期の間にチョッピングがなされている区間が複数回数出現することがあるが、その場合には、チョッピング位相幅検出器212は、AC電圧の位相の0度又は180度に近いチョッピング位相幅を制御用チョッピング位相幅として選択して当該チョッピング制御を行ってもよい。また、チョッピング位相幅検出器212は、AC電圧の位相の0度又は180度の代わりに、AC電流又はAC電圧の極性を判定している基準位相に近いほうの位相幅を制御用チョッピング位相幅として選択して当該チョッピング制御を行ってもよい。さらに、チョッピング位相幅検出器212は、上記複数個得られたチョッピング位相幅を加算し、加算結果の位相幅を制御用チョッピング位相幅として当該チョッピング制御を行ってもよい。このように構成しても同様の作用効果を有する。   Here, when distortion is included in the AC voltage from the AC power supply 1, a section where chopping is performed may appear a plurality of times during a half cycle of the AC voltage. In this case, the chopping phase The width detector 212 may perform the chopping control by selecting a chopping phase width close to 0 degree or 180 degrees of the phase of the AC voltage as the control chopping phase width. Further, the chopping phase width detector 212 uses the phase width closer to the reference phase for determining the polarity of the AC current or the AC voltage instead of 0 degree or 180 degrees of the AC voltage phase as the control chopping phase width. And the chopping control may be performed. Further, the chopping phase width detector 212 may perform the chopping control by adding the obtained chopping phase widths and setting the phase width of the addition result as a control chopping phase width. Even if comprised in this way, it has the same effect.

実施形態2.
実施形態1では、チョッピングしている位相幅θwONを検出し、DC電圧指令Vdcを調整しているが、実施形態2では、チョッピングが休止状態になっている位相幅(以下、「チョッピング休止位相幅」という。)θwOFFを検出し、DC電圧指令Vdcを調整することで同様の作用効果を得ることを特徴としている。
Embodiment 2. FIG.
In the first embodiment, the chopping phase width θw ON is detected and the DC voltage command Vdc * is adjusted. However, in the second embodiment, the phase width in which the chopping is in a pause state (hereinafter referred to as “chopping pause”). It is characterized by obtaining the same effect by detecting θw OFF and adjusting the DC voltage command Vdc.

図4Aは本発明の実施形態2に係る整流回路装置の制御回路100の第3の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。また、図4Bは本発明の実施形態2に係る整流回路装置の制御回路100の第4の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。   FIG. 4A is a diagram for explaining a control operation according to the third operation example of the control circuit 100 of the rectifier circuit device according to the second embodiment of the present invention, and shows the relationship between the AC voltage and the DC voltage after rectification. FIG. 5 is a signal waveform diagram showing a target current waveform to be controlled and an AC current after actual control. FIG. 4B is a diagram for explaining the control operation according to the fourth operation example of the control circuit 100 of the rectifier circuit device according to Embodiment 2 of the present invention, in which the AC voltage and the DC voltage after rectification are calculated. It is a signal waveform diagram which shows a relationship, the target current waveform which should be controlled, and AC current after actually controlling.

図4Aの第3の動作例では、出力されるDC電圧が比較的低く、半導体スイッチ104がチョッピング動作されないチョッピング休止位相幅(例えば、最大の位相幅)θwOFFが大きくなっている場合である。一方、図4Bの第4の動作例では、出力されるDC電圧が第3の動作例に比較して高く、半導体スイッチ104がチョッピングされないチョッピング休止位相幅(例えば、最小の位相幅)θwOFFが第3の動作例に比較して小さくなっている場合である。チョッピング休止位相幅θwOFFはチョッピング動作位相幅θwONと相補的であるため、同様の作用効果を得ることができる。In the third operation example of FIG. 4A, the output DC voltage is relatively low, and the chopping pause phase width (for example, the maximum phase width) θw OFF in which the semiconductor switch 104 is not chopped is large. On the other hand, in the fourth operation example of FIG. 4B, the output DC voltage is higher than that in the third operation example, and the chopping pause phase width (for example, the minimum phase width) θw OFF in which the semiconductor switch 104 is not chopped is This is a case where it is smaller than that in the third operation example. Since the chopping pause phase width θw OFF is complementary to the chopping operation phase width θw ON , the same effect can be obtained.

また、AC電源1からのAC電圧にひずみが含まれていると、AC電圧の半周期の間にチョッピングがなされている区間が複数回数出現することがある。このような場合には、チョッピング位相幅検出器212は、90度又は180度に近いオフ期間のチョッピング休止位相幅θwOFFを制御用チョッピング位相幅として選択して当該チョッピング制御を行ってもよい。In addition, when the AC voltage from the AC power supply 1 includes distortion, a section in which chopping is performed during a half cycle of the AC voltage may appear a plurality of times. In such a case, the chopping phase width detector 212 may perform the chopping control by selecting the chopping pause phase width θw OFF in the off period close to 90 degrees or 180 degrees as the control chopping phase width.

なお、図4A及び図4Bでは、AC電圧の半周期分のみの波形を示しているが、図3A及び図3Bや従来技術などからも明らかなように、残りの半周期も絶対値(瞬時絶対値)としては同様の波形になるので省略する。また、図4A及び図4Bでは、AC電圧の半周期分のみの波形を示しているが、図3A及び図3Bや従来例などからも明らかなように、残りの半周期も絶対値としては同様の波形になるので省略する。   4A and 4B show the waveform of only the half cycle of the AC voltage. As is clear from FIGS. 3A and 3B and the prior art, the remaining half cycles are also absolute values (instantaneous absolute values). (Value) will be omitted because it has the same waveform. 4A and 4B show waveforms for only a half cycle of the AC voltage. As is clear from FIGS. 3A and 3B and the conventional example, the remaining half cycles are the same as absolute values. The waveform is omitted because it is

実施形態3.
実施形態3は、実施形態1の制御方法を簡素化したことを特徴としており、チョッピング位相幅検出器212は、0度又は180度からチョッピングが休止状態になるまでのAC電圧の極性(符号)が変化せず固定されている区間(正の区間又は負の区間)での前半の位相幅θ1wONを検出して当該チョッピング制御する。
Embodiment 3. FIG.
The third embodiment is characterized in that the control method of the first embodiment is simplified, and the chopping phase width detector 212 has a polarity (symbol) of the AC voltage from 0 degree or 180 degrees until the chopping is in a resting state. The chopping control is performed by detecting the first half phase width θ1w ON in a section (positive section or negative section) in which is not changed.

図5Aは本発明の実施形態3に係る整流回路装置の制御回路100の第5の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。また、図5Bは本発明の実施形態3に係る整流回路装置の制御回路100の第6の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。   FIG. 5A is a diagram for explaining a control operation according to a fifth operation example of the control circuit 100 of the rectifier circuit device according to Embodiment 3 of the present invention, and shows the relationship between the AC voltage and the DC voltage after rectification. FIG. 5 is a signal waveform diagram showing a target current waveform to be controlled and an AC current after actual control. FIG. 5B is a diagram for explaining the control operation according to the sixth operation example of the control circuit 100 of the rectifier circuit device according to the third embodiment of the present invention, in which the AC voltage and the DC voltage after rectification are calculated. It is a signal waveform diagram which shows a relationship, the target current waveform which should be controlled, and AC current after actually controlling.

図5Aの第5の動作例は、出力されるDC電圧が比較的低く、半導体スイッチ104がチョッピングされる位相幅が比較的小さくなっている場合であり、図5Bの第6の動作例は、出力されるDC電圧が第5の動作例に比較して高く、半導体スイッチ104がチョッピングされる位相幅が第5の動作例に比較して大きくなっている場合である。AC電圧の半周期の区間において、前半のチョッピングがなされている位相幅θ1wONも同様の傾向があるので、実施形態1と同様の作用効果を得ることができる。The fifth operation example in FIG. 5A is a case where the output DC voltage is relatively low and the phase width in which the semiconductor switch 104 is chopped is relatively small. The sixth operation example in FIG. This is a case where the output DC voltage is higher than that in the fifth operation example, and the phase width in which the semiconductor switch 104 is chopped is larger than that in the fifth operation example. Since the phase width θ1w ON in which the first half of the chopping is performed has a similar tendency in the period of the half cycle of the AC voltage, the same effects as those of the first embodiment can be obtained.

実施形態4.
実施形態4は、実施形態3と同様に、実施形態1の制御方法を簡素化したことを特徴としており、チョッピング位相幅検出器212は、0度又は180度からチョッピングが休止状態になるまでのAC電圧の極性が変化せず固定されている区間(正の区間又は負の区間)での後半の位相幅θw2ONを検出して当該チョッピング制御する。
Embodiment 4 FIG.
The fourth embodiment is characterized in that the control method of the first embodiment is simplified as in the third embodiment, and the chopping phase width detector 212 is used from 0 degree or 180 degrees until the chopping enters a resting state. The chopping control is performed by detecting the latter phase width θw2 ON in the section (positive section or negative section) where the polarity of the AC voltage is fixed without changing.

図6Aは本発明の実施形態4に係る整流回路装置の制御回路100の第7の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。また、図6Bは本発明の実施形態4に係る整流回路装置の制御回路100の第8の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。   FIG. 6A is a diagram for explaining the control operation according to the seventh operation example of the control circuit 100 of the rectifier circuit device according to Embodiment 4 of the present invention, and shows the relationship between the AC voltage and the rectified DC voltage. FIG. 5 is a signal waveform diagram showing a target current waveform to be controlled and an AC current after actual control. FIG. 6B is a diagram for explaining the control operation according to the eighth operation example of the control circuit 100 of the rectifier circuit device according to Embodiment 4 of the present invention, in which the AC voltage and the DC voltage after rectification are calculated. It is a signal waveform diagram which shows a relationship, the target current waveform which should be controlled, and AC current after actually controlling.

図6Aの第7の動作例は、出力されるDC電圧が比較的低く、半導体スイッチ104がチョッピングされるチョッピング位相幅θw2ONが比較的小さくなっている場合であり、図6Bの第8の動作例は、出力されるDC電圧が第7の動作例に比較して高く、半導体スイッチ104がチョッピングされるチョッピング位相幅θw2ONが第7の動作例に比較して大きくなっている場合である。AC電源1の半周期の区間において、後半のチョッピング動作位相幅θw2ONも同様の傾向があるので、実施形態1と同様の作用効果を得ることができる。The seventh operation example in FIG. 6A is a case where the output DC voltage is relatively low, and the chopping phase width θw2 ON in which the semiconductor switch 104 is chopped is relatively small. The eighth operation in FIG. 6B An example is a case where the output DC voltage is higher than that in the seventh operation example, and the chopping phase width θw2 ON in which the semiconductor switch 104 is chopped is larger than that in the seventh operation example. Since the chopping operation phase width θw2 ON in the second half also has the same tendency in the half-cycle section of the AC power supply 1, the same effect as that of the first embodiment can be obtained.

実施形態5.
実施形態5は、実施形態3のチョッピング位相幅θw1ONと、実施形態4のチョッピング位相幅θw2ONとの合計の位相幅(θw1ON+θw2ON)をチョッピング位相幅検出器212により検出して、当該合計の位相幅(θw1ON+θw2ON)が所望の位相幅になるようにDC電圧を制御することを特徴としている。
Embodiment 5. FIG.
Embodiment 5 includes a chopping phase width Shitadaburyu1 ON embodiment 3 detects the sum of the phase width (θw1 ON + θw2 ON) the chopping phase width detector 212 with chopping phase width Shitadaburyu2 ON embodiment 4, the The DC voltage is controlled so that the total phase width (θw1 ON + θw2 ON ) becomes a desired phase width.

図7Aは本発明の実施形態5に係る整流回路装置の制御回路100の第9の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。また、図7Bは本発明の実施形態5に係る整流回路装置の制御回路100の第10の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。実施形態5においても、実施形態1〜4と同様の作用効果を得ることができる。   FIG. 7A is a diagram for explaining the control operation according to the ninth operation example of the control circuit 100 of the rectifier circuit device according to Embodiment 5 of the present invention, and shows the relationship between the AC voltage and the DC voltage after rectification. FIG. 5 is a signal waveform diagram showing a target current waveform to be controlled and an AC current after actual control. FIG. 7B is a diagram for explaining a control operation according to the tenth operation example of the control circuit 100 of the rectifier circuit device according to the fifth embodiment of the present invention, in which an AC voltage and a DC voltage after rectification are calculated. It is a signal waveform diagram which shows a relationship, the target current waveform which should be controlled, and AC current after actually controlling. In the fifth embodiment, the same effects as those of the first to fourth embodiments can be obtained.

実施形態6.
図8は本発明の実施形態6に係る整流回路装置の構成を示す回路図である。また、図9は図8の制御回路111の詳細構成を示すブロック図である。図8において、実施形態6に係る整流回路装置は、図1の制御回路100に代えて制御回路111を備えたことを特徴としており、制御回路111は、図9に示すように、図1の制御回路100に比較して、入力電流変動判定設定器213aを有する入力状況判定器213と、目標位相幅選定器214(図1の目標位相幅設定器203に代えて設けられる)と、チョッピング位相幅抽出器216とをさらに備えたことを特徴としている。
Embodiment 6. FIG.
FIG. 8 is a circuit diagram showing a configuration of a rectifier circuit device according to Embodiment 6 of the present invention. FIG. 9 is a block diagram showing a detailed configuration of the control circuit 111 of FIG. 8, the rectifier circuit device according to the sixth embodiment is characterized by including a control circuit 111 instead of the control circuit 100 of FIG. 1, and the control circuit 111 is configured as illustrated in FIG. Compared to the control circuit 100, an input situation determination unit 213 having an input current fluctuation determination value setting unit 213a, a target phase width selector 214 (provided instead of the target phase width setting unit 203 in FIG. 1), and chopping A phase width extractor 216 is further provided.

従来技術に係る装置において、接続される負荷4の電気的負荷特性により入力電流が脈動する場合、電源電圧の周期に基づいて同一のチョッピング位相幅は得られない。そこで、本実施形態では、脈動しない領域での所望のチョッピング位相幅とは別に、脈動する領域における所望のチョッピング位相幅を設け、かつ、この脈動する領域では、予め設定された一定時間又は一定周期数における、最大又は平均のチョッピング位相幅を抽出して当該チョッピング制御を行うことを特徴としている。   In the device according to the prior art, when the input current pulsates due to the electrical load characteristic of the connected load 4, the same chopping phase width cannot be obtained based on the period of the power supply voltage. Therefore, in the present embodiment, a desired chopping phase width in a pulsating region is provided separately from a desired chopping phase width in a region that does not pulsate, and the pulsating region has a preset constant time or constant period. The maximum or average chopping phase width in the number is extracted and the chopping control is performed.

本実施形態に係る図8及び図9の構成において、制御回路111により半導体スイッチ104をチョッピング制御することにより、電源電圧の高調波の低減とDC電圧の制御が行われる。図9の制御回路111において、当該制御システムの最終制御目標は、チョッピング駆動がなされているチョッピング位相幅θwONを、目標位相幅選定器214からの所望の位相幅θwON に一致するように制御することである。以下、図9の制御回路111の構成及び動作について、図2の制御回路100との相違点を中心に説明し、図2の制御回路100と同様の構成及び動作の説明については省略する。In the configuration of FIGS. 8 and 9 according to the present embodiment, the control circuit 111 performs chopping control of the semiconductor switch 104, thereby reducing harmonics of the power supply voltage and controlling the DC voltage. In the control circuit 111 of FIG. 9, the final control target of the control system is such that the chopping phase width θw ON for which chopping driving is performed matches the desired phase width θw ON * from the target phase width selector 214. Is to control. Hereinafter, the configuration and operation of the control circuit 111 in FIG. 9 will be described focusing on differences from the control circuit 100 in FIG. 2, and description of the same configuration and operation as the control circuit 100 in FIG. 2 will be omitted.

電流検出器103は検出したAC電流Iacを示す信号を入力状況判定器213に出力する。入力状況判定213は、複数の電源電圧周期のピーク値から入力電流の変動幅を計算し、当該計算した変動幅から、入力電流変動判定値設定器213aにより予め設定されている入力電流変動判定値を減算して、減算結果である変動幅偏差を示す信号を目標位相幅選定器214及びチョッピング位相幅抽出器216に出力する。目標位相幅選定器214は予め、変動幅偏差の各種数値範囲に対応して設定すべき所望のチョッピング位相幅θwON をチョッピング位相幅テーブルとして内蔵テーブルメモリ214mに格納しており、入力状況判定器213からの変動幅偏差(入力電流の変動の程度)を示す信号に基づいて、上記チョッピング位相幅テーブルを参照して、対応するチョッピング位相幅θwON を決定してそれを示す信号を減算器204に出力する。
The current detector 103 outputs a signal indicating the detected AC current Iac to the input status determiner 213. The input status determination unit 213 calculates the fluctuation range of the input current from the peak values of the plurality of power supply voltage periods, and determines the input current fluctuation determination preset by the input current fluctuation determination value setting unit 213a from the calculated fluctuation range. The value is subtracted and a signal indicating the fluctuation width deviation as a subtraction result is output to the target phase width selector 214 and the chopping phase width extractor 216. The target phase width selector 214 stores in advance the desired chopping phase width θw ON * to be set corresponding to various numerical ranges of the fluctuation width deviation in the built-in table memory 214m as a chopping phase width table, and determines the input status Based on the signal indicating the fluctuation width deviation (degree of fluctuation of the input current) from the device 213, the corresponding chopping phase width θw ON * is determined with reference to the chopping phase width table, and the signal indicating it is subtracted. Output to the device 204.

チョッピング位相幅抽出器216は、チョッピング位相幅検出器212からのチョッピング状態の位相幅と、入力状況判定器213からの変動幅偏差とに基づいて、当該位相幅において所定値以上の脈動が発生していないと判断したとき、チョッピング位相幅検出器212からのチョッピング状態のチョッピング位相幅θwONを示す信号をそのまま減算器204に出力する。一方、チョッピング位相幅抽出器216は、当該チョッピング位相幅θwONにおいて所定値以上の脈動が発生していると判断したとき、予め設定された一定時間又は一定周期数における、最大又は平均のチョッピング状態の位相幅を抽出して当該位相幅を示す信号を減算器204に出力するThe chopping phase width extractor 216 generates a pulsation of a predetermined value or more in the phase width based on the phase width in the chopping state from the chopping phase width detector 212 and the fluctuation width deviation from the input status determination unit 213. When it is determined that the chopping phase width is not, a signal indicating the chopping phase width θw ON in the chopping state from the chopping phase width detector 212 is output to the subtractor 204 as it is. On the other hand, when the chopping phase width extractor 216 determines that a pulsation of a predetermined value or more has occurred in the chopping phase width θw ON , the maximum or average chopping state in a predetermined time or a predetermined number of cycles And a signal indicating the phase width is output to the subtracter 204.

以上のように構成された図9の制御回路111を備えた整流回路装置によれば、所定値以上の脈動が発生する脈動的な負荷がある場合でも、電源電圧の高調波に大きく影響を与えるチョッピング状態の位相幅θwONを抽出することができ、電源電圧の高調波の低減と回路損失の低減との両立をはかることができる。According to the rectifier circuit device having the control circuit 111 of FIG. 9 configured as described above, even when there is a pulsating load that generates a pulsation of a predetermined value or more, the harmonics of the power supply voltage are greatly affected. The phase width θw ON in the chopping state can be extracted, and both reduction of the harmonics of the power supply voltage and reduction of the circuit loss can be achieved.

実施形態7.
図10は本発明の実施形態7に係る整流回路装置の構成を示す回路図である。また、図11は図8の制御回路112の詳細構成を示すブロック図である。図10の整流回路装置は、負荷として、圧縮機駆動部300に接続された圧縮機301のモータを駆動し、その制御は圧縮機制御回路302にて実行することを特徴としている。圧縮機制御回路302は、図10に示すように、所望の回転数で圧縮機301のモータを回転させるべく圧縮機駆動部300及び制御回路112に対して回転数指令Srotを出力する。
Embodiment 7. FIG.
FIG. 10 is a circuit diagram showing a configuration of a rectifier circuit device according to Embodiment 7 of the present invention. FIG. 11 is a block diagram showing a detailed configuration of the control circuit 112 of FIG. The rectifier circuit device of FIG. 10 is characterized by driving a motor of a compressor 301 connected to the compressor driving unit 300 as a load, and the control is executed by the compressor control circuit 302. As shown in FIG. 10, the compressor control circuit 302 outputs a rotation speed command Srot to the compressor drive unit 300 and the control circuit 112 to rotate the motor of the compressor 301 at a desired rotation speed.

図10及び図11の実施形態7に係る整流回路装置は、実施形態6と同様に、脈動しない領域での所望のチョッピング位相幅とは別に、脈動する領域における所望のチョッピング位相幅を設け、かつ、この脈動する位相幅の領域では、予め設定された一定時間又は一定周期数における、最大又は平均のチョッピング位相幅を選択して当該チョッピング制御することを特徴としている。   The rectifier circuit device according to Embodiment 7 in FIGS. 10 and 11 provides a desired chopping phase width in the pulsating region separately from the desired chopping phase width in the non-pulsating region, as in Embodiment 6. In the region of the pulsating phase width, the chopping control is performed by selecting the maximum or average chopping phase width in a predetermined time or a predetermined number of periods.

図11の制御回路112は、図9の制御回路111に比較して、
(a)入力状況判定器213に代えて、圧縮機制御回路302からの回転数指令Srotに基づいて駆動状況を判定する駆動状況判定器215を備え、
(b)目標位相幅選定器214に代えて、内蔵テーブルメモリ214Amを有する目標位相幅選定器214Aを備え、
(c)チョッピング位相幅抽出器216に代えて、チョッピング位相幅抽出器216Aを備えたことを特徴としている。
The control circuit 112 in FIG. 11 is compared with the control circuit 111 in FIG.
(A) In place of the input status determiner 213, a drive status determiner 215 that determines the drive status based on the rotational speed command Srot from the compressor control circuit 302 is provided.
(B) In place of the target phase width selector 214, a target phase width selector 214A having a built-in table memory 214Am is provided,
(C) Instead of the chopping phase width extractor 216, a chopping phase width extractor 216A is provided.

図11において、圧縮機制御回路302からモータの回転数指令Srotは駆動状況判定器215に入力される。駆動状況判定器215は、モータの回転数指令Srotから予め設定されている回転数を減算することにより回転数偏差を演算し、回転数偏差を示す信号を目標位相幅選定器214A及びチョッピング位相幅抽出器216Aに出力する。目標位相幅選定器214Aは予め、回転数偏差の各種数値範囲に対応して設定すべき所望のチョッピング位相幅θwON をチョッピング位相幅テーブルとして内蔵テーブルメモリ214Amに格納しており、駆動状況判定器215からの回転数偏差を示す信号に基づいて、上記チョッピング位相幅テーブルを参照して、対応するチョッピング位相幅θwON を決定してそれを示す信号を減算器204に出力する。In FIG. 11, a motor rotation speed command Srot is input from the compressor control circuit 302 to the drive status determination unit 215. The drive status determiner 215 calculates a rotational speed deviation by subtracting a preset rotational speed from the motor rotational speed command Srot, and outputs a signal indicating the rotational speed deviation to the target phase width selector 214A and the chopping phase width. Output to the extractor 216A. The target phase width selector 214A stores in advance the desired chopping phase width θw ON * to be set corresponding to various numerical ranges of the rotational speed deviation in the built-in table memory 214Am as a chopping phase width table, and determines the drive status The corresponding chopping phase width θw ON * is determined with reference to the chopping phase width table based on the signal indicating the rotational speed deviation from the unit 215, and a signal indicating it is output to the subtractor 204.

チョッピング位相幅抽出器216Aは、チョッピング位相幅検出器212からのチョッピング状態の位相幅と、駆動状況判定器215からの回転数偏差とに基づいて、圧縮機301を駆動する回転数が予め設定されている回転数を超える場合は、チョッピング位相幅検出器212からのチョッピング状態の位相幅θwONを示す信号をそのまま減算器204に出力する。一方、チョッピング位相幅抽出器216Aは、圧縮機301を駆動する回転数が予め設定されている回転数以下の場合は、予め設定された一定時間又は一定周期数における、最大又は平均のチョッピング状態の位相幅を抽出して当該位相幅を示す信号を減算器204に出力するIn the chopping phase width extractor 216A, the number of rotations for driving the compressor 301 is set in advance based on the phase width in the chopping state from the chopping phase width detector 212 and the rotational speed deviation from the driving state determination unit 215. When the rotation speed exceeds the value, the signal indicating the chopping phase width θw ON from the chopping phase width detector 212 is output to the subtractor 204 as it is. On the other hand, the chopping phase width extractor 216A, when the rotational speed for driving the compressor 301 is equal to or lower than the preset rotational speed, is the maximum or average chopping state for a predetermined time period or constant frequency. The phase width is extracted and a signal indicating the phase width is output to the subtracter 204.

ここで、本実施形態での圧縮機301と負荷との関連をまず説明する。一般に、家庭用などの小型の冷凍空調機器に用いられる、往復動型やローリングピストン型の圧縮機301は、吸入行程、圧縮行程、吐出行程のそれぞれの行程における必要な動力が大幅に異なる特性を有しており、各行程における必要動力を適切に供給しなければ、圧縮機301が振動を起こし、配管の破損などを引き起こす。このため、各行程における駆動用の電動機の瞬時瞬時の速度を一定に制御して振動を抑制する制御を行う。その結果、本発明に係る整流回路装置の負荷としては、各行程を推移する周期での脈動を有するものになる。また、振動の発生は各行程の推移周期にも関連し、周期が短くなれば、慣性モーメントによる慣性効果により減衰する特性を有しており、周期が短い、すなわちモータの回転数が高いときには、振動を抑制する制御を実施する必要がなくなり、平均的な速度制御だけでも振動が少ない状態を保つことができる。そして、平均的な速度制御だけの場合、DC側の負荷には脈動が少ない。   Here, the relationship between the compressor 301 and the load in this embodiment will be described first. In general, a reciprocating type or rolling piston type compressor 301 used in a small-sized refrigeration and air-conditioning apparatus for home use has a characteristic that required power in each of a suction stroke, a compression stroke, and a discharge stroke is significantly different. If the necessary power in each stroke is not properly supplied, the compressor 301 will vibrate and cause damage to the piping. For this reason, control which suppresses vibration by controlling the instantaneous instantaneous speed of the electric motor for driving in each stroke to be constant is performed. As a result, the load of the rectifier circuit device according to the present invention has a pulsation with a cycle of changing each stroke. In addition, the occurrence of vibration is also related to the transition cycle of each stroke, and if the cycle is shortened, it has a characteristic that it is attenuated by the inertia effect due to the moment of inertia, and when the cycle is short, that is, when the motor rotation speed is high, It is not necessary to perform control for suppressing vibration, and it is possible to maintain a state in which vibration is small even with average speed control alone. In the case of only average speed control, the load on the DC side has less pulsation.

例えば、圧縮機301の回転数がある値を越える回転数領域においては、平均的な速度制御だけで駆動しても、圧縮機301の振動が少ない場合には、この回転数領域においては、瞬時速度制御は特に必要ではない。そして、平滑コンデンサ106に流入する電源電流にもその脈動の影響がなくなるので、本実施形態に係るチョッピング位相幅抽出器216Aは、上記所定の回転数値を超える場合、もしくはそれ以下のどちらの回転数で圧縮機301を駆動しているかにより、チョッピング状態の位相幅を減算器204にそのまま出力するか、予め設定された一定時間又は一定周期数における最大又は平均のチョッピング状態の位相幅を抽出して減算器204へ出力するか、を切り替える。   For example, in the rotational speed region where the rotational speed of the compressor 301 exceeds a certain value, even when the compressor 301 is driven only by average speed control and the vibration of the compressor 301 is small, in this rotational speed region, instantaneously Speed control is not particularly necessary. Since the power supply current flowing into the smoothing capacitor 106 is not affected by the pulsation, the chopping phase width extractor 216A according to the present embodiment has either the number of rotations that exceeds or is less than the predetermined rotation number. Depending on whether or not the compressor 301 is driven, the phase width of the chopping state is output to the subtractor 204 as it is, or the phase width of the maximum or average chopping state in a predetermined time or a predetermined number of cycles is extracted. Whether to output to the subtractor 204 is switched.

次いで、実施形態7の変形例について以下に説明する。   Next, a modification of the seventh embodiment will be described below.

実施形態7と同様の制御方法で、圧縮機301の回転数が高くなると、慣性効果により、瞬時瞬時の回転速度変動が減少し、瞬時瞬時の速度制御による圧縮機301へ供給する電力の脈動が減少していく。このため、瞬時速度制御が常に動作している場合でも、回転数が高い領域では、AC電源1側からみて、負荷の脈動の影響がほとんど関係しなくなっていく。この場合でも、チョッピング位相幅抽出器216Aが、圧縮機301の回転数が高い領域では、チョッピング状態の位相幅情報を減算器204へそのまま出力し、圧縮機301の回転数が低い領域では、予め設定された一定時間又は一定周期数における最大又は平均のチョッピング状態の位相幅を抽出して減算器204へ出力するように切り替えることで、電源高調波の低減と回路損失の両立をはかることができる。なお、これらの切り替えにおける回転数のしきい値の値は、圧縮機301の圧縮比や慣性モーメントなどの仕様緒元により変化する値である。例えば、チョッピング位相幅θwONもしくはチョッピングが休止状態になっている位相幅θwOFFが電源周期の毎回毎回変動する状態になるか否かで決定すればよい。In the same control method as in the seventh embodiment, when the rotation speed of the compressor 301 increases, the instantaneous instantaneous speed fluctuation decreases due to the inertia effect, and the pulsation of the power supplied to the compressor 301 by the instantaneous instantaneous speed control is reduced. It will decrease. For this reason, even when the instantaneous speed control is always operating, in the region where the rotational speed is high, the influence of the load pulsation becomes almost irrelevant as viewed from the AC power source 1 side. Even in this case, the chopping phase width extractor 216A outputs the phase width information of the chopping state to the subtractor 204 as it is in the region where the rotation speed of the compressor 301 is high, and in advance in the region where the rotation speed of the compressor 301 is low. By switching so that the phase width of the maximum or average chopping state in a set fixed time or fixed number of cycles is extracted and output to the subtracter 204, both reduction of power supply harmonics and circuit loss can be achieved. . Note that the threshold value of the rotation speed in these switchings is a value that changes depending on the specification specifications such as the compression ratio and the moment of inertia of the compressor 301. For example, the chopping phase width θw ON or the phase width θw OFF in which the chopping is in a suspend state may be determined based on whether or not the power supply cycle changes every time.

なお、圧縮機301を駆動する際の回転数に起因した振動発生の抑制が必要な場合に実行される瞬時速度制御の具体的な方法は種々提案されているが、その方法の差異は本発明には直接は関与しないので、詳細な説明は省略する。   Various specific methods of the instantaneous speed control that are executed when it is necessary to suppress the occurrence of vibration due to the rotation speed when the compressor 301 is driven have been proposed. Is not directly involved, and a detailed description is omitted.

このようにすることで、圧縮機301による脈動的な負荷がある場合でも、圧縮機301のモータの回転数指令Srotを用いることにより、脈動負荷の状況を推定できるので、脈動状況を直接検出することもなく、チョッピング状態の位相幅を抽出することができ、電源電圧の高調波の低減と回路損失の低減との両立をはかることができる。   In this way, even when there is a pulsating load due to the compressor 301, the state of the pulsating load can be estimated by using the rotation speed command Srot of the motor of the compressor 301, so the pulsating state is directly detected. Therefore, the phase width of the chopping state can be extracted, and both reduction of harmonics of the power supply voltage and reduction of circuit loss can be achieved.

なお、本実施形態においては、駆動状況判定器215の入力として圧縮機301の駆動回転数指令Scotとしたが、圧縮機301を駆動する際の回転数に起因した振動発生の抑制が必要な場合に実行される瞬時速度制御の有無を圧縮機制御回路302からの入力として、瞬時速度制御の有無に従い目標位相幅選択信号を目標位相幅選定器214とチョッピング位相幅抽出器216Aに出力しても、同様のチョッピング制御を行うことができる。   In the present embodiment, the drive rotation speed command Scot of the compressor 301 is used as the input of the drive status determination unit 215. However, it is necessary to suppress the occurrence of vibration due to the rotation speed when the compressor 301 is driven. Whether or not the instantaneous speed control to be executed is input as input from the compressor control circuit 302, and the target phase width selection signal is output to the target phase width selector 214 and the chopping phase width extractor 216A according to the presence or absence of the instantaneous speed control. Similar chopping control can be performed.

実施形態8.
図12Aは本発明の実施形態8に係る整流回路装置の制御回路100の第11の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。また、図12Bは本発明の実施形態8に係る整流回路装置の制御回路100の第12の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。
Embodiment 8. FIG.
FIG. 12A is a diagram for explaining the control operation according to the eleventh operation example of the control circuit 100 of the rectifier circuit device according to Embodiment 8 of the present invention, and shows the relationship between the AC voltage and the DC voltage after rectification. FIG. 5 is a signal waveform diagram showing a target current waveform to be controlled and an AC current after actual control. FIG. 12B is a diagram for explaining the control operation according to the twelfth operation example of the control circuit 100 of the rectifier circuit device according to the eighth embodiment of the present invention, in which the AC voltage and the DC voltage after rectification are calculated. It is a signal waveform diagram which shows a relationship, the target current waveform which should be controlled, and AC current after actually controlling.

実施形態8に係る制御回路100は、目標電流波形を正弦波以外の波形であって、例えば三角波にすることで、さらに回路損失を低減できることを特徴としている。特に、負荷が軽いときには、波形歪みが増加しても、高調波電流そのものは少ないので、さらに損失を低減することが可能である。   The control circuit 100 according to the eighth embodiment is characterized in that the circuit current can be further reduced by setting the target current waveform to a waveform other than a sine wave, for example, a triangular wave. In particular, when the load is light, even if the waveform distortion increases, the harmonic current itself is small, so that the loss can be further reduced.

図12Aの第11の動作例は、出力されるDC電圧が比較的低く、半導体スイッチ104がチョッピングされる位相幅θwONが所望の位相幅θwON よりも小さくなっている場合である。このときにも、AC電圧がDC電圧より高い位相期間が増加するので、AC電源1からリアクタ102とダイオードブリッジ105を経由してDC側へと流れ込む電流が増加する。このため、AC電流の波形が先鋭になり、AC電流の高調波成分が増加する。The eleventh operation example in FIG. 12A is a case where the output DC voltage is relatively low and the phase width θw ON where the semiconductor switch 104 is chopped is smaller than the desired phase width θw ON * . Also at this time, since the phase period in which the AC voltage is higher than the DC voltage increases, the current flowing from the AC power source 1 to the DC side via the reactor 102 and the diode bridge 105 increases. For this reason, the waveform of the AC current becomes sharp, and the harmonic component of the AC current increases.

一方、図12Bの第12の動作例は、出力されるDC電圧が第11の動作例に比較して高く、半導体スイッチ104がチョッピングされる位相幅θwONが所望の位相幅θwON よりも大きくなっている場合である。このときには、AC電圧がDC電圧より高い位相期間が減少するので、AC電源1からリアクタ102とダイオードブリッジ105を経由してDC側へと流れ込むAC電流も減少し、AC電流の高調波成分が減少する。しかし、図12Bの第12の動作例では、図3A及び図3Bと同様に、図12Aでの波形に比べて、半導体スイッチ104のチョッピングが行われている期間(位相幅)が増加しているため、回路の損失が増加してしまう。On the other hand, in the twelfth operation example of FIG. 12B, the output DC voltage is higher than that in the eleventh operation example, and the phase width θw ON where the semiconductor switch 104 is chopped is higher than the desired phase width θw ON *. This is the case when it is getting bigger. At this time, since the phase period in which the AC voltage is higher than the DC voltage decreases, the AC current flowing from the AC power source 1 to the DC side via the reactor 102 and the diode bridge 105 also decreases, and the harmonic component of the AC current decreases. To do. However, in the twelfth operation example of FIG. 12B, the period (phase width) during which the chopping of the semiconductor switch 104 is performed is increased compared to the waveform in FIG. 12A, as in FIGS. 3A and 3B. As a result, circuit loss increases.

実施形態8においては、好ましくは、図12A及び図12Bに示すように、目標電流波形の瞬時の絶対値は、時間経過とともに、AC電圧の0度(開始点)から180度(終了点)までの期間の前半の期間において、一定の傾きで単調増加した後、所定の中間点(90度よりも小さい角度)から一定の傾きで単調減少し、その後終了点までゼロになる区間を有する三角波形を用いる。   In the eighth embodiment, preferably, as shown in FIGS. 12A and 12B, the instantaneous absolute value of the target current waveform is from 0 degree (start point) to 180 degrees (end point) of the AC voltage with time. In the first half of the period, a triangular waveform having a section that monotonously increases with a certain slope, then monotonously decreases with a certain slope from a predetermined intermediate point (an angle smaller than 90 degrees), and then becomes zero until the end point. Is used.

なお、図12A及び図12Bにおいて、AC電圧の半周期で1つのチョッピング位相幅θwONが図示されているので、AC電圧の半周期で2つのチョッピング休止位相幅が図示されていることになる。従って、上述のように、2つのチョッピング休止位相幅のいずれかの位相幅、もしくは合計の位相幅に基づいてチョッピング制御してもよい。In FIGS. 12A and 12B, one chopping phase width θw ON is shown in the half cycle of the AC voltage, so two chopping pause phase widths are shown in the half cycle of the AC voltage. Therefore, as described above, chopping control may be performed based on one of the two chopping pause phase widths or the total phase width.

次いで、実施形態8の変形例に係る、図12A及び図12Bとは異なる別の形状を有する目標電流波形について、図13A〜図13Dを参照して以下に説明する。   Next, a target current waveform having another shape different from those in FIGS. 12A and 12B according to the modification of the eighth embodiment will be described below with reference to FIGS. 13A to 13D.

図13Aは本発明の実施形態8に係る整流回路装置の制御回路100の第13の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。また、図13Bは本発明の実施形態8に係る整流回路装置の制御回路100の第14の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。さらに、図13Cは本発明の実施形態8に係る整流回路装置の制御回路100の第15の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。また、図13Dは本発明の実施形態8に係る整流回路装置の制御回路100の第16の動作例に係る制御動作を説明するための図であって、AC電圧と整流後のDC電圧との関係と、制御すべき目標電流波形と、実際に制御した後のAC電流とを示す信号波形図である。   FIG. 13A is a diagram for explaining the control operation according to the thirteenth operation example of the control circuit 100 of the rectifier circuit device according to Embodiment 8 of the present invention, and shows the relationship between the AC voltage and the rectified DC voltage. FIG. 5 is a signal waveform diagram showing a target current waveform to be controlled and an AC current after actual control. FIG. 13B is a diagram for explaining the control operation according to the fourteenth operation example of the control circuit 100 of the rectifier circuit device according to Embodiment 8 of the present invention, in which the AC voltage and the DC voltage after rectification are calculated. It is a signal waveform diagram which shows a relationship, the target current waveform which should be controlled, and AC current after actually controlling. Further, FIG. 13C is a diagram for explaining the control operation according to the fifteenth operation example of the control circuit 100 of the rectifier circuit device according to the eighth embodiment of the present invention, in which the AC voltage and the rectified DC voltage are It is a signal waveform diagram which shows a relationship, the target current waveform which should be controlled, and AC current after actually controlling. FIG. 13D is a diagram for explaining the control operation according to the sixteenth operation example of the control circuit 100 of the rectifier circuit device according to the eighth embodiment of the present invention, in which the AC voltage and the DC voltage after rectification are calculated. It is a signal waveform diagram which shows a relationship, the target current waveform which should be controlled, and AC current after actually controlling.

図13Aの第13の動作例の目標電流波形は、図12Aの目標電流波形と比較して、単調減少する区間の代わりに、後半の90度を超える所定の角度(例えば110度)で瞬時にゼロにする区間(ゼロで一定の区間)を有するように構成した三角波形である。   The target current waveform of the thirteenth operation example of FIG. 13A is instantaneously at a predetermined angle (for example, 110 degrees) exceeding 90 degrees in the second half, instead of the monotonously decreasing period, as compared with the target current waveform of FIG. 12A. It is the triangular waveform comprised so that it may have the area (zero and constant area) to make it zero.

また、図13Bの第14の動作例の目標電流波形は、図13Aの目標電流波形と比較して、時間経過とともに、単調増加区間を正弦波状に増加させ、後半の90度を超える所定の角度(例えば110度)で瞬時にゼロになる区間(ゼロで一定の区間)を有する波形である。   The target current waveform in the fourteenth operation example of FIG. 13B is a predetermined angle exceeding 90 degrees in the latter half by increasing the monotonically increasing section as a sine wave with the passage of time as compared with the target current waveform of FIG. 13A. It is a waveform having a section (for example, a constant section at zero) that instantaneously becomes zero at (eg, 110 degrees).

さらに、図13Cの第15の動作例の目標電流波形は、図13Bの目標電流波形において制約条件を設けて、前半部の正弦波波形において90度より手前の中間点の角度(例えば70度)で瞬時にゼロにした波形である。   Further, the target current waveform of the fifteenth operation example of FIG. 13C is provided with a constraint condition in the target current waveform of FIG. 13B, and the angle of the intermediate point before 90 degrees (for example, 70 degrees) in the sine waveform of the first half. The waveform is instantaneously zeroed.

またさらに、図13Dの第16の動作例の目標電流波形は、図13Cの目標電流波形において、時間経過とともに、0度から第1の中間点までの所定期間ゼロ(ゼロで一定の区間)にし、その後第2の中間点まで単調増加させるように構成した波形である。   Furthermore, the target current waveform of the sixteenth operation example of FIG. 13D is zero (a constant period at zero) for a predetermined period from 0 degree to the first intermediate point with time in the target current waveform of FIG. 13C. Thereafter, the waveform is configured to monotonously increase to the second intermediate point.

図13C及び図13Dの動作例では、90度よりも手前で目標電流をゼロにしているが、ゼロにする位相よりも手前で半導体スイッチ104のチョッピング動作から、チョッピングが休止になる期間になるような負荷で使用すればよい。しかも、本動作例は、DC電圧がAC電圧の最高瞬時電圧よりも低いので、90度近傍では、AC電源1からリアクタ102とダイオードブリッジ105を経由して電流が流れ込むので、目標電流がゼロになってもAC電流がしばらくは流れ続けるため、高調波成分の少ない電流が高効率で実現できる。   In the operation examples of FIGS. 13C and 13D, the target current is set to zero before 90 degrees. However, the chopping operation of the semiconductor switch 104 is stopped from the chopping operation before the phase to be zero. It can be used with a heavy load. Moreover, in this operation example, since the DC voltage is lower than the maximum instantaneous voltage of the AC voltage, the current flows from the AC power source 1 through the reactor 102 and the diode bridge 105 in the vicinity of 90 degrees, so that the target current becomes zero. However, since AC current continues to flow for a while, a current with less harmonic components can be realized with high efficiency.

以上の各実施形態において、目標電流波形の単調増加又は単調減少において、一定である期間を含んでもよく、すなわち、実質的に単調増加又は実質的に単調減少させてもよい。ここで、「実質的に単調増加」とは、目標電流波形の位相θ1<θ2であるときに、f(θ1)≦f(θ2)の関係にある広義の単調増加をいい、言い換えれば、時間経過とともに、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように、実質的に単調増加することをいう。また、「実質的に単調減少」とは、目標電流波形の位相θ1<θ2であるときに、f(θ1)≧f(θ2)の関係にある広義の単調減少をいい、言い換えれば、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように、実質的に単調減少することをいう。   In each of the above embodiments, the target current waveform may be monotonously increased or decreased, and a certain period may be included, that is, the target current waveform may be substantially monotonically increased or substantially monotonously decreased. Here, “substantially monotonically increasing” means a monotonically increasing in a broad sense having a relationship of f (θ1) ≦ f (θ2) when the phase of the target current waveform is θ1 <θ2, in other words, time With the passage of time, it means at least increasing, or at least increasing and substantially monotonically increasing so as to be constant over a period of time. Further, “substantially monotonically decreasing” refers to a monotonic decreasing in a broad sense having a relation of f (θ1) ≧ f (θ2) when the phase θ1 <θ2 of the target current waveform, in other words, the passage of time In addition, it means to substantially decrease monotonically so as to at least decrease, or at least decrease and to be constant in a part period.

実施形態9.
図14は本発明の実施形態9に係る整流回路装置の構成を示す回路図である。実施形態9に係る整流回路装置は、AC電源1からのAC電圧を、リアクタ602を介して、半導体スイッチ604a、604b及びダイオード605a、605b、605c、605dで構成されたブリッジ回路で整流して、平滑コンデンサ106を介して負荷4を駆動することを特徴としている。本実施形態に係るチョッピング制御方法は、実施形態1に係る図1の制御回路100と同様であり、2つの半導体スイッチ604b、604dをチョッピング駆動信号Schを用いて同時に駆動する。
実施形態10.
図15は本発明の実施形態10に係る整流回路装置の構成を示す回路図である。実施形態10に係る整流回路装置は、AC電源1からのAC電圧を、リアクタ702を介して、半導体スイッチ704a、704b及びダイオード705a、705b、705c、705dで構成されたブリッジ回路で整流して、平滑コンデンサ106を介して負荷4を駆動することを特徴としている。本実施形態に係るチョッピング制御方法は、AC電源1からのAC電圧の極性に応じて、2つのチョッピング駆動信号Sch1,Sch2を用いて、いずれか一方の半導体スイッチ705a又は705bのみをチョッピング動作させる。例えば、AC電圧の極性がリアクタ702が接続されている側が高い期間であれば、チョッピング駆動信号Sch2を用いて半導体スイッチ704bをチョッピングし、AC電圧の極性がリアクタ702が接続されている側が低い期間であれば、チョッピング駆動信号Sch1を用いて半導体スイッチ704aをチョッピングする。
Embodiment 9. FIG.
FIG. 14 is a circuit diagram showing a configuration of a rectifier circuit device according to Embodiment 9 of the present invention. The rectifier circuit device according to the ninth embodiment rectifies an AC voltage from the AC power source 1 through a reactor 602 by a bridge circuit configured by semiconductor switches 604a and 604b and diodes 605a, 605b, 605c, and 605d, The load 4 is driven through the smoothing capacitor 106. The chopping control method according to the present embodiment is the same as that of the control circuit 100 of FIG. 1 according to the first embodiment, and the two semiconductor switches 604b and 604d are simultaneously driven using the chopping drive signal Sch.
Embodiment 10 FIG.
FIG. 15 is a circuit diagram showing a configuration of a rectifier circuit device according to Embodiment 10 of the present invention. The rectifier circuit device according to the tenth embodiment rectifies the AC voltage from the AC power source 1 through the reactor 702 with a bridge circuit configured by semiconductor switches 704a and 704b and diodes 705a, 705b, 705c, and 705d, The load 4 is driven through the smoothing capacitor 106. In the chopping control method according to the present embodiment, only one of the semiconductor switches 705a or 705b is chopped using two chopping drive signals Sch1 and Sch2 in accordance with the polarity of the AC voltage from the AC power supply 1. For example, if the AC voltage polarity is high on the side where the reactor 702 is connected, the semiconductor switch 704b is chopped using the chopping drive signal Sch2, and the AC voltage polarity is low on the side where the reactor 702 is connected. If so, the semiconductor switch 704a is chopped using the chopping drive signal Sch1.

なお、本実施形態では、半導体スイッチ704aと704bを同時にオンさせると、負荷4へのDC出力電圧を短絡することになるので、AC電圧の極性が反転する近傍では、どちらの半導体スイッチ704a,704bもオンしないように設定する場合がある。このような場合、図3A及び図3Bにおいては、チョッピングが休止状態に変化する位相が、0度及び180度近傍でも発生しえることになる。ただし、この場合は、DC出力電圧の短絡防止として、意図的にチョッピングを休止しているので、本発明に係るチョッピングが休止状態に変化した位相としての取り扱いをしないことで、容易に実現することができる。   In this embodiment, when the semiconductor switches 704a and 704b are turned on at the same time, the DC output voltage to the load 4 is short-circuited. Therefore, which of the semiconductor switches 704a and 704b is in the vicinity where the polarity of the AC voltage is reversed. May also be set not to turn on. In such a case, in FIGS. 3A and 3B, the phase in which the chopping is changed to the resting state can occur even in the vicinity of 0 degree and 180 degrees. However, in this case, since the chopping is intentionally suspended to prevent a short circuit of the DC output voltage, it is easily realized by not handling the chopping according to the present invention as a phase that has changed to a suspended state. Can do.

次いで、実施形態1〜10に係る整流回路装置で用いる電圧レベル比較器109の2値化処理について、図16A及び図16Bを参照して以下に説明する。   Next, binarization processing of the voltage level comparator 109 used in the rectifier circuit devices according to Embodiments 1 to 10 will be described below with reference to FIGS. 16A and 16B.

図16Aは本発明の実施形態1〜10に係る整流回路装置の電圧レベル比較器109の2値化処理の第1の動作例を説明するための図であって、AC電圧としきい値電圧Vthとの関係と、電圧レベル比較器109からの2値信号とを示す信号波形図である。また、図16Bは本発明の実施形態1〜10に係る整流回路装置の電圧レベル比較器109の2値化処理の第2の動作例を説明するための図であって、AC電圧としきい値電圧Vthとの関係と、電圧レベル比較器109からの2値信号とを示す信号波形図である。   FIG. 16A is a diagram for explaining a first operation example of the binarization process of the voltage level comparator 109 of the rectifier circuit device according to the first to tenth embodiments of the present invention, and illustrates an AC voltage and a threshold voltage Vth. And a binary waveform signal from the voltage level comparator 109. FIG. FIG. 16B is a diagram for explaining a second operation example of the binarization processing of the voltage level comparator 109 of the rectifier circuit device according to Embodiments 1 to 10 of the present invention. It is a signal waveform diagram showing the relationship with the voltage Vth and the binary signal from the voltage level comparator 109.

すなわち、図16A及び図16Bは、AC電圧が一定のレベル以上か否かの情報から電圧位相を検出する方法を示す。この情報はAC電圧の瞬時電圧がしきい値を超えているか否かを2値信号として得る。すなわち、電圧レベル比較器109は、AC電圧をしきい値電圧Vthと比較し、AC電圧がしきい値電圧Vth以上のときハイレベル信号を出力する一方、AC電圧がしきい値電圧Vth未満のときローレベル信号を出力する。   That is, FIGS. 16A and 16B show a method of detecting a voltage phase from information on whether or not the AC voltage is equal to or higher than a certain level. This information obtains as a binary signal whether or not the instantaneous voltage of the AC voltage exceeds the threshold value. That is, the voltage level comparator 109 compares the AC voltage with the threshold voltage Vth and outputs a high level signal when the AC voltage is equal to or higher than the threshold voltage Vth, while the AC voltage is lower than the threshold voltage Vth. When a low level signal is output.

ここで、しきい値電圧Vthが変動しても2値信号の周期は電源周波数と同一であり、2値信号のハイレベル側又はローレベル側の中点を求めれば、AC電圧位相の90度又は270度の時間を知ることができる。また、AC電圧位相の90度と270度の中点は180度及び0度の位相になる。このようにして得られた情報を、PLLなどを用いて逓倍すれば、瞬時瞬時の位相を正確に知ることができる。   Here, even if the threshold voltage Vth fluctuates, the cycle of the binary signal is the same as the power supply frequency. If the midpoint of the high level side or low level side of the binary signal is obtained, the AC voltage phase is 90 degrees. Or you can know the time of 270 degrees. Further, the midpoints of 90 degrees and 270 degrees of the AC voltage phase are 180 degrees and 0 degrees. If the information thus obtained is multiplied using a PLL or the like, the instantaneous instantaneous phase can be accurately known.

例えば、360逓倍すれば、1つのパルスが1度相当になり、このパルスを計数すれば、単位が度の位相情報を得ることができる。そして、得られた位相情報で、その瞬時瞬時の目標電流波形を呼び出せばよい。その他のレベル比較から得られた2値情報を用いて位相を検出する方法については、例えば、本発明者が開示した特許文献4にも提案されており、特に限定されない。   For example, if it is multiplied by 360, one pulse corresponds to 1 degree, and if this pulse is counted, phase information in units of degrees can be obtained. Then, the instantaneous instantaneous target current waveform may be called from the obtained phase information. Other methods for detecting the phase using binary information obtained from level comparison have been proposed in, for example, Patent Document 4 disclosed by the present inventor, and are not particularly limited.

本実施形態を用いることにより、DC電圧の検出精度に誤差があっても、チョッピング動作を行っている位相幅が、所望の位相幅になるようにDC電圧を相対的に調整するので、同様の電流波形になり、常に損失が少なく、かつ高調波電流が少ない整流動作が実現される。   By using this embodiment, even if there is an error in the DC voltage detection accuracy, the DC voltage is relatively adjusted so that the phase width in which the chopping operation is performed becomes a desired phase width. A current waveform is obtained, and a rectification operation with always low loss and low harmonic current is realized.

実施形態11.
図17は本発明の実施形態11に係る整流回路装置の制御回路100の詳細構成を示すブロック図である。実施形態11に係る整流回路装置の制御回路100は、実施形態1に係る図2の制御回路100と比較して、DC電圧検出器110と減算器206との間に、AD変換器230及びLPF演算器231とを挿入したことを特徴とし、デジタル演算で実施する場合に特に有効な実施形態を提供する。以下、図2の制御回路100との相違点について説明する。
Embodiment 11. FIG.
FIG. 17 is a block diagram showing a detailed configuration of the control circuit 100 of the rectifier circuit device according to Embodiment 11 of the present invention. The control circuit 100 of the rectifier circuit device according to the eleventh embodiment includes an AD converter 230 and an LPF between the DC voltage detector 110 and the subtractor 206, as compared with the control circuit 100 of FIG. The present invention is characterized in that an arithmetic unit 231 is inserted, and provides an embodiment that is particularly effective when implemented by digital computation. Hereinafter, differences from the control circuit 100 of FIG. 2 will be described.

図17において、DC電圧検出器110により検出されたDC電圧を示すアナログ信号は、AC電源1の周波数よりも十分に高いサンプリング周波数でAD変換するAD変換器230により、AD変換値Vadを示すデジタル信号に変換された後、低域通過フィルタ特性を有する演算(詳細後述)を行うLPF演算器231によりLPF演算され、その演算結果の信号(LPF演算値Vdca)は減算器206に出力される。ここで、例えば、AC電源1の周波数は60Hzであり、サンプリング周波数は600kHzである。   In FIG. 17, an analog signal indicating a DC voltage detected by the DC voltage detector 110 is converted into a digital signal indicating an AD conversion value Vad by an AD converter 230 that performs AD conversion at a sampling frequency sufficiently higher than the frequency of the AC power supply 1. After being converted into a signal, an LPF operation is performed by an LPF operation unit 231 that performs an operation (described later in detail) having a low-pass filter characteristic, and a signal (LPF operation value Vdca) as a result of the operation is output to the subtracter 206. Here, for example, the frequency of the AC power source 1 is 60 Hz, and the sampling frequency is 600 kHz.

図18は図17のLPF演算器231の詳細構成を示すブロック図である。図18において、AD変換器230からのAD変換値を示す信号は加算器253に入力される。加算器253は入力されるAD変換値を示す信号と、定数乗算器251からの信号とを加算して加算結果であるLPF演算値Vdcaを示す信号を減算器206に出力するとともに、1つのクロック時間だけ遅延する遅延器252を介して定数乗算器251に出力する。定数乗算器251は入力される信号に対して所定の定数(2−1)/(2)を乗算して乗算結果を示す信号を加算器253に出力する。図18のLPF演算器231による演算を、入力をX(j)、出力をY(j)とし、時系列の漸化式で表現すると、次式(1)のようになる。FIG. 18 is a block diagram showing a detailed configuration of the LPF calculator 231 of FIG. In FIG. 18, a signal indicating the AD conversion value from the AD converter 230 is input to the adder 253. The adder 253 adds the signal indicating the input AD conversion value and the signal from the constant multiplier 251 to output a signal indicating the LPF operation value Vdca as an addition result to the subtractor 206 and one clock. The data is output to the constant multiplier 251 through a delay device 252 that is delayed by time. The constant multiplier 251 multiplies the input signal by a predetermined constant (2 n −1) / (2 n ) and outputs a signal indicating the multiplication result to the adder 253. When the calculation by the LPF calculator 231 in FIG. 18 is expressed by a time series recursion formula with an input X (j) and an output Y (j), the following formula (1) is obtained.

[数1]
Y(j+1)←[(2−1)/(2)]×Y(j)+X(j) (1)
[Equation 1]
Y (j + 1) ← [(2 n −1) / (2 n )] × Y (j) + X (j) (1)

このLPF演算処理は、演算周期の「2」倍の時定数を有する一次型の低域通過フィルタであり、かつ、振幅が「2」倍になる。したがって、この演算を実行することにより、AD変換値Vadに小数点以下のnビットの情報が追加される。This LPF calculation process is a first-order low-pass filter having a time constant “2 n ” times the calculation cycle, and the amplitude is “2 n ” times. Therefore, by executing this calculation, n-bit information below the decimal point is added to the AD conversion value Vad.

図19は図17の整流回路装置の動作を示す図であって、AC電源1からのAC電流Iacと、DC電圧Vdcと、AD変換器230のAD変換値Vad(上記DC電圧Vdcを点線で示す。)とを示す信号波形図である。すなわち、図19は、単相ACの整流回路で低域通過フィルタ処理を行うことにより、電圧検出精度が向上できる動作原理を示す。   FIG. 19 is a diagram illustrating the operation of the rectifier circuit device of FIG. 17, in which the AC current Iac from the AC power source 1, the DC voltage Vdc, and the AD conversion value Vad of the AD converter 230 (the DC voltage Vdc is indicated by a dotted line). FIG. That is, FIG. 19 shows an operation principle that can improve the voltage detection accuracy by performing the low-pass filter process with a single-phase AC rectifier circuit.

単相AC電源1からのAC電圧にはゼロの区間があり、瞬時瞬時の電力が一定でないため、平滑コンデンサ106を用いても、DC電圧には電源周波数の2倍の周波数を有する変動が残る。この変動を少なくするには、平滑コンデンサ106のコンデンサ容量を無限に大きくする必要があり、現実的には不可能である。   Since the AC voltage from the single-phase AC power source 1 has a zero interval and the instantaneous instantaneous power is not constant, even if the smoothing capacitor 106 is used, the DC voltage still has a fluctuation having a frequency twice the power source frequency. . In order to reduce this fluctuation, it is necessary to increase the capacitor capacity of the smoothing capacitor 106 infinitely, which is practically impossible.

図19(c)は、DC電圧Vdc(点線で示す。)をAC電源1の周波数よりも十分に高いサンプリング周波数でAD変換した場合のAD変換値Vadとを示す。瞬時瞬時のDC電圧Vdcに応じて、得られるAD変換値Vad(デジタル値)はK,K+1,K+2,K+3,…の値をとる。ここで、AD変換値Vadに対して低域通過フィルタ演算を行うと、図19の場合には、(K+1)と(K+2)の間の値に収束する。さらに、図18で示したように、低域通過フィルタ演算として2倍する機能を含んでいるため、{(K+1)×2}と{(K+2)×2}との間の値(整数値)が得られる。つまり、AD変換器230の分解能に対して、小数点以下のnビットの情報が追加されて、分解能が改善されたことになる。なお、DC電圧Vdcに電源周波数の2倍の周波数を有する変動が全く無く、図19(c)の平均値のような場合には、AD変換値Vadは常に(K+1)になり、LPF演算をしても、分解能を改善することはできない。すなわち、本手法は、単相ACの整流回路装置により、その効果を発揮することができる。FIG. 19C shows an AD conversion value Vad when the DC voltage Vdc (indicated by a dotted line) is AD converted at a sampling frequency sufficiently higher than the frequency of the AC power supply 1. In accordance with the instantaneous instantaneous DC voltage Vdc, the obtained AD conversion value Vad (digital value) takes values of K, K + 1, K + 2, K + 3,. Here, when the low-pass filter operation is performed on the AD conversion value Vad, the value converges to a value between (K + 1) and (K + 2) in the case of FIG. Further, as shown in FIG. 18, since it includes a function of multiplying 2 n as a low-pass filter operation, a value between {(K + 1) × 2 n } and {(K + 2) × 2 n } ( Integer value). That is, the resolution is improved by adding n bits of information after the decimal point to the resolution of the AD converter 230. When the DC voltage Vdc has no fluctuation having a frequency twice the power supply frequency and is the average value in FIG. 19C, the AD conversion value Vad is always (K + 1), and the LPF calculation is performed. However, the resolution cannot be improved. In other words, this method can exert its effect by a single-phase AC rectifier circuit device.

変形例及び補足説明.
実施形態1に係る図2の減算器206において、指令電圧VdcにもAD変換器230と同等の分解能を有する必要があるが、指令電圧Vdcは情報のみであるため、上記と同様に分解能を高めておくことは、容易に実現できる。
Modifications and supplementary explanation.
In the subtractor 206 of FIG. 2 according to the first embodiment, the command voltage Vdc * needs to have the same resolution as that of the AD converter 230. However, since the command voltage Vdc * is information only, the resolution is similar to the above. It is easy to increase the value.

また、LPF演算では2の累乗を用いる事例で説明したが、定数乗算器251の定数を0から1の間の値に設定すれば、同様にLPF演算を実現することができる。また、図19の動作原理から明らかなように、LPF演算が図18で示した方法以外の手法でも同様の効果を得ることができる。   In the LPF operation, the power of 2 has been described as an example. However, if the constant of the constant multiplier 251 is set to a value between 0 and 1, the LPF operation can be similarly realized. Further, as apparent from the operation principle of FIG. 19, the same effect can be obtained even if the LPF calculation is a method other than the method shown in FIG.

実施形態11に係るAD変換器230の分解能が粗い場合でも、きめ細かい電圧情報を得ることができるので、DC電圧Vdcを高精度に調節することができ、常に損失が少なく、かつ、高調波電流が少ない整流動作が実現される。また、本実施形態11に係る手法は、これまで説明した実施形態1〜10を組み合わせて実施することが可能である。   Even when the resolution of the AD converter 230 according to the eleventh embodiment is rough, fine voltage information can be obtained, so that the DC voltage Vdc can be adjusted with high accuracy, the loss is always small, and the harmonic current is small. Less rectification operation is realized. The technique according to the eleventh embodiment can be implemented by combining the first to tenth embodiments described so far.

なお、全ての実施形態に共通することとして、チョッピングが休止状態からチョッピング状態に変化する際に、回路の揺らぎやノイズにより、一瞬だけ休止状態に再度変化する場合があるが、これについては、本発明でのチョッピングが休止状態に変化した位相としての取り扱いをしないことで、容易に実現することができる。   In addition, as common to all the embodiments, when chopping changes from the resting state to the chopping state, it may change again to the resting state for a moment due to circuit fluctuations or noise. The chopping in the invention can be easily realized by not handling as a phase changed to a dormant state.

さらに、本発明に係る実施形態において、AC電圧位相検出器201においてAC電圧の位相を検出してそれを基準としてチョッピング位相幅を検出しているが、本発明はこれに限らず、AC電源1の周波数が固定されている場合には、AC電源1のゼロクロスなどの情報に基づいてチョッピング位相幅を検出してもよい。また、チョッピング位相幅を検出するときに、チョッピング手法の一例であるPWM制御を実現するキャリア信号のパルス数で計数することでチョッピング位相幅の時間を計測してもよい。   Furthermore, in the embodiment according to the present invention, the AC voltage phase detector 201 detects the phase of the AC voltage and detects the chopping phase width based on the detected phase. However, the present invention is not limited to this, and the AC power source 1 If the frequency is fixed, the chopping phase width may be detected based on information such as zero crossing of the AC power supply 1. Further, when detecting the chopping phase width, the time of the chopping phase width may be measured by counting with the number of pulses of the carrier signal that realizes the PWM control which is an example of the chopping technique.

以上詳述したように、本発明に係る整流回路装置は、高調波電流の抑制と回路損失の低減を両立することが可能となるので、圧縮機により冷媒を圧縮することによりヒートポンプを構成し、冷房、暖房、あるいは食品などの冷凍を行うもの等の用途にも適用できる。   As described above in detail, the rectifier circuit device according to the present invention can achieve both suppression of harmonic current and reduction of circuit loss, so that a heat pump is configured by compressing refrigerant with a compressor, The present invention can also be applied to applications such as cooling, heating, or freezing foods.

1…交流電源、
4…負荷、
100,111,112…制御回路、
102,602,702…リアクタ、
103…電流検出器、
104,604a,604b,704a,704b…半導体スイッチ、
105…ダイオードブリッジ回路、
106…平滑コンデンサ、
109…電圧レベル比較器、
110…DC電圧検出器、
201…AC電圧位相検出器、
202…目標電流波形形成器、
203…目標位相幅設定器、
204,206,209…減算器、
205…位相幅補償演算器、
207…Vdc補償演算器、
208…乗算器、
210…Iac補償演算器、
211…パルス幅変調器、
212…チョッピング位相幅検出器、
213…入力状況判定器、
213a…入力電流変動判定値設定器、
214,214A…目標位相幅選定器、
214m,214Am…内蔵テーブルメモリ、
215…駆動状況判定器、
216,216A…チョッピング位相幅抽出器、
230…AD変換器、
231…低域通過フィルタ演算器、
251…定数乗算器、
252…遅延器、
253…加算器、
300…圧縮駆動部、
301…圧縮機、
302…圧縮機制御回路、
605a〜605d,705a〜705d…ダイオード。
1 ... AC power supply,
4 ... Load,
100, 111, 112 ... control circuit,
102,602,702 ... reactor,
103 ... current detector,
104, 604a, 604b, 704a, 704b ... semiconductor switch,
105. Diode bridge circuit,
106: smoothing capacitor,
109 ... voltage level comparator,
110 ... DC voltage detector,
201 ... AC voltage phase detector,
202 ... target current waveform former,
203 ... Target phase width setting device,
204, 206, 209 ... subtractor,
205 ... Phase width compensation calculator,
207 ... Vdc compensation calculator,
208 ... multiplier,
210 ... Iac compensation calculator,
211 ... pulse width modulator,
212 ... chopping phase width detector,
213... Input status determination device,
213a: Input current fluctuation judgment value setting device,
214, 214A ... Target phase width selector,
214m, 214Am ... built-in table memory,
215 ... Driving status determiner,
216, 216A ... Chopping phase width extractor,
230: AD converter,
231 ... Low-pass filter computing unit,
251 ... Constant multiplier,
252 ... delay device,
253 ... Adder,
300 ... compression drive unit,
301 ... Compressor,
302 ... compressor control circuit,
605a to 605d, 705a to 705d, diodes.

Claims (20)

半導体スイッチをチョッピング動作させることにより、単相交流電源の出力端子をリアクタを介して短絡又は開放し、前記単相交流電源から前記リアクタを介して供給される交流電圧を直流電圧に整流して負荷に供給する整流回路装置であって、
前記交流電圧の波形と同一周波数の目標電流波形を形成する波形形成手段と、
前記単相交流電源から流れる交流電流を検出する電流検出手段と、
前記直流電圧を検出する電圧検出手段と、
前記検出された交流電流の波形が実質的に前記目標電流波形となるように前記半導体スイッチのチョッピング動作を制御する第1の制御手段と、
前記検出された直流電圧が実質的に所定の目標直流電圧となるように前記目標電流波形の振幅を制御する第2の制御手段と、
前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御する第3の制御手段とを備えたことを特徴とする整流回路装置。
By chopping the semiconductor switch, the output terminal of the single-phase AC power supply is short-circuited or opened via the reactor, and the AC voltage supplied from the single-phase AC power supply via the reactor is rectified into a DC voltage and loaded. A rectifier circuit device for supplying to
Waveform forming means for forming a target current waveform having the same frequency as the waveform of the AC voltage;
Current detecting means for detecting an alternating current flowing from the single-phase AC power source;
Voltage detecting means for detecting the DC voltage;
First control means for controlling the chopping operation of the semiconductor switch so that the waveform of the detected alternating current substantially becomes the target current waveform;
Second control means for controlling the amplitude of the target current waveform such that the detected DC voltage is substantially a predetermined target DC voltage;
The predetermined target DC voltage is controlled so that a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state is substantially a predetermined phase width. A rectifier circuit device comprising a third control means.
前記所定の位相幅は、前記負荷の電気的特性に依存して変更して設定されることを特徴とする請求項1記載の整流回路装置。   The rectifier circuit device according to claim 1, wherein the predetermined phase width is changed and set depending on an electrical characteristic of the load. 前記負荷の電気的特性は、前記交流電流の変動幅、もしくは前記負荷が圧縮機であるときの圧縮機モータへの回転数指令であることを特徴とする請求項2記載の整流回路装置。   3. The rectifier circuit device according to claim 2, wherein the electrical characteristic of the load is a fluctuation range of the alternating current or a rotational speed command to a compressor motor when the load is a compressor. 前記第3の制御手段は、前記交流電圧の極性が固定されている期間内において、複数の前記チョッピング動作位相幅又は複数の前記チョッピング休止位相幅があるときに、当該期間内のいずれかの位相幅、もしくは、合計の位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御することを特徴とする請求項1乃至3のうちのいずれか1つに記載の整流回路装置。   When the third control means has a plurality of the chopping operation phase widths or a plurality of the chopping pause phase widths within a period in which the polarity of the AC voltage is fixed, any phase in the period is included. The rectification according to any one of claims 1 to 3, wherein the predetermined target DC voltage is controlled so that a width or a total phase width is substantially a predetermined phase width. Circuit device. 前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の中間点までは、時間経過とともに、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(b)前記中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする請求項1乃至4のうちのいずれか1つに記載の整流回路装置。
The target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined intermediate point, it increases at least over time, or at least increases and increases substantially at least monotonously so as to be constant over a period of time,
(B) A period from the intermediate point to the end point that has at least decreased with time, or at least decreased and substantially monotonically decreased to be constant in a certain period, and then has a period that becomes zero. The rectifier circuit device according to any one of claims 1 to 4, wherein the rectifier circuit device is set.
前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の第1の中間点までは、時間経過とともに、ゼロとなる期間を有し、
(b)前記第1の中間点から所定の第2の中間点までは、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(c)前記第2の中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする請求項1乃至4のうちのいずれか1つに記載の整流回路装置。
The target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined first intermediate point, there is a period that becomes zero with time,
(B) from the first intermediate point to the predetermined second intermediate point at least increases or at least increases and substantially monotonically increases to be constant over a period of time;
(C) from the second intermediate point to the end point, a time period that is at least decreased with time, or at least decreased and substantially monotonically decreased so as to be constant in a certain period, and then becomes zero. The rectifier circuit device according to any one of claims 1 to 4, wherein the rectifier circuit device is set to have.
前記交流電圧を所定のしきい値電圧と比較することにより2値信号を発生する位相検出手段をさらに備え、
前記波形形成手段は、前記2値信号に基づいて前記交流電圧の周期及び位相を検出し、当該検出された交流電圧の周期及び位相に基づいて、前記交流電圧の波形と同一周波数の目標電流波形を形成し、
前記第3の制御手段は、前記2値信号に基づいて、前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅を検出することを特徴とする請求項1乃至5のうちのいずれか1つに記載の整流回路装置。
Phase detection means for generating a binary signal by comparing the alternating voltage with a predetermined threshold voltage;
The waveform forming means detects a period and a phase of the AC voltage based on the binary signal, and a target current waveform having the same frequency as the waveform of the AC voltage based on the detected period and phase of the AC voltage. Form the
The third control means detects, based on the binary signal, a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state. The rectifier circuit device according to claim 1, wherein the rectifier circuit device is a rectifier circuit device.
前記整流回路装置はさらに、
前記電圧検出手段と前記第2の制御手段との間に設けられ、前記検出された直流電圧をデジタル電圧にAD変換するAD変換手段と、
前記AD変換手段と前記第2の制御手段との間に設けられ、前記デジタル電圧に対して低域通過フィルタ演算を行った後、当該演算結果の電圧を前記第2の制御手段に前記検出された直流電圧として出力する演算手段とを備えたことを特徴とする請求項1乃至7のうちのいずれか1つに記載の整流回路装置。
The rectifier circuit device further includes
AD conversion means provided between the voltage detection means and the second control means, and AD-converts the detected DC voltage into a digital voltage;
Provided between the AD conversion means and the second control means, and after performing a low- pass filter operation on the digital voltage, the voltage of the calculation result is detected by the second control means. The rectifier circuit device according to claim 1, further comprising arithmetic means for outputting as a direct current voltage.
前記AD変換手段のサンプリング周波数は、前記単相交流電源の周波数よりも十分に高くなるように設定されたことを特徴とする請求項8記載の整流回路装置。   9. The rectifier circuit device according to claim 8, wherein a sampling frequency of the AD conversion means is set to be sufficiently higher than a frequency of the single-phase AC power supply. 前記低域通過フィルタ演算は、直前の演算結果に「(2−1)/(2)」なる係数(nは整数である。)を乗算した後、入力されたデジタル電圧と加算し、当該加算結果の値を次の演算結果として用いて実行されることを特徴とする請求項8又は9記載の整流回路装置。 The low-pass filter calculation is performed by multiplying the immediately preceding calculation result by a coefficient “(2 n −1) / (2 n )” (n is an integer), and then adding the input digital voltage. The rectifier circuit device according to claim 8, wherein the rectifier circuit device is executed using the value of the addition result as a next calculation result. 半導体スイッチをチョッピング動作させることにより、単相交流電源の出力端子をリアクタを介して短絡又は開放し、前記単相交流電源から前記リアクタを介して供給される交流電圧を直流電圧に整流して負荷に供給する整流回路装置のための制御回路において、
上記制御回路は、
前記交流電圧の波形と同一周波数の目標電流波形を形成する波形形成手段と、
前記単相交流電源から流れる交流電流の波形が実質的に前記目標電流波形となるように前記半導体スイッチのチョッピング動作を制御する第1の制御手段と、
前記直流電圧が実質的に所定の目標直流電圧となるように前記目標電流波形の振幅を制御する第2の制御手段と、
前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御する第3の制御手段とを備えたことを特徴とする制御回路。
By chopping the semiconductor switch, the output terminal of the single-phase AC power supply is short-circuited or opened via the reactor, and the AC voltage supplied from the single-phase AC power supply via the reactor is rectified into a DC voltage and loaded. In a control circuit for a rectifier circuit device supplied to
The control circuit is
Waveform forming means for forming a target current waveform having the same frequency as the waveform of the AC voltage;
First control means for controlling a chopping operation of the semiconductor switch so that a waveform of an alternating current flowing from the single-phase alternating current power supply substantially becomes the target current waveform;
Second control means for controlling the amplitude of the target current waveform so that the DC voltage substantially becomes a predetermined target DC voltage;
The predetermined target DC voltage is controlled so that a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state is substantially a predetermined phase width. And a third control means.
前記所定の位相幅は、前記負荷の電気的特性に依存して変更して設定されることを特徴とする請求項11記載の制御回路。   12. The control circuit according to claim 11, wherein the predetermined phase width is changed and set depending on electrical characteristics of the load. 前記負荷の電気的特性は、前記交流電流の変動幅、もしくは前記負荷が圧縮機であるときの圧縮機モータへの回転数指令であることを特徴とする請求項12記載の制御回路。   13. The control circuit according to claim 12, wherein the electrical characteristic of the load is a fluctuation range of the alternating current or a rotational speed command to a compressor motor when the load is a compressor. 前記第3の制御手段は、前記交流電圧の極性が固定されている期間内において、複数の前記チョッピング動作位相幅又は複数の前記チョッピング休止位相幅があるときに、当該期間内のいずれかの位相幅、もしくは、合計の位相幅が実質的に所定の位相幅となるように前記所定の目標直流電圧を制御することを特徴とする請求項11乃至13のうちのいずれか1つに記載の制御回路。   When the third control means has a plurality of the chopping operation phase widths or a plurality of the chopping pause phase widths within a period in which the polarity of the AC voltage is fixed, any phase in the period is included. 14. The control according to claim 11, wherein the predetermined target DC voltage is controlled such that a width or a total phase width is substantially a predetermined phase width. circuit. 前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の中間点までは、時間経過とともに、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(b)前記中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする請求項11乃至14のうちのいずれか1つに記載の制御回路。
The target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined intermediate point, it increases at least over time, or at least increases and increases substantially at least monotonously so as to be constant over a period of time,
(B) A period from the intermediate point to the end point that has at least decreased with time, or at least decreased and substantially monotonically decreased to be constant in a certain period, and then has a period that becomes zero. The control circuit according to claim 11, wherein the control circuit is set.
前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記交流電圧の極性が固定されている期間内において、
(a)当該期間の開始点から、所定の第1の中間点までは、時間経過とともに、ゼロとなる期間を有し、
(b)前記第1の中間点から所定の第2の中間点までは、少なくとも増加し、もしくは少なくとも増加しかつ一部期間で一定であるように実質的に単調増加し、
(c)前記第2の中間点から終了点までに、時間経過とともに、少なくとも減少し、もしくは少なくとも減少しかつ一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定されたことを特徴とする請求項11乃至14のうちのいずれか1つに記載の制御回路。
The target current waveform has an instantaneous absolute value of the target current waveform within a period in which the polarity of the AC voltage is fixed.
(A) From the starting point of the period to the predetermined first intermediate point, there is a period that becomes zero with time,
(B) from the first intermediate point to the predetermined second intermediate point at least increases or at least increases and substantially monotonically increases to be constant over a period of time;
(C) from the second intermediate point to the end point, a time period that is at least decreased with time, or at least decreased and substantially monotonically decreased so as to be constant in a certain period, and then becomes zero. The control circuit according to claim 11, wherein the control circuit is configured to have a control circuit.
上記整流回路装置は、前記交流電圧を所定のしきい値電圧と比較することにより2値信号を発生する位相検出手段をさらに備え、
前記波形形成手段は、前記2値信号に基づいて前記交流電圧の周期及び位相を検出し、当該検出された交流電圧の周期及び位相に基づいて、前記交流電圧の波形と同一周波数の目標電流波形を形成し、
前記第3の制御手段は、前記2値信号に基づいて、前記半導体スイッチがチョッピング動作状態であるチョッピング動作位相幅、もしくは、前記半導体スイッチがチョッピング休止状態であるチョッピング休止位相幅を検出することを特徴とする請求項11乃至15のうちのいずれか1つに記載の制御回路。
The rectifier circuit device further includes phase detection means for generating a binary signal by comparing the AC voltage with a predetermined threshold voltage,
The waveform forming means detects a period and a phase of the AC voltage based on the binary signal, and a target current waveform having the same frequency as the waveform of the AC voltage based on the detected period and phase of the AC voltage. Form the
The third control means detects, based on the binary signal, a chopping operation phase width in which the semiconductor switch is in a chopping operation state or a chopping suspension phase width in which the semiconductor switch is in a chopping suspension state. 16. The control circuit according to claim 11, wherein the control circuit is any one of claims 11 to 15.
前記制御回路はさらに、
前記直流電圧を検出する電圧検出手段と前記第2の制御手段との間に設けられ、前記直流電圧をデジタル電圧にAD変換するAD変換手段と、
前記AD変換手段と前記第2の制御手段との間に設けられ、前記デジタル電圧に対して低域通過フィルタ演算を行った後、当該演算結果の電圧を前記第2の制御手段に前記直流電圧として出力する演算手段とを備えたことを特徴とする請求項11乃至17のうちのいずれか1つに記載の制御回路。
The control circuit further includes
AD conversion means provided between the voltage detection means for detecting the DC voltage and the second control means, and AD-converts the DC voltage into a digital voltage;
Provided between the AD conversion means and the second control means, and after performing a low-pass filter operation on the digital voltage, the voltage of the calculation result is sent to the second control means to the DC voltage The control circuit according to claim 11, further comprising: an arithmetic unit that outputs the control circuit as a control circuit.
前記AD変換手段のサンプリング周波数は、前記単相交流電源の周波数よりも十分に高くなるように設定されたことを特徴とする請求項18記載の制御回路。   19. The control circuit according to claim 18, wherein the sampling frequency of the AD conversion means is set to be sufficiently higher than the frequency of the single-phase AC power supply. 前記低域通過フィルタ演算は、直前の演算結果に「(2−1)/(2)」なる係数(nは整数である。)を乗算した後、入力されたデジタル電圧と加算し、当該加算結果の値を次の演算結果として用いて実行されることを特徴とする請求項18又は19記載の制御回路。 The low-pass filter calculation is performed by multiplying the immediately preceding calculation result by a coefficient “(2 n −1) / (2 n )” (n is an integer), and then adding the input digital voltage. 20. The control circuit according to claim 18, wherein the control circuit is executed using a value of the addition result as a next calculation result.
JP2012523508A 2010-07-08 2011-05-30 Rectifier circuit device Active JP5830691B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012523508A JP5830691B2 (en) 2010-07-08 2011-05-30 Rectifier circuit device

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP2010155651 2010-07-08
JP2010155651 2010-07-08
JP2010236166 2010-10-21
JP2010236166 2010-10-21
PCT/JP2011/002996 WO2012004927A1 (en) 2010-07-08 2011-05-30 Rectifier circuit device
JP2012523508A JP5830691B2 (en) 2010-07-08 2011-05-30 Rectifier circuit device

Publications (2)

Publication Number Publication Date
JPWO2012004927A1 JPWO2012004927A1 (en) 2013-09-02
JP5830691B2 true JP5830691B2 (en) 2015-12-09

Family

ID=45440923

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012523508A Active JP5830691B2 (en) 2010-07-08 2011-05-30 Rectifier circuit device

Country Status (5)

Country Link
JP (1) JP5830691B2 (en)
KR (1) KR20130031379A (en)
CN (1) CN103004075B (en)
BR (1) BR112013000139A2 (en)
WO (1) WO2012004927A1 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014034003A1 (en) * 2012-08-30 2014-03-06 パナソニック株式会社 Control device for rectifier circuit device and rectifier circuit device
JP5930064B2 (en) * 2012-11-13 2016-06-08 トヨタ自動車株式会社 Boost converter controller
EP3628946A1 (en) 2013-03-25 2020-04-01 LG Electronics Inc. Refrigerator
JP6340591B2 (en) * 2014-06-26 2018-06-13 パナソニックIpマネジメント株式会社 Rectifier circuit device and control circuit for rectifier circuit device
EP3200336B1 (en) * 2014-09-26 2023-10-04 Mitsubishi Electric Corporation Power conversion device
TWI640146B (en) 2017-02-06 2018-11-01 圓展科技股份有限公司 Intelligent charging system and intelligent charging method

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10337031A (en) * 1997-05-30 1998-12-18 Toshiba Corp Dc power supply equipment
JP2008141901A (en) * 2006-12-05 2008-06-19 Matsushita Electric Ind Co Ltd Dc power supply unit

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4831508A (en) * 1987-10-20 1989-05-16 Computer Products Inc. Power supply system having improved input power factor
JP3695382B2 (en) * 2001-11-07 2005-09-14 三菱電機株式会社 Power supply device, motor drive device, and control method for power supply device
JP4609060B2 (en) * 2004-01-08 2011-01-12 株式会社富士通ゼネラル Power supply
JP4784207B2 (en) * 2004-11-18 2011-10-05 パナソニック株式会社 DC power supply
US7359224B2 (en) * 2005-04-28 2008-04-15 International Rectifier Corporation Digital implementation of power factor correction
JP4992225B2 (en) * 2005-11-04 2012-08-08 株式会社富士通ゼネラル Power supply
JP4971750B2 (en) * 2006-10-31 2012-07-11 株式会社日立製作所 Power supply circuit and control circuit used therefor
WO2009008197A1 (en) * 2007-07-09 2009-01-15 Murata Manufacturing Co., Ltd. Pfc converter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10337031A (en) * 1997-05-30 1998-12-18 Toshiba Corp Dc power supply equipment
JP2008141901A (en) * 2006-12-05 2008-06-19 Matsushita Electric Ind Co Ltd Dc power supply unit

Also Published As

Publication number Publication date
JPWO2012004927A1 (en) 2013-09-02
CN103004075A (en) 2013-03-27
BR112013000139A2 (en) 2016-05-24
CN103004075B (en) 2015-07-01
KR20130031379A (en) 2013-03-28
WO2012004927A1 (en) 2012-01-12

Similar Documents

Publication Publication Date Title
JP5830691B2 (en) Rectifier circuit device
JP4992225B2 (en) Power supply
KR101995864B1 (en) Inverter control apparatus and method thereof
JP5663502B2 (en) Power factor correction device
JP2012147663A5 (en)
JP5834247B2 (en) Rectifier circuit device
JP6145896B2 (en) Control device for rectifier circuit device and rectifier circuit device
US7402977B2 (en) Apparatus and method for controlling operation of reciprocating motor compressor
WO2012005006A1 (en) Rectifier device
JP6340591B2 (en) Rectifier circuit device and control circuit for rectifier circuit device
JP2019054609A (en) Motor drive device
JPH03230759A (en) Power supply device and improving method for power factor
JP6906148B2 (en) Rectifier circuit device
JP2014155237A (en) Rectifier circuit and control circuit for rectifier circuit
JP6887082B2 (en) Rectifier circuit device
JP6890237B2 (en) Rectifier circuit device
JP2016154434A (en) Motor drive unit
JP3490600B2 (en) Pulse width modulation method for power converter
JP6206777B2 (en) Rectifier circuit device
JP2012235594A (en) Power conversion device
CN111934532A (en) Voltage-multiplying rectification PFC circuit, control method thereof and variable-frequency air conditioner
JP2011041398A (en) Power converter
WO2023067724A1 (en) Power conversion device, electric motor drive device, and refrigeration cycle application apparatus
JP2017118662A (en) Power supply device and method for improving waveform of alternating current
JPH05300794A (en) Controlling method for air conditioner

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140509

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140509

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20141008

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20141014

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150317

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150409

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150512

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150528

R151 Written notification of patent or utility model registration

Ref document number: 5830691

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151