Nothing Special   »   [go: up one dir, main page]

JP5632031B2 - 電子部品パッケージの製造方法 - Google Patents

電子部品パッケージの製造方法 Download PDF

Info

Publication number
JP5632031B2
JP5632031B2 JP2013043998A JP2013043998A JP5632031B2 JP 5632031 B2 JP5632031 B2 JP 5632031B2 JP 2013043998 A JP2013043998 A JP 2013043998A JP 2013043998 A JP2013043998 A JP 2013043998A JP 5632031 B2 JP5632031 B2 JP 5632031B2
Authority
JP
Japan
Prior art keywords
electronic component
casing
wafer
manufacturing
component package
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2013043998A
Other languages
English (en)
Other versions
JP2013118408A (ja
Inventor
尚範 濱尾
尚範 濱尾
利光 師岡
利光 師岡
皿田 孝史
孝史 皿田
竜太 光末
竜太 光末
大 富松
大 富松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP2013043998A priority Critical patent/JP5632031B2/ja
Publication of JP2013118408A publication Critical patent/JP2013118408A/ja
Application granted granted Critical
Publication of JP5632031B2 publication Critical patent/JP5632031B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)

Description

本発明は、内部に電子部品が実装される電子部品パッケージの製造方法に関する。
近年、電子部品の高性能化及びコンパクト化のため、両面に電極が配置された電子部品が用いられている。そして、この電子部品の両面に配置された電極同士を接続する時には、電子部品を貫通する貫通電極(例えば、特許文献1参照)や、電子部品の端部から回り込むように形成された側面電極が用いられている。
貫通電極は、一般に、電子部品に貫通する孔を開け、孔の表面に絶縁膜を形成した後でこの孔に導電性材料を充填させることにより形成される。また、側面電極は、棒状又は板状の金属を電子部品の端部で折り曲げたり、電子部品を自身の端部を中心に回転させながら蒸着させたりすることで、電子部品の端部に形成されている。
特開2002−170919号公報
しかし、貫通電極を形成する時には電子部品に孔を開けるので、精密部品である電子部品が欠けたり損傷したりすることがあった。また、側面電極を形成するための金属を折り曲げる方法は大きな加重が作用して電子部品が損傷する恐れがあり、電子部品を回転させながら蒸着させる方法は電子部品を回転させる機構の導入が煩雑である、というように側面電極は電極の形成が困難であった。
本発明は、このような問題点に鑑みてなされたものであって、電子部品自体を加工することなく、複数の機能面に設けられた電極間を容易に電気的接続することが可能な電子部品パッケージの製造方法を提供するものである。
上記課題を解決するために、この発明は以下の手段を提案している。
本発明の電子部品パッケージの製造方法は、機能面に電極が形成された電子部品と、前記電子部品を覆うように複数の構成部材を接合して形成されたケーシングと、を有し、前記電子部品の機能面と、前記ケーシングの構成部材間の接合面とが、交差するように配置され、前記ケーシングが、前記電子部品を収容可能な貫通孔が形成された第一ケーシングと、前記貫通孔の開口部を覆い上面に電気配線の形成された第二ケーシングとを含んで構成された電子部品パッケージの製造方法において、前記第一ケーシングを形成する第一ウエハに前記貫通孔を複数形成する工程と、前記第一ウエハと、前記第二ケーシングを構成する第二ウエハとを接合する工程と、前記電子部品の機能面と前記ケーシングの接合面とが交差するように、且つ前記電極が前記電気配線に形成された接合材に位置合わせされた状態で前記電子部品を押し込むことで当該電子部品を実装する工程と、接合された前記ウエハを個片ごとに分離する工程と、を備えることを特徴としている。
このように構成することで、第一ウエハに電子部品を収容するための貫通孔を形成し、第二ウエハおよび第三ウエハは加工を施すことなく第一ウエハと接合するだけでケーシングを形成することができる。したがって、ケーシングを容易に製造することができる。また、一般的に電子部品の中で面積が大きい機能面が貫通孔の内周面に対向するように貫通孔を形成すればよい。つまり、平面視において第一ウエハに形成する貫通孔の大きさを最小限にすることができ、ウエハに対して貫通孔の数を多く形成することができる。したがって、ウエハからの電子部品パッケージの取出個数を多くすることができる。また、電子部品の表面および裏面の両面が機能面である場合、電子部品の側面と第二ウエハまたは第三ウエハの表面とが接するように構成されるため、電子部品の表裏面の電極を側面付近に形成しつつ、第二ウエハまたは第三ウエハの表面との間に導電性ペーストなどの導電材料を介して配置することにより容易に、かつ、確実に電気的に導通をとることができる。
このように構成することで、第一ウエハに電子部品を収容するための貫通孔を形成し、第二ウエハおよび第三ウエハは加工を施すことなく第一ウエハと接合するだけでケーシングを形成することができる。したがって、ケーシングを容易に製造することができる。
また、一般的に電子部品の中で面積が大きい機能面が、複数の構成部材からなるケーシングの構成部材同士の接合面と平行でなくなるため、第1ウエハにおける電子部品の配置個数を多くすることができる。その結果、ウエハからの電子部品パッケージの取出個数を多くすることが可能になり、電子部品パッケージの製造コストを低減することができる。
本発明に係る電子部品パッケージの製造方法によれば、一般的に電子部品の中で面積が大きい機能面が、複数の部材からなるケーシングの部材同士の接合面と平行でなくなるため、例えば、ケーシングをウエハで形成する際に、ウエハに対して電子部品の配置個数を多くすることができる。つまり、ウエハからの電子部品パッケージの取出個数を多くすることができる。また、外部への電極取り出しも容易となる。
本発明の第1実施形態における電子部品パッケージの部分斜視図である。 本発明の第1実施形態における電子部品パッケージの一部の部品を省略した平面図である。 本発明の第1実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第1実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第1実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第1実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第1実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第1実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第1実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第1実施形態における電子部品パッケージの斜視図である。 本発明の第1実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第2実施形態における電子部品パッケージの部分斜視図である。 本発明の第2実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第2実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第2実施形態における電子部品パッケージの製造方法を示す説明図である。 本発明の第2実施形態における電子部品パッケージの製造方法を示す説明図である。
(第1実施形態)
以下、本発明に係る電子部品パッケージの第1実施形態を、図1から図11を参照しながら説明する。なお、図2では説明の便宜のため後述する第3ケーシングを省略して示している。
図1は本発明の第1実施形態における電子部品パッケージの部分斜視図、図2は本発明の第1実施形態における電子部品パッケージの一部の部品を省略した平面図である。
図1から図2に示すように、この電子部品パッケージ1は、電子部品4と、構成部材である第1ケーシング11と第2ケーシング12と第3ケーシング13を接合して電子部品4を覆うように形成されたケーシング9と、電極配線2a、2bと、電子部品4と電極配線2a、2bとを電気的に接続する導電材料(図示せず)を有している。
電子部品4は、例えばICや水晶振動子等で構成され、略直方体状に形成されている。なお、電子部品4の表面の一部には電極(図示せず)が形成され、電極配線2a、2bと接続されている。電子部品4の表面の電極以外の部分は、絶縁処理されていることが好ましい。
ケーシング9は、例えばシリコンで形成された、外形が略直方体状をしており、その内部は空洞になる状態に形成されている。本実施形態では、電子部品4を収納可能な状態に貫通孔が形成された第1ケーシング11と、概貫通孔の両端をふさぐ状態でケーシング9を形成する、電気配線2aおよび2bが形成された板状の第2ケーシング12と第1ケーシング11は、接合層3を介して接合されている。
第2ケーシング12および第3ケーシング13は平板状の部材であり、第1ケーシング11の端面において接着剤接合、または金や錫を用いたはんだ接合、あるいは陽極接合などによりそれぞれ接合されている。
電子部品4に備えられた電極(図示せず)は、第2ケーシング12に形成された電気配線2aおよび2bに、例えば導電性ペーストなどの接合剤(図示せず)を介して電気的にも物理的にも接続されている。
そして、本実施形態においては、電子部品4の機能面と、第2ケーシング12の接合面とが直交するように配置されている。
また、第2ケーシング12に形成された電気配線2a、2bは図1に示したように個々の電子部品パッケージ1に形成した状態において、概電子部品パッケージ1の側面に電気配線2a、2bの一部が露出する状態に形成されている。
次に、以上のように構成された電子部品パッケージ1の製造方法について説明する。
図3に示すように、平面視における大きさが略同一の3枚の第1ウエハ21及び第2ウエハ22および第3ウエハ23を用意する。
この第1ウエハ21が第1ケーシング11の構成材料であり、第2ウエハ22が第2ケーシング12の構成材料であり、第3ウエハ23が第3ケーシング12の構成材料である。
図4は第1ケーシング11の部分斜視図である。図示したように第1ケーシング11は第1ウエハ21に貫通孔40を複数形成したものである。
図5は第2ケーシング12の部分斜視図である。図示したように第2ケーシング12には電気配線2a、2bが形成されている。
図6は第1ケーシング11と第2ケーシング12とを接合した状態を示す部分斜視図である。図示したように、第1ケーシング11と第2ケーシング12を、接合層3を介して電気配線2a、2bを挟み込む状態に、互いに接合する。
図7は第1ケーシング11と第2ケーシング12とを接合した状態を示す部分上面図である。
図8に示すように、電子部品4を第1ケーシング11および第2ケーシング12を接合することで形成した箱状の構造体の中に挿入する。このとき、電子部品4の電極(図示せず)と、電気配線2aおよび2bに形成した例えば導電性ペーストなどの接合剤(図示せず)に位置あわせして押し込むことで、電気的にも物理的にも接続される。
図9は電子部品を挿入し、接合した状態を示す上面図である。
図10に示すように第1ケーシング11に第3ケーシング13を接合することで第1ケーシング11と第2ケーシング12を接合して形成した箱状の構造体に第3ケーシング13を接合することで電子部品4が封入された状態に形成できる。
図11に示すように個々に分離することで電子部品パッケージ1の製造が完了する。図11では説明の便宜のため第3ケーシングを省略して示している。
こうして、本実施形態の電子部品パッケージ1によれば、一般的に電子部品4の中で面積が大きい機能面が、第1ケーシング11と第2ケーシング12とからなるケーシング9の接合面と平行でなくなるため、第1ウエハ22における電子部品4の配置個数を多くすることができる。その結果、ウエハからの電子部品パッケージ1の取出個数を多くすることが可能になり、電子部品パッケージ1の製造コストを低減することができる。
また、電子部品4の電極を第2ケーシングに形成された電気配線2a、2bを通じてケーシング9の外側にまで容易に引き出すことができる。
本実施例においては電気配線の取り出しを2カ所としたがこの限りではなく、封入する電子部品の電極数などに応じて増やしても良い。
(第2実施形態)
次に、以下、本発明に係る電子部品パッケージの第2実施形態を、図12から図16を参照しながら説明する。なお。本実施形態は、第1実施形態とケーシングの構成が異なるのみであるため、前記第1実施形態と同一の部位には同一の符号を付してその説明は省略し、異なる点についてのみ説明する。
図12に示すように、電子部品パッケージ10は、電子部品41と、構成部材である第1ケーシング111と第2ケーシング121とを接合して電子部品41を覆うように形成されたケーシング91と、電極配線2c、2dと、電子部品41と電気配線2c、2dとを電気的に接続する導電材料(図示せず)を有している。また、ケーシング91内は電子部品41が実装された状態において、充填材30により、電子部品41とケーシング91の内壁との間隙および電子部品41と電気配線2c、2dとの間隙が充填されている。
次に、電子部品パッケージ10の製造方法について説明する。
図3から図11に示した第1実施例の製造工程により、図13示した状態まで電子部品パッケージを形成する。
次に、図14に示したように充填材30をケーシング91に充填することで、電子部品41とケーシング91の内壁との間隙および電子部品41と電気配線2c、2dとの間隙が充填剤30で充填される。
そして、図15に示したように個片ごとに分離することで電子部品パッケージ10の製造が完了する。
なお、図16に示したように、必要に応じてケーシング91から突出した充填剤30を研磨加工してもよい。
こうして、本実施形態の電子部品パッケージによれば、一般的に電子部品41の中で面積が大きい機能面が、第1ケーシング111と第2ケーシング121とからなるケーシング91の接合面と平行でなくなるため、第1ウエハ22における電子部品41の配置個数を多くすることができる。その結果、ウエハからの電子部品パッケージ10の取出個数を多くすることが可能になり、電子部品パッケージ10の製造コストを低減することができる。
また、電子部品41の電極を第2ケーシング121に形成された電気配線2c、2dを通じてケーシング91の外側にまで容易に引き出すことができる。
本実施例においては電気配線の取り出しを2カ所としたがこの限りではなく、封入する電子部品の電極数などに応じて増やしても良い。
また、さらにはケーシング91の開口部92側の充填剤30を研磨加工してやることで電子部品パッケージ10の体積を減らすことができるため実装面積の低減に寄与することも可能とする。
以上、本発明の第1実施形態から第2実施形態について図面を参照して詳述したが、具体的な構成はこの実施形態に限られるものではなく、本発明の要旨を逸脱しない範囲の構成の変更等も含まれる。例えば、上記第1実施形態から第2実施形態では、電子部品の機能面と、第2ケーシング12の接合面と、がそれぞれ直交するように配置されているとした。しかし、電子部品の機能面と、第2ケーシング12の接合面と、はそれぞれ交差するように配置されていてもよい。
尚、本発明は、上述した実施形態に限定されるものではなく、本発明の趣旨を逸脱しない範囲において、上述した実施形態に種々の変更を加えたものを含む。すなわち、実施形態で挙げた具体的な形状や構成等は一例にすぎず、適宜変更が可能である。例えば、本実施形態では、ケーシングにシリコンウエハを用いた場合の説明をしたが、ガラス基板やセラミック、金属基板を用いることも可能である。
1、10 電子部品パッケージ
2a、2b、2c、2d 電気配線
3 接合層
4、41 電子部品
11、111 第1ケーシング
12、121 第2ケーシング
13、131 第3ケーシング
9、91 ケーシング
21 第1ウエハ
22 第2ウエハ
23 第3ウエハ
30 充填材
40 貫通孔

Claims (4)

  1. 機能面に電極が形成された電子部品と、前記電子部品を覆うように複数の構成部材を接合して形成されたケーシングと、を有し、前記電子部品の機能面と、前記ケーシングの構成部材間の接合面とが、交差するように配置され、前記ケーシングが、前記電子部品を収容可能な貫通孔が形成された第一ケーシングと、前記貫通孔の開口部を覆い上面に電気配線の形成された第二ケーシングとを含んで構成された電子部品パッケージの製造方法において、
    前記第一ケーシングを形成する第一ウエハに前記貫通孔を複数形成する工程と、
    前記第一ウエハと、前記第二ケーシングを構成する第二ウエハとを接合する工程と、
    前記電子部品の機能面と前記ケーシングの接合面とが交差するように、且つ前記電極が前記電気配線に形成された接合材に位置合わせされた状態で前記電子部品を押し込むことで当該電子部品を実装する工程と、
    接合された前記ウエハを個片ごとに分離する工程と、
    を備え
    前記貫通孔を複数形成する工程の後に、電子部品パッケージの側面に一部が露出するように前記電子部品の機能面と前記電子部品パッケージの側面とを直線状に結ぶように前記第二ケーシングの上面に前記電気配線を形成する工程を有することを特徴とする電子部品パッケージの製造方法。
  2. 前記電子部品を実装する工程の後に、前記貫通孔の他方の開口部に充填材を充填する工程を備えることを特徴とする請求項1に記載の電子部品パッケージの製造方法。
  3. 前記充填材を充填する工程の後に、当該充填した充填材のうち前記第一ケーシングから突出した充填剤を研磨加工する工程を備えることを特徴とする請求項2に記載の電子部品パッケージの製造方法。
  4. 前記電子部品パッケージは、前記貫通孔の他方の開口部を覆う第三ケーシングを有し、前記電子部品を実装する工程の後に、前記第一ウエハと、前記第三ケーシングを構成する第三ウエハとを接合する工程を備えることを特徴とする請求項1に記載の電子部品パッ
    ケージの製造方法。
JP2013043998A 2013-03-06 2013-03-06 電子部品パッケージの製造方法 Expired - Fee Related JP5632031B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013043998A JP5632031B2 (ja) 2013-03-06 2013-03-06 電子部品パッケージの製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013043998A JP5632031B2 (ja) 2013-03-06 2013-03-06 電子部品パッケージの製造方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2009012646A Division JP5631548B2 (ja) 2009-01-23 2009-01-23 電子部品パッケージ

Publications (2)

Publication Number Publication Date
JP2013118408A JP2013118408A (ja) 2013-06-13
JP5632031B2 true JP5632031B2 (ja) 2014-11-26

Family

ID=48712711

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013043998A Expired - Fee Related JP5632031B2 (ja) 2013-03-06 2013-03-06 電子部品パッケージの製造方法

Country Status (1)

Country Link
JP (1) JP5632031B2 (ja)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0425319U (ja) * 1990-06-22 1992-02-28
US5545924A (en) * 1993-08-05 1996-08-13 Honeywell Inc. Three dimensional package for monolithic microwave/millimeterwave integrated circuits
FR2831327B1 (fr) * 2001-10-22 2004-06-25 Commissariat Energie Atomique Composant micro ou nano-electronique comportant une source d'energie et des moyens de protection de la source d'energie
JP5252770B2 (ja) * 2004-06-10 2013-07-31 三星電子株式会社 イメージセンサーパッケージの組立方法
JP2006129305A (ja) * 2004-10-29 2006-05-18 Kyocera Kinseki Corp 圧電振動子及びその製造方法
JP2007274455A (ja) * 2006-03-31 2007-10-18 Nippon Dempa Kogyo Co Ltd 表面実装用水晶発振器
JP4933934B2 (ja) * 2007-03-28 2012-05-16 ラピスセミコンダクタ株式会社 半導体装置及び半導体装置の製造方法

Also Published As

Publication number Publication date
JP2013118408A (ja) 2013-06-13

Similar Documents

Publication Publication Date Title
JP2015503850A5 (ja)
WO2017090508A1 (ja) 電子部品収納用パッケージ、電子装置および電子モジュール
JP2014127706A5 (ja) 半導体装置の製造方法
JP5494947B2 (ja) 電子デバイスの製造方法及び電子モジュールの製造方法
JP5791283B2 (ja) 電子部品収納用パッケージ、およびそれを備えた電子装置
WO2018123584A1 (ja) 回路構成体及び電気接続箱
JP5632031B2 (ja) 電子部品パッケージの製造方法
JP5631548B2 (ja) 電子部品パッケージ
JP6021383B2 (ja) 基板および半導体装置
JP5376490B2 (ja) 電子部品パッケージの製造方法
JP7182712B2 (ja) 電子部品収納用パッケージ、電子装置、および電子モジュール
JP6813682B2 (ja) 電子部品収納用パッケージ、電子装置および電子モジュール
JP2012174713A (ja) 電子部品収納用パッケージ、およびそれを備えた電子装置
JP5672928B2 (ja) 電子部品装置及びその製造方法
WO2019131866A1 (ja) 配線基板、電子装置及び電子モジュール
JP5200292B2 (ja) 電子部品パッケージ及び電子部品パッケージの製造方法
JP5184427B2 (ja) 電子部品パッケージ及び電子部品パッケージの製造方法
JP5804762B2 (ja) 圧電デバイス
JP6321477B2 (ja) 電子部品収納用パッケージ、パッケージ集合体および電子部品収納用パッケージの製造方法
JP2015012077A (ja) 電子部品収納用パッケージおよび電子装置
WO2020218335A1 (ja) 電子部品収納用パッケージ、電子装置、および電子モジュール
JP2010056506A (ja) 電子装置の実装構造
JP5246691B2 (ja) 電子部品パッケージ
JP2006156558A (ja) 多数個取り配線基板、電子部品収納用パッケージおよび電子装置
JP2020202292A (ja) 半導体装置、および半導体装置の製造方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131028

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131112

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140108

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140916

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20141008

R150 Certificate of patent or registration of utility model

Ref document number: 5632031

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees