JP5252085B2 - スイッチドキャパシタ回路およびad変換回路 - Google Patents
スイッチドキャパシタ回路およびad変換回路 Download PDFInfo
- Publication number
- JP5252085B2 JP5252085B2 JP2011529755A JP2011529755A JP5252085B2 JP 5252085 B2 JP5252085 B2 JP 5252085B2 JP 2011529755 A JP2011529755 A JP 2011529755A JP 2011529755 A JP2011529755 A JP 2011529755A JP 5252085 B2 JP5252085 B2 JP 5252085B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- capacitor
- mdac
- sampling
- switched capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 338
- 238000006243 chemical reaction Methods 0.000 title claims description 67
- 238000005070 sampling Methods 0.000 claims abstract description 139
- 238000010586 diagram Methods 0.000 description 76
- AFYCEAFSNDLKSX-UHFFFAOYSA-N coumarin 460 Chemical compound CC1=CC(=O)OC2=CC(N(CC)CC)=CC=C21 AFYCEAFSNDLKSX-UHFFFAOYSA-N 0.000 description 63
- 101100478997 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SWC3 gene Proteins 0.000 description 41
- 102100038026 DNA fragmentation factor subunit alpha Human genes 0.000 description 21
- 101000950906 Homo sapiens DNA fragmentation factor subunit alpha Proteins 0.000 description 21
- 230000003321 amplification Effects 0.000 description 20
- 238000003199 nucleic acid amplification method Methods 0.000 description 20
- 102100038023 DNA fragmentation factor subunit beta Human genes 0.000 description 18
- 101100277639 Homo sapiens DFFB gene Proteins 0.000 description 18
- 101100464779 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CNA1 gene Proteins 0.000 description 13
- 101100464782 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CMP2 gene Proteins 0.000 description 12
- 101150042711 adc2 gene Proteins 0.000 description 12
- 238000012545 processing Methods 0.000 description 11
- 125000004122 cyclic group Chemical group 0.000 description 9
- 238000012937 correction Methods 0.000 description 8
- 229920005994 diacetyl cellulose Polymers 0.000 description 4
- 230000007423 decrease Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 101100165208 Mustela putorius furo BCO2 gene Proteins 0.000 description 2
- 101100102627 Oscarella pearsei VIN1 gene Proteins 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000012423 maintenance Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/08—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/44—Sequential comparisons in series-connected stages with change in value of analogue signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
- H03M1/16—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps
- H03M1/162—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in a single stage, i.e. recirculation type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
- H03M1/16—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps
- H03M1/164—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in series-connected stages
- H03M1/167—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in series-connected stages all stages comprising simultaneous converters
- H03M1/168—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in series-connected stages all stages comprising simultaneous converters and delivering the same number of bits
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Analogue/Digital Conversion (AREA)
- Amplifiers (AREA)
- Manipulation Of Pulses (AREA)
Description
(付記1)
2つ以上の内部容量,1つ以上の増幅器および2つ以上の内部スイッチを有するスイッチドキャパシタ回路と、
該スイッチドキャパシタ回路の次段に設けられたサンプリング容量および該サンプリング容量の接続をオン/オフ制御するサンプリングスイッチを有する負荷回路と、を有する回路において、
第1動作モードおよび第2動作モードを含む2種類以上の動作モードを有し、
前半の前記第1動作モードでは、前記次段のサンプリングスイッチをオフして、前記スイッチドキャパシタ回路の出力電圧と前記次段のサンプリング容量を切り離すと共に、前記スイッチドキャパシタ回路で演算を行い、
後半の前記第2動作モードでは、前記次段のサンプリングスイッチをオンして、前記スイッチドキャパシタ回路の出力電圧を前記次段のサンプリング容量にサンプリングし、そして、
前記スイッチドキャパシタ回路は、前記第1動作モードにおいて、1つ以上の前記内部容量を前記内部スイッチで切り離すことを特徴とするスイッチドキャパシタ回路。
付記1に記載のスイッチドキャパシタ回路において、
前記増幅器は、演算増幅器であり、
前記第2動作モードでは、前記内部容量のうち,前記第1動作モードで前記演算増幅器の入力端子と出力端子間に接続した第1内部容量以外の全ての内部容量を、前記内部スイッチで切り離すことにより、前記演算増幅器が帰還量『1』の全帰還動作を行うことを特徴とするスイッチドキャパシタ回路。
付記1または2に記載のスイッチドキャパシタ回路において、
前記第1動作モードの動作時間および前記第2動作モードの動作時間の比率を変化させることを特徴とするスイッチドキャパシタ回路。
付記1または2に記載のスイッチドキャパシタ回路において、
前記第1動作モードおよび前記第2動作モードでの前記増幅器の電源電流を異なる値に設定することを特徴とするスイッチドキャパシタ回路。
付記1〜4のいずれか1項に記載のスイッチドキャパシタ回路と、
入力する信号をAD変換する1個以上の比較器を含むサブAD変換器と、を有するAD変換回路であって、
前記スイッチドキャパシタ回路は、前記入力する信号を増幅した第1信号および前記入力する信号をAD変換した第2信号に基づいた加減算係数を使用して、参照電圧を加減算した結果を出力することを特徴するAD変換回路。
付記5に記載のAD変換回路おいて、
前記スイッチドキャパシタ回路の前記内部容量は、前記増幅器の入力端子と出力端子間に接続された第1内部容量と、前記増幅器の前記入力端子と前記参照電圧を供給する参照電源線に接続された第2内部容量と、を含み、
前記第1内部容量は、前記第1動作モードおよび前記第2動作モードで前記増幅器の前記入力端子と前記出力端子間に接続され、
前記第2内部容量は、前記第1動作モードでは前記増幅器の前記入力端子と前記参照電源線間に前記内部スイッチのうちの第1内部スイッチを介して接続され、前記第2動作モードでは前記第1内部スイッチにより前記増幅器の前記入力端子から切断されることを特徴するAD変換回路。
付記5または6に記載のAD変換回路において、
前記比較器は、前記入力する信号の電圧を、前段のスイッチドキャパシタ回路の前記第2動作モードの出力結果を使用して比較判定することを特徴するAD変換回路。
付記5または6に記載のAD変換回路において、
前記比較器は、前記入力する信号の電圧を、前段のスイッチドキャパシタ回路の前記第1動作モードの出力結果を使用して比較判定することを特徴するAD変換回路。
付記5または6に記載のAD変換回路において、
前記比較器は、前記入力する信号の電圧を、前段のスイッチドキャパシタ回路の前記第1動作モードおよび前記第2動作モードの両方の出力結果を使用して比較判定し、
前記第2動作モードで前記比較器が前記入力する信号の電圧を比較する比較レベルを、前記第1動作モードで前記比較器が前記入力する信号の電圧を比較した比較結果に応じて切り換えることを特徴するAD変換回路。
付記9に記載のAD変換回路において、
前記比較器の1個以上は、前記第1動作モードおよび前記第2動作モードの両方で使用されることを特徴するAD変換回路。
付記1〜4のいずれか1項に記載のスイッチドキャパシタ回路を、第1スイッチドキャパシタ回路および第2スイッチドキャパシタ回路として2つ有するスイッチドキャパシタ回路群であって、
前記第1および第2スイッチドキャパシタ回路は、前記第1動作モードおよび前記第2動作モードのアナログ演算を異なる期間に実行し、
前記第1および第2スイッチドキャパシタ回路における前記内部容量は、サンプリング動作時にそれぞれ入力する信号をサンプリングするサンプリング容量群、並びに、アナログ演算を行う第1および第2アナログ演算容量群を有し、
前記アナログ演算の前記第1動作モード時は、前記第1アナログ演算容量群および前記第2アナログ演算容量群が前記増幅器に接続され、前記アナログ演算の前記第2動作モード時は、前記第1アナログ演算容量群が前記増幅器から切り離されると共に、前記サンプリング容量群が前記第1アナログ演算容量群に全て含まれるか、または、同じ容量群であり、
前記第1スイッチドキャパシタ回路の前記サンプリング容量群、および、前記第2スイッチドキャパシタ回路の前記サンプリング容量群の少なくとも一部を共用化することを特徴とするスイッチドキャパシタ回路群。
付記11に記載のスイッチドキャパシタ回路群において、
前記第1スイッチドキャパシタ回路における前記サンプリング容量群および前記第1アナログ演算容量群は、前記第2スイッチドキャパシタ回路における前記サンプリング容量群および前記第1アナログ演算容量群と同じ容量群であり、
前記第1スイッチドキャパシタ回路における前記第2アナログ演算容量群および前記第2スイッチドキャパシタ回路における前記第2アナログ演算容量群は、それぞれ前記第1および第2スイッチドキャパシタ回路の各サンプリング動作時に、その両端の電荷を一定値にリセットすることを特徴とスイッチドキャパシタ回路群。
付記5〜10のいずれか1項に記載のAD変換回路を、第1AD変換回路および第2AD変換回路として2つ有するAD変換回路群であって、
前記第1AD変換回路における第1スイッチドキャパシタ回路並びに前記第2AD変換回路における第2スイッチドキャパシタ回路は、前記第1動作モードおよび前記第2動作モードのアナログ演算を異なる期間に実行し、
前記第1および第2AD変換回路における前記内部容量は、サンプリング動作時にそれぞれ入力する信号をサンプリングするサンプリング容量群、並びに、アナログ演算を行う第1および第2アナログ演算容量群を有し、
前記アナログ演算の前記第1動作モード時は、前記第1アナログ演算容量群および前記第2アナログ演算容量群が前記増幅器に接続され、前記アナログ演算の前記第2動作モード時は、前記第1アナログ演算容量群が前記増幅器から切り離されると共に、前記サンプリング容量群が前記第1アナログ演算容量群に全て含まれるか、または、同じ容量群であり、
前記第1スイッチドキャパシタ回路の前記サンプリング容量群、および、前記第2スイッチドキャパシタ回路の前記サンプリング容量群の少なくとも一部を共用化することを特徴とするAD変換回路群。
付記13に記載のAD変換回路群において、
前記第1スイッチドキャパシタ回路における前記サンプリング容量群および前記第1アナログ演算容量群は、前記第2スイッチドキャパシタ回路における前記サンプリング容量群および前記第1アナログ演算容量群と同じ容量群であり、
前記第1スイッチドキャパシタ回路における前記第2アナログ演算容量群および前記第2スイッチドキャパシタ回路における前記第2アナログ演算容量群は、それぞれ前記第1および第2スイッチドキャパシタ回路の各サンプリング動作時に、その両端の電荷を一定値にリセットすることを特徴とAD変換回路群。
付記14に記載のAD変換回路群において、
前記第1および第2AD変換回路は、2個従属接続されていることを特徴とするAD変換回路群。
付記14に記載のAD変換回路群において、
前記第1および第2AD変換回路は、2個並列接続されていることを特徴とするAD変換回路群。
付記15または16に記載のAD変換回路群において、
前記第1および第2AD変換回路における前記増幅器を共用化することを特徴とするAD変換回路群。
付記5〜10のいずれか1項に記載のAD変換回路を2個以上有し、そのうちの2個のAD変換回路を従属接続するか、或いは、付記15に記載のAD変換回路群を1個以上有することを特徴とするパイプライン型AD変換回路。
付記16または17に記載のAD変換回路群を1個以上有して並列処理を行うことを特徴とする循環比較型AD変換回路。
付記5〜10のいずれか1項に記載のAD変換回路を1個以上有し、
1つのアナログ入力のAD変換動作において、少なくとも前記AD変換回路を2回以上使用することを特徴とするAD変換回路。
10, 10-1〜10-(N-1) ステージ回路
11, 201, 302 サンプルホールド(S/H)回路
12, 203 フラッシュAD変換器(フラッシュADC)
13, 204, 304 デジタル補正回路(コード変換回路,ロジック演算回路)
100, 202-1〜202-(n-1), 303 MDAC回路(MDAC)
101 サブDAC
102 アナログ演算部
110 サブAD変換器(ADC)
300 循環比較型AD変換回路
301 スイッチ
Claims (10)
- 2つ以上の内部容量,1つ以上の増幅器および2つ以上の内部スイッチを有するスイッチドキャパシタ回路と、
該スイッチドキャパシタ回路の次段に設けられたサンプリング容量および該サンプリング容量の接続をオン/オフ制御するサンプリングスイッチを有する負荷回路と、を有する回路において、
第1動作モードおよび第2動作モードを含む2種類以上の動作モードを有し、
前半の前記第1動作モードでは、前記次段のサンプリングスイッチをオフして、前記スイッチドキャパシタ回路の出力電圧と前記次段のサンプリング容量を切り離すと共に、前記スイッチドキャパシタ回路で演算を行い、
後半の前記第2動作モードでは、前記次段のサンプリングスイッチをオンして、前記スイッチドキャパシタ回路の出力電圧を前記次段のサンプリング容量にサンプリングし、そして、
前記スイッチドキャパシタ回路は、前記第1動作モードにおいて、1つ以上の前記内部容量を前記内部スイッチで切り離すことを特徴とするスイッチドキャパシタ回路。 - 請求項1に記載のスイッチドキャパシタ回路において、
前記増幅器は、演算増幅器であり、
前記第2動作モードでは、前記内部容量のうち,前記第1動作モードで前記演算増幅器の入力端子と出力端子間に接続した第1内部容量以外の全ての内部容量を、前記内部スイッチで切り離すことにより、前記演算増幅器が帰還量『1』の全帰還動作を行うことを特徴とするスイッチドキャパシタ回路。 - 請求項1または2に記載のスイッチドキャパシタ回路と、
入力する信号をAD変換する1個以上の比較器を含むサブAD変換器と、を有するAD変換回路であって、
前記スイッチドキャパシタ回路は、前記入力する信号を増幅した第1信号および前記入力する信号をAD変換した第2信号に基づいた加減算係数を使用して、参照電圧を加減算した結果を出力することを特徴するAD変換回路。 - 請求項3に記載のAD変換回路おいて、
前記スイッチドキャパシタ回路の前記内部容量は、前記増幅器の入力端子と出力端子間に接続された第1内部容量と、前記増幅器の前記入力端子と前記参照電圧を供給する参照電源線に接続された第2内部容量と、を含み、
前記第1内部容量は、前記第1動作モードおよび前記第2動作モードで前記増幅器の前記入力端子と前記出力端子間に接続され、
前記第2内部容量は、前記第1動作モードでは前記増幅器の前記入力端子と前記参照電源線間に前記内部スイッチのうちの第1内部スイッチを介して接続され、前記第2動作モードでは前記第1内部スイッチにより前記増幅器の前記入力端子から切断されることを特徴するAD変換回路。 - 請求項3または4に記載のAD変換回路において、
前記比較器は、前記入力する信号の電圧を、前段のスイッチドキャパシタ回路の前記第1動作モードおよび前記第2動作モードの両方の出力結果を使用して比較判定し、
前記第2動作モードで前記比較器が前記入力する信号の電圧を比較する比較レベルを、前記第1動作モードで前記比較器が前記入力する信号の電圧を比較した比較結果に応じて切り換えることを特徴するAD変換回路。 - 請求項5に記載のAD変換回路において、
前記比較器の1個以上は、前記第1動作モードおよび前記第2動作モードの両方で使用されることを特徴するAD変換回路。 - 請求項1または2に記載のスイッチドキャパシタ回路を、第1スイッチドキャパシタ回路および第2スイッチドキャパシタ回路として2つ有するスイッチドキャパシタ回路装置であって、
前記第1および第2スイッチドキャパシタ回路は、前記第1動作モードおよび前記第2動作モードのアナログ演算を異なる期間に実行し、
前記第1および第2スイッチドキャパシタ回路における前記内部容量は、サンプリング動作時にそれぞれ入力する信号をサンプリングするサンプリング容量群、並びに、アナログ演算を行う第1および第2アナログ演算容量群を有し、
前記アナログ演算の前記第1動作モード時は、前記第1アナログ演算容量群および前記第2アナログ演算容量群が前記増幅器に接続され、前記アナログ演算の前記第2動作モード時は、前記第1アナログ演算容量群が前記増幅器から切り離されると共に、前記サンプリング容量群が前記第1アナログ演算容量群に全て含まれるか、または、同じ容量群であり、
前記第1スイッチドキャパシタ回路の前記サンプリング容量群、および、前記第2スイッチドキャパシタ回路の前記サンプリング容量群の少なくとも一部を共用化することを特徴とするスイッチドキャパシタ回路装置。 - 請求項7に記載のスイッチドキャパシタ回路装置において、
前記第1スイッチドキャパシタ回路における前記サンプリング容量群および前記第1アナログ演算容量群は、前記第2スイッチドキャパシタ回路における前記サンプリング容量群および前記第1アナログ演算容量群と同じ容量群であり、
前記第1スイッチドキャパシタ回路における前記第2アナログ演算容量群および前記第2スイッチドキャパシタ回路における前記第2アナログ演算容量群は、それぞれ前記第1および第2スイッチドキャパシタ回路の各サンプリング動作時に、その両端の電荷を一定値にリセットすることを特徴とスイッチドキャパシタ回路装置。 - 請求項3〜6のいずれか1項に記載のAD変換回路を、第1AD変換回路および第2AD変換回路として2つ有するAD変換回路装置であって、
前記第1AD変換回路における第1スイッチドキャパシタ回路並びに前記第2AD変換回路における第2スイッチドキャパシタ回路は、前記第1動作モードおよび前記第2動作モードのアナログ演算を異なる期間に実行し、
前記第1および第2AD変換回路における前記内部容量は、サンプリング動作時にそれぞれ入力する信号をサンプリングするサンプリング容量群、並びに、アナログ演算を行う第1および第2アナログ演算容量群を有し、
前記アナログ演算の前記第1動作モード時は、前記第1アナログ演算容量群および前記第2アナログ演算容量群が前記増幅器に接続され、前記アナログ演算の前記第2動作モード時は、前記第1アナログ演算容量群が前記増幅器から切り離されると共に、前記サンプリング容量群が前記第1アナログ演算容量群に全て含まれるか、または、同じ容量群であり、
前記第1スイッチドキャパシタ回路の前記サンプリング容量群、および、前記第2スイッチドキャパシタ回路の前記サンプリング容量群の少なくとも一部を共用化することを特徴とするAD変換回路装置。 - 請求項9に記載のAD変換回路装置において、
前記第1スイッチドキャパシタ回路における前記サンプリング容量群および前記第1アナログ演算容量群は、前記第2スイッチドキャパシタ回路における前記サンプリング容量群および前記第1アナログ演算容量群と同じ容量群であり、
前記第1スイッチドキャパシタ回路における前記第2アナログ演算容量群および前記第2スイッチドキャパシタ回路における前記第2アナログ演算容量群は、それぞれ前記第1および第2スイッチドキャパシタ回路の各サンプリング動作時に、その両端の電荷を一定値にリセットすることを特徴とするAD変換回路装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2009/065528 WO2011027465A1 (ja) | 2009-09-04 | 2009-09-04 | スイッチドキャパシタ回路およびad変換回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2011027465A1 JPWO2011027465A1 (ja) | 2013-01-31 |
JP5252085B2 true JP5252085B2 (ja) | 2013-07-31 |
Family
ID=43649027
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011529755A Expired - Fee Related JP5252085B2 (ja) | 2009-09-04 | 2009-09-04 | スイッチドキャパシタ回路およびad変換回路 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8629797B2 (ja) |
EP (1) | EP2475102A4 (ja) |
JP (1) | JP5252085B2 (ja) |
KR (1) | KR101409657B1 (ja) |
CN (1) | CN102484479A (ja) |
WO (1) | WO2011027465A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8762478B2 (en) | 2000-02-15 | 2014-06-24 | Gilat Satellite Networks Ltd. | System and method for acceleration of a secure transmission over satellite |
US9564960B2 (en) | 2011-09-23 | 2017-02-07 | Gilat Satellite Networks Ltd. | Decentralized caching system |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012227775A (ja) * | 2011-04-20 | 2012-11-15 | Sony Corp | アナログデジタル変換器および信号処理システム |
JP5657490B2 (ja) * | 2011-08-29 | 2015-01-21 | 株式会社東芝 | 逐次比較型ad変換器および無線受信機 |
JP5398802B2 (ja) * | 2011-09-02 | 2014-01-29 | 株式会社半導体理工学研究センター | パイプライン型a/d変換回路 |
US9552893B2 (en) | 2012-08-08 | 2017-01-24 | Nxp Usa, Inc. | Sample-and-hold circuit and capacitive sensing device that includes the sample-and-hold circuit |
JP5811153B2 (ja) * | 2013-09-20 | 2015-11-11 | 株式会社デンソー | A/d変換装置 |
US9191019B2 (en) | 2014-03-16 | 2015-11-17 | Apple Inc. | Distributed gain stage for high speed high resolution pipeline analog to digital converters |
CN106059586B (zh) * | 2016-05-27 | 2019-07-02 | 中国电子科技集团公司第二十四研究所 | 采样装置 |
US10200052B2 (en) * | 2017-07-06 | 2019-02-05 | Texas Instruments Incorporated | Analog-to-digital converter |
US10218268B1 (en) * | 2018-03-26 | 2019-02-26 | Analog Devices Global Unlimited Company | Voltage reference circuit and method of providing a voltage reference |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000101434A (ja) * | 1998-09-18 | 2000-04-07 | Nec Corp | 乗算型ディジタル/アナログ変換回路 |
JP2006086981A (ja) * | 2004-09-17 | 2006-03-30 | Fujitsu Ltd | スイッチトキャパシタ回路およびパイプラインa/d変換回路 |
WO2007142327A1 (ja) * | 2006-06-08 | 2007-12-13 | National University Corporation Shizuoka University | 変換回路、アナログディジタル変換器、およびアナログ信号に対応したディジタル信号を生成する方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6400301B1 (en) * | 2000-09-07 | 2002-06-04 | Texas Instruments Incorporated | amplifying signals in switched capacitor environments |
US7167121B2 (en) * | 2002-10-16 | 2007-01-23 | Analog Devices, Inc. | Method and apparatus for split reference sampling |
US7042383B2 (en) * | 2003-11-26 | 2006-05-09 | Texas Instruments Incorporated | High speed gain amplifier and method in ADCs |
-
2009
- 2009-09-04 KR KR1020127005809A patent/KR101409657B1/ko not_active IP Right Cessation
- 2009-09-04 EP EP09848996.6A patent/EP2475102A4/en not_active Withdrawn
- 2009-09-04 JP JP2011529755A patent/JP5252085B2/ja not_active Expired - Fee Related
- 2009-09-04 WO PCT/JP2009/065528 patent/WO2011027465A1/ja active Application Filing
- 2009-09-04 CN CN200980159985XA patent/CN102484479A/zh active Pending
-
2012
- 2012-03-02 US US13/411,018 patent/US8629797B2/en not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000101434A (ja) * | 1998-09-18 | 2000-04-07 | Nec Corp | 乗算型ディジタル/アナログ変換回路 |
JP2006086981A (ja) * | 2004-09-17 | 2006-03-30 | Fujitsu Ltd | スイッチトキャパシタ回路およびパイプラインa/d変換回路 |
WO2007142327A1 (ja) * | 2006-06-08 | 2007-12-13 | National University Corporation Shizuoka University | 変換回路、アナログディジタル変換器、およびアナログ信号に対応したディジタル信号を生成する方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8762478B2 (en) | 2000-02-15 | 2014-06-24 | Gilat Satellite Networks Ltd. | System and method for acceleration of a secure transmission over satellite |
US9564960B2 (en) | 2011-09-23 | 2017-02-07 | Gilat Satellite Networks Ltd. | Decentralized caching system |
Also Published As
Publication number | Publication date |
---|---|
EP2475102A1 (en) | 2012-07-11 |
KR20120054040A (ko) | 2012-05-29 |
KR101409657B1 (ko) | 2014-06-18 |
EP2475102A4 (en) | 2013-06-05 |
US20120162000A1 (en) | 2012-06-28 |
WO2011027465A1 (ja) | 2011-03-10 |
US8629797B2 (en) | 2014-01-14 |
CN102484479A (zh) | 2012-05-30 |
JPWO2011027465A1 (ja) | 2013-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5252085B2 (ja) | スイッチドキャパシタ回路およびad変換回路 | |
US20140184434A1 (en) | Analog/digital converter | |
KR20100073009A (ko) | 다단 듀얼 연속 근사 레지스터 아날로그 디지털 변환기 및 이를 이용한 아날로그 디지털 변환 방법 | |
US8730080B2 (en) | Analog-to-digital converters and pipeline analog-to-digital converters | |
CN101931413A (zh) | 流水线模数转换器以及乘法数模转换器 | |
US8723714B2 (en) | Multiplying digital-to-analog converters and pipeline analog-to-digital converter using the same | |
US8018361B2 (en) | Area-efficient analog-to-digital converter | |
US20200162093A1 (en) | A/d converter | |
US7224306B2 (en) | Analog-to-digital converter in which settling time of amplifier circuit is reduced | |
EP1398880A2 (en) | Analog-digital conversion circuit | |
Zahrai et al. | A low-power hybrid ADC architecture for high-speed medium-resolution applications | |
JP2005252326A (ja) | パイプライン型a/d変換器 | |
Atchaya et al. | Design of High Speed Time–Interleaved SAR Analog to Digital Converter | |
JP2004357279A (ja) | アナログ−デジタル変換回路 | |
JP4121969B2 (ja) | アナログデジタル変換器 | |
Vaz et al. | Design of low-voltage CMOS pipelined ADCs using 1 pico-Joule of energy per conversion | |
CN113839675B (zh) | 基于非50%占空比采样时钟的流水线式模数转换器 | |
CN111295843B (zh) | 具有至少三条采样信道的流水线模数转换器 | |
JP4093976B2 (ja) | アナログデジタル変換器 | |
JP4166168B2 (ja) | アナログデジタル変換器 | |
KR100967845B1 (ko) | 멀티플라잉 디지털-아날로그 컨버터 및 이를 포함하는파이프라인 아날로그-디지털 컨버터 | |
Kumar | Pipeline ADC Using Bit Flash ADC in CMOS 90nm Technology | |
Ho et al. | A 10-bit 200-MS/s reconfigurable pipelined A/D converter | |
KR101476539B1 (ko) | 멀티플라잉 디지털 아날로그 컨버터 및 그 동작 방법 | |
Caldwell et al. | An 8 th-order MASH delta-sigma with an OSR of 3 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130227 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130319 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130401 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160426 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |