JP4701346B2 - ワイヤレス通信装置の送信パス用の補償手段を有する直接変換デバイス - Google Patents
ワイヤレス通信装置の送信パス用の補償手段を有する直接変換デバイス Download PDFInfo
- Publication number
- JP4701346B2 JP4701346B2 JP2007546249A JP2007546249A JP4701346B2 JP 4701346 B2 JP4701346 B2 JP 4701346B2 JP 2007546249 A JP2007546249 A JP 2007546249A JP 2007546249 A JP2007546249 A JP 2007546249A JP 4701346 B2 JP4701346 B2 JP 4701346B2
- Authority
- JP
- Japan
- Prior art keywords
- input
- current
- path
- conversion device
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 66
- 238000004891 communication Methods 0.000 title claims abstract description 16
- 230000005540 biological transmission Effects 0.000 title claims description 15
- 238000012545 processing Methods 0.000 claims abstract description 26
- 230000003321 amplification Effects 0.000 claims abstract description 9
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 9
- 239000000969 carrier Substances 0.000 claims description 3
- 239000003990 capacitor Substances 0.000 description 15
- 230000000694 effects Effects 0.000 description 4
- 238000001914 filtration Methods 0.000 description 4
- 238000001228 spectrum Methods 0.000 description 3
- 238000013459 approach Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000009897 systematic effect Effects 0.000 description 2
- 230000002730 additional effect Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000012552 review Methods 0.000 description 1
- 238000004513 sizing Methods 0.000 description 1
- 230000003595 spectral effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/38—Angle modulation by converting amplitude modulation to angle modulation
- H03C3/40—Angle modulation by converting amplitude modulation to angle modulation using two signal paths the outputs of which have a predetermined phase difference and at least one output being amplitude-modulated
Landscapes
- Amplifiers (AREA)
- Transmitters (AREA)
- Transceivers (AREA)
Description
―許容可能な信号/雑音性能を達成する、十分なI/Q信号の事前調整、
―いわゆる“影像スペクトル”を減少する、IおよびQチャンネルの間の良好な整合、
―影像スペクトルを減少させるLOサインおよびコサインパスの間の良好な位相整合、
―搬送波リークを減少させる、低い直流(DC)不整合またはオフセット、
―望まれない出力スペクトル劣化を避ける良好なRF分離、
―スペクトル成長を避ける、ベースバンド回路内の低い高調波歪み、
―出力電力の範囲をカバーする信号を供給するためのミキサの前後の利得制御、
を提供する。
―第1および第2の処理パスであって、
≫入力信号の第1または第2の部分を受信するように構成された入力ノードと、
≫入力ノードに接続され、入力信号の第1または第2の部分を表す入力電流を供給するように構成された入力パスと、
≫入力電流の供給を受ける第1の入力と、コモンモード電流の供給を受ける第2の入力とを備え、増幅信号を出力するように構成された増幅手段と、
≫増幅信号から、第1および第2の電流を供給するように構成されており、この第1の電流は、増幅手段の第1の入力に接続された負のフィードバックパスに供給され、入力電流にほぼ等しく、この第2の電流は、第1の電流の選択されたスケーリングされたコピーであり、入力信号の第1および第2の部分の間の電圧差を表す、トランスコンダクタと、
をそれぞれが備える第1および第2の処理パスと、
―第1および第2の処理パスの入力ノードに接続され、入力信号の第1および第2の部分から、コモンモード電流を供給し、各増幅手段の第2の入力に供給を行なうように構成されたコモンモード入力パスと、
―トランスコンダクタのうちの選択された1つによって供給された第2の電流を、選択された無線周波数で、局部発振器搬送波と混合して、入力信号を表す第1または第2の出力RF信号を供給するように構成されたスイッチコアと、
を備える。
―各入力パスは、選択された抵抗の抵抗構造を備えてもよく、前記抵抗構造は、互いに同じものであり、
≫各抵抗構造は、スイッチトレジスタ構造であってもよく、
≫コモンモードパスは、選択された抵抗を有し、第1の処理パスの入力ノードに接続された第1の端子と、第2の端子とを有する第1の抵抗構造と、選択された抵抗を有し、第2の処理パスの入力ノードに接続された第1の端子と、第2の端子とを有する第2の抵抗構造と、を備えてもよく、前記抵抗構造は、同一のものであり、これらの間に、前記第2の端子は接続されて、これらの間で、増幅手段の第2の入力に接続されたコモンモードノードを定義し、
≫各抵抗構造は、スイッチトレジスタ構造であってもよく、
≫コモンモードパスは、コモンモードノードに接続された容量構造を備えてもよく、
―変形において、各入力パスは、i)直列に接続され、第1および第2の選択された抵抗を有する、第1および第2の抵抗構造であって、前記第1の抵抗構造は、互いに同じものであり、前記第2の抵抗構造は、互いに同じものである、第1および第2の抵抗構造と、 ii)容量構造であって、第1および第2の抵抗構造の間に接続された第1の端子と、第2の端子とを有し、前記第2の端子は、前記容量構造の間で接続されている、容量構造と、を備えてもよく、
≫少なくとも各第1の抵抗構造は、スイッチトレジスタ構造であってもよく、
―補助増幅手段は、増幅手段の第1の入力の前で、入力パスにそれぞれ接続された、第1および第2の入力と、増幅手段の出力とそれぞれ並列に接続された、第1および第2の出力と、を備えてもよく、
≫この補助増幅手段は、i)第1のバイアスDC電流を供給するように構成された、第1のバイアスパスと、ii)その第1および第2の入力および第1のバイアスパスに、それぞれ接続され、その第1および第2の出力を、それぞれ定義する、第1および第2のトランジスタと、を備えてもよく、
・この第1のバイアスパスは、選択された抵抗の抵抗構造を備えてもよく、
≫各増幅手段は、i)入力電流、コモンモード電流および第2のバイアスDC電流から駆動電流を供給するように構成された入力差動ステージと、ii)駆動電流から増幅された信号を供給するように構成された電流ミラーステージと、iii)入力差動ステージに、第2のバイアスDC電流を供給するための第2のバイアスパスと、を備えてもよく、
≫各第2のバイアスパスは、選択された抵抗の抵抗構造を備えてもよく、前記抵抗構造は、同一のものであり、
・各抵抗構造は、スイッチトレジスタ構造であってもよく、
―各トランスコンダクタは、i)第3のバイアスDC電流を供給するための第3のバイアスパスと、ii)並列に接続された第1および第2の電圧制御電流源であって、第1の電圧制御電流源は、出力増幅信号および第3のバイアスDC電流から、第1の電流を供給するように構成され、第2の電圧制御電流源は、出力増幅信号から第2の電流を供給するように構成されている、第1および第2の電圧制御電流源と、を備えてもよく、
≫各トランスコンダクタは、また、第1の電圧制御電流源と並列に接続された容量構造を備えてもよく、
―スイッチコアは、ダブルバランスミキサ構造を定義するように共に構成された2つのミキサを備えてもよい。
―差動PMOSトランジスタ面積が増加するにつれて、固有の1/f雑音が減少し、
―安定性の要求に入る第2の極は、より小さな差動PMOSトランジスタと共に、より高い周波数に移動し、
―長さに対するチャンネル幅の比率が、トランジスタのトランスコンダクタンス(Gm)を決定する。より高いGmは、開ループ利得および閉ループ直線性を増加するが、優勢極を、より高い周波数に押しやり、
―より大きなトランジスタは、より良い整合を有し、これはDCオフセットを減少させる。
―影像排除に寄与するI/Q利得の不整合
―結果として搬送波リークを生じる、信号レベルに比例するDCオフセット
―所望の信号出力レベルが下降するにつれて縮小する熱雑音源
―ランダムな成分不整合による、増幅器Aiの均等な入力DCオフセット、
―所望の変調の小部分を表すAC信号、および
―フォワードパスにおける非直線性による、高調波歪み項、
の3つの項を含むことが分かる。
Claims (19)
- ワイヤレス通信装置の送信パスにおいて、ベースバンドアナログI/Q入力信号を、無線周波数信号に変換するための変換デバイスであって、
―第1および第2の処理パスであって、i)前記入力信号の第1または第2の部分を受信するように構成された入力ノードと、ii)前記入力ノードに接続され、前記入力信号の前記第1または第2の部分を表す入力電流を供給するように構成された入力パスと、iii)前記入力電流の供給を受ける第1の入力と、コモンモード電流の供給を受ける第2の入力とを備え、増幅信号を出力するように構成された増幅手段と、iv)前記増幅信号から、第1および第2の電流を供給するように構成されており、前記第1の電流は、前記増幅手段の前記第1の入力に接続された負のフィードバックパスに供給され、前記入力電流に等しく、前記第2の電流は、前記第1の電流の選択されたスケーリングされたコピーであり、且つ、前記第2の電流は、前記入力信号の前記第1および第2の部分の間の電圧差を表す、トランスコンダクタと、をそれぞれが備える第1および第2の処理パスと、
―前記第1および第2の処理パスの前記入力ノードに接続され、前記入力信号の前記第1および第2の部分から、前記コモンモード電流を供給し、各増幅手段の前記第2の入力に供給を行なうように構成されたコモンモード入力パスと、
―前記トランスコンダクタのうちの選択された1つによって供給された前記第2の電流を、選択された無線周波数で、局部発振器搬送波と混合して、前記入力信号を表す第1または第2の出力RF信号を供給するように構成されたスイッチコアと、
を備えることを特徴とする変換デバイス。 - 各入力パスは、選択された抵抗値の抵抗構造を備え、前記抵抗構造は、同一のものである、ことを特徴とする請求項1に記載の変換デバイス。
- 前記コモンモード入力パスは、
選択された抵抗を有し、前記第1の処理パスの前記入力ノードに接続された第1の端子と、第2の端子とを有する第1の抵抗構造と、
選択された抵抗を有し、前記第2の処理パスの前記入力ノードに接続された第1の端子と、第2の端子とを有する第2の抵抗構造と、を備え、
前記第1および第2の抵抗構造は、同一のものであり、これらの間に、前記第2の端子は接続されて、これらの間で、前記増幅手段の前記第2の入力に接続されたコモンモードノードを定義する、
ことを特徴とする請求項1又は請求項2に記載の変換デバイス。 - 各抵抗構造は、スイッチトレジスタ構造である、ことを特徴とする請求項2又は請求項3に記載の変換デバイス。
- 前記コモンモード入力パスは、前記コモンモードノードに接続された容量構造を備える、ことを特徴とする請求項3又は請求項4に記載の変換デバイス。
- 各入力パスは、
i)直列に接続され、第1および第2の選択された抵抗値を有する、第1および第2の抵抗構造であって、前記第1の抵抗構造は、互いに同じものであり、前記第2の抵抗構造は、互いに同じものである、第1および第2の抵抗構造と、
ii)容量構造であって、前記第1および第2の抵抗構造の間に接続された第1の端子と、第2の端子とを有し、前記第2の端子は、当該容量構造の間で接続されている、容量構造と、
を備えることを特徴とする請求項1に記載の変換デバイス。 - 少なくとも各第1の抵抗構造は、スイッチトレジスタ構造である、ことを特徴とする請求項6に記載の変換デバイス。
- 前記増幅手段の前記第1の入力の前で、前記入力パスにそれぞれ接続された、第1および第2の入力と、前記増幅手段の前記出力とそれぞれ並列に接続された、第1および第2の出力と、を備える補助増幅手段を備える、ことを特徴とする請求項1乃至請求項7のいずれかに記載の変換デバイス。
- 前記補助増幅手段は、
i)第1のバイアスDC電流を供給するように構成された、第1のバイアスパスと、
ii)前記第1および第2の入力および前記第1のバイアスパスに、それぞれ接続され、前記第1および第2の出力を、それぞれ定義する、第1および第2のトランジスタと、
を備えることを特徴とする請求項8に記載の変換デバイス。 - 前記第1のバイアスパスは、選択された抵抗値の抵抗構造を備える、ことを特徴とする請求項9に記載の変換デバイス。
- 各増幅手段は、
i)前記入力電流、前記コモンモード電流および第2のバイアスDC電流から駆動電流を供給するように構成された入力差動ステージと、
ii)前記駆動電流から前記増幅信号を供給するように構成された電流ミラーステージと、
iii)前記入力差動ステージに、前記第2のバイアスDC電流を供給するための第2のバイアスパスと、
を備えることを特徴とする請求項1乃至請求項10のいずれかに記載の変換デバイス。 - 各第2のバイアスパスは、選択された抵抗値の抵抗構造を備え、前記抵抗構造は、同一のものである、ことを特徴とする請求項11に記載の変換デバイス。
- 各抵抗構造は、スイッチトレジスタ構造である、ことを特徴とする請求項12に記載の変換デバイス。
- 各トランスコンダクタは、
i)第3のバイアスDC電流を供給するための第3のバイアスパスと、
ii)並列に接続された第1および第2の電圧制御電流源であって、当該第1の電圧制御電流源は、前記増幅信号および前記第3のバイアスDC電流から、前記第1の電流を供給するように構成され、当該第2の電圧制御電流源は、前記増幅信号から前記第2の電流を供給するように構成されている、第1および第2の電圧制御電流源と、
を備えることを特徴とする請求項1乃至請求項13のいずれかに記載の変換デバイス。 - 各トランスコンダクタは、前記第1の電圧制御電流源と並列に接続された容量構造も備える、ことを特徴とする請求項14に記載の変換デバイス。
- 前記スイッチコアは、ダブルバランスミキサ構造を定義するように共に構成された2つのミキサを備える、ことを特徴とする請求項1乃至請求項15のいずれかに記載の変換デバイス。
- ワイヤレス通信装置の送信パスにおいて、ベースバンドアナログI/Q入力信号を、無線周波数信号に変換するためのコンバータであって、
請求項1乃至請求項16のいずれかに記載の2つの変換デバイスを備え、前記変換デバイスは、直交位相関係を有する異なる入力信号の供給を受け、直交位相関係を有する異なる局部発振器RF搬送波の供給をそれぞれ受けるトランスコンダクタを有する、ことを特徴とするコンバータ。 - 送信パスを備えるワイヤレス通信装置であって、
前記送信パスは、請求項1乃至請求項16のいずれかに記載の変換デバイスを備える、ことを特徴とするワイヤレス通信装置。 - 送信パスを備えるワイヤレス通信装置であって、
前記送信パスは、請求項17に記載のコンバータを備える、ことを特徴とするワイヤレス通信装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP04300908.3 | 2004-12-16 | ||
EP04300908 | 2004-12-16 | ||
PCT/IB2005/054128 WO2006064425A1 (en) | 2004-12-16 | 2005-12-08 | Direct conversion device with compensation means for a transmission path of a wireless communication equipment |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008524899A JP2008524899A (ja) | 2008-07-10 |
JP4701346B2 true JP4701346B2 (ja) | 2011-06-15 |
Family
ID=36084386
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007546249A Expired - Fee Related JP4701346B2 (ja) | 2004-12-16 | 2005-12-08 | ワイヤレス通信装置の送信パス用の補償手段を有する直接変換デバイス |
Country Status (6)
Country | Link |
---|---|
US (1) | US7949313B2 (ja) |
EP (1) | EP1829202B1 (ja) |
JP (1) | JP4701346B2 (ja) |
CN (1) | CN100588110C (ja) |
AT (1) | ATE515103T1 (ja) |
WO (1) | WO2006064425A1 (ja) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8959762B2 (en) | 2005-08-08 | 2015-02-24 | Rf Micro Devices, Inc. | Method of manufacturing an electronic module |
US8409658B2 (en) | 2007-06-27 | 2013-04-02 | Rf Micro Devices, Inc. | Conformal shielding process using flush structures |
JP4211840B2 (ja) * | 2006-11-10 | 2009-01-21 | セイコーエプソン株式会社 | 検出装置、センサ及び電子機器 |
US7839231B1 (en) * | 2007-12-06 | 2010-11-23 | Quintic Holdings | Low power I/Q modulator |
US8614737B2 (en) * | 2009-09-11 | 2013-12-24 | Disney Enterprises, Inc. | System and method for three-dimensional video capture workflow for dynamic rendering |
US9137934B2 (en) | 2010-08-18 | 2015-09-15 | Rf Micro Devices, Inc. | Compartmentalized shielding of selected components |
US8248164B2 (en) * | 2010-09-02 | 2012-08-21 | Fairchild Semiconductor Corporation | Integrated circuit single ended-to-differential amplifier |
US8835226B2 (en) | 2011-02-25 | 2014-09-16 | Rf Micro Devices, Inc. | Connection using conductive vias |
US9627230B2 (en) | 2011-02-28 | 2017-04-18 | Qorvo Us, Inc. | Methods of forming a microshield on standard QFN package |
US9595924B2 (en) * | 2012-08-03 | 2017-03-14 | Broadcom Corporation | Calibration for power amplifier predistortion |
TWI540842B (zh) * | 2012-08-13 | 2016-07-01 | Toshiba Kk | DA converter, receiver and DA converter control method |
US9197279B2 (en) | 2013-03-15 | 2015-11-24 | Blackberry Limited | Estimation and reduction of second order distortion in real time |
US8983486B2 (en) | 2013-03-15 | 2015-03-17 | Blackberry Limited | Statistical weighting and adjustment of state variables in a radio |
US8811538B1 (en) | 2013-03-15 | 2014-08-19 | Blackberry Limited | IQ error correction |
EP2779510B1 (en) | 2013-03-15 | 2018-10-31 | BlackBerry Limited | Statistical weighting and adjustment of state variables in a radio |
US8942656B2 (en) | 2013-03-15 | 2015-01-27 | Blackberry Limited | Reduction of second order distortion in real time |
US9807890B2 (en) | 2013-05-31 | 2017-10-31 | Qorvo Us, Inc. | Electronic modules having grounded electromagnetic shields |
US11127689B2 (en) | 2018-06-01 | 2021-09-21 | Qorvo Us, Inc. | Segmented shielding using wirebonds |
US11219144B2 (en) | 2018-06-28 | 2022-01-04 | Qorvo Us, Inc. | Electromagnetic shields for sub-modules |
US11114363B2 (en) | 2018-12-20 | 2021-09-07 | Qorvo Us, Inc. | Electronic package arrangements and related methods |
TWI756531B (zh) * | 2019-04-09 | 2022-03-01 | 瑞昱半導體股份有限公司 | 傳送器、接收器及混合式傳送接收器 |
US11515282B2 (en) | 2019-05-21 | 2022-11-29 | Qorvo Us, Inc. | Electromagnetic shields with bonding wires for sub-modules |
CN112904261B (zh) * | 2021-01-11 | 2024-03-19 | 深圳麦歌恩科技有限公司 | 谐波校准系统及方法、误差谐波分量系数计算系统及方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0823231A (ja) * | 1994-07-11 | 1996-01-23 | Nec Corp | Fm変調回路 |
JP2001358537A (ja) * | 2000-04-18 | 2001-12-26 | Koninkl Philips Electronics Nv | 映像周波数を強固に排除する低ノイズ周波数コンバータ |
US6342804B1 (en) * | 1999-02-04 | 2002-01-29 | Agere Systems Guardian Corp. | Low-noise mixer |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6137826A (en) * | 1997-11-17 | 2000-10-24 | Ericsson Inc. | Dual-mode modulation systems and methods including oversampling of narrow bandwidth signals |
DE10136741A1 (de) * | 2001-07-27 | 2002-10-31 | Infineon Technologies Ag | Schaltungsanordnung zur Regelung eines Signal-Gleichanteils und Mobilfunksender |
FR2844066A1 (fr) * | 2002-08-28 | 2004-03-05 | St Microelectronics Sa | Procede de controle des courants de repos d'un dispositif de transposition de frequence du type a conversion directe, et dispositif correspondant |
US7715836B2 (en) * | 2002-09-03 | 2010-05-11 | Broadcom Corporation | Direct-conversion transceiver enabling digital calibration |
WO2004057768A1 (ja) * | 2002-12-20 | 2004-07-08 | Renesas Technology Corp. | 送信回路およびそれを用いた送受信機 |
US7027783B2 (en) * | 2003-02-24 | 2006-04-11 | Sami Vilhonen | Method and apparatus providing reduction in transmitter current consumption using signal derived from rectified input signal |
-
2005
- 2005-12-08 US US11/722,083 patent/US7949313B2/en not_active Expired - Fee Related
- 2005-12-08 EP EP05823260A patent/EP1829202B1/en active Active
- 2005-12-08 CN CN200580048134A patent/CN100588110C/zh not_active Expired - Fee Related
- 2005-12-08 JP JP2007546249A patent/JP4701346B2/ja not_active Expired - Fee Related
- 2005-12-08 WO PCT/IB2005/054128 patent/WO2006064425A1/en active Application Filing
- 2005-12-08 AT AT05823260T patent/ATE515103T1/de not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0823231A (ja) * | 1994-07-11 | 1996-01-23 | Nec Corp | Fm変調回路 |
US6342804B1 (en) * | 1999-02-04 | 2002-01-29 | Agere Systems Guardian Corp. | Low-noise mixer |
JP2001358537A (ja) * | 2000-04-18 | 2001-12-26 | Koninkl Philips Electronics Nv | 映像周波数を強固に排除する低ノイズ周波数コンバータ |
Also Published As
Publication number | Publication date |
---|---|
ATE515103T1 (de) | 2011-07-15 |
CN100588110C (zh) | 2010-02-03 |
EP1829202A1 (en) | 2007-09-05 |
US7949313B2 (en) | 2011-05-24 |
US20090270054A1 (en) | 2009-10-29 |
JP2008524899A (ja) | 2008-07-10 |
EP1829202B1 (en) | 2011-06-29 |
CN101185238A (zh) | 2008-05-21 |
WO2006064425A1 (en) | 2006-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4701346B2 (ja) | ワイヤレス通信装置の送信パス用の補償手段を有する直接変換デバイス | |
JP4657839B2 (ja) | 適応バイアス型ミクサ | |
EP2854288A2 (en) | A high efficiency power amplifier | |
US7218163B2 (en) | Radio-frequency mixer arrangement | |
US20070259642A1 (en) | System and method for generating local oscillator (LO) signals for a quadrature mixer | |
JP5596589B2 (ja) | 半導体装置 | |
US7999615B2 (en) | Current canceling variable gain amplifier and transmitter using same | |
US8380157B2 (en) | Up-conversion mixer with signal processing | |
JP2005538577A (ja) | ゲイン調節可能な増幅回路、およびこの増幅回路を備えた送信装置 | |
JP3506587B2 (ja) | 二重平衡変調器及び四相位相変調器並びにデジタル通信機 | |
US20110026638A1 (en) | Positive coefficient weighted quadrature modulation method and apparatus | |
US20010048336A1 (en) | Analog multiplying circuit and variable gain amplifying circuit | |
US20030045256A1 (en) | Stacked modulator and automatic gain control amplifier | |
JP2002526957A (ja) | 入力信号と発振器信号相互の混合のための回路装置 | |
Praveen et al. | High linearity transmit power mixers using baseband current feedback | |
Behbahani et al. | A low distortion bipolar mixer for low voltage direct up-conversion and high IF systems | |
CN115606100A (zh) | 射频调制器装置 | |
JP2007306208A (ja) | 送信装置並びに利得可変周波数変換回路 | |
JPH10209901A (ja) | 周波数変換器およびこれを用いた無線受信機 | |
Chang et al. | A direct conversion transmitter with digital‐assisted DC offset and I/Q phase calibration | |
JP2007049514A (ja) | ミキサ回路、変調器、及び送信機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20080605 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20081208 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100813 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101111 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110107 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20110131 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110131 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110303 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4701346 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |