Nothing Special   »   [go: up one dir, main page]

JP4519810B2 - Ferroelectric element and manufacturing method thereof, ferroelectric memory, and ink jet recording head - Google Patents

Ferroelectric element and manufacturing method thereof, ferroelectric memory, and ink jet recording head Download PDF

Info

Publication number
JP4519810B2
JP4519810B2 JP2006173308A JP2006173308A JP4519810B2 JP 4519810 B2 JP4519810 B2 JP 4519810B2 JP 2006173308 A JP2006173308 A JP 2006173308A JP 2006173308 A JP2006173308 A JP 2006173308A JP 4519810 B2 JP4519810 B2 JP 4519810B2
Authority
JP
Japan
Prior art keywords
ferroelectric
film
lower electrode
seed layer
site
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006173308A
Other languages
Japanese (ja)
Other versions
JP2008004782A (en
Inventor
隆満 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Corp
Original Assignee
Fujifilm Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujifilm Corp filed Critical Fujifilm Corp
Priority to JP2006173308A priority Critical patent/JP4519810B2/en
Publication of JP2008004782A publication Critical patent/JP2008004782A/en
Application granted granted Critical
Publication of JP4519810B2 publication Critical patent/JP4519810B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Particle Formation And Scattering Control In Inkjet Printers (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Formation Of Insulating Films (AREA)
  • Semiconductor Memories (AREA)
  • Inorganic Insulating Materials (AREA)

Description

本発明は、強誘電体素子とその製造方法、及びこれを用いた強誘電体メモリ(FRAM)とインクジェット式記録ヘッドに関するものである。   The present invention relates to a ferroelectric element, a manufacturing method thereof, a ferroelectric memory (FRAM) using the same, and an ink jet recording head.

下部電極と強誘電体膜と上部電極との積層構造を有する強誘電体素子は、次世代メモリとして期待されている強誘電体メモリ(FRAM(Ferroelectric Random Access Memory))や、インクジェット式記録ヘッド等に搭載されるアクチュエータ等に利用される素子である。強誘電体材料としては、チタン酸ジルコン酸鉛(PZT)等のペロブスカイト型酸化物が知られている。
上記用途では、強誘電体膜の結晶配向性が高いことが好ましい。例えば、強誘電体メモリでは、残留分極値Prが大きくかつ抗電界Ecが低いことから、PZTの(111)配向膜が好ましい。
A ferroelectric element having a laminated structure of a lower electrode, a ferroelectric film, and an upper electrode is a ferroelectric memory (FRAM (Ferroelectric Random Access Memory)) expected as a next generation memory, an ink jet recording head, etc. It is an element used for the actuator etc. which are mounted in. As the ferroelectric material, perovskite oxides such as lead zirconate titanate (PZT) are known.
In the above application, it is preferable that the ferroelectric film has a high crystal orientation. For example, in a ferroelectric memory, since the remanent polarization value Pr is large and the coercive electric field Ec is low, a (111) orientation film of PZT is preferable.

特許文献1の段落[0003]等に記載されているように、従来、PZT(111)配向膜は、700℃以上の成膜温度で成膜する必要があるとされていた。
しかしながら、強誘電体メモリでは通常、強誘電体素子は駆動用トランジスタが作りこまれた基板上に形成されるため、トランジスタへの熱の影響を低減するために、強誘電体膜はなるべく低温で成膜できることが好ましい。成膜温度が高くなると、基板と強誘電体膜との熱膨張係数差に起因して、成膜中又は成膜後の降温過程等において強誘電体膜に応力がかかり、膜にクラック等が発生する恐れもある。PZT膜では成膜温度が高くなると、Pb抜けが起こりやすくなるという問題もある。
As described in paragraph [0003] of Patent Document 1, conventionally, it has been said that a PZT (111) alignment film needs to be formed at a film formation temperature of 700 ° C. or higher.
However, in a ferroelectric memory, since a ferroelectric element is usually formed on a substrate on which a driving transistor is built, in order to reduce the influence of heat on the transistor, the ferroelectric film is kept at a temperature as low as possible. It is preferable that a film can be formed. When the film formation temperature is increased, stress is applied to the ferroelectric film during the temperature lowering process during film formation or after film formation due to the difference in thermal expansion coefficient between the substrate and the ferroelectric film, and the film has cracks. There is also a risk of it occurring. In the PZT film, there is also a problem that when the film forming temperature becomes high, Pb loss is likely to occur.

特許文献1には、ゾルゲル法によりPZT(111)配向膜を得る方法が記載されている。この文献では、250〜350℃の第1熱処理(この温度はペロブスカイト結晶構造が成長する温度以下である。)と500〜600℃の第2熱処理との2段階の熱処理で行うことが提案されており、この方法によって比較的低温でPZT(111)配向膜が得られることが記載されている。   Patent Document 1 describes a method of obtaining a PZT (111) alignment film by a sol-gel method. In this document, it is proposed to perform the first heat treatment at 250 to 350 ° C. (this temperature is lower than the temperature at which the perovskite crystal structure grows) and the second heat treatment at 500 to 600 ° C. It is described that a PZT (111) alignment film can be obtained at a relatively low temperature by this method.

特許文献2には、基板温度450℃以下(この温度はペロブスカイト結晶構造が成長する温度以下である。)にて非晶質もしくは結晶質の熱力学的準安定相酸化物膜を成膜し、この膜を還元雰囲気ガス中の熱処理によって熱力学的安定相結晶に相転移させる酸化物膜の製造方法が開示されている。この文献には、熱力学的準安定相酸化物膜として、RFスパッタ法により非結晶質構造又はパイロクロア構造のPZT膜を成膜し、その後還元雰囲気ガス中の熱処理を実施して、該膜をペロブスカイト結晶へ相転移させることで、比較的低温でペロブスカイト結晶構造のPZT膜を成膜できることが記載されている。先に成膜する熱力学的準安定相酸化物膜の結晶配向性を制御すれば、所望の結晶配向のPZT膜が得られることも記載されている。
特開2000-243920号公報 特開2001-139313号公報
In Patent Document 2, an amorphous or crystalline thermodynamic metastable phase oxide film is formed at a substrate temperature of 450 ° C. or lower (this temperature is lower than the temperature at which the perovskite crystal structure grows), An oxide film manufacturing method is disclosed in which this film is phase-transformed into a thermodynamically stable phase crystal by heat treatment in a reducing atmosphere gas. In this document, as a thermodynamic metastable phase oxide film, a PZT film having an amorphous structure or a pyrochlore structure is formed by RF sputtering, and then heat treatment in a reducing atmosphere gas is performed. It is described that a PZT film having a perovskite crystal structure can be formed at a relatively low temperature by phase transition to a perovskite crystal. It is also described that a PZT film having a desired crystal orientation can be obtained by controlling the crystal orientation of the previously formed thermodynamic metastable phase oxide film.
Japanese Unexamined Patent Publication No. 2000-243920 JP 2001-139313 JP

特許文献1,2に記載の方法はいずれもプロセスが煩雑である。また、いずれの方法においても、はじめにペロブスカイト結晶構造が成長する温度以下で成膜を行い、その後膜の結晶性を高めるようにしているので、結晶性や結晶配向性の制御が難しい。そのため、高結晶配向の膜を得ることが難しく、高性能な強誘電体素子を得ることが難しい。
基板としてMgO単結晶基板を用いることで、結晶配向性に優れたPZT膜を成膜できることが知られているが、MgO単結晶基板は高価なため、製造コストが高くなり、好ましくない。
The methods described in Patent Documents 1 and 2 are complicated processes. In any of the methods, film formation is first performed at a temperature below the temperature at which the perovskite crystal structure grows, and then the crystallinity of the film is increased, so that it is difficult to control crystallinity and crystal orientation. Therefore, it is difficult to obtain a highly crystalline film, and it is difficult to obtain a high-performance ferroelectric element.
It is known that a PZT film having excellent crystal orientation can be formed by using an MgO single crystal substrate as a substrate, but since an MgO single crystal substrate is expensive, the manufacturing cost increases, which is not preferable.

本発明は上記事情に鑑みてなされたものであり、高価な基板を用いることなく、また複雑なプロセスを経ることなく、比較的低温で、結晶性及び結晶配向性に優れた強誘電体膜を成膜することが可能な強誘電体素子の製造方法、及び該製造方法に製造された強誘電体素子を提供することを目的とするものである。
本発明は特に、高価な基板を用いることなく、また複雑なプロセスを経ることなく、比較的低温で、結晶配向性に優れた(111)配向の強誘電体膜を成膜することが可能な強誘電体素子の製造方法、及び該製造方法により製造された強誘電体素子を提供することを目的とするものである。
本発明はまた、上記強誘電体素子を備えた強誘電体メモリ、及び上記強誘電体素子を備えたインクジェット式記録ヘッドとインクジェット式記録装置を提供することを目的とするものである。
The present invention has been made in view of the above circumstances, and a ferroelectric film excellent in crystallinity and crystal orientation is obtained at a relatively low temperature without using an expensive substrate or through a complicated process. It is an object of the present invention to provide a manufacturing method of a ferroelectric element capable of forming a film and a ferroelectric element manufactured by the manufacturing method.
In particular, the present invention makes it possible to form a (111) -oriented ferroelectric film excellent in crystal orientation at a relatively low temperature without using an expensive substrate or through a complicated process. It is an object of the present invention to provide a method for manufacturing a ferroelectric element and a ferroelectric element manufactured by the manufacturing method.
It is another object of the present invention to provide a ferroelectric memory including the ferroelectric element, an ink jet recording head including the ferroelectric element, and an ink jet recording apparatus.

本発明の強誘電体素子の製造方法は、下部電極と強誘電体膜と上部電極との積層構造を有し、前記下部電極と前記上部電極とにより前記強誘電体膜に対して電界が印加される強誘電体素子の製造方法において、
Zrを含むシード層と前記下部電極とを順次成膜する工程(A)と、
前記シード層に含まれるZrを拡散させて、該元素を前記下部電極の表面に析出させる工程(B)と、
前記下部電極上に前記強誘電体膜を成膜する工程(C)とを順次有することを特徴とするものである。
本発明の製造方法において、前記強誘電体膜の構成元素にZrが含まれていることが好ましい。
The ferroelectric element manufacturing method of the present invention has a laminated structure of a lower electrode, a ferroelectric film, and an upper electrode, and an electric field is applied to the ferroelectric film by the lower electrode and the upper electrode. In the manufacturing method of the ferroelectric element,
A step (A) of sequentially forming a seed layer containing Zr and the lower electrode;
Diffusing Zr contained in the seed layer to deposit the element on the surface of the lower electrode;
(C) sequentially forming the ferroelectric film on the lower electrode.
In the manufacturing method of the present invention, it is preferable that Zr is contained in the constituent element of the ferroelectric film.

工程(C)において、400℃以上600℃未満の成膜温度で、前記強誘電体膜の成膜を実施することが好ましい。
工程(A)において、前記シード層の厚みを5〜50nmとし、前記下部電極の厚みを50〜500nmとして、前記シード層及び前記下部電極の成膜を順次実施することが好ましい。
工程(B)において、400〜700℃の熱処理によってZrを熱拡散させることが好ましい。この場合、前記熱拡散を10分間〜2時間実施することが好ましい。
In the step (C), the ferroelectric film is preferably formed at a film formation temperature of 400 ° C. or higher and lower than 600 ° C.
In the step (A), it is preferable that the seed layer and the lower electrode are sequentially formed with the seed layer having a thickness of 5 to 50 nm and the lower electrode having a thickness of 50 to 500 nm.
In the step (B), it is preferable to thermally diffuse Zr by heat treatment at 400 to 700 ° C. In this case, the thermal diffusion is preferably performed for 10 minutes to 2 hours.

本発明の強誘電体素子の製造方法では、正方晶系及び/又は菱面体晶系の結晶構造を有し、(111)面に結晶配向性を有する強誘電体膜を成膜することができる。
本明細書において、強誘電体膜が「結晶配向性を有する」とは、Lotgerling法により測定される配向度Fが、80%以上であることと定義する。
配向度Fは、下記式で表される。
F(%)=(P−P0)/(1−P0)×100・・・(i)
式(i)中、Pは、配向面からの反射強度の合計と全反射強度の合計の比である。(001)配向の場合、Pは、(00l)面からの反射強度I(00l)の合計ΣI(00l)と、各結晶面(hkl)からの反射強度I(hkl)の合計ΣI(hkl)との比({ΣI(00l)/ΣI(hkl)})である。例えば、ペロブスカイト結晶において(001)配向の場合、P=I(001)/[I(001)+I(100)+I(101)+I(110)+I(111)]である。
P0は、完全にランダムな配向をしている試料のPである。
完全にランダムな配向をしている場合(P=P0)にはF=0%であり、完全に配向をしている場合(P=1)にはF=100%である。
In the method for manufacturing a ferroelectric element of the present invention, a ferroelectric film having a tetragonal and / or rhombohedral crystal structure and having crystal orientation on the (111) plane can be formed. .
In this specification, the term “having crystal orientation” for a ferroelectric film is defined as an orientation degree F measured by the Lottgering method being 80% or more.
The degree of orientation F is represented by the following formula.
F (%) = (P−P0) / (1−P0) × 100 (i)
In formula (i), P is the ratio of the total reflection intensity from the orientation plane to the total reflection intensity. In the case of (001) orientation, P is the sum ΣI (00l) of the reflection intensity I (00l) from the (00l) plane and the sum ΣI (hkl) of the reflection intensity I (hkl) from each crystal plane (hkl). ({ΣI (00l) / ΣI (hkl)}). For example, in the case of (001) orientation in the perovskite crystal, P = I (001) / [I (001) + I (100) + I (101) + I (110) + I (111)].
P0 is P of a sample having a completely random orientation.
In the case of completely random orientation (P = P0), F = 0%, and in the case of complete orientation (P = 1), F = 100%.

前記強誘電体膜としては、下記一般式で表される1種又は複数種のペロブスカイト型酸化物からなる膜(不可避不純物を含んでいてもよい)が挙げられる。◎
一般式ABO
(式中、A:Aサイトの元素であり、Pb,Ba,Nb,La,Li,Sr,Bi,Na,及びKからなる群より選ばれた少なくとも1種の元素、
B:Bサイトの元素であり、Cd,Fe,Ti,Ta,Mg,Mo,Ni,Nb,Zr,Zn,W,及びYbからなる群より選ばれた少なくとも1種の元素、
O:酸素原子、
Aサイト元素のモル数が1.0であり、かつBサイト元素のモル数が1.0である場合が標準であるが、Aサイト元素とBサイト元素のモル数はペロブスカイト構造を取り得る範囲内で1.0からずれてもよい。)
ここで、式中のAサイト元素のモル数及びBサイト元素のモル数とは、一般式ABO において酸素原子のモル数を3とした時のAサイト元素原子及びBサイト元素原子のモル数を意味する。
Examples of the ferroelectric film include a film (which may contain inevitable impurities) made of one or more perovskite oxides represented by the following general formula. ◎
General formula ABO 3
(In the formula, A: an element at the A site, at least one element selected from the group consisting of Pb, Ba, Nb, La, Li, Sr, Bi, Na, and K;
B: B site element, at least one element selected from the group consisting of Cd, Fe, Ti, Ta, Mg, Mo, Ni, Nb, Zr, Zn, W, and Yb,
O: oxygen atom,
The standard is the case where the number of moles of the A-site element is 1.0 and the number of moles of the B-site element is 1.0, but the number of moles of the A-site element and the B-site element is within a range where a perovskite structure can be taken. May deviate from 1.0. )
Here, the number of moles of the A site element and the number of moles of the B site element in the formula are the number of moles of the A site element atom and the B site element atom when the number of moles of oxygen atoms is 3 in the general formula ABO 3 . Means.

本発明の強誘電体素子は、上記の本発明の強誘電体素子の製造方法により製造されたものであることを特徴とするものである。
本発明によれば、下部電極と強誘電体膜と上部電極との積層構造を有し、前記下部電極と前記上部電極とにより前記強誘電体膜に対して電界が印加される強誘電体素子において、前記下部電極は、該電極の表面にZrを含む析出物を有するものである強誘電体素子を提供することができる。
The ferroelectric element of the present invention is manufactured by the above-described method for manufacturing a ferroelectric element of the present invention.
According to the present invention, the ferroelectric element has a laminated structure of a lower electrode, a ferroelectric film, and an upper electrode, and an electric field is applied to the ferroelectric film by the lower electrode and the upper electrode. In the above, it is possible to provide a ferroelectric element in which the lower electrode has a precipitate containing Zr on the surface of the electrode.

本発明の強誘電体メモリは、上記の本発明の強誘電体素子を備えたことを特徴とするものである。
本発明のインクジェット式記録ヘッドは、上記の本発明の強誘電体素子と、
インクが貯留されるインク室及び該インク室から外部に前記インクが吐出されるインク吐出口を有するインク貯留吐出部材とを備えたことを特徴とするものである。
本発明のインクジェット式記録装置は、上記の本発明のインクジェット式記録ヘッドを備えたことを特徴とするものである。
A ferroelectric memory according to the present invention includes the ferroelectric element according to the present invention.
The ink jet recording head of the present invention comprises the above ferroelectric element of the present invention,
And an ink storage and discharge member having an ink discharge port through which the ink is discharged from the ink chamber to the outside.
An ink jet recording apparatus of the present invention includes the above ink jet recording head of the present invention.

本発明の強誘電体素子の製造方法は、Zrを含むシード層と下部電極とを順次成膜した後、シード層に含まれるZrを拡散させて、該元素を下部電極の表面に析出させ、その後、下部電極上に強誘電体膜を成膜する構成を採用している。
かかる構成の本発明の製造方法によれば、MgO等の高価な基板を用いることなく、また複雑なプロセスを経ることなく、比較的低温で、結晶性及び結晶配向性に優れた強誘電体膜を成膜することができる。本発明の製造方法によれば、結晶配向性に優れた(111)配向の強誘電体膜を高選択に自然に成長させることができる。
本発明によれば、良質な強誘電体膜を成膜することができるので、高性能な強誘電体素子を提供することができる。
In the method for manufacturing a ferroelectric element of the present invention, after sequentially forming a seed layer containing Zr and a lower electrode, Zr contained in the seed layer is diffused to deposit the element on the surface of the lower electrode, Thereafter, a configuration in which a ferroelectric film is formed on the lower electrode is adopted.
According to the manufacturing method of the present invention having such a configuration, a ferroelectric film excellent in crystallinity and crystal orientation at a relatively low temperature without using an expensive substrate such as MgO or through a complicated process. Can be formed. According to the manufacturing method of the present invention, a (111) -oriented ferroelectric film excellent in crystal orientation can be naturally grown with high selection.
According to the present invention, a high-quality ferroelectric film can be formed, so that a high-performance ferroelectric element can be provided.

「強誘電体キャパシタ(強誘電体素子)、強誘電体メモリ」
図1及び図2を参照して、本発明に係る実施形態の強誘電体素子、及びこれを備えた強誘電体メモリ(FRAM)の構造について説明する。図1は強誘電体メモリの要部断面図であり、図2は回路構成例を示す図である。視認しやすくするため、構成要素の縮尺は実際のものとは適宜異ならせてある。
"Ferroelectric capacitors (ferroelectric elements), ferroelectric memories"
With reference to FIG. 1 and FIG. 2, the structure of a ferroelectric element according to an embodiment of the present invention and a ferroelectric memory (FRAM) including the same will be described. FIG. 1 is a cross-sectional view of a main part of a ferroelectric memory, and FIG. 2 is a diagram showing a circuit configuration example. In order to facilitate visual recognition, the scale of the constituent elements is appropriately changed from the actual one.

強誘電体メモリ1は、半導体基板11上に、メモリセルをなす強誘電体キャパシタ(強誘電体容量素子)30と、強誘電体メモリ1の制御を行うトランジスタ20とが形成された記憶装置である。半導体基板11としては、シリコン基板等が好ましく用いられる。   The ferroelectric memory 1 is a storage device in which a ferroelectric capacitor (ferroelectric capacitor) 30 forming a memory cell and a transistor 20 for controlling the ferroelectric memory 1 are formed on a semiconductor substrate 11. is there. As the semiconductor substrate 11, a silicon substrate or the like is preferably used.

トランジスタ20としては、TFT(Thin Film Transistor)やMOSFET(Metal-Oxide-Semiconductor Field Effect Transistor)等が挙げられる。本実施形態では、トランジスタ20がMOSFETからなる場合について説明する。
トランジスタ20は、一方がソース領域であり他方がドレイン領域である拡散層21,22、ゲート絶縁膜23、及びゲート電極24から構成されている。拡散層21,22のうち一方21に電極25が形成され、他方22にプラグ電極26が形成されている。プラグ電極26が強誘電体キャパシタ30の下部電極32に導通されている。
Examples of the transistor 20 include a thin film transistor (TFT), a metal-oxide-semiconductor field effect transistor (MOSFET), and the like. In the present embodiment, a case where the transistor 20 is formed of a MOSFET will be described.
The transistor 20 includes diffusion layers 21 and 22, one of which is a source region and the other is a drain region, a gate insulating film 23, and a gate electrode 24. An electrode 25 is formed on one of the diffusion layers 21 and 22, and a plug electrode 26 is formed on the other 22. The plug electrode 26 is electrically connected to the lower electrode 32 of the ferroelectric capacitor 30.

半導体基板11には、各メモリセルを分離するための素子分離膜27が形成されている。また、トランジスタ20や素子分離膜27等が形成された半導体基板11上には、酸化シリコン等からなる層間絶縁膜28が形成されている。層間絶縁膜28は、第1層間絶縁膜28Aと第2層間絶縁膜28Bとから構成されている。   On the semiconductor substrate 11, an element isolation film 27 for isolating each memory cell is formed. An interlayer insulating film 28 made of silicon oxide or the like is formed on the semiconductor substrate 11 on which the transistor 20 and the element isolation film 27 are formed. The interlayer insulating film 28 includes a first interlayer insulating film 28A and a second interlayer insulating film 28B.

拡散層21の層上に第1層間絶縁膜28Aを貫通するコンタクトホールが開孔されており、電極25はこのコンタクトホール内から第1層間絶縁膜28Aの表面に跨って形成されている。拡散層22の層上に第1層間絶縁膜28A及び第2層間絶縁膜28Bを貫通するコンタクトホールが開孔されており、プラグ電極26はこのコンタクトホール内に形成されている。   A contact hole penetrating the first interlayer insulating film 28A is opened on the diffusion layer 21, and the electrode 25 is formed across the surface of the first interlayer insulating film 28A from within the contact hole. A contact hole penetrating the first interlayer insulating film 28A and the second interlayer insulating film 28B is opened on the diffusion layer 22, and the plug electrode 26 is formed in the contact hole.

半導体基板11に、トランジスタ20、プラグ電極26、及び層間絶縁膜28等が形成されたトランジスタ基板10上に、強誘電体キャパシタ30が形成されている。
本実施形態において、強誘電体キャパシタ30は、シード層31と下部電極32と強誘電体膜33と上部電極34との積層構造を有する素子であり、下部電極32と上部電極34とにより強誘電体膜33に対して電界が印加されるようになっている。
A ferroelectric capacitor 30 is formed on the transistor substrate 10 on which the transistor 20, the plug electrode 26, the interlayer insulating film 28, and the like are formed on the semiconductor substrate 11.
In this embodiment, the ferroelectric capacitor 30 is an element having a laminated structure of a seed layer 31, a lower electrode 32, a ferroelectric film 33, and an upper electrode 34, and the ferroelectric is formed by the lower electrode 32 and the upper electrode 34. An electric field is applied to the body film 33.

シード層31は、Zrを含む層である。強誘電体キャパシタ30は、シード層31に含まれるZrを拡散(好ましくは熱拡散)させて、該元素を下部電極32の表面に析出させた後、強誘電体膜33を成膜して、製造されたものである。シード層31は、トランジスタ基板10と下部電極32とを良好に密着させる密着層としても機能することができる。   The seed layer 31 is a layer containing Zr. The ferroelectric capacitor 30 diffuses (preferably thermally diffuses) Zr contained in the seed layer 31 to deposit the element on the surface of the lower electrode 32, and then forms a ferroelectric film 33. It is manufactured. The seed layer 31 can also function as an adhesion layer that satisfactorily adheres the transistor substrate 10 and the lower electrode 32.

下部電極32の主成分としては特に制限なく、Au,Pt,Ir,IrO,RuO,LaNiO,及びSrRuO等の金属又は金属酸化物、及びこれらの組合せが挙げられる。例示した組成の下部電極32であればいずれも、シード層31に含まれるZrを拡散させて、該元素を下部電極32の表面に析出させることができる。
上部電極34の主成分としては特に制限なく、下部電極32で例示した材料、Al、Ta、Cr、Cu等の一般的に半導体プロセスで用いられている電極材料、及びこれらの組合せが挙げられる。
本明細書において、「主成分」は含量90質量%以上の成分と定義する。
The main component of the lower electrode 32 is not particularly limited, and examples thereof include metals such as Au, Pt, Ir, IrO 2 , RuO 2 , LaNiO 3 , and SrRuO 3 , and combinations thereof. Any lower electrode 32 having the exemplified composition can diffuse Zr contained in the seed layer 31 to deposit the element on the surface of the lower electrode 32.
The main component of the upper electrode 34 is not particularly limited, and examples thereof include materials exemplified for the lower electrode 32, electrode materials generally used in semiconductor processes such as Al, Ta, Cr, and Cu, and combinations thereof.
In the present specification, the “main component” is defined as a component having a content of 90% by mass or more.

強誘電体膜33の組成は特に制限なく、ペロブスカイト型酸化物からなる膜(不可避不純物を含んでいてもよい)が好ましい。
強誘電体膜33としては、下記一般式で表される1種又は複数種のペロブスカイト型酸化物からなる膜(不可避不純物を含んでいてもよい)が挙げられる。
一般式ABO
(式中、A:Aサイトの元素であり、Pb,Ba,Nb,La,Li,Sr,Bi,Na,及びKからなる群より選ばれた少なくとも1種の元素、
B:Bサイトの元素であり、Cd,Fe,Ti,Ta,Mg,Mo,Ni,Nb,Zr,Zn,W,及びYbからなる群より選ばれた少なくとも1種の元素、
O:酸素原子、
Aサイト元素のモル数が1.0であり、かつBサイト元素のモル数が1.0である場合が標準であるが、Aサイト元素とBサイト元素のモル数はペロブスカイト構造を取り得る範囲内で1.0からずれてもよい。)
The composition of the ferroelectric film 33 is not particularly limited, and a film made of a perovskite oxide (which may contain inevitable impurities) is preferable.
Examples of the ferroelectric film 33 include a film made of one or more perovskite oxides (which may contain inevitable impurities) represented by the following general formula.
General formula ABO 3
(In the formula, A: an element at the A site, at least one element selected from the group consisting of Pb, Ba, Nb, La, Li, Sr, Bi, Na, and K;
B: B site element, at least one element selected from the group consisting of Cd, Fe, Ti, Ta, Mg, Mo, Ni, Nb, Zr, Zn, W, and Yb,
O: oxygen atom,
The standard is the case where the number of moles of the A-site element is 1.0 and the number of moles of the B-site element is 1.0, but the number of moles of the A-site element and the B-site element is within a range where a perovskite structure can be taken. May deviate from 1.0. )

上記一般式で表されるペロブスカイト型酸化物としては、チタン酸鉛、チタン酸ジルコン酸鉛(PZT)、ジルコニウム酸鉛、チタン酸鉛ランタン、ジルコン酸チタン酸鉛ランタン、マグネシウムニオブ酸ジルコニウムチタン酸鉛、ニッケルニオブ酸ジルコニウムチタン酸鉛等の鉛含有化合物、及びこれらの混晶系;
チタン酸バリウム、チタン酸ビスマスナトリウム、チタン酸ビスマスカリウム、ニオブ酸ナトリウム、ニオブ酸カリウム、ニオブ酸リチウム等の非鉛含有化合物、及びこれらの混晶系が挙げられる。
強誘電体膜33の膜厚は特に制限なく、通常50nm以上であり、例えば100〜300nmである。
Perovskite oxides represented by the above general formula include lead titanate, lead zirconate titanate (PZT), lead zirconate, lead lanthanum titanate, lead lanthanum zirconate titanate, lead zirconium titanate titanate niobate Lead-containing compounds such as lead nickel titanate niobate and mixed crystal systems thereof;
Non-lead-containing compounds such as barium titanate, bismuth sodium titanate, bismuth potassium titanate, sodium niobate, potassium niobate, lithium niobate, and mixed crystal systems thereof may be mentioned.
The film thickness of the ferroelectric film 33 is not particularly limited, and is usually 50 nm or more, for example, 100 to 300 nm.

シード層31及び下部電極32の厚みは、シード層31に含まれるZrを拡散させて、該元素を下部電極32の表面に析出させることができればよく、特に制限されない。シード層31の厚みは5〜50nmであり、下部電極32の厚みは50〜500nmであることが好ましい。シード層31及び下部電極32の厚みが過小ではこれらの膜の成膜が難しくなり、過大では成膜時間や成膜コストが不必要にかかってしまう。また、シード層31の厚みが過小では、下部電極32側への元素の安定的な供給が難しくなる恐れがある。下部電極32の厚みが過大では、シード層31に含まれるZrを拡散させて、該元素を下部電極32の表面に到達させるのが難しくなる。   The thickness of the seed layer 31 and the lower electrode 32 is not particularly limited as long as Zr contained in the seed layer 31 can be diffused and the element can be deposited on the surface of the lower electrode 32. The seed layer 31 preferably has a thickness of 5 to 50 nm, and the lower electrode 32 preferably has a thickness of 50 to 500 nm. If the thickness of the seed layer 31 and the lower electrode 32 is too small, it is difficult to form these films, and if too large, the film formation time and film formation cost are unnecessary. In addition, if the seed layer 31 is too thin, it may be difficult to stably supply the element to the lower electrode 32 side. If the thickness of the lower electrode 32 is excessive, it is difficult to diffuse Zr contained in the seed layer 31 so that the element reaches the surface of the lower electrode 32.

本実施形態では、シード層31に含まれるZrを拡散させて、該元素を下部電極32の表面に析出させた後、強誘電体膜33を成膜する構成としている。かかる方法では、下部電極32の表面に析出した析出物が核となって、結晶性及び結晶配向性に優れた強誘電体膜33を成膜することができる。この効果は基板11の種類によらず、得られる。
特に、強誘電体膜33の構成元素にZrが含まれることが好ましい。例えば、強誘電体膜33としてはPZT膜等が好ましい。かかる場合、析出物と強誘電体膜33との相性が良く、結晶性及び結晶配向性に優れた強誘電体膜33を成膜することができる。
In the present embodiment, the ferroelectric film 33 is formed after the Zr contained in the seed layer 31 is diffused to deposit the element on the surface of the lower electrode 32. In this method, the ferroelectric film 33 excellent in crystallinity and crystal orientation can be formed by using the precipitate deposited on the surface of the lower electrode 32 as a nucleus. This effect can be obtained regardless of the type of the substrate 11.
In particular, it is preferable that Zr is contained in the constituent element of the ferroelectric film 33. For example, the ferroelectric film 33 is preferably a PZT film. In such a case, the ferroelectric film 33 having good compatibility between the precipitate and the ferroelectric film 33 and excellent in crystallinity and crystal orientation can be formed.

PZT等では、立方晶系と正方晶系と菱面体晶系との3種の結晶系があり、チタン酸バリウム等では、立方晶系と正方晶系と斜方晶系と菱面体晶系との4種の結晶系がある。立方晶系は常誘電体であり強誘電性を示さないので、強誘電体膜33は、正方晶系、斜方晶系、及び菱面体晶系のうちいずれかの結晶構造を有する必要がある。
強誘電体膜33は、正方晶系及び/又は菱面体晶系の結晶構造を有し、(111)面に結晶配向性を有する膜であることが好ましい。この場合、電界−分極曲線が良好なヒステリシス性を示し、残留分極値Prが大きくかつ抗電界Ecが低く、高性能な強誘電体メモリ1が得られる。
In PZT, etc., there are three types of crystal systems, cubic, tetragonal and rhombohedral, and in barium titanate, etc., cubic, tetragonal, orthorhombic and rhombohedral There are four types of crystal systems. Since the cubic system is a paraelectric material and does not exhibit ferroelectricity, the ferroelectric film 33 needs to have a crystal structure of any one of tetragonal system, orthorhombic system, and rhombohedral system. .
The ferroelectric film 33 is preferably a film having a tetragonal and / or rhombohedral crystal structure and crystal orientation on the (111) plane. In this case, the electric field-polarization curve shows good hysteresis, the residual polarization value Pr is large, the coercive electric field Ec is low, and a high-performance ferroelectric memory 1 can be obtained.

本発明者は、シード層31に含まれるZrを拡散させて、該元素を下部電極32の表面に析出させた後、強誘電体膜33を成膜することで、(111)配向膜が選択的に得られることを見出している。   The inventor diffuses Zr contained in the seed layer 31 to deposit the element on the surface of the lower electrode 32, and then forms the ferroelectric film 33, whereby the (111) orientation film is selected. It is found that it can be obtained.

図2(a),(b)を参照して、本実施形態の強誘電体メモリ1の回路構成例について説明する。
図2(a)は、1つのトランジスタ20と1つの強誘電体キャパシタ30との組み合わせにより1つのメモリセルが構成された、いわゆる1T1Cセル方式の回路構成例である。1T1Cセル方式では、メモリセルはワード線WLとビット線BLとの交点に位置し、強誘電体キャパシタ30の一端がトランジスタ20を介してビット線BLに接続され、強誘電体キャパシタ30の他端がプレート線PLに接続される。また、トランジスタ20のゲート電極24がワード線WLに接続される。ビット線BLは、信号電荷を増幅するセンスアンプAに接続される。
With reference to FIGS. 2A and 2B, a circuit configuration example of the ferroelectric memory 1 of the present embodiment will be described.
FIG. 2A is a circuit configuration example of a so-called 1T1C cell system in which one memory cell is configured by a combination of one transistor 20 and one ferroelectric capacitor 30. In the 1T1C cell system, the memory cell is located at the intersection of the word line WL and the bit line BL, one end of the ferroelectric capacitor 30 is connected to the bit line BL via the transistor 20, and the other end of the ferroelectric capacitor 30 is connected. Is connected to the plate line PL. The gate electrode 24 of the transistor 20 is connected to the word line WL. The bit line BL is connected to a sense amplifier A that amplifies signal charges.

以下に、1T1Cセルにおける動作例を簡単に説明する。
読み出し動作においては、ビット線BLを0Vに固定した後、ワード線WLに電圧を印加し、トランジスタ20をオンする。その後、プレート線PLを0Vから電源電圧Vcc程度まで印加することにより、強誘電体キャパシタ30に記憶した情報に対応した分極電荷量がビット線BLに伝達される。この分極電荷量によって生じた微少電位変化を差動式センスアンプAで増幅することにより、記憶情報をVcc又は0Vの2つの情報として読み出すことができる。
書き込み動作においては、ワード線WLに電圧を印加し、トランジスタ20をオン状態にした後、ビット線BL−プレート線PL間に電圧を印加し、強誘電体キャパシタ30の分極状態を変更し決定することができる。
Hereinafter, an operation example in the 1T1C cell will be briefly described.
In the read operation, after the bit line BL is fixed to 0V, a voltage is applied to the word line WL to turn on the transistor 20. Thereafter, by applying the plate line PL from 0 V to about the power supply voltage Vcc , the polarization charge amount corresponding to the information stored in the ferroelectric capacitor 30 is transmitted to the bit line BL. By amplifying the minute potential change caused by the polarization charge amount by the differential sense amplifier A, the stored information can be read out as two pieces of information of Vcc or 0V.
In the write operation, a voltage is applied to the word line WL, the transistor 20 is turned on, a voltage is applied between the bit line BL and the plate line PL, and the polarization state of the ferroelectric capacitor 30 is changed and determined. be able to.

図2(b)は、2つのトランジスタ20と2つの強誘電体キャパシタ30との組み合わせにより1つのメモリセルが構成された、いわゆる2T2Cセル方式の回路構成例である。
2T2Cセル方式では、メモリセルは上記1T1Cセルを2個組み合わせた構造を有し、相補型の情報を保持する構造を有する。すなわち、2T2Cセル方式では、センスアンプAへの2つの差動入力として、相補型にデータを書き込んだ2つのメモリセルから相補信号を入力し、データを検出することができる。
FIG. 2B shows a so-called 2T2C cell circuit configuration example in which one memory cell is configured by a combination of two transistors 20 and two ferroelectric capacitors 30.
In the 2T2C cell system, the memory cell has a structure in which two 1T1C cells are combined, and has a structure for holding complementary information. That is, in the 2T2C cell system, as two differential inputs to the sense amplifier A, complementary signals can be input from two memory cells in which data is written in a complementary manner, and data can be detected.

「強誘電体メモリの製造方法」
図3を参照して、上記の強誘電体キャパシタ30の製造方法について説明する。図3は工程図であり、図1に対応した断面図である。
"Manufacturing method of ferroelectric memory"
A method for manufacturing the ferroelectric capacitor 30 will be described with reference to FIG. FIG. 3 is a process diagram and is a cross-sectional view corresponding to FIG.

<工程(A)>
はじめに、図3(a)に示す如く、上記構成のトランジスタ基板10を製造し、該基板上の略全面にZrを含むシード層31と下部電極32とを順次成膜する。図3(a)中の拡大図面に示すように、この時点の下部電極32の表面は略平坦であり、平均表面粗さRaは例えば0.5nm未満である。
<Process (A)>
First, as shown in FIG. 3A, the transistor substrate 10 having the above-described structure is manufactured, and a seed layer 31 containing Zr and a lower electrode 32 are sequentially formed on substantially the entire surface of the substrate. As shown in the enlarged drawing in FIG. 3A, the surface of the lower electrode 32 at this point is substantially flat, and the average surface roughness Ra is, for example, less than 0.5 nm.

シード層31と下部電極32の成膜方法は特に制限なく、スパッタリング法等が挙げられる。シード層31と下部電極32の成膜は、同一の装置を用いて実施してもよいし、異なる装置を用いて実施してもよい。この工程においては、シード層31の厚みを5〜50nmとし、下部電極32の厚みを50〜500nmとして、成膜を行うことが好ましい。   The method for forming the seed layer 31 and the lower electrode 32 is not particularly limited, and examples thereof include a sputtering method. The formation of the seed layer 31 and the lower electrode 32 may be performed using the same apparatus or may be performed using different apparatuses. In this step, it is preferable to perform film formation with the seed layer 31 having a thickness of 5 to 50 nm and the lower electrode 32 having a thickness of 50 to 500 nm.

<工程(B)>
次に、図3(b)に示す如く、シード層31に含まれるZrを拡散させて、該元素を下部電極32の表面に析出させる。下部電極32の表面に析出された析出物に符号31aを付してある。シード層31に含まれるZrの拡散は、加熱による熱拡散により実施することができる。加熱は、ヒータ等を用いた通常の熱処理の他、光照射等による加熱でもよい。
<Process (B)>
Next, as shown in FIG. 3B, Zr contained in the seed layer 31 is diffused to deposit the element on the surface of the lower electrode 32. Reference numeral 31 a is attached to the precipitate deposited on the surface of the lower electrode 32. The diffusion of Zr contained in the seed layer 31 can be performed by thermal diffusion by heating. The heating may be normal heat treatment using a heater or the like, or heating by light irradiation or the like.

以下、熱拡散の条件例について説明する。
熱拡散温度及び熱拡散の実施時間は特に制限なく、シード層31に含まれるZrを良好に熱拡散させることができ、トランジスタ基板10の劣化等の問題のない範囲内で設定すればよい。
熱拡散温度は400〜700℃が好ましく、450〜650℃が特に好ましい。熱拡散温度を強誘電体膜33の成膜温度と等しく設定すれば、強誘電体膜33の成膜開始時に設定温度を変更する必要がないので、成膜効率が良く好ましい。
熱拡散の実施時間は、熱拡散温度と下部電極32の厚み等の条件によるが、10分間〜2時間が好ましい。
Hereinafter, examples of thermal diffusion conditions will be described.
The thermal diffusion temperature and the thermal diffusion time are not particularly limited, and may be set within a range in which Zr contained in the seed layer 31 can be favorably thermally diffused and no problem such as deterioration of the transistor substrate 10 occurs.
The thermal diffusion temperature is preferably 400 to 700 ° C, particularly preferably 450 to 650 ° C. If the thermal diffusion temperature is set equal to the film formation temperature of the ferroelectric film 33, it is not necessary to change the set temperature at the start of the film formation of the ferroelectric film 33.
The heat diffusion time depends on conditions such as the heat diffusion temperature and the thickness of the lower electrode 32, but is preferably 10 minutes to 2 hours.

本発明者は、図3(b)中の拡大図面に示すように、工程(B)終了後には、下部電極32の表面に微細な凹凸が生じることを見出している。工程(B)終了後の下部電極32は、例えば、なだらかな山が多数連なったような表面形状になり、なだらかな山と山との谷の部分に島状の析出物31aが析出した構造となる。
本発明者は、工程(B)終了後の下部電極32の平均表面粗さRaが例えば0.5〜30.0nmとなる条件で、Zrの拡散を実施することにより、後工程において結晶配向性に優れた強誘電体膜33を成膜できることを見出している。
本明細書における「平均表面粗さRa」は、JIS B0601−1994に基づいて求められる算術平均粗さRaである。
The inventor has found that fine irregularities are generated on the surface of the lower electrode 32 after the step (B) is finished, as shown in the enlarged view in FIG. The lower electrode 32 after the completion of the step (B) has, for example, a surface shape in which a large number of gentle mountains are connected, and a structure in which island-like precipitates 31a are deposited in the valleys between the gentle mountains and the mountains. Become.
The present inventor conducted the crystal orientation in the subsequent step by diffusing Zr under the condition that the average surface roughness Ra of the lower electrode 32 after the completion of the step (B) is, for example, 0.5 to 30.0 nm. It has been found that an excellent ferroelectric film 33 can be formed.
“Average surface roughness Ra” in the present specification is an arithmetic average roughness Ra determined based on JIS B0601-1994.

<工程(C)>
次に、図3(c)に示す如く、表面に析出物31aを有する下部電極32を形成したトランジスタ基板10上の略全面に、強誘電体膜33と上部電極34とを順次成膜する。強誘電体膜33の成膜方法としては特に制限なく、スパッタリング法、MOCVD法、及びパルスレーザデポジッション法等の気相成長法が好ましい。強誘電体膜33の成膜方法としては、ゾルゲル法及び有機金属分解法等の化学溶液堆積法(CSD)、あるいはエアロゾルデポジション法等の方法でもよい。上部電極34の成膜方法としては、スパッタリング法等が挙げられる。
<Process (C)>
Next, as shown in FIG. 3C, a ferroelectric film 33 and an upper electrode 34 are sequentially formed on substantially the entire surface of the transistor substrate 10 on which the lower electrode 32 having the precipitate 31a is formed. A method for forming the ferroelectric film 33 is not particularly limited, and a vapor phase growth method such as a sputtering method, an MOCVD method, and a pulsed laser deposition method is preferable. As a method for forming the ferroelectric film 33, a chemical solution deposition method (CSD) such as a sol-gel method and an organometallic decomposition method, or an aerosol deposition method may be used. Examples of a method for forming the upper electrode 34 include a sputtering method.

最後に、図3(d)に示す如く、ドライエッチング等の公知方法によりシード層31〜上部電極34の積層体をパターニングして複数のメモリセルに分離する。以上のようにして、強誘電体キャパシタ30及び強誘電体メモリ1が製造される。   Finally, as shown in FIG. 3D, the stacked body of the seed layer 31 to the upper electrode 34 is patterned and separated into a plurality of memory cells by a known method such as dry etching. As described above, the ferroelectric capacitor 30 and the ferroelectric memory 1 are manufactured.

本実施形態では、シード層31に含まれるZrを拡散させて、該元素を下部電極32の表面に析出させ、この上に強誘電体膜33を成膜する構成としている。かかる構成では、下部電極32の表面に点在する析出物31aが結晶成長の核となって、結晶性及び結晶配向性に優れた強誘電体膜33を成膜することができる。   In the present embodiment, Zr contained in the seed layer 31 is diffused to deposit the element on the surface of the lower electrode 32, and the ferroelectric film 33 is formed thereon. In this configuration, the ferroelectric film 33 having excellent crystallinity and crystal orientation can be formed by using the precipitates 31a scattered on the surface of the lower electrode 32 as the nucleus of crystal growth.

本実施形態では、Zr拡散後の下部電極32は、表面にZrを含む析出物31aが点在し、かつ下部電極32の表面全体が適度な表面凹凸を有するものとなる。Zr拡散後の下部電極32は、例えば、なだらかな山が多数連なったような表面形状を有し、なだらかな山と山との谷の部分に島状の析出物31aが析出したような表面構造となる。かかる表面構造の下部電極32では、全体的に適度な表面凹凸を有し、その窪んだ部分に析出物31aが形成された表面構造となるので、窪んだ部分に形成された析出物31aが核となって強誘電体膜33が成長する。かかる表面構造の下部電極32は、表面が略平坦な下部電極よりも強誘電体膜33の成長の下地として適していると考えられる。   In the present embodiment, the Zr-diffused lower electrode 32 is dotted with precipitates 31a containing Zr on the surface, and the entire surface of the lower electrode 32 has moderate surface irregularities. The lower electrode 32 after Zr diffusion has, for example, a surface structure in which a large number of gentle peaks are connected, and a surface structure in which island-like precipitates 31a are deposited in the valleys between the gentle peaks and peaks. It becomes. The lower electrode 32 having such a surface structure has an appropriate surface irregularity as a whole, and has a surface structure in which the precipitate 31a is formed in the recessed portion. Therefore, the precipitate 31a formed in the recessed portion is a nucleus. Thus, the ferroelectric film 33 grows. The lower electrode 32 having such a surface structure is considered to be more suitable as a base for the growth of the ferroelectric film 33 than the lower electrode having a substantially flat surface.

本実施形態では、下部電極32の表面構造が強誘電体膜33の成長の下地として適しているので、比較的低温で、強誘電体膜33を成膜することができる。具体的には、400℃以上600℃未満の比較的低温で、結晶性及び結晶配向性に優れた強誘電体膜33を成膜することができる。「強誘電体膜33の結晶性が良好である」とは、強誘電体膜33がペロブスカイト型酸化物からなる場合には、パイロクロア相のないペロブスカイト結晶であることを意味する。   In the present embodiment, since the surface structure of the lower electrode 32 is suitable as a base for the growth of the ferroelectric film 33, the ferroelectric film 33 can be formed at a relatively low temperature. Specifically, the ferroelectric film 33 excellent in crystallinity and crystal orientation can be formed at a relatively low temperature of 400 ° C. or higher and lower than 600 ° C. “The ferroelectric film 33 has good crystallinity” means that when the ferroelectric film 33 is made of a perovskite oxide, it is a perovskite crystal having no pyrochlore phase.

強誘電体膜33がPZT等のPb含有材料からなる場合、強誘電体膜33の成膜温度は450〜580℃とすることがより好ましく、500〜580℃とすることが特に好ましい。強誘電体膜33がPZT等のPb含有材料からなる場合、かかる条件で成膜を行うことで、結晶性及び結晶配向性が良好な強誘電体膜33を安定的に成膜することができ、しかもPb成分の抜けを抑制して良質な強誘電体膜33を成膜することができる。   When the ferroelectric film 33 is made of a Pb-containing material such as PZT, the deposition temperature of the ferroelectric film 33 is more preferably 450 to 580 ° C., and particularly preferably 500 to 580 ° C. When the ferroelectric film 33 is made of a Pb-containing material such as PZT, the ferroelectric film 33 having good crystallinity and crystal orientation can be stably formed by performing film formation under such conditions. Moreover, it is possible to form a high-quality ferroelectric film 33 while suppressing the escape of the Pb component.

比較的低温で強誘電体膜33を成膜できることは、トランジスタ20等への熱の影響を小さくすることができ、好ましい。比較的低温で強誘電体膜33を成膜できるので、基板11と強誘電体膜33との熱膨張係数差に起因して、成膜中又は成膜後の降温過程等において強誘電体膜33に応力がかかり、膜にクラック等が発生することも抑制することができる。   It is preferable that the ferroelectric film 33 can be formed at a relatively low temperature because the influence of heat on the transistor 20 and the like can be reduced. Since the ferroelectric film 33 can be formed at a relatively low temperature, the ferroelectric film 33 is formed during or after the film formation due to a difference in thermal expansion coefficient between the substrate 11 and the ferroelectric film 33. It is also possible to prevent stress from being applied to 33 and the occurrence of cracks and the like in the film.

以上説明したように、本実施形態では、下部電極32が強誘電体膜33の成長の下地として適した表面構造となること、及び比較的低温で強誘電体膜33の成膜を実施できることの効果が相俟って、結晶性及び結晶配向性に優れた良質な強誘電体膜33を成膜できると考えられる。   As described above, in the present embodiment, the lower electrode 32 has a surface structure suitable as a base for the growth of the ferroelectric film 33, and the ferroelectric film 33 can be formed at a relatively low temperature. Combined with the effect, it is considered that a high-quality ferroelectric film 33 excellent in crystallinity and crystal orientation can be formed.

本発明者は、Tiを含むシード層を形成し、シード層中のTiを拡散させて下部電極の表面に析出させる場合には、(100)配向の強誘電体膜が選択的に得られるのに対して、Zrを含むシード層31を形成し、シード層31中のZrを拡散させて下部電極32の表面に析出させる本実施形態の方法では、(111)配向の強誘電体膜33が選択的に得られることを見出している(後記実施例1〜3及び比較例2を参照)。   When the present inventor forms a seed layer containing Ti and diffuses Ti in the seed layer and deposits it on the surface of the lower electrode, a ferroelectric film having a (100) orientation can be selectively obtained. On the other hand, in the method of the present embodiment in which the seed layer 31 containing Zr is formed and the Zr in the seed layer 31 is diffused and deposited on the surface of the lower electrode 32, the ferroelectric film 33 with (111) orientation is formed. It has been found that it can be selectively obtained (see Examples 1 to 3 and Comparative Example 2 below).

上記したように、強誘電体メモリ1では(111)配向の強誘電体膜33が好ましいため、このように、シード層31としてZrを含む層を形成し、シード層31中のZrを拡散させて下部電極32の表面に析出させるだけで、(111)配向の強誘電体膜33を高選択に自然に成長できることは、非常に有用である。   As described above, in the ferroelectric memory 1, the ferroelectric film 33 having the (111) orientation is preferable. Thus, a layer containing Zr is formed as the seed layer 31, and Zr in the seed layer 31 is diffused. It is very useful that the (111) oriented ferroelectric film 33 can be naturally grown with high selectivity simply by depositing it on the surface of the lower electrode 32.

なお、シード層31の有無に関係なく、下部電極と強誘電体膜と上部電極との積層構造を有する強誘電体素子において、下部電極が、該電極の表面にZrを含む析出物を有する強誘電体素子自体が新規である。   Note that, in a ferroelectric element having a laminated structure of a lower electrode, a ferroelectric film, and an upper electrode regardless of the presence or absence of the seed layer 31, the lower electrode is a strong element having a precipitate containing Zr on the surface of the electrode. The dielectric element itself is novel.

以上説明したように、本実施形態によれば、MgO等の高価な基板を用いることなく、また複雑なプロセスを経ることなく、比較的低温で、結晶性及び結晶配向性に優れた強誘電体膜33を成膜することができる。本発明の製造方法によれば、結晶配向性に優れた(111)配向の強誘電体膜33を高選択に自然に成長させることができる。本発明者はまた、本実施形態ではリーク電流の小さい強誘電体膜33が得られることを見出している(後記実施例1〜3を参照)。   As described above, according to the present embodiment, a ferroelectric material excellent in crystallinity and crystal orientation at a relatively low temperature without using an expensive substrate such as MgO or through a complicated process. The film 33 can be formed. According to the manufacturing method of the present invention, the (111) -oriented ferroelectric film 33 having excellent crystal orientation can be naturally grown with high selection. The inventor has also found that the ferroelectric film 33 having a small leakage current can be obtained in this embodiment (see Examples 1 to 3 described later).

本実施形態によれば、良質な強誘電体膜33を成膜することができるので、電界−分極曲線が良好なヒステリシス性を示し、残留分極値Prが大きくかつ抗電界Ecが低く、高性能な強誘電体キャパシタ30及び強誘電体メモリ1を提供することができる。   According to the present embodiment, since a high-quality ferroelectric film 33 can be formed, the electric field-polarization curve shows a good hysteresis property, the remanent polarization value Pr is large, the coercive electric field Ec is low, and high performance A ferroelectric capacitor 30 and a ferroelectric memory 1 can be provided.

「圧電素子(強誘電体素子)及びインクジェット式記録ヘッド」
本発明では、(111)配向の強誘電体膜を選択的に成膜することができるので、本発明の強誘電体素子は強誘電体メモリの用途に好ましく利用できる。ただし、本発明の強誘電体素子はインクジェット式記録ヘッド等に搭載される圧電素子として利用することもできる。
"Piezoelectric elements (ferroelectric elements) and ink jet recording heads"
In the present invention, since a ferroelectric film having a (111) orientation can be selectively formed, the ferroelectric element of the present invention can be preferably used for a ferroelectric memory. However, the ferroelectric element of the present invention can also be used as a piezoelectric element mounted on an ink jet recording head or the like.

図4を参照して、本発明に係る実施形態の圧電素子(強誘電体素子)、及びこれを備えたインクジェット式記録ヘッドの構造について説明する。図4はインクジェット式記録ヘッドの要部断面図である。視認しやすくするため、構成要素の縮尺は実際のものとは適宜異ならせてある。   With reference to FIG. 4, the structure of a piezoelectric element (ferroelectric element) according to an embodiment of the present invention and an ink jet recording head having the same will be described. FIG. 4 is a cross-sectional view of the main part of the ink jet recording head. In order to facilitate visual recognition, the scale of the constituent elements is appropriately changed from the actual one.

本実施形態の圧電素子50は、基板51上に、Zrを含むシード層52と下部電極53と圧電膜(強誘電体膜)54と上部電極55とが順次積層された素子であり、下部電極53と上部電極55とにより圧電膜54に対して厚み方向に電界が印加されるようになっている。本実施形態の圧電素子50は、シード層52に含まれるZrを拡散(好ましくは熱拡散)させて、該元素を下部電極53の表面に析出させた後、圧電膜54を成膜して、製造されたものである。シード層52は、基板51と下部電極53とを良好に密着させる密着層としても機能することができる。   The piezoelectric element 50 of this embodiment is an element in which a seed layer 52 containing Zr, a lower electrode 53, a piezoelectric film (ferroelectric film) 54, and an upper electrode 55 are sequentially stacked on a substrate 51. An electric field is applied to the piezoelectric film 54 in the thickness direction by 53 and the upper electrode 55. In the piezoelectric element 50 of the present embodiment, Zr contained in the seed layer 52 is diffused (preferably thermally diffused) to deposit the element on the surface of the lower electrode 53, and then the piezoelectric film 54 is formed. It is manufactured. The seed layer 52 can also function as an adhesion layer that satisfactorily adheres the substrate 51 and the lower electrode 53.

本実施形態では、基板51上の略全面にシード層52と下部電極53とが順次積層され、この下部電極53上に図示手前側から奥側に延びるライン状の凸部54aがストライプ状に配列したパターンの圧電膜54が形成され、各凸部54aの上に上部電極55が形成されている。
圧電膜54のパターンは図示するものに限定されず、適宜設計される。また、圧電膜54は連続膜でも構わない。但し、圧電膜54は、連続膜ではなく、互いに分離した複数の凸部54aからなるパターンで形成することで、個々の凸部54aの伸縮がスムーズに起こるので、より大きな変位量が得られ、好ましい。
In the present embodiment, a seed layer 52 and a lower electrode 53 are sequentially laminated on substantially the entire surface of the substrate 51, and line-shaped convex portions 54a extending from the front side to the back side in the figure are arranged in stripes on the lower electrode 53. The piezoelectric film 54 having the above pattern is formed, and the upper electrode 55 is formed on each convex portion 54a.
The pattern of the piezoelectric film 54 is not limited to that shown in the figure, and is designed as appropriate. The piezoelectric film 54 may be a continuous film. However, the piezoelectric film 54 is not a continuous film, but formed by a pattern composed of a plurality of protrusions 54a separated from each other, so that the expansion and contraction of the individual protrusions 54a occurs smoothly, so that a larger displacement amount can be obtained. preferable.

基板51としては特に制限なく、シリコン、ガラス、ステンレス(SUS)、イットリウム安定化ジルコニア(YSZ)、アルミナ、サファイヤ、シリコンカーバイド等の基板が挙げられる。基板51としては、シリコン基板の表面にSiO酸化膜が形成されたSOI基板等の積層基板を用いてもよい。 The substrate 51 is not particularly limited, and examples thereof include silicon, glass, stainless steel (SUS), yttrium-stabilized zirconia (YSZ), alumina, sapphire, and silicon carbide. As the substrate 51, a laminated substrate such as an SOI substrate in which a SiO 2 oxide film is formed on the surface of a silicon substrate may be used.

シード層52、下部電極53、及び上部電極55の組成や膜厚は、上記実施形態の強誘電体キャパシタ30と同様である。圧電膜54の膜厚は、強誘電体キャパシタ30の強誘電体膜33より厚く、通常1μm以上であり、例えば1〜5μmである。   The composition and film thickness of the seed layer 52, the lower electrode 53, and the upper electrode 55 are the same as those of the ferroelectric capacitor 30 of the above embodiment. The film thickness of the piezoelectric film 54 is thicker than the ferroelectric film 33 of the ferroelectric capacitor 30 and is usually 1 μm or more, for example, 1 to 5 μm.

インクジェット式記録ヘッド2は、概略、上記構成の圧電素子50の基板51の下面に、振動板60を介して、インクが貯留されるインク室71及びインク室71から外部にインクが吐出されるインク吐出口72を有するインクノズル(インク貯留吐出部材)70が取り付けられたものである。インク室71は、圧電膜54の凸部54aの数及びパターンに対応して、複数設けられている。
インクジェット式記録ヘッド2では、圧電素子50の凸部54aに印加する電界強度を凸部54aごとに増減させてこれを伸縮させ、これによってインク室71からのインクの吐出や吐出量の制御が行われる。
The ink jet recording head 2 generally includes an ink chamber 71 in which ink is stored and an ink from which ink is discharged to the outside via a vibration plate 60 on the lower surface of the substrate 51 of the piezoelectric element 50 having the above-described configuration. An ink nozzle (ink storage and discharge member) 70 having a discharge port 72 is attached. A plurality of ink chambers 71 are provided corresponding to the number and pattern of the convex portions 54 a of the piezoelectric film 54.
In the ink jet recording head 2, the electric field strength applied to the convex portion 54 a of the piezoelectric element 50 is increased / decreased for each convex portion 54 a to expand / contract, thereby controlling the ejection of ink from the ink chamber 71 and the ejection amount. Is called.

本実施形態の圧電素子50及びインクジェット式記録ヘッド2は、以上のように構成されている。   The piezoelectric element 50 and the ink jet recording head 2 of the present embodiment are configured as described above.

本実施形態では、上記実施形態の強誘電体キャパシタ30と同様、Zrを含むシード層52と下部電極53とを順次成膜した後、シード層52に含まれるZrを拡散させて、該元素を下部電極53の表面に析出させ、その後、下部電極53上に強誘電体膜である圧電膜54を成膜する構成を採用している。Zrの拡散条件、圧電膜54の成膜条件等は、上記実施形態の強誘電体キャパシタ30と同様である。   In this embodiment, similarly to the ferroelectric capacitor 30 of the above embodiment, after the seed layer 52 containing Zr and the lower electrode 53 are sequentially formed, Zr contained in the seed layer 52 is diffused, and the element is diffused. A structure is adopted in which the film is deposited on the surface of the lower electrode 53 and then a piezoelectric film 54 as a ferroelectric film is formed on the lower electrode 53. Zr diffusion conditions, piezoelectric film formation conditions, and the like are the same as in the ferroelectric capacitor 30 of the above embodiment.

本実施形態では、上記実施形態の強誘電体キャパシタ30と同様、MgO等の高価な基板を用いることなく、また複雑なプロセスを経ることなく、比較的低温で、結晶性及び結晶配向性に優れた圧電膜54を成膜することができる。本実施形態では、(111)配向の圧電膜54を選択的に成長させることができる。   In this embodiment, like the ferroelectric capacitor 30 of the above embodiment, the crystallinity and crystal orientation are excellent at a relatively low temperature without using an expensive substrate such as MgO or through a complicated process. The piezoelectric film 54 can be formed. In this embodiment, the (111) oriented piezoelectric film 54 can be selectively grown.

強誘電体メモリ(FRAM)の用途では、強誘電体膜を(111)配向とすることで、残留分極値Prが大きくかつ抗電界Ecが低く、高性能な強誘電体メモリが得られることを述べた。(111)配向の圧電膜54は抗電界Ecが低いために、比較的低い電界で分極処理を行うことができる。特に駆動回路等を形成した後に高い電界を印加して圧電膜54の分極処理を行うと、回路等に影響を与える恐れがあるので、抗電界Ecが低い(111)配向の圧電膜54は好ましい。   In the use of a ferroelectric memory (FRAM), it is possible to obtain a high-performance ferroelectric memory with a large remanent polarization value Pr and a low coercive electric field Ec by setting the ferroelectric film to (111) orientation. Stated. Since the (111) oriented piezoelectric film 54 has a low coercive electric field Ec, it can be polarized with a relatively low electric field. In particular, if a polarization process is performed on the piezoelectric film 54 by applying a high electric field after forming a driving circuit or the like, the piezoelectric film 54 having a low coercive electric field Ec is preferable because the circuit or the like may be affected. .

「インクジェット式記録装置」
図5及び図6を参照して、上記実施形態のインクジェット式記録ヘッド2を備えたインクジェット式記録装置の構成例について説明する。図5は装置全体図であり、図6は部分上面図である。
"Inkjet recording device"
With reference to FIG. 5 and FIG. 6, a configuration example of an ink jet recording apparatus including the ink jet recording head 2 of the above embodiment will be described. FIG. 5 is an overall view of the apparatus, and FIG. 6 is a partial top view.

図示するインクジェット式記録装置100は、インクの色ごとに設けられた複数のインクジェット式記録ヘッド(以下、単に「ヘッド」という)2K,2C,2M,2Yを有する印字部102と、各ヘッド2K,2C,2M,2Yに供給するインクを貯蔵しておくインク貯蔵/装填部114と、記録紙116を供給する給紙部118と、記録紙116のカールを除去するデカール処理部120と、印字部102のノズル面(インク吐出面)に対向して配置され、記録紙116の平面性を保持しながら記録紙116を搬送する吸着ベルト搬送部122と、印字部102による印字結果を読み取る印字検出部124と、印画済みの記録紙(プリント物)を外部に排紙する排紙部126とから概略構成されている。   The illustrated ink jet recording apparatus 100 includes a printing unit 102 having a plurality of ink jet recording heads (hereinafter simply referred to as “heads”) 2K, 2C, 2M, and 2Y provided for each ink color, and each head 2K, An ink storage / loading unit 114 that stores ink to be supplied to 2C, 2M, and 2Y, a paper feeding unit 118 that supplies recording paper 116, a decurling unit 120 that removes curling of the recording paper 116, and a printing unit An adsorption belt conveyance unit 122 that conveys the recording paper 116 while maintaining the flatness of the recording paper 116, and a print detection unit that reads a printing result by the printing unit 102. 124 and a paper discharge unit 126 that discharges printed recording paper (printed matter) to the outside.

印字部102をなすヘッド2K,2C,2M,2Yが、各々上記実施形態のインクジェット式記録ヘッド2である。   The heads 2K, 2C, 2M, and 2Y that form the printing unit 102 are the ink jet recording heads 2 of the above-described embodiment.

デカール処理部120では、巻き癖方向と逆方向に加熱ドラム130により記録紙116に熱が与えられて、デカール処理が実施される。   In the decurling unit 120, heat is applied to the recording paper 116 by the heating drum 130 in the direction opposite to the curl direction, and the decurling process is performed.

ロール紙を使用する装置では、図5のように、デカール処理部120の後段に裁断用のカッター128が設けられ、このカッターによってロール紙は所望のサイズにカットされる。カッター128は、記録紙116の搬送路幅以上の長さを有する固定刃128Aと、該固定刃128Aに沿って移動する丸刃128Bとから構成されており、印字裏面側に固定刃128Aが設けられ、搬送路を挟んで印字面側に丸刃128Bが配置される。カット紙を使用する装置では、カッター128は不要である。   In the apparatus using roll paper, as shown in FIG. 5, a cutter 128 is provided at the subsequent stage of the decurling unit 120, and the roll paper is cut into a desired size by this cutter. The cutter 128 includes a fixed blade 128A having a length equal to or larger than the conveyance path width of the recording paper 116, and a round blade 128B that moves along the fixed blade 128A. The fixed blade 128A is provided on the back side of the print. The round blade 128B is arranged on the print surface side with the conveyance path interposed therebetween. In an apparatus using cut paper, the cutter 128 is unnecessary.

デカール処理され、カットされた記録紙116は、吸着ベルト搬送部122へと送られる。吸着ベルト搬送部122は、ローラ131、132間に無端状のベルト133が巻き掛けられた構造を有し、少なくとも印字部102のノズル面及び印字検出部124のセンサ面に対向する部分が水平面(フラット面)となるよう構成されている。   The decurled and cut recording paper 116 is sent to the suction belt conveyance unit 122. The suction belt conveyance unit 122 has a structure in which an endless belt 133 is wound between rollers 131 and 132, and at least portions facing the nozzle surface of the printing unit 102 and the sensor surface of the printing detection unit 124 are horizontal ( Flat surface).

ベルト133は、記録紙116の幅よりも広い幅寸法を有しており、ベルト面には多数の吸引孔(図示略)が形成されている。ローラ131、132間に掛け渡されたベルト133の内側において印字部102のノズル面及び印字検出部124のセンサ面に対向する位置には吸着チャンバ134が設けられており、この吸着チャンバ134をファン135で吸引して負圧にすることによってベルト133上の記録紙116が吸着保持される。   The belt 133 has a width that is wider than the width of the recording paper 116, and a plurality of suction holes (not shown) are formed on the belt surface. An adsorption chamber 134 is provided at a position facing the nozzle surface of the printing unit 102 and the sensor surface of the print detection unit 124 inside the belt 133 that is stretched between the rollers 131 and 132. The recording paper 116 on the belt 133 is sucked and held by suctioning at 135 to make a negative pressure.

ベルト133が巻かれているローラ131、132の少なくとも一方にモータ(図示略)の動力が伝達されることにより、ベルト133は図5上の時計回り方向に駆動され、ベルト133上に保持された記録紙116は図5の左から右へと搬送される。   The power of a motor (not shown) is transmitted to at least one of the rollers 131 and 132 around which the belt 133 is wound, so that the belt 133 is driven in the clockwise direction in FIG. The recording paper 116 is conveyed from left to right in FIG.

縁無しプリント等を印字するとベルト133上にもインクが付着するので、ベルト133の外側の所定位置(印字領域以外の適当な位置)にベルト清掃部136が設けられている。   Since ink adheres to the belt 133 when a borderless print or the like is printed, the belt cleaning unit 136 is provided at a predetermined position outside the belt 133 (an appropriate position other than the print region).

吸着ベルト搬送部122により形成される用紙搬送路上において印字部102の上流側に、加熱ファン140が設けられている。加熱ファン140は、印字前の記録紙116に加熱空気を吹き付け、記録紙116を加熱する。印字直前に記録紙116を加熱しておくことにより、インクが着弾後に乾きやすくなる。   A heating fan 140 is provided on the upstream side of the printing unit 102 on the paper conveyance path formed by the suction belt conveyance unit 122. The heating fan 140 heats the recording paper 116 by blowing heated air onto the recording paper 116 before printing. Heating the recording paper 116 immediately before printing makes it easier for the ink to dry after landing.

印字部102は、最大紙幅に対応する長さを有するライン型ヘッドを紙送り方向と直交方向(主走査方向)に配置した、いわゆるフルライン型のヘッドとなっている(図6を参照)。各印字ヘッド2K,2C,2M,2Yは、インクジェット式記録装置100が対象とする最大サイズの記録紙116の少なくとも一辺を超える長さにわたってインク吐出口(ノズル)が複数配列されたライン型ヘッドで構成されている。   The printing unit 102 is a so-called full line type head in which line type heads having a length corresponding to the maximum paper width are arranged in a direction (main scanning direction) orthogonal to the paper feed direction (see FIG. 6). Each of the print heads 2K, 2C, 2M, and 2Y is a line-type head in which a plurality of ink discharge ports (nozzles) are arranged over a length that exceeds at least one side of the maximum size recording paper 116 targeted by the ink jet recording apparatus 100. It is configured.

記録紙116の送り方向に沿って上流側から、黒(K)、シアン(C)、マゼンタ(M)、イエロー(Y)の順に各色インクに対応したヘッド2K,2C,2M,2Yが配置されている。記録紙116を搬送しつつ各ヘッド2K,2C,2M,2Yからそれぞれ色インクを吐出することにより、記録紙116上にカラー画像が記録される。   Heads 2K, 2C, 2M, and 2Y corresponding to the respective color inks are arranged in the order of black (K), cyan (C), magenta (M), and yellow (Y) from the upstream side along the feeding direction of the recording paper 116. ing. A color image is recorded on the recording paper 116 by ejecting the color inks from the heads 2K, 2C, 2M, and 2Y while conveying the recording paper 116, respectively.

印字検出部124は、印字部102の打滴結果を撮像するラインセンサ等からなり、ラインセンサによって読み取った打滴画像からノズルの目詰まり等の吐出不良を検出する。
印字検出部124の後段には、印字された画像面を乾燥させる加熱ファン等からなる後乾燥部142が設けられている。印字後のインクが乾燥するまでは印字面と接触することは避けた方が好ましいので、熱風を吹き付ける方式が好ましい。
The print detection unit 124 includes a line sensor that images the droplet ejection result of the print unit 102 and detects ejection defects such as nozzle clogging from the droplet ejection image read by the line sensor.
A post-drying unit 142 including a heating fan or the like for drying the printed image surface is provided at the subsequent stage of the print detection unit 124. Since it is preferable to avoid contact with the printing surface until the ink after printing is dried, a method of blowing hot air is preferred.

後乾燥部142の後段には、画像表面の光沢度を制御するために、加熱・加圧部144が設けられている。加熱・加圧部144では、画像面を加熱しながら、所定の表面凹凸形状を有する加圧ローラ145で画像面を加圧し、画像面に凹凸形状を転写する。   A heating / pressurizing unit 144 is provided downstream of the post-drying unit 142 in order to control the glossiness of the image surface. The heating / pressurizing unit 144 presses the image surface with a pressure roller 145 having a predetermined surface irregularity shape while heating the image surface, and transfers the irregular shape to the image surface.

こうして得られたプリント物は、排紙部126から排出される。本来プリントすべき本画像(目的の画像を印刷したもの)とテスト印字とは分けて排出することが好ましい。このインクジェット式記録装置100では、本画像のプリント物と、テスト印字のプリント物とを選別してそれぞれの排出部126A、126Bへと送るために排紙経路を切り替える選別手段(図示略)が設けられている。
大きめの用紙に本画像とテスト印字とを同時に並列にプリントする場合には、カッター148を設けて、テスト印字の部分を切り離す構成とすればよい。
インクジェット記記録装置100は、以上のように構成されている。
The printed matter obtained in this manner is outputted from the paper output unit 126. It is preferable that the original image to be printed (printed target image) and the test print are discharged separately. In the ink jet recording apparatus 100, there is provided sorting means (not shown) for switching the paper discharge path in order to select the print product of the main image and the print product of the test print and send them to the discharge units 126A and 126B. It has been.
When the main image and the test print are simultaneously printed on a large sheet of paper, the cutter 148 may be provided to separate the test print portion.
The ink jet recording apparatus 100 is configured as described above.

(設計変更)
本発明は上記実施形態に限定されるものではなく、本発明の趣旨を逸脱しない範囲内において、適宜設計変更可能である。
(Design changes)
The present invention is not limited to the above-described embodiment, and the design can be changed as appropriate without departing from the spirit of the present invention.

本発明に係る実施例及び比較例について説明する。   Examples and comparative examples according to the present invention will be described.

(実施例1)
スパッタ装置を用い、基板温度200℃、真空度0.5PaのAr雰囲気の条件で、Si基板上の略全面に、20nm厚のZrシード層と100nm厚のIr下部電極とを順次成膜した。
Zrシード層中のZrを熱拡散させるために、下部電極の成膜終了後、基板を真空雰囲気のスパッタ装置内に載置したまま、基板温度を520℃に昇温してこの状態を1時間保持した。
その後、同じ装置を用いて、下部電極を形成した基板上の略全面に、基板温度520℃、真空度0.5PaのAr/O混合雰囲気(O体積分率3.0%)の条件で、Pb1.3Zr0.52Ti0.48ターゲットを用いて、200nm厚のPZT膜を成膜した。
同じ装置を用いて、上記PZT膜上に100nm厚のPt上部電極を成膜して、本発明の強誘電体素子を得た。
Example 1
Using a sputtering apparatus, a 20 nm thick Zr seed layer and a 100 nm thick Ir lower electrode were sequentially formed on substantially the entire surface of the Si substrate under the conditions of a substrate temperature of 200 ° C. and a vacuum of 0.5 Pa.
In order to thermally diffuse Zr in the Zr seed layer, the substrate temperature was raised to 520 ° C. for 1 hour after the formation of the lower electrode and the substrate was placed in a sputtering apparatus in a vacuum atmosphere. Retained.
Thereafter, using the same apparatus, the conditions of an Ar / O 2 mixed atmosphere (O 2 volume fraction of 3.0%) with a substrate temperature of 520 ° C. and a vacuum of 0.5 Pa are formed on substantially the entire surface of the substrate on which the lower electrode is formed. Then, a PZT film having a thickness of 200 nm was formed using a Pb 1.3 Zr 0.52 Ti 0.48 O 3 target.
Using the same apparatus, a Pt upper electrode having a thickness of 100 nm was formed on the PZT film to obtain a ferroelectric element of the present invention.

(実施例2)
Zrの熱拡散温度を600℃に変更した以外は実施例1と同様にして、本発明の強誘電体素子を得た。
(実施例3)
Si基板の代わりにステンレス基板(SUS430)を用いた以外は実施例1と同様にして、本発明の強誘電体素子を得た。
(Example 2)
A ferroelectric element of the present invention was obtained in the same manner as in Example 1 except that the thermal diffusion temperature of Zr was changed to 600 ° C.
(Example 3)
A ferroelectric element of the present invention was obtained in the same manner as in Example 1 except that a stainless steel substrate (SUS430) was used instead of the Si substrate.

(比較例1)
下部電極の成膜後に直ちに(具体的には基板温度が520℃になってから5分以内に)PZT膜の成膜を行い、Zrの熱拡散を実施しなかった以外は実施例1と同様にして、比較用の強誘電体素子を得た。
(比較例2)
Zrシード層の代わりにTiシード層を形成した以外は実施例1と同様にして、比較用の強誘電体素子を得た。
(Comparative Example 1)
Immediately after the formation of the lower electrode (specifically, within 5 minutes after the substrate temperature reached 520 ° C.), the same as in Example 1 except that the PZT film was formed and the thermal diffusion of Zr was not performed. Thus, a comparative ferroelectric element was obtained.
(Comparative Example 2)
A comparative ferroelectric element was obtained in the same manner as in Example 1 except that a Ti seed layer was formed instead of the Zr seed layer.

(比較例3)
シード層の成膜を実施せず、実施例1と同じスパッタ装置を用い、同じ装置雰囲気の条件で、成膜温度のみを300℃に変更してPZT膜を成膜し、さらにPZT膜を600℃で1時間アニールした以外は実施例1と同様にして、比較用の強誘電体素子を得た。
(比較例4)
シード層の成膜を実施せず、ゾルゲル法(焼成温度は700℃とした。)によりPZT膜を成膜した以外は実施例1と同様にして、比較用の強誘電体素子を得た。
(Comparative Example 3)
The seed layer was not formed, the same sputtering apparatus as in Example 1 was used, and the PZT film was formed by changing only the film formation temperature to 300 ° C. under the same apparatus atmosphere conditions. A comparative ferroelectric element was obtained in the same manner as in Example 1 except that the annealing was performed at 0 ° C. for 1 hour.
(Comparative Example 4)
A comparative ferroelectric element was obtained in the same manner as in Example 1 except that the seed layer was not formed and a PZT film was formed by the sol-gel method (calcination temperature was 700 ° C.).

(評価項目、評価方法)
<下部電極のAFM表面観察>
実施例1と比較例1において、PZT膜の成膜開始時(実施例1ではZrの熱拡散後、比較例1では下部電極の成膜直後)の下部電極の表面を、AFM(原子間力顕微鏡)にて観察した。
<下部電極とPZT膜とのTEM断面観察>
実施例1と比較例1において、PZT膜の成膜後に、下部電極とPZT膜との界面及びその近傍の断面を、TEM(透過型電子顕微鏡)にて観察した。
<XRD測定>
実施例1〜3及び比較例1〜4において、PZT膜の成膜後に該膜のXRD(X線回折)測定を実施し、PZT膜の結晶性と結晶配向性について評価を行った。結晶性は下記基準に基づいて、評価した。
結晶性の判定基準
○:パイロクロア相のない、ペロブスカイト構造の単相が得られた。さらに、(111)面に強く優先配向しており、その配向度は98%以上であった。
△:パイロクロア相のない、ペロブスカイト構造の単相が得られた。さらに、(111)方向に優先配向しており、その配向度は80%以上98%未満であった。
× パイロクロア相が見られた。
(Evaluation items and evaluation methods)
<AFM surface observation of lower electrode>
In Example 1 and Comparative Example 1, the surface of the lower electrode at the start of PZT film deposition (after thermal diffusion of Zr in Example 1 and immediately after deposition of the lower electrode in Comparative Example 1) (Microscope).
<TEM cross-sectional observation of lower electrode and PZT film>
In Example 1 and Comparative Example 1, after the PZT film was formed, the interface between the lower electrode and the PZT film and the cross section in the vicinity thereof were observed with a TEM (transmission electron microscope).
<XRD measurement>
In Examples 1 to 3 and Comparative Examples 1 to 4, XRD (X-ray diffraction) measurement of the PZT film was performed after the PZT film was formed, and the crystallinity and crystal orientation of the PZT film were evaluated. Crystallinity was evaluated based on the following criteria.
Criterion for crystallinity: A single phase having a perovskite structure without a pyrochlore phase was obtained. Furthermore, the (111) plane was strongly preferentially oriented, and the degree of orientation was 98% or more.
(Triangle | delta): The single phase of the perovskite structure without a pyrochlore phase was obtained. Furthermore, preferential orientation was performed in the (111) direction, and the degree of orientation was 80% or more and less than 98%.
X A pyrochlore phase was observed.

<電界−分極曲線と残留分極値Prの測定>
実施例1〜3及び比較例1〜4において、得られた強誘電体素子の電界−分極曲線を測定し、電界強度=0のときの残留分極値Prを測定した。Prには±があるので、2Prでもって比較評価した。
<Measurement of electric field-polarization curve and remanent polarization value Pr>
In Examples 1 to 3 and Comparative Examples 1 to 4, the electric field-polarization curves of the obtained ferroelectric elements were measured, and the remanent polarization value Pr when the electric field strength = 0 was measured. Since Pr has ±, it was evaluated by comparison with 2Pr.

<リーク電流>
実施例1〜3及び比較例1〜4において、得られた強誘電体素子のリーク電流を測定した。Agilent社製半導体パラメータ測定装置4155Cを用い、100μm角の上部電極と下部電極との間に電圧を印加し、リーク電流を測定した。電界印加強度は、±150kV/cm程度とした。
<Leakage current>
In Examples 1 to 3 and Comparative Examples 1 to 4, leakage currents of the obtained ferroelectric elements were measured. Using a semiconductor parameter measuring device 4155C manufactured by Agilent, a voltage was applied between the upper electrode and the lower electrode of 100 μm square, and the leakage current was measured. The applied electric field intensity was about ± 150 kV / cm.

(結果)
各例の主な素子製造条件と評価結果を表1に示す。
Zrシード層を形成したがZrの熱拡散を実施しなかった比較例1では、PZT膜の成膜開始時の下部電極のAFM観察表面は略平坦であった。下部電極とPZT膜との界面及びその近傍のTEM断面観察を行ったところ、下部電極の表面には、Zrの析出物は見られなかった。比較例1において得られたPZT膜にはパイロクロア相が見られ、ペロブスカイトの結晶性が低いものであった。比較例1において得られた強誘電体素子は、電界−分極曲線のヒステリシス性が小さく、2Prの値が小さく、強誘電体メモリとして好適なものではなかった。
(result)
Table 1 shows the main element manufacturing conditions and evaluation results for each example.
In Comparative Example 1 in which the Zr seed layer was formed but Zr thermal diffusion was not performed, the AFM observation surface of the lower electrode at the start of the formation of the PZT film was substantially flat. When TEM cross-section observation was performed on the interface between the lower electrode and the PZT film and in the vicinity thereof, no precipitate of Zr was found on the surface of the lower electrode. In the PZT film obtained in Comparative Example 1, a pyrochlore phase was observed, and the perovskite crystallinity was low. The ferroelectric element obtained in Comparative Example 1 had a low hysteresis property of the electric field-polarization curve and a small value of 2Pr, and was not suitable as a ferroelectric memory.

これに対して、Zrシード層を形成し、シード層中のZrの熱拡散を実施した実施例1〜3では、PZT膜の成膜開始時(Zrの熱拡散後)の下部電極のAFM観察表面はいずれも、なだらかな山が多数連なったような表面形状であった。下部電極とPZT膜との界面及びその近傍のTEM断面観察を行ったところ、下部電極の表面には、なだらかな山と山との谷の部分に島状のZrの析出物が析出していることが観察された。   On the other hand, in Examples 1 to 3, in which a Zr seed layer was formed and thermal diffusion of Zr in the seed layer was performed, AFM observation of the lower electrode at the start of PZT film formation (after thermal diffusion of Zr) Each of the surfaces had a surface shape in which a large number of gentle mountains were connected. When the TEM cross section of the interface between the lower electrode and the PZT film and the vicinity thereof was observed, island-like Zr precipitates were deposited on the surface of the lower electrode in the gentle mountain-to-crest valley portion. It was observed.

実施例1〜3で得られたPZT膜についてXRD測定を行ったところ、PZT膜はいずれもパイロクロア相のない良質なペロブスカイト結晶であった。得られたPZT膜はいずれも(111)面に強く配向しており、配向度は99.0%以上であった。代表として、実施例1のXRDパターンを図7に示しておく。なお、作製したPZT膜は、正方晶系と菱面体晶系との相転移近傍の組成である。   When XRD measurement was performed on the PZT films obtained in Examples 1 to 3, all the PZT films were high-quality perovskite crystals having no pyrochlore phase. All of the obtained PZT films were strongly oriented in the (111) plane, and the degree of orientation was 99.0% or more. As a representative, the XRD pattern of Example 1 is shown in FIG. The prepared PZT film has a composition in the vicinity of the phase transition between the tetragonal system and the rhombohedral system.

実施例1〜3において得られた強誘電体素子はいずれも、電界−分極曲線のヒステリシス性が良好であり、2Prの値が大きく、強誘電体メモリとして好適なものであった。実施例1〜3の2Prの値は、比較例1のほぼ2倍であった。実施例1〜3において得られた強誘電体素子はリーク電流も小さく、良好であった。実施例1〜3では、基板によらず、同様の結果が得られた。   Each of the ferroelectric elements obtained in Examples 1 to 3 had a good hysteresis property of the electric field-polarization curve, a large value of 2Pr, and was suitable as a ferroelectric memory. The value of 2Pr in Examples 1 to 3 was almost twice that of Comparative Example 1. The ferroelectric elements obtained in Examples 1 to 3 were good with a small leakage current. In Examples 1 to 3, similar results were obtained regardless of the substrate.

Tiシード層を形成し、シード層中のTiの熱拡散を実施した比較例2では、(100)配向のPZT膜が得られた。実施例1〜3では、この比較例2よりも2Prの値が大きく、強誘電体メモリとして好適であった。   In Comparative Example 2 in which a Ti seed layer was formed and thermal diffusion of Ti in the seed layer was performed, a (100) -oriented PZT film was obtained. In Examples 1 to 3, the value of 2Pr was larger than that of Comparative Example 2, which was suitable as a ferroelectric memory.

PZT膜を300℃で成膜し、その後600℃でアニールを行った比較例3では、得られたPZT膜は(111)配向を示したものの、結晶性が不良であった。比較例3において得られた強誘電体素子は、電界−分極曲線のヒステリシス性が小さく、2Prの値が小さく、強誘電体メモリとして好適なものではなかった。得られた強誘電体素子は、PZT膜の膜質が良くなかったため、リーク電流も大きかった。   In Comparative Example 3 in which the PZT film was formed at 300 ° C. and then annealed at 600 ° C., the obtained PZT film exhibited (111) orientation but had poor crystallinity. The ferroelectric element obtained in Comparative Example 3 had a low hysteresis property of the electric field-polarization curve and a small value of 2Pr, and was not suitable as a ferroelectric memory. The obtained ferroelectric element had a large leakage current because the film quality of the PZT film was not good.

ゾルゲル法によりPZT膜を成膜した比較例4では、高温焼成を行ったので、得られたPZT膜はパイロクロア相のない良質なペロブスカイト結晶であった。しかしながら、PZT膜を顕微鏡(倍率100倍)で観察したところ、多数の微小なクラックが見られた。比較例4では高温焼成を行ったので、基板とPZT膜との熱膨張係数差に起因して、焼成中又は焼成後の降温過程においてPZT膜に応力がかかり、クラックが発生したと考えられる。   In Comparative Example 4 in which the PZT film was formed by the sol-gel method, high-temperature baking was performed, so that the obtained PZT film was a high-quality perovskite crystal having no pyrochlore phase. However, when the PZT film was observed with a microscope (100 times magnification), a large number of minute cracks were observed. In Comparative Example 4, since high-temperature baking was performed, it is considered that due to the difference in thermal expansion coefficient between the substrate and the PZT film, stress was applied to the PZT film during or after the baking and the cracks were generated.

Figure 0004519810
Figure 0004519810

本発明の強誘電体素子は、強誘電体メモリ(FRAM)、インクジェット式記録ヘッド、及び圧力センサ等に好ましく利用できる。   The ferroelectric element of the present invention can be preferably used for a ferroelectric memory (FRAM), an ink jet recording head, a pressure sensor, and the like.

本発明に係る実施形態の強誘電体素子及びこれを備えた強誘電体メモリの構造を示す要部断面図Sectional drawing which shows the principal part which shows the structure of the ferroelectric element of embodiment which concerns on this invention, and a ferroelectric memory provided with the same (a),(b)は図1の強誘電体メモリの回路構成例(A), (b) is a circuit configuration example of the ferroelectric memory of FIG. (a)〜(d)は、図1の強誘電体素子の製造方法を示す工程図(A)-(d) is process drawing which shows the manufacturing method of the ferroelectric element of FIG. 本発明に係る実施形態の圧電素子(強誘電体素子)及びこれを備えたインクジェット式記録ヘッドの構造を示す要部断面図1 is a cross-sectional view of a principal part showing the structure of a piezoelectric element (ferroelectric element) according to an embodiment of the present invention and an ink jet recording head including the same. 図4のインクジェット式記録ヘッドを備えたインクジェット式記録装置の構成例を示す図The figure which shows the structural example of the ink jet type recording apparatus provided with the ink jet type recording head of FIG. 図5のインクジェット式記録装置の部分上面図Partial top view of the ink jet recording apparatus of FIG. 実施例1のPZT膜のXRDパターンXRD pattern of the PZT film of Example 1 実施例1の強誘電体素子の電界−分極曲線Electric field-polarization curve of the ferroelectric element of Example 1

符号の説明Explanation of symbols

1 強誘電体メモリ
11 基板
30 強誘電体キャパシタ(強誘電体素子)
31 シード層
31a 析出物
32 下部電極
33 強誘電体膜
34 上部電極
2 インクジェット式記録ヘッド
50 圧電素子(強誘電体素子)
51 基板
52 シード層
53 下部電極
54 圧電膜(強誘電体膜)
55 上部電極
100 インクジェット式記録装置
1 Ferroelectric Memory 11 Substrate 30 Ferroelectric Capacitor (Ferroelectric Device)
31 Seed layer 31a Precipitate 32 Lower electrode 33 Ferroelectric film 34 Upper electrode 2 Inkjet recording head 50 Piezoelectric element (ferroelectric element)
51 Substrate 52 Seed layer 53 Lower electrode 54 Piezoelectric film (ferroelectric film)
55 Upper electrode 100 Inkjet recording apparatus

Claims (11)

下部電極と、下記一般式で表される1種又は複数種のペロブスカイト型酸化物からなる強誘電体膜(不可避不純物を含んでいてもよい)と、上部電極との積層構造を有し、前記下部電極と前記上部電極とにより前記強誘電体膜に対して電界が印加される強誘電体素子をスパッタ法により製造する方法において
Zrを含むシード層と前記下部電極とを順次成膜する工程(A)と、
前記シード層に含まれるZrを拡散させて、該元素を前記下部電極の表面に析出させる工程(B)と、
前記下部電極上に前記強誘電体膜を400℃以上600℃未満の成膜温度で成膜する工程(C)とを順次有することを特徴とする強誘電体素子の製造方法。
一般式ABO
(式中、A:Pbを主成分とするAサイト元素、
B:Zrを含むBサイトの元素、
O:酸素原子、
Aサイト元素のモル数が1.0であり、かつBサイト元素のモル数が1.0である場合が標準であるが、Aサイト元素とBサイト元素のモル数はペロブスカイト構造を取り得る範囲内で1.0からずれてもよい。)
A laminated structure of a lower electrode, a ferroelectric film (which may contain inevitable impurities) made of one or more perovskite oxides represented by the following general formula, and the upper electrode; In a method for manufacturing a ferroelectric element by applying an electric field to the ferroelectric film by a lower electrode and the upper electrode by a sputtering method ,
A step (A) of sequentially forming a seed layer containing Zr and the lower electrode;
Diffusing Zr contained in the seed layer to deposit the element on the surface of the lower electrode;
And (C) sequentially forming the ferroelectric film on the lower electrode at a film forming temperature of 400 ° C. or higher and lower than 600 ° C.
General formula ABO 3
(In the formula, A: A site element mainly composed of Pb,
B: Element of B site containing Zr,
O: oxygen atom,
The standard is the case where the number of moles of the A-site element is 1.0 and the number of moles of the B-site element is 1.0, but the number of moles of the A-site element and the B-site element is within a range where a perovskite structure can be taken. May deviate from 1.0. )
工程(A)において、前記シード層の厚みを5〜50nmとし、前記下部電極の厚みを50〜500nmとして、前記シード層及び前記下部電極の成膜を順次実施することを特徴とする請求項に記載の強誘電体素子の製造方法。 In step (A), wherein the thickness of the seed layer and 5 to 50 nm, according to claim 1, wherein the thickness of the lower electrode as a 50 to 500 nm, characterized by sequentially performing the formation of the seed layer and the lower electrode A method for producing a ferroelectric element as described in 1). 工程(B)において、400〜700℃の熱処理によってZrを熱拡散させることを特徴とする請求項1又は2に記載の強誘電体素子の製造方法。 3. The method of manufacturing a ferroelectric element according to claim 1, wherein in the step (B), Zr is thermally diffused by a heat treatment at 400 to 700 ° C. 3. 工程(B)において、前記熱拡散を10分間〜2時間実施することを特徴とする請求項に記載の強誘電体素子の製造方法。 4. The method for manufacturing a ferroelectric element according to claim 3 , wherein in the step (B), the thermal diffusion is performed for 10 minutes to 2 hours. 前記強誘電体膜は、正方晶系及び/又は菱面体晶系の結晶構造を有し、(111)面に結晶配向性を有する膜であることを特徴とする請求項1〜4のいずれかに記載の強誘電体素子の製造方法。 The ferroelectric film has a tetragonal crystal structure and / or the rhombohedral system, any one of the preceding claims, characterized in that a film having a crystalline orientation in the (111) plane A method for producing a ferroelectric element as described in 1). 前記ペロブスカイト型酸化物が、Tiを含むことを特徴とする請求項1〜5のいずれかに記載の強誘電体素子の製造方法。6. The method for manufacturing a ferroelectric element according to claim 1, wherein the perovskite oxide contains Ti. 前記下部電極は、Au,Pt,Ir,IrO,RuO,LaNiO,及びSrRuOからなる群より選ばれる少なくとも1種を主成分とすることを特徴とする請求項1〜のいずれかに記載の強誘電体素子の製造方法。 The lower electrode, Au, Pt, Ir, IrO 2, RuO 2, LaNiO 3, and any of claims 1-6, characterized in that a main component at least one selected from the group consisting of SrRuO 3 A method for producing a ferroelectric element as described in 1). 前記強誘電体素子は、シリコン基板、ステンレス基板、及びガラス基板のうちいずれかの基板に形成されたものであることを特徴とする請求項1〜のいずれかに記載の強誘電体素子の製造方法。 Wherein the ferroelectric element, a silicon substrate, a stainless substrate, and a ferroelectric element according to any one of claims 1 to 7, characterized in that formed on either of the substrates of the glass substrate Production method. 請求項1〜のいずれかに記載の強誘電体素子の製造方法により製造されたものであることを特徴とする強誘電体素子。 Ferroelectric element, characterized in that those produced by the production method of a ferroelectric device according to any one of claims 1-8. 下部電極と、下記一般式で表される1種又は複数種のペロブスカイト型酸化物からなる強誘電体膜(不可避不純物を含んでいてもよい)と、上部電極との積層構造を有し、前記下部電極と前記上部電極とにより前記強誘電体膜に対して電界が印加される強誘電体素子において、
前記下部電極は、該電極の表面の窪んだ部分にZrを含む析出物を有するものであり、
前記強誘電体膜が(111)面に結晶配向性を有することを特徴とする強誘電体素子。
一般式ABO
(式中、A:Pbを主成分とするAサイト元素、
B:Zrを含むBサイトの元素、
O:酸素原子、
Aサイト元素のモル数が1.0であり、かつBサイト元素のモル数が1.0である場合が標準であるが、Aサイト元素とBサイト元素のモル数はペロブスカイト構造を取り得る範囲内で1.0からずれてもよい。)
A laminated structure of a lower electrode, a ferroelectric film (which may contain inevitable impurities) made of one or more perovskite oxides represented by the following general formula, and the upper electrode; In a ferroelectric element in which an electric field is applied to the ferroelectric film by a lower electrode and the upper electrode,
The lower electrode has a precipitate containing Zr in a recessed portion of the surface of the electrode ,
A ferroelectric element characterized in that the ferroelectric film has crystal orientation in a (111) plane .
General formula ABO 3
(In the formula, A: A site element mainly composed of Pb,
B: Element of B site containing Zr,
O: oxygen atom,
The standard is the case where the number of moles of the A-site element is 1.0 and the number of moles of the B-site element is 1.0, but the number of moles of the A-site element and the B-site element is within a range where a perovskite structure can be taken. May deviate from 1.0. )
請求項9又は10に記載の強誘電体素子を備えたことを特徴とする強誘電体メモリ。 A ferroelectric memory comprising the ferroelectric element according to claim 9 .
JP2006173308A 2006-06-23 2006-06-23 Ferroelectric element and manufacturing method thereof, ferroelectric memory, and ink jet recording head Expired - Fee Related JP4519810B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006173308A JP4519810B2 (en) 2006-06-23 2006-06-23 Ferroelectric element and manufacturing method thereof, ferroelectric memory, and ink jet recording head

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006173308A JP4519810B2 (en) 2006-06-23 2006-06-23 Ferroelectric element and manufacturing method thereof, ferroelectric memory, and ink jet recording head

Publications (2)

Publication Number Publication Date
JP2008004782A JP2008004782A (en) 2008-01-10
JP4519810B2 true JP4519810B2 (en) 2010-08-04

Family

ID=39008917

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006173308A Expired - Fee Related JP4519810B2 (en) 2006-06-23 2006-06-23 Ferroelectric element and manufacturing method thereof, ferroelectric memory, and ink jet recording head

Country Status (1)

Country Link
JP (1) JP4519810B2 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5023766B2 (en) * 2007-03-30 2012-09-12 富士通株式会社 Semiconductor device and manufacturing method thereof
JP2009105388A (en) * 2007-10-05 2009-05-14 Toshiba Corp Semiconductor device and manufacturing method thereof
JP2009212448A (en) * 2008-03-06 2009-09-17 Toshiba Corp Semiconductor memory, and method of manufacturing the same
JP5313792B2 (en) 2008-07-17 2013-10-09 富士フイルム株式会社 Perovskite oxide, oxide composition, oxide body, piezoelectric element, and liquid ejection device
JP5314963B2 (en) 2008-08-12 2013-10-16 富士フイルム株式会社 LAMINATE, PIEZOELECTRIC ELEMENT, AND LIQUID DISCHARGE DEVICE
JP7143127B2 (en) * 2018-06-25 2022-09-28 株式会社アルバック Multilayer structure, its manufacturing method, and its manufacturing apparatus
CN116444265B (en) * 2023-04-18 2024-04-16 北京科技大学 Bismuth sodium titanate-based relaxor ferroelectric ceramic material with excellent energy storage performance and environmental stability and preparation method thereof

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08335676A (en) * 1995-06-09 1996-12-17 Rohm Co Ltd Manufacture of crystalline thin film of composite oxide
JPH10173140A (en) * 1996-12-11 1998-06-26 Texas Instr Japan Ltd Manufacture of ferroelectric capacitor and manufacture of ferroelectric memory device
JP2001203404A (en) * 1999-11-09 2001-07-27 Seiko Epson Corp Method of manufacturing ferroelectric thin-film element and heat-treating device
JP2002289809A (en) * 2001-03-28 2002-10-04 Toshiba Corp Semiconductor device and its manufacturing method
JP2003060168A (en) * 2001-08-14 2003-02-28 Rohm Co Ltd Method for manufacturing ferroelectric thin film and method for manufacturing ferroelectric memory using the same
JP2003188432A (en) * 2001-12-18 2003-07-04 Matsushita Electric Ind Co Ltd Piezo-electric device, its manufacturing method, ink jet head and ink jet recording device equipped therewith
JP2004260994A (en) * 2003-02-07 2004-09-16 Canon Inc Ferroelectric thin-film element, piezoelectric actuator, and liquid discharge head

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08335676A (en) * 1995-06-09 1996-12-17 Rohm Co Ltd Manufacture of crystalline thin film of composite oxide
JPH10173140A (en) * 1996-12-11 1998-06-26 Texas Instr Japan Ltd Manufacture of ferroelectric capacitor and manufacture of ferroelectric memory device
JP2001203404A (en) * 1999-11-09 2001-07-27 Seiko Epson Corp Method of manufacturing ferroelectric thin-film element and heat-treating device
JP2002289809A (en) * 2001-03-28 2002-10-04 Toshiba Corp Semiconductor device and its manufacturing method
JP2003060168A (en) * 2001-08-14 2003-02-28 Rohm Co Ltd Method for manufacturing ferroelectric thin film and method for manufacturing ferroelectric memory using the same
JP2003188432A (en) * 2001-12-18 2003-07-04 Matsushita Electric Ind Co Ltd Piezo-electric device, its manufacturing method, ink jet head and ink jet recording device equipped therewith
JP2004260994A (en) * 2003-02-07 2004-09-16 Canon Inc Ferroelectric thin-film element, piezoelectric actuator, and liquid discharge head

Also Published As

Publication number Publication date
JP2008004782A (en) 2008-01-10

Similar Documents

Publication Publication Date Title
JP4266036B2 (en) Piezoelectric body, piezoelectric element, and liquid ejection device
JP4237208B2 (en) Piezoelectric element and driving method thereof, piezoelectric device, and liquid ejection device
JP2007281238A (en) Piezoelectric element and manufacturing method thereof, and ink-jet recording head
JP5507097B2 (en) Perovskite oxide and method for producing the same, piezoelectric body, piezoelectric element, and liquid ejection device
JP5290551B2 (en) Perovskite oxide and method for producing the same, piezoelectric body, piezoelectric element, and liquid ejection device
JP5253894B2 (en) Ferroelectric film, piezoelectric element, and liquid ejection device
CN100418768C (en) Dielectric member, piezoelectric member, ink jet head, ink jet recording apparatus, and production methods thereof
JP4519810B2 (en) Ferroelectric element and manufacturing method thereof, ferroelectric memory, and ink jet recording head
JP5253895B2 (en) Ferroelectric film, piezoelectric element, and liquid ejection device
JP4931148B2 (en) Perovskite oxide stack, piezoelectric element, and liquid ejection device
JP4438892B1 (en) Piezoelectric body and manufacturing method thereof, piezoelectric element, and liquid ejection device
JP2008311634A (en) Piezoelectric element, method for driving the same, piezoelectric device, and liquid discharge device
JP2008192868A (en) Piezoelectric film and piezoelectric element using the same, and liquid discharge device
JP5394765B2 (en) Perovskite oxide film, ferroelectric, piezoelectric element, liquid ejection device
US10217929B2 (en) Piezoelectric film, piezoelectric element, and liquid discharge apparatus
JP2009289982A (en) Ferroelectric oxide structure, method for producing and liquid-discharge apparatus
US20170256700A1 (en) Piezoelectric film, piezoelectric element including the same, and liquid discharge apparatus
JP5329820B2 (en) Liquid ejection device
US7830073B2 (en) Perovskite oxide, electric element, piezoelectric actuator and liquid discharge system
JP5345868B2 (en) Perovskite oxide film, ferroelectric, piezoelectric element, liquid ejection device
US20170186936A1 (en) Piezoelectric element production method thereof, actuator, and liquid discharge apparatus
JP2007281049A (en) Laminated element, piezoelectric element, and ink-jet recording head
JP2014053480A (en) Piezoelectric thin film element and manufacturing method therefor, piezoelectric actuator using the same, droplet discharge head and droplet discharge device
JP2010219493A (en) Piezoelectric film, method for forming the same, piezoelectric element, and liquid discharge device
JP5243821B2 (en) Inorganic film and manufacturing method thereof, piezoelectric element, and liquid ejection apparatus

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070919

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070919

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100217

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100223

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100421

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100518

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100519

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130528

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4519810

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140528

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees