JP4268480B2 - Electronic component sealing substrate and electronic device using the same - Google Patents
Electronic component sealing substrate and electronic device using the same Download PDFInfo
- Publication number
- JP4268480B2 JP4268480B2 JP2003302417A JP2003302417A JP4268480B2 JP 4268480 B2 JP4268480 B2 JP 4268480B2 JP 2003302417 A JP2003302417 A JP 2003302417A JP 2003302417 A JP2003302417 A JP 2003302417A JP 4268480 B2 JP4268480 B2 JP 4268480B2
- Authority
- JP
- Japan
- Prior art keywords
- main surface
- electronic component
- insulating substrate
- substrate
- wiring conductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30107—Inductance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Micromachines (AREA)
- Wire Bonding (AREA)
Description
本発明は、半導体基板と該半導体基板の主面に形成される微小電子機械機構と該微小電子機械機構に電気的に接続される電極とを有する電子部品の微小電子機械機構を気密封止するための電子部品封止用基板、およびそれを用いて電子部品の微小電子機械機構を封止することにより形成される電子装置に関するものである。 The present invention hermetically seals a micro electro mechanical mechanism of an electronic component having a semiconductor substrate, a micro electro mechanical mechanism formed on a main surface of the semiconductor substrate, and an electrode electrically connected to the micro electro mechanical mechanism. The present invention relates to an electronic component sealing substrate and an electronic device formed by sealing a microelectromechanical mechanism of an electronic component using the same.
近年、シリコンウェハ等の半導体基板の主面に、半導体集積回路素子等の微細配線を形成する加工技術を応用して、極めて微小な電子機械機構、いわゆるMEMS(Micro Electromechanical System)を形成した電子部品が注目され、実用化に向けて開発が進められている。 2. Description of the Related Art In recent years, an electronic component in which a very small electromechanical mechanism, so-called MEMS (Micro Electromechanical System), is formed by applying a processing technique for forming fine wiring such as a semiconductor integrated circuit element on the main surface of a semiconductor substrate such as a silicon wafer. Has been attracting attention, and is being developed for practical use.
このような微小電子機械機構としては、加速度計,圧力センサ,アクチュエータ等のセンサや、微細な鏡面体を可動式に形成したマイクロミラーデバイス、光デバイス、あるいはマイクロポンプ等を組み込んだマイクロ化学システム等、非常に広い分野にわたるものが試作、開発されている。 Such micro-electromechanical mechanisms include sensors such as accelerometers, pressure sensors, actuators, micro-mirror devices with movable micro-mirrors, optical devices, micro-chemical systems incorporating micro-pumps, etc. Prototypes have been developed and developed over a very wide field.
そのような微小電子機械機構を形成した電子部品を用いて電子装置を構成するための従来の電子部品封止用基板およびそれを用いて成る電子装置の一例を図4に断面図で示す。図4に示す例では、微小電子機械機構22が形成された半導体基板21の主面には、微小電子機械機構22に電力を供給したり、微小電子機械機構22から外部の電気回路に電気信号を送り出したりするための電極23が微小電子機械機構22と電気的に接続されて形成されており、これら半導体基板21,微小電子機械機構22および電極23により、1つの電子部品24が構成される。
FIG. 4 is a cross-sectional view of an example of a conventional electronic component sealing substrate for configuring an electronic device using an electronic component having such a micro-electromechanical mechanism and an electronic device using the same. In the example shown in FIG. 4, power is supplied to the main surface of the
なお、このような電子部品24は、通常、後述するように、半導体基板21の主面に多数個が縦横に配列形成された多数個取りの形態で形成した後、個々の半導体基板21に切断することにより製作されるので、この切断の際に切削粉等の異物が微小電子機械機構22に付着して作動の妨げになることを防止するために、ガラス板25等で覆われて保護されている。
Such
そして、この電子部品24を、電子部品収納用の凹部Aを有するパッケージ31の凹部A内に収納するとともに、電子部品24の電極23をパッケージ31の電極パッド32にボンディングワイヤ33等の導電性接続材を介して接続した後、パッケージ31の凹部Aを蓋体34で覆って電子部品24を凹部A内に気密封止することにより、電子装置として完成する。この場合、電子部品24は、微小電子機械機構22の動作を妨げないようにするため、中空状態で気密封止する必要がある。
The
この電子装置について、あらかじめパッケージ31の電極パッド32から外表面に導出するようにして形成しておいた配線導体35の導出部分を外部電気回路に接続することにより、気密封止された微小電子機械機構22が、電極23,ボンディングワイヤ33,電極パッド32および配線導体35を介して外部の電気回路と電気的に接続される。
With respect to this electronic device, a lead-out portion of the
また、このような電子部品24は、通常、広面積の半導体基板の主面に多数個を縦横に配列形成させることにより製作されており、この場合の電子装置の製造方法は、従来、以下のようなものであった。すなわち、半導体基板の主面に、微小電子機械機構22およびこれに電気的に接続された電極23が形成されて成る電子部品領域を多数個、縦横に配列形成した電子部品を準備する工程1と、各電子部品の微小電子機械機構22を、その周囲が中空状態となるようにして、ガラス板25等で覆って封止する工程2と、半導体基板にダイシング加工等の切断加工を施して、個々の電子部品24に分割する工程3と、個々の電子部品24を、電子部品収納用パッケージ31内に気密封止する工程4とにより製作される。
In addition, such an
このような従来の製造方法においては、半導体基板の主面に配列形成された多数の電子部品領域の1個ずつをガラス板25等で封止して保護しておく必要があること、また、一旦ガラス板25で封止した電子部品を、個片の電子部品24に分割した後、改めてパッケージ31内に気密封止するとともに、その電極23をパッケージ31の電極パッド32等に接続して外部接続させる必要があること等のため、生産性が悪く、実用化が難しいという問題があった。
In such a conventional manufacturing method, it is necessary to seal and protect each one of a large number of electronic component regions arranged on the main surface of the semiconductor substrate with a
この問題に対し、半導体基板の主面に配列形成された多数個の機構微小電子機械を一括して覆い、封止するような基板が提案されている。 In order to solve this problem, there has been proposed a substrate that collectively covers and seals a large number of mechanical microelectronic machines arrayed on the main surface of a semiconductor substrate.
このような封止用の基板としては、半導体基板を材料とするものや導電性の金属板等を材料にするもの等が知られている。 As such a sealing substrate, a substrate made of a semiconductor substrate, a substrate made of a conductive metal plate, or the like is known.
半導体基板を材料とする場合は、例えば、主面に多数個の電子部品領域が配列形成された第1の半導体基板とは別に、この電子部品領域の配列に対応させて多数の凹部を配列形成した封止用の第2の半導体基板を準備し、第1の半導体基板の主面上に第2の半導体基板を、第2の半導体基板の凹部が第1の半導体基板の電子部品領域を覆うようにして接合し、第2の半導体基板に内側に第1の半導体基板の電子部品領域(特に微小電子機械機構)を封止するようにした技術が提案されている(例えば、特許文献1参照)。 In the case of using a semiconductor substrate as a material, for example, apart from the first semiconductor substrate in which a large number of electronic component regions are arranged on the main surface, a large number of recesses are formed corresponding to the arrangement of the electronic component regions. The second semiconductor substrate for sealing is prepared, the second semiconductor substrate is covered on the main surface of the first semiconductor substrate, and the concave portion of the second semiconductor substrate covers the electronic component region of the first semiconductor substrate. Thus, a technique has been proposed in which the electronic component region (particularly, the microelectromechanical mechanism) of the first semiconductor substrate is sealed inside the second semiconductor substrate (see, for example, Patent Document 1). ).
また、導電性を有する基板を材料とする場合には、導電性を有するカバー用の基板にパターン溝を形成するとともに、このパターン溝をガラスやセラミック材料で充填して平坦化させた後、その上にボンディングパターン(電極パッド等)を形成し、このボンディングパターンに電子部品の電極を接続するとともに導電性のカバー用基板を半導体基板の主面に接合し、その後、電子部品領域をセラミックやガラス等で封着するとともに、ボンディングパターンを外部に導出するための外部配線用電極パターンを形成するようにした技術が提案されている(例えば、特許文献2参照)。 When a conductive substrate is used as a material, a pattern groove is formed on the conductive cover substrate, and the pattern groove is filled with glass or a ceramic material and planarized. A bonding pattern (electrode pad, etc.) is formed on the electrode, and an electrode of an electronic component is connected to the bonding pattern, and a conductive cover substrate is bonded to the main surface of the semiconductor substrate. For example, a technique has been proposed in which an electrode pattern for external wiring for leading a bonding pattern to the outside is formed (for example, see Patent Document 2).
また、微小電子機械機構、いわゆるMEMS(Micro Electromechanical System)を形成した電子部品においては、近年、低電圧駆動かつ高速化が行われるようになってきており、電子部品の外部から侵入する高調波ノイズの影響を受けやすく、配線導体を伝わり外部より伝播してきた高周波ノイズにより電気特性の変化やMEMS領域の破壊などが起こると同時に、配線導体を伝播する信号に含まれる高調波ノイズが電子部品の外部に放出され易いものとなってきている。さらにこの問題点を解決するために、チップインダクタをMEMSの近傍に実装する手法が取られており、実装面積が大きくなっている。
しかしながら、このような従来の封止用基板を用いて半導体基板の主面の電子部品領域を封止する場合は、多数個の電子部品領域を一括して封止することはできるものの、例えば、半導体基板を材料とした封止用基板の場合であれば、半導体基板の内部に3次元的に配線導体を形成することができないため、封止用基板としての第2の半導体基板の、電子部品領域が配列形成された第1の半導体基板に接合される主面から対向する他方主面にかけて配線導体を導出することができず、電子部品の電極は、第1の半導体基板の主面に形成された電極の一部を封止部の外側に延出させるとともに、この延出部をボンディングワイヤを介して電子部品収納用パッケージの電極パッドや外部の電気回路に接続する必要があり、実装工程(電子部品領域の封止から電子装置として完成させて外部電気回路に接続するまでの工程)が長く、また、個々の電子装置のサイズが大きくなってしまうという問題があった。また、電子装置を組み込んだ電子システムの小型化に有利な表面実装ができないという問題もあった。 However, when the electronic component region on the main surface of the semiconductor substrate is sealed using such a conventional sealing substrate, a large number of electronic component regions can be collectively sealed, for example, In the case of a sealing substrate using a semiconductor substrate as a material, wiring conductors cannot be formed three-dimensionally inside the semiconductor substrate. The wiring conductor cannot be led out from the main surface joined to the first semiconductor substrate in which the regions are arranged to the opposite main surface, and the electrodes of the electronic component are formed on the main surface of the first semiconductor substrate. It is necessary to extend a part of the formed electrode to the outside of the sealing portion, and to connect the extended portion to an electrode pad of an electronic component storage package or an external electric circuit via a bonding wire. (Electronic component area Up step) is long to connect to an external electric circuit to complete the electronic device from the sealing, also has a problem that the size of individual electronic devices increases. There is also a problem that surface mounting that is advantageous for downsizing an electronic system incorporating an electronic device cannot be performed.
また、導電性の金属板等から成る封止用基板の場合であれば、金属板に電極パッド等の導体パターンを形成することができるように、一旦ガラスやセラミックスで金属板の表面に形成したパターン溝等を埋めて絶縁部を形成したり、その絶縁部の表面に、実装工程の途中で導体部を形成したりする必要があるため、この場合も、電子部品の実装工程を短くすることが困難であるという問題があった。 In the case of a sealing substrate made of a conductive metal plate or the like, it is once formed on the surface of the metal plate with glass or ceramic so that a conductor pattern such as an electrode pad can be formed on the metal plate. Since it is necessary to fill the pattern groove etc. to form an insulating part, or to form a conductor part on the surface of the insulating part in the middle of the mounting process, also in this case, shorten the mounting process of the electronic component. There was a problem that was difficult.
さらに、微小電子機械機構(MEMS)を形成した電子部品においては、近年、低電圧駆動かつ高速化が行われるようになってきており、電子部品の外部から侵入する高調波ノイズの影響を受けやすく、配線導体を伝わり外部より伝播してきた高周波ノイズにより電気特性の変化やMEMS領域の破壊などが起こる。また同時に、配線導体を伝播する信号に含まれる高調波ノイズが電子部品の外部に放出され易いものとなってきていることから、電子部品の外部の近接位置にノイズ発生源があると絶縁基板に被着形成された配線導体を伝播する信号に電磁波ノイズが入り込み、微小電子機械機構に伝播されて誤動作させてしまったり、また電子部品の駆動部を破壊してしまったり、あるいは電子部品の外部の近傍位置に電磁波ノイズに対して影響を受け易い電子機器等があると電子部品より放出された電磁波ノイズがこの電子機器等に悪影響を及ぼしてしまったりするという問題があった。また、高周波ノイズの影響を低減するために、チップインダクタをMEMSの近傍に実装したり、プリント板に導体パターンを用いて作製するなどの手法が取られており、その結果実装面積が大きくなるという問題点があった。 Further, in recent years, electronic components formed with micro-electromechanical mechanisms (MEMS) have been driven at low voltage and increased in speed, and are easily affected by harmonic noise that enters from outside the electronic components. The high-frequency noise transmitted from the outside through the wiring conductor causes a change in electrical characteristics or destruction of the MEMS region. At the same time, harmonic noise contained in the signal propagating through the wiring conductor has become easy to be emitted to the outside of the electronic component. Therefore, if there is a noise source near the outside of the electronic component, the insulating substrate Electromagnetic noise enters the signal propagating through the deposited wiring conductor and propagates to the micro-electromechanical mechanism, causing malfunctions, or destroying the drive part of the electronic component, or external to the electronic component. If there is an electronic device or the like that is easily affected by electromagnetic noise at a nearby position, there is a problem that the electromagnetic noise emitted from the electronic component may adversely affect the electronic device or the like. In addition, in order to reduce the influence of high-frequency noise, techniques such as mounting a chip inductor near the MEMS or using a conductive pattern on a printed board are taken, resulting in an increase in mounting area. There was a problem.
本発明は上記従来の技術における諸問題に鑑みて完成されたものであり、その目的は、半導体基板の主面に形成された微小電子機械機構を容易かつ確実に封止することができるとともに、微小電子機械機構に接続された半導体基板の主面に形成されている電極を容易かつ確実に、例えば表面実装が可能な形態で外部接続させることができ、かつ前記微小電子機械機構を形成した電子部品の外部から侵入する高調波ノイズの影響を受けにくいと同時に、配線導体を伝播する信号に含まれる高調波ノイズが電子部品の外部に放出されにくい電子部品封止用基板を提供することにある。 The present invention has been completed in view of the above-described problems in the prior art, and its purpose is to easily and reliably seal the microelectromechanical mechanism formed on the main surface of the semiconductor substrate, Electrodes formed on the main surface of the semiconductor substrate connected to the microelectromechanical mechanism can be easily and reliably externally connected in a form that can be surface-mounted, for example, and the electron that forms the microelectromechanical mechanism To provide an electronic component sealing substrate that is not easily affected by harmonic noise entering from the outside of the component, and at the same time, the harmonic noise contained in the signal propagating through the wiring conductor is not easily emitted to the outside of the electronic component. .
本発明の電子部品封止用基板は、半導体基板と該半導体基板の主面に形成される微小電子機械機構と該微小電子機械機構に電気的に接続される電極とを有する電子部品の前記の微小電子機械機構を気密封止するための電子部品封止用基板であって、一方主面が前記の半導体基板の前記の主面に接合される絶縁基板と、前記の絶縁基板の前記の一方主面上に設けられ、前記の微小電子機械機構を取り囲んで前記の微小機械機構を気密封止するための導電性枠状封止体と、前記の絶縁基板の内部に形成され、前記の電極に電気的に接続される第1配線導体と、前記の絶縁基板の内部に形成され、前記の導電性枠状封止体に電気的に接続される第2配線導体と、前記の絶縁基板の内部に形成されるとともに前記の第1配線導体に電気的に接続される、インダクタとして作用する第3配線導体とを備え、前記の第1配線導体は、一端が前記の絶縁基板の前記の一方主面に導出され、他端が前記の絶縁基板の他方主面または側面に導出され、前記の第2配線導体は、一端が前記の絶縁基板の前記の一方主面に導出されて前記の導電性枠状封止体に電気的に接続されるとともに、他端が前記の絶縁基板の他方主面または側面に導出される。 The electronic component sealing substrate according to the present invention is the electronic component having the semiconductor substrate, the microelectromechanical mechanism formed on the main surface of the semiconductor substrate, and the electrode electrically connected to the microelectromechanical mechanism. An electronic component sealing substrate for hermetically sealing a microelectromechanical mechanism, wherein one main surface is bonded to the main surface of the semiconductor substrate, and the one of the insulating substrates A conductive frame-shaped sealing body which is provided on a main surface and surrounds the microelectromechanical mechanism and hermetically seals the micromechanical mechanism; and the electrode formed on the insulating substrate. A first wiring conductor that is electrically connected to the first wiring conductor, a second wiring conductor that is formed inside the insulating substrate and is electrically connected to the conductive frame-shaped sealing body, and the insulating substrate Formed inside and electrically connected to the first wiring conductor A third wiring conductor acting as an inductor, wherein the first wiring conductor has one end led out to the one main surface of the insulating substrate and the other end to the other main surface or side surface of the insulating substrate. One end of the second wiring conductor is led out to the one main surface of the insulating substrate and is electrically connected to the conductive frame-shaped sealing body, and the other end is connected to the second wiring conductor. It leads to the other main surface or side surface of the insulating substrate .
好ましくは、前記の第1配線導体の前記の一端は、前記の導電性枠状封止体の内側に位置している。また、好ましくは、前記の第2配線導体は、前記の絶縁基板の内部に形成された貫通導体を有する。好ましくは、前記の絶縁基板は、複数の絶縁層を積層して成る積層体であり、前記の第2配線導体は、前記の絶縁層を貫通する貫通導体を有する。好ましくは、前記の第2配線導体は、少なくとも一部が前記の第1配線導体に平行に配置されている。Preferably, the one end of the first wiring conductor is located inside the conductive frame-shaped sealing body. Preferably, the second wiring conductor has a through conductor formed inside the insulating substrate. Preferably, the insulating substrate is a laminated body formed by laminating a plurality of insulating layers, and the second wiring conductor has a through conductor penetrating the insulating layer. Preferably, at least a part of the second wiring conductor is arranged in parallel to the first wiring conductor.
好ましくは、前記の絶縁基板は、ガラスセラミックス焼結体からなる。前記の電子部品封止用基板は、好ましくは、前記の絶縁基板の前記の一方主面に形成され、前記の第1配線導体の前記の一端に電気的に接続された接続パッドと、前記の接続パッド上に形成され、前記の電極と電気的に接続された接続端子とを備える。好ましくは、前記の電子部品封止用基板を断面視したときに、前記の導電性枠状封止体は、前記の絶縁基板の端部より内方に位置している。Preferably, the insulating substrate is made of a glass ceramic sintered body. The electronic component sealing substrate is preferably formed on the one main surface of the insulating substrate and electrically connected to the one end of the first wiring conductor; And a connection terminal formed on the connection pad and electrically connected to the electrode. Preferably, when the electronic component sealing substrate is viewed in cross section, the conductive frame-shaped sealing body is positioned inward from an end portion of the insulating substrate.
本発明の電子装置は、半導体基板と該半導体基板の主面に形成される微小電子機械機構と該微小電子機械機構に電気的に接続される電極とを有する電子部品と、一方主面が前記の半導体基板の前記の主面に接合される絶縁基板と、前記の絶縁基板の前記の一方主面上に設けられ、前記の微小電子機械機構を取り囲んで前記の微小機械機構を気密封止するための導電性枠状封止体と、前記の絶縁基板の内部に形成された第1配線導体および第2配線導体と、前記の絶縁基板の内部に形成されるとともに前記の第1配線導体に電気的に接続される、インダクタとして作用する第3配線導体とを備え、前記の第1配線導体は、一端が前記の絶縁基板の前記の一方主面に導出されて前記の電極に電気的に接続されるとともに、他端が前記の絶縁基板の他方主面または側面に導出され、前記の第2配線導体は、一端が前記の絶縁基板の前記の一方主面に導出されて前記の導電性枠状封止体に電気的に接続されるとともに、他端が前記の絶縁基板の他方主面または側面に導出される。好ましくは、前記の電子装置を断面視したときに、前記の半導体基板と前記の絶縁基板は、両端が揃っている。好ましくは、前記の電子装置を断面視したときに、前記の導電性枠状封止体は、前記の半導体基板の断面より内方に位置している。The electronic device of the present invention includes an electronic component having a semiconductor substrate, a microelectromechanical mechanism formed on the main surface of the semiconductor substrate, and an electrode electrically connected to the microelectromechanical mechanism, and one main surface is the above-mentioned An insulating substrate bonded to the main surface of the semiconductor substrate and the one main surface of the insulating substrate, and surrounds the micro electro mechanical mechanism and hermetically seals the micro mechanical mechanism. A conductive frame-shaped sealing body, a first wiring conductor and a second wiring conductor formed inside the insulating substrate, and the first wiring conductor formed inside the insulating substrate. A third wiring conductor that acts as an inductor and is electrically connected. One end of the first wiring conductor is led out to the one main surface of the insulating substrate and electrically connected to the electrode. And the other end of the insulating substrate One end of the second wiring conductor is led out to the one main surface of the insulating substrate and is electrically connected to the conductive frame-shaped sealing body. The other end is led to the other main surface or side surface of the insulating substrate. Preferably, when the electronic device is viewed in cross section, the semiconductor substrate and the insulating substrate are aligned at both ends. Preferably, when the electronic device is viewed in cross section, the conductive frame-shaped sealing body is located inward from the cross section of the semiconductor substrate.
本発明の電子部品封止用基板によれば、導体基板と該半導体基板の主面に形成される微小電子機械機構と該微小電子機械機構に電気的に接続される電極とを有する電子部品の微小電子機械機構を気密封止するための電子部品封止用基板であって、一方主面が半導体基板の主面に接合される絶縁基板と、絶縁基板の一方主面上に設けられ、微小電子機械機構を取り囲んで微小機械機構を気密封止するための導電性枠状封止体と、絶縁基板の内部に形成され、電極に電気的に接続される第1配線導体と、絶縁基板の内部に形成され、導電性枠状封止体に電気的に接続される第2配線導体と、絶縁基板の内部に形成されるとともに第1配線導体に電気的に接続される、インダクタとして作用する第3配線導体とを備え、第1配線導体は、一端が絶縁基板の一方主面に導出され、他端が絶縁基板の他方主面または側面に導出され、第2配線導体は、一端が絶縁基板の一方主面に導出されて導電性枠状封止体に電気的に接続されるとともに、他端が絶縁基板の他方主面または側面に導出されることから、電子部品の微小電子機械機構を、導電性枠状封止体と絶縁基板とにより容易かつ確実に封止することができる。 According to the electronic component sealing substrate of the present invention, an electronic component having a conductor substrate, a microelectromechanical mechanism formed on the main surface of the semiconductor substrate, and an electrode electrically connected to the microelectromechanical mechanism. An electronic component sealing substrate for hermetically sealing a microelectromechanical mechanism, wherein one main surface is bonded to the main surface of the semiconductor substrate, and the one main surface of the insulating substrate is provided on the main surface. A conductive frame-shaped encapsulant for hermetically sealing the micromechanical mechanism surrounding the electronic mechanical mechanism, a first wiring conductor formed inside the insulating substrate and electrically connected to the electrode, and an insulating substrate A second wiring conductor formed inside and electrically connected to the conductive frame-shaped sealing body, and an inductor formed inside the insulating substrate and electrically connected to the first wiring conductor A third wiring conductor, and the first wiring conductor is insulated at one end Leaded to one main surface of the plate, the other end led to the other main surface or side surface of the insulating substrate, and one end of the second wiring conductor was led to one main surface of the insulating substrate to form a conductive frame-shaped sealing body Since it is electrically connected and the other end is led out to the other main surface or side surface of the insulating substrate, the microelectromechanical mechanism of the electronic component can be easily and reliably formed by the conductive frame-shaped sealing body and the insulating substrate. Can be sealed.
また、枠部材の主面の高さが、接続パッド上に形成された接続端子の高さと同じである場合には、枠部材の主面を半導体基板の主面に接合するときに、半導体基板の主面に形成されている電極を接続端子に容易かつ確実に接続することができる。また、この接続端子から接続パッドおよび配線導体を介して、電子部品の電極を外部に導出することもできる。 Further, when the height of the main surface of the frame member is the same as the height of the connection terminal formed on the connection pad, when the main surface of the frame member is joined to the main surface of the semiconductor substrate, the semiconductor substrate The electrode formed on the main surface can be easily and reliably connected to the connection terminal. Moreover, the electrode of an electronic component can also be derived | led-out outside from this connection terminal via a connection pad and a wiring conductor.
さらに、絶縁基板中にインダクタとしての導体パターンを形成したことにより、導体パターンを伝播しMEMSに侵入してくる高周波ノイズを有効に除去することができ、その結果MEMSの動作の信頼性を高めることができ、またMEMSを搭載する外部電子回路基板に対する実装面積を小さくすることができる。 Furthermore, by forming a conductor pattern as an inductor in the insulating substrate, high-frequency noise that propagates through the conductor pattern and enters the MEMS can be effectively removed, and as a result, the reliability of the MEMS operation is improved. In addition, the mounting area for the external electronic circuit board on which the MEMS is mounted can be reduced.
また、本発明の電子部品封止用基板は、例えば、セラミック多層配線基板等の絶縁基板を用いて形成したものとすることにより、配線導体を、接続パッドや枠部材が形成され接合されている一方主面から他方主面や側面にかけて、基板の内部や表面に自由に形成して導出させることができ、この導出された端部に外部接続用の金属バンプを取着させること等により、外部電気回路基板に容易に表面実装することが可能な電子装置として完成させることができる。 Further, the electronic component sealing substrate of the present invention is formed by using an insulating substrate such as a ceramic multilayer wiring substrate, for example, so that the wiring conductor is bonded to the connection pad or the frame member. From one main surface to the other main surface or side surface, it can be freely formed inside and on the surface of the substrate and led out, and by attaching metal bumps for external connection to this led end, etc. An electronic device that can be easily surface-mounted on an electric circuit board can be completed.
また、本発明の電子部品封止用基板において、接続パッドおよび接続端子が内側に形成された枠部材を多数個縦横に配列形成した場合には、半導体基板の主面に多数の電子部品領域が縦横に配列形成されていたとしても、これらを一括して外部接続が可能なようにして封止することができる。 In addition, in the electronic component sealing substrate of the present invention, when a large number of frame members having connection pads and connection terminals formed inside are arranged in the vertical and horizontal directions, a large number of electronic component regions are formed on the main surface of the semiconductor substrate. Even if they are arranged vertically and horizontally, they can be sealed together so that they can be externally connected together.
また本発明の電子装置の製造方法によれば、上記各工程を具備することから、縦横に配列形成された多数個の電子部品領域について、それぞれの電極の外部接続のための接続と微小電子機械機構の封止とを同時に行なうことができるため、互いに接合された電子部品および電子部品封止用基板から成る電子装置を、容易かつ確実に多数個製造することができる。 In addition, according to the method for manufacturing an electronic device of the present invention, since each of the above steps is provided, connection for external connection of each electrode and a microelectronic machine are performed for a large number of electronic component regions arranged vertically and horizontally. Since the mechanism can be sealed at the same time, a large number of electronic devices composed of electronic components and electronic component sealing substrates bonded to each other can be manufactured easily and reliably.
また、互いに接合された電子部品および電子部品封止用基板を電子部品封止領域毎に分割することにより、電子部品封止領域に電子部品領域が接合されて成る個々の電子装置を多数個同時に製造することができる。この分割の際、電子部品領域の微小電子機械機構は封止用基板により封止されているので、ダイシング加工等による分割で発生するシリコン等の半導体基板の切削粉が微小電子機械機構に付着するようなことはなく、分割後の電子装置において微小電子機械機構を確実に作動させることができる。 In addition, by dividing the electronic component and the electronic component sealing substrate bonded to each other into each electronic component sealing region, a large number of individual electronic devices formed by bonding the electronic component region to the electronic component sealing region can be simultaneously performed. Can be manufactured. At the time of the division, the micro electro mechanical mechanism in the electronic component region is sealed by the sealing substrate, so that the cutting powder of the semiconductor substrate such as silicon generated by the dicing process or the like adheres to the micro electro mechanical mechanism. There is no such thing, and the micro electromechanical mechanism can be reliably operated in the divided electronic device.
また、分割して得られた電子装置は、絶縁基板の他方主面や側面に配線導体が導出されているので、この導出された端部に金属バンプ等の端子を取着するだけで、表面実装等により外部電気回路基板に実装することができるものとなり、実装の工程を非常に短く、かつ容易なものとすることができる電子装置となる。 Moreover, since the wiring conductor is led out to the other main surface or side surface of the insulating substrate, the electronic device obtained by dividing the surface can be obtained by simply attaching a terminal such as a metal bump to the lead end. The electronic device can be mounted on the external electric circuit board by mounting or the like, and the mounting process can be made extremely short and easy.
本発明の電子部品封止用基板およびそれを用いた電子装置の製造方法について以下に詳細に説明する。図1は本発明の電子部品封止用基板の実施の形態の一例を示す断面図である。図1において、1は絶縁基板、2は配線導体、3は接続パッド、4は枠部材、5は接続端子である。これら絶縁基板1,配線導体2,接続パッド3,枠部材4および接続端子5により電子部品封止用基板6が基本的に形成される。
The electronic component sealing substrate of the present invention and an electronic device manufacturing method using the same will be described in detail below. FIG. 1 is a sectional view showing an example of an embodiment of an electronic component sealing substrate of the present invention. In FIG. 1, 1 is an insulating substrate, 2 is a wiring conductor, 3 is a connection pad, 4 is a frame member, and 5 is a connection terminal. The insulating
この電子部品封止用基板6を用いて、半導体基板7の主面(図1の例では下面)に、微小電子機械機構8と電極9とを互いに電気的に接続するようにして形成して成る電子部品10を封止することにより、微小電子機械機構8が外部接続可能な状態で封止されてなる電子装置が形成される。
The electronic
本実施の形態による微小電子機械機構8は、例えば電気スイッチ,インダクタ,キャパシタ,共振器,アンテナ,マイクロリレー,光スイッチ,ハードディスク用磁気ヘッド,マイク,バイオセンサー,DNAチップ,マイクロリアクタ,プリントヘッド,加速度センサ,圧力センサなどの各種センサ、ディスプレイデバイスなどの機能を有する電子装置であり、半導体微細加工技術を基本としたいわゆるマイクロマシニング法で作る部品であり、1素子あたり10μm〜数百μm程度の寸法を有する。
The
絶縁基板1は、微小電子機械機構8を封止するための蓋体として機能するとともに、配線導体2,接続パッド3,枠部材4および接続端子5を形成するための基体として機能する。この絶縁基板1は、酸化アルミニウム質焼結体や窒化アルミニウム質焼結体,ムライト質焼結体,炭化珪素質焼結体,窒化珪素質焼結体,ガラスセラミックス焼結体等のセラミックス材料や、ポリイミド,ガラスエポキシ樹脂等の有機樹脂材料、セラミックスやガラス等の無機粉末をエポキシ樹脂等の有機樹脂で結合して成る複合材等により形成される。絶縁基板1は、例えば、酸化アルミニウム質焼結体から成る場合、酸化アルミニウムとガラス粉末等の原料粉末をシート上に成形して成るセラミックグリーンシート(以下、グリーンシートともいう)を積層し、焼成することにより形成される。なお、絶縁基板1は、酸化アルミニウム質焼結体で形成するものに限らず、用途や気密封止する電子部品10の特性等に応じて適したものを選択することが好ましい。
The insulating
例えば、絶縁基板1は、後述するように、枠部材4を介して半導体基板7と機械的に接合されるので、半導体基板7との接合の信頼性、つまり微小電子機械機構8の封止の気密性を高くするためには、ムライト質焼結体から成るか、または、例えばガラス成分の種類や添加量を調整することにより熱膨張係数を半導体基板7に近似させるようにした酸化アルミニウム−ホウ珪酸ガラス系等のガラスセラミックス焼結体等のような半導体基板7との熱膨張係数の差が小さい材料で形成することが好ましい。
For example, since the insulating
また、絶縁基板1は、配線導体2により伝送される電気信号の遅延を防止するような場合には、ポリイミド,ガラスエポキシ樹脂等の有機樹脂材料、セラミックスやガラス等の無機粉末をエポキシ樹脂等の有機樹脂で結合して成る複合材、または、酸化アルミニウム−ホウ珪酸ガラス系や酸化リチウム系等のガラスセラミックス焼結体等のような、比誘電率の小さい材料で形成することが好ましい。
Further, in the case of preventing the delay of the electrical signal transmitted by the
また、絶縁基板1は、封止する微小電子機械機構8の発熱量が大きく、この熱の外部への放散性を良好とするような場合には、窒化アルミニウム質焼結体等のような熱伝導率の大きな材料で形成することが好ましい。
Further, the insulating
また、絶縁基板1の一方主面に、電子部品10の微小電子機械機構8を内側に収めるような凹部1aを形成しておいてもよい。凹部1a内に微小電子機械機構8の一部を収めるようにしておくと、微小電子機械機構8を取り囲むための枠部材4の高さを低く抑えることができ、電子装置の低背化に有利なものとなる。
In addition, a
絶縁基板1の一方主面(微小電子機械機構8を封止する側の主面)からは、他方主面または側面に配線導体2が導出されている。また、絶縁基板1の一方主面側の枠部材4の内側の部位には、配線導体2に接続された接続パッド3が形成されている。これらの配線導体2および接続パッド3は、接続パッド3上に形成される接続端子5を介して電子部品10の電極9と電気的に接続され、これを絶縁基板1の他方主面や側面に導出する機能を有する。
From one main surface of the insulating substrate 1 (main surface on the side where the micro electro
これらの配線導体2および接続パッド3は、銅,銀,金,パラジウム,タングステン,モリブデン,マンガン等の金属材料により形成される。配線導体2および接続パッド3の形成の手段としては、メタライズ層形成法,めっき法,蒸着法等の金属を薄膜層として被着させる手段を用いることができる。例えば、タングステンのメタライズ層から成る場合であれば、タングステンのペーストを絶縁基板1となるグリーンシートに印刷してこれをグリーンシートとともに焼成することにより形成される。
These
接続端子5は、錫−銀系,錫−銀−銅系等の半田、金−錫ろう等の低融点ろう材、銀−ゲルマニウム系等の高融点ろう材、導電性有機樹脂で形成されるか、またはシーム溶接,電子ビーム溶接等の溶接法による接合を可能とするような金属材料等により形成されている。
The
この接続端子5を電子部品10の電極9に接合することにより、電子部品10の電極9が、接続端子5,接続パッド3および配線導体2を介して、絶縁基板1の他方主面または側面に導出される。そして、この導出された端部を外部の電気回路に錫−鉛半田等を介して接合することにより、電子部品10の電極9が外部の電気回路と電気的に接続される。
By joining the
また、絶縁基板1の一方主面には、接続パッド3を取り囲むようにして枠部材4が接合されている。枠部材4は、電子部品10の微小電子機械機構8をその内側に気密封止するための側壁として機能する。この枠部材4の主面(図1の例では上面)を電子部品10の主面(図1の例では下面)に接合させることにより、枠部材4の内側に微小電子機械機構8が気密封止される。なお、この場合、半導体基板7が底板となり、絶縁基板1が蓋体となる。
A
枠部材4は、鉄−ニッケル−コバルト合金や鉄−ニッケル合金等の鉄−ニッケル系合金,無酸素銅,アルミニウム,ステンレス鋼,銅−タングステン合金,銅−モリブデン合金等の金属材料や、酸化アルミニウム質焼結体,ガラスセラミックス焼結体等の無機系材料、あるいはPTFE(ポリテトラフルオロエチレン),ガラスエポキシ樹脂等の有機樹脂系材料等により形成される。
The
また、枠部材4の主面を電子部品10の半導体基板7の主面に接合する方法としては、錫−銀系等の半田,金−錫ろう等の低融点ろう材,銀−ゲルマニウム系等の高融点ろう材,導電性有機樹脂等の接合材を介して接合する方法、あるいはシーム溶接,電子ビーム溶接等の溶接法を用いることができる。
Further, as a method of joining the main surface of the
そして、半導体基板7の主面に微小電子機械機構8およびこれに電気的に接続された電極9が形成されて成る電子部品10について、電極9を接続端子5に接合し、半導体基板7の主面を枠部材4の主面に接合させることによって、枠部材4の内側に電子部品10の微小電子機械機構8が気密封止された電子装置が形成される。
Then, for the
そして、この絶縁基板中にはインダクタ12としての導体パターンが形成されている。インダクタ12は高周波信号に対し高いインピーダンスを有するものとなり、MEMSが駆動中に外部より高周波ノイズが伝播してきても、高周波ノイズはインダクタ12によって選択的にカットされ、MEMSに対する悪影響を低減することができる。
A conductor pattern as the
インダクタ12としての導体パターンは、たとえばストリップライン,マイクロストリップライン,コプレナラインなどを用いたスパイラル形状,ミアンダ形状,コの字型などの形状パターンである。また、インダクタ12のインダクタンスは0.5nH〜100nH程度がよく、0.5nHよりも小さくなるとノイズがカットされなくなり、100nHよりも大きくなると小型化の観点から不利になる。
The conductor pattern as the
なお、このインダクタ12は配線導体2および接続パッド3と同様にして形成され、インダクタ12は配線導体2に電気的に接続されている。
The
本実施の形態による電子装置は、配線導体2の導出部分を半田ボール等の外部端子11を介して外部電気回路に接続することにより、微小電子機械機構8が外部電気回路に電気的に接続される。
In the electronic device according to the present embodiment , the
なお、図1に示すように、枠部材4が接合される絶縁基板1の主面に、接続パッド3と同様の材料により導体層3aを形成しておき、この導体層3aから絶縁基板1の他方主面にかけて配線導体2の一部を導出させるようにしてもよい。この導体層3aから導出された配線導体2の導出部分は、上述の外部端子11等を介して外部電気回路の接地用端子等に接続することができる。
As shown in FIG. 1, a
この場合、接続端子5と電極9との接合、および枠部材4の主面と半導体基板7の主面との接合を一つの工程で確実かつ容易に行なうことを可能とするために、接続端子5の高さと枠部材4の高さとは同じ高さとしておく必要がある。
In this case, in order to enable the bonding of the
また、本実施の形態による電子部品封止用基板6は、図2に実施の形態の他の例を断面図で示すように、接続パッド3および枠部材4を広面積の母基板の一方主面に縦横に配列形成した、いわゆる多数個取りの形態としておくことが好ましい。なお、図2において、図1と同じ部位には同じ符号を付してある。
In addition, the electronic
このような多数個取りとしておくと、通常は、半導体基板7の主面に、微小電子機械機構8およびこれに電気的に接続された電極9が多数個配列形成された、多数個取りの形態で製作される電子部品10を、多数個同時に気密封止することができ、生産性に優れたものとすることができる。
If such a large number is taken, usually, a multi-chip form in which a large number of
また、このように、半導体基板7の主面に、微小電子機械機構8およびこれに電気的に接続された電極9が多数個配列形成された、多数個取りの形態で製作される電子部品10を一括して封止しておくと、この半導体基板7(および電子部品封止用基板6)にダイシング加工等の切断加工を施して、個々の電子部品10(電子装置)に分割する際に、切断に伴って発生する切削粉等が微小電子機械機構8に付着してその作動を妨害するという不具合の発生を効果的に防止することができる。
In addition, in this way, an
次に、このような電子部品封止用基板6を用いた電子装置の製造方法について、図3(a)〜(e)に基づいて説明する。図3は本発明の電子装置の製造方法の実施の形態の一例をそれぞれ工程順に示した断面図であり、図3において図1および図2と同じ部位には同じ符号を付してある。
Next, a method for manufacturing an electronic device using such an electronic
まず、図3(a)に示すように、半導体基板7の主面に、微小電子機械機構8およびこれに電気的に接続された電極9が形成されて成る電子部品領域10aを多数個縦横に配列形成した多数個取りの電子部品10bを準備する。
First, as shown in FIG. 3A, a large number of
半導体基板7は、例えば単結晶や多結晶等のシリコン基板から成る。このシリコン基板の表面に酸化シリコン層を形成するとともに、フォトリソグラフィ等の微細配線加工技術を応用して、微小な振動体等の微小電子機械機構8および円形状パターン等の導体から成る電極9が形成された電子部品領域10aを多数個配列形成することにより多数個取りの電子部品10bが形成される。なお、この例においては、微小電子機械機構8と電極9とは、それぞれ半導体基板7の主面に形成された微細配線(図示せず)を介して電気的に接続されている。
The
次に、図3(b)に示すように、一方主面から他方主面または側面に導出された配線導体2が形成された絶縁基板1と、絶縁基板1の一方主面に形成された、配線導体2と電気的に接続された接続パッド3と、絶縁基板1の一方主面に接続パッド3を取り囲むようにして接合された枠部材4と、接続パッド3上に形成された、枠部材4と同じ高さの接続端子5とから成る電子部品封止領域6aを多数個電子部品の電子部品領域10aに対応させて配列形成した多数個取りの電子部品封止用基板6bを準備する。
Next, as shown in FIG. 3B, the insulating
一方主面から他方主面または側面に導出された配線導体2が形成された絶縁基板1は、例えば、絶縁基板1が酸化アルミニウム質焼結体から成り、配線導体2がタングステンのメタライズ層から成る場合であれば、酸化アルミニウム,酸化珪素,酸化カルシウム等の原料粉末を、有機樹脂バインダとともに混練してスラリーを得て、このスラリーをドクターブレード法やリップコータ法等によりシート状に成形して複数のグリーンシートを形成し、このグリーンシートの表面および必要に応じてグリーンシートに予め形成しておいた貫通孔内に、タングステンのメタライズペーストを印刷塗布して充填し、その後、これらのグリーンシートを積層して焼成することにより形成することができる。
Insulating
なお、これらのグリーンシートのうち、一部のものに打ち抜き加工を施して四角形状等の開口部を形成しておき、これを一方主面側の最表層に配置し、または最表層から内部に向かって数層積層するようにして、焼成後の絶縁基板1の一方主面に、電子部品領域10aの配列に対応する凹部1aが配列形成されるようにしておいてもよい。このように凹部1aを形成しておくと、この凹部1aの内側に微小電子機械機構8を収めることができるので、微小電子機械機構8を取り囲むための枠部材4の高さを低く抑えることができ、電子装置の低背化に有利なものとなる。
Of these green sheets, some of them are punched to form square-shaped openings, etc., which are arranged on the outermost layer on one main surface side, or from the outermost layer to the inside. A plurality of layers may be laminated so that the
また、接続パッド3は、通常、配線導体2と同様の材料から成り、例えば、タングステンのペーストを絶縁基板1となるグリーンシートのうち最表面に、配線導体2となる印刷されたタングステンペーストと接続されるようにして、かつ多数個が縦横に配列形成されるようにして、スクリーン印刷法等により印刷しておくことにより形成される。
The
また、枠部材4は、例えば、鉄−ニッケル−コバルト合金から成る場合であれば、鉄−ニッケル−コバルト合金の金属板に圧延加工や金型による打ち抜き加工またはエッチング加工を行ない、枠状に成形することにより製作される。
Further, if the
枠部材4と絶縁基板1との接合は、錫−銀系等の半田,金−錫ろう等の低融点ろう材や銀−ゲルマニウム系等の高融点ろう材,導電性有機樹脂等の接合材を介して接合する方法、あるいはシーム溶接,電子ビーム溶接等の溶接法により行なうことができる。
The
この枠部材4と同じ高さとなるようにして、接続端子5が接続パッド3上に形成される。接続端子5は、例えば、錫−銀系等の半田から成る場合であれば、この半田のボールを接続パッド3上に位置決めして加熱溶融し接合させることにより形成される。
接続端子5の高さを枠部材4の高さと同じとする方法としては、例えば、接続端子5となる錫−銀半田を溶融させて接続パッド3上に取着形成する際に、その上面を枠部材4と同じ高さとなるようにしてセラミックス製の治具等で押さえておく等の方法を用いることができる。
As a method of making the height of the
次に、図3(c)に示すように、電子部品10bを電子部品封止用基板6bに対し各電子部品領域10aと各電子部品封止領域6aとを対応させて重ね合わせ、電極9を接続端子5に接合するとともに、微小電子機械機構8の周囲の半導体基板7の主面を枠部材4の主面に接合して、微小電子機械機構8を枠部材4の内側に気密封止する。
Next, as shown in FIG. 3C, the
ここで、電極9と接続端子5との接合は、例えば、接続端子5が錫−銀系半田から成る場合であれば、電極9上に接続端子5を位置合わせして載せ、これらを約250℃〜300℃程度の温度のリフロー炉中で熱処理すること等により行なわれる。
Here, when the
また、微小電子機械機構8の周囲の半導体基板7の主面と枠部材4の主面との接合は、例えば、この接合面に、接続端子5と同様の錫−銀系の半田を挟んでおき、上述の電極9と接続端子5との接合と同時にリフロー炉中で熱処理することにより行なうことができる。
In addition, the main surface of the
この場合、接続端子5の高さを枠部材4の高さと同じとしていることから、電極9と接続端子5との接合と、枠部材4の主面と半導体基板7の主面との接合とを容易かつ確実に同時に行なうことができる。
In this case, since the height of the
このように、本実施の形態による電子装置の製造方法によれば、電子部品領域10aの電極9の外部導出のための接合と、微小電子機械機構8の気密封止のための接合とを同時に行なうことができるため、数時間程度を要する半田(ろう)付け等の接合の工程を、従来の製造方法に比べて、確実に少なくとも1工程減らすことができるので、電子装置の生産性を非常に高めることができる。
As described above, according to the method for manufacturing the electronic device according to the present embodiment, the bonding for leading out the
そして、図3(d)に示すように、互いに接合された多数個取りの形態の電子部品10bおよび電子部品封止用基板6bを電子部品封止領域6a毎に分割して、電子部品封止領域6aが分割された電子部品封止用基板6に電子部品領域10aが分割された電子部品10が接合されて成る個々の電子装置を得る。
Then, as shown in FIG. 3D, the
互いに接合された、それぞれ多数個取りの形態の電子部品10bおよび電子部品封止用基板6bの接合体の切断は、この接合体に対して、ダイシング加工等の切断加工を施すことにより行なうことができる。
Cutting the joined body of the
本実施の形態による電子装置の製造方法においては、このダイシング加工等の切断加工の際に、各微小電子機械機構8は枠部材4の内側で枠部材4と半導体基板7と絶縁基板1とにより気密封止されているので、半導体基板7や絶縁基板1等の切断に伴って発生するシリコンやセラミックス等の切削粉等が微小電子機械機構8に付着することはなく、完成した電子装置において、微小電子機械機構8を確実に正常に作動させることができる。
In the manufacturing method of the electronic device according to the present embodiment , each
このように、本実施の形態による電子装置の製造方法によれば、従来のように、半導体基板7の主面に多数個を縦横に配列形成した電子部品領域10aを切断する際に微小電子機械機構8をガラス板等で覆って保護するような工程を別途追加する必要はなく、微小電子機械機構8の保護のためだけの工程を確実に削除することができるので、電子装置の生産性を非常に高いものとすることができる。
As described above, according to the manufacturing method of the electronic device according to the present embodiment, when the
また、このようにして製造された電子装置は、すでに気密封止されているとともに、その電極9が配線導体2を介して外部に導出された状態であるので、これを別途パッケージ内に実装するような工程を追加する必要はなく、配線導体2の導出された部分を外部電気回路に半田ボール等の外部端子11を介して接続するだけで、外部電気回路基板に実装して使用することができる。
Further, the electronic device manufactured in this way is already hermetically sealed, and the
また、配線導体2は絶縁基体1の他方主面または側面に導出されているので、外部電気回路に表面実装の形態で接続することができ、高密度に実装することができるとともに外部電気回路基板を効果的に小型化することができる。
Further, since the
なお、本発明は上述の実施の形態の例に限定されるものではなく、本発明の要旨の範囲内であれば種々の変形は可能である。例えば、上述の実施の形態の例では一つの電子装置内に一つの微小電子機械機構を気密封止したが、一つの電子装置内に複数の微小電子機械機構を気密封止してもよい。また、図1の例では、配線導体2は絶縁基板1の他方主面側に導出しているが、これを側面に導出したり側面および他方主面の両方に導出したりしてもよい。また、配線導体2の導出された部分の外部電気回路への電気的な接続は、外部端子として半田ボールを介して行なうものに限らず、リード端子や導電性接着剤等を介して行なってもよい。
The present invention is not limited to the above-described embodiments, and various modifications are possible within the scope of the gist of the present invention. For example, in the example of the above-described embodiment, one microelectromechanical mechanism is hermetically sealed in one electronic device, but a plurality of microelectromechanical mechanisms may be hermetically sealed in one electronic device. In the example of FIG. 1, the
また、インダクタ12は高周波ノイズの低減のみに用いられるものではなく、その他インピーダンスのマッチング、位相調整などにも用いられてもよい。
The
1:絶縁基板
2:配線導体
3:接続パッド
4:枠部材
5:接続端子
6:電子部品封止用基板
6a:電子部品封止領域
6b:電子部品封止用基板
7:半導体基板
8:微小電子機械機構
9:電極
10:電子部品
10a:電子部品領域
10b:電子部品
12:インダクタ
1: insulating substrate 2: wiring conductor 3: connection pad 4: frame member 5: connection terminal 6: electronic
Claims (11)
一方主面が前記半導体基板の前記主面に接合される絶縁基板と、
前記絶縁基板の前記一方主面上に設けられ、前記微小電子機械機構を取り囲んで前記微小機械機構を気密封止するための導電性枠状封止体と、
前記絶縁基板の内部に形成され、前記電極に電気的に接続される第1配線導体と、
前記絶縁基板の内部に形成され、前記導電性枠状封止体に電気的に接続される第2配線導体と、
前記絶縁基板の内部に形成されるとともに前記第1配線導体に電気的に接続される、インダクタとして作用する第3配線導体と
を備え、
前記第1配線導体は、一端が前記絶縁基板の前記一方主面に導出され、他端が前記絶縁基板の他方主面または側面に導出され、
前記第2配線導体は、一端が前記絶縁基板の前記一方主面に導出されて前記導電性枠状封止体に電気的に接続されるとともに、他端が前記絶縁基板の他方主面または側面に導出されることを特徴とする電子部品封止用基板。 Electrons for hermetically sealing the microelectromechanical mechanism of an electronic component having a semiconductor substrate, a microelectromechanical mechanism formed on a main surface of the semiconductor substrate, and an electrode electrically connected to the microelectromechanical mechanism A component sealing substrate,
On the other hand, an insulating substrate whose main surface is bonded to the main surface of the semiconductor substrate;
A conductive frame-shaped sealing body that is provided on the one main surface of the insulating substrate and surrounds the microelectromechanical mechanism to hermetically seal the micromechanical mechanism;
A first wiring conductor formed inside the insulating substrate and electrically connected to the electrode;
A second wiring conductor formed inside the insulating substrate and electrically connected to the conductive frame-shaped sealing body;
A third wiring conductor acting as an inductor, formed inside the insulating substrate and electrically connected to the first wiring conductor;
One end of the first wiring conductor is led out to the one main surface of the insulating substrate, and the other end is led to the other main surface or side surface of the insulating substrate,
One end of the second wiring conductor is led out to the one main surface of the insulating substrate and is electrically connected to the conductive frame-shaped sealing body, and the other end is the other main surface or side surface of the insulating substrate. An electronic component sealing substrate characterized by being derived from the above.
前記第2配線導体は、前記絶縁層を貫通する貫通導体を有することを特徴とする請求項1又は請求項2に記載の電子部品封止用基板。 The insulating substrate is a laminate formed by laminating a plurality of insulating layers,
3. The electronic component sealing substrate according to claim 1, wherein the second wiring conductor has a through conductor penetrating the insulating layer. 4.
前記接続パッド上に形成され、前記電極と電気的に接続される接続端子と
を備えることを特徴とする請求項1から請求項6のいずれか一項に記載の電子部品封止用基板。 A connection pad formed on the one main surface of the insulating substrate and electrically connected to the one end of the first wiring conductor;
The connection is formed on the pad, an electronic component sealing substrate according to any one of claims 1 to 6, characterized in that it comprises a connection terminal connected to said electrode and electrically.
一方主面が前記半導体基板の前記主面に接合される絶縁基板と、
前記絶縁基板の前記一方主面上に設けられ、前記微小電子機械機構を取り囲んで前記微小機械機構を気密封止するための導電性枠状封止体と、
前記絶縁基板の内部に形成された第1配線導体および第2配線導体と、
前記絶縁基板の内部に形成されるとともに前記第1配線導体に電気的に接続される、インダクタとして作用する第3配線導体と
を備え、
前記第1配線導体は、一端が前記絶縁基板の前記一方主面に導出されて前記電極に電気的に接続されるとともに、他端が前記絶縁基板の他方主面または側面に導出され、
前記第2配線導体は、一端が前記絶縁基板の前記一方主面に導出されて前記導電性枠状封止体に電気的に接続されるとともに、他端が前記絶縁基板の他方主面または側面に導出されることを特徴とする電子装置。 An electronic component having a semiconductor substrate, a microelectromechanical mechanism formed on a main surface of the semiconductor substrate, and an electrode electrically connected to the microelectromechanical mechanism;
On the other hand, an insulating substrate whose main surface is bonded to the main surface of the semiconductor substrate;
A conductive frame-shaped sealing body that is provided on the one main surface of the insulating substrate and surrounds the microelectromechanical mechanism to hermetically seal the micromechanical mechanism;
A first wiring conductor and a second wiring conductor formed inside the insulating substrate;
A third wiring conductor acting as an inductor, formed inside the insulating substrate and electrically connected to the first wiring conductor;
The first wiring conductor has one end led out to the one main surface of the insulating substrate and electrically connected to the electrode, and the other end led to the other main surface or side surface of the insulating substrate,
One end of the second wiring conductor is led out to the one main surface of the insulating substrate and is electrically connected to the conductive frame-shaped sealing body, and the other end is the other main surface or side surface of the insulating substrate. An electronic device characterized in that the electronic device is derived.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003302417A JP4268480B2 (en) | 2003-08-27 | 2003-08-27 | Electronic component sealing substrate and electronic device using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003302417A JP4268480B2 (en) | 2003-08-27 | 2003-08-27 | Electronic component sealing substrate and electronic device using the same |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005072419A JP2005072419A (en) | 2005-03-17 |
JP4268480B2 true JP4268480B2 (en) | 2009-05-27 |
Family
ID=34406687
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003302417A Expired - Fee Related JP4268480B2 (en) | 2003-08-27 | 2003-08-27 | Electronic component sealing substrate and electronic device using the same |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4268480B2 (en) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4311376B2 (en) | 2005-06-08 | 2009-08-12 | セイコーエプソン株式会社 | Semiconductor device, semiconductor device manufacturing method, electronic component, circuit board, and electronic apparatus |
JP4731291B2 (en) * | 2005-11-25 | 2011-07-20 | 京セラ株式会社 | Electronic component sealing substrate, electronic device using the same, and method of manufacturing electronic device |
WO2007058280A1 (en) * | 2005-11-16 | 2007-05-24 | Kyocera Corporation | Electronic part sealing board, electronic part sealing board in multiple part form, electronic device using electronic part sealing board, and electronic device fabricating method |
JP4675973B2 (en) | 2005-12-26 | 2011-04-27 | 京セラ株式会社 | Microelectromechanical device, method for manufacturing the same, and wiring board |
JP2008211806A (en) * | 2008-03-06 | 2008-09-11 | Seiko Epson Corp | Semiconductor device, method of manufacturing same, electronic component, circuit board, and electronic device |
JP5569473B2 (en) * | 2011-06-09 | 2014-08-13 | セイコーエプソン株式会社 | Electronic components, circuit boards and electronic equipment |
JP5516511B2 (en) * | 2011-06-09 | 2014-06-11 | セイコーエプソン株式会社 | Electronic components, circuit boards and electronic equipment |
US8698258B2 (en) * | 2011-09-30 | 2014-04-15 | General Electric Company | 3D integrated electronic device structure including increased thermal dissipation capabilities |
JP6863215B2 (en) * | 2017-10-11 | 2021-04-21 | 株式会社大真空 | MEMS oscillator |
JP6919502B2 (en) * | 2017-10-31 | 2021-08-18 | 株式会社大真空 | MEMS oscillator |
-
2003
- 2003-08-27 JP JP2003302417A patent/JP4268480B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2005072419A (en) | 2005-03-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1961696B1 (en) | Electronic device using electronic part sealing board and method of fabricating same | |
EP2121511B1 (en) | Method of packaging an electronic or micromechanical component | |
US8159059B2 (en) | Microelectromechanical device and method for manufacturing the same | |
JP4741621B2 (en) | Electronic component sealing substrate, electronic device using the same, and electronic device manufacturing method | |
WO2007074846A1 (en) | Microelectronic machine and method for manufacturing same | |
JP5013824B2 (en) | Electronic component sealing substrate, plural-shaped electronic component sealing substrate, electronic device using electronic component sealing substrate, and method of manufacturing electronic device | |
WO2008066087A1 (en) | Fine structure device, method for manufacturing the fine structure device and substrate for sealing | |
JP4268480B2 (en) | Electronic component sealing substrate and electronic device using the same | |
JP4761713B2 (en) | Electronic component sealing substrate, multi-component electronic component sealing substrate, and method of manufacturing electronic device | |
JP2005262382A (en) | Electronic device and its manufacturing method | |
JP4126459B2 (en) | Electronic component sealing substrate, electronic device using the same, and electronic device manufacturing method | |
JP3842751B2 (en) | Electronic component sealing substrate and electronic device manufacturing method using the same | |
JP4903540B2 (en) | Substrate for encapsulating microelectromechanical components, substrate for encapsulating microelectromechanical components in plural shapes, microelectromechanical device, and manufacturing method of microelectronic mechanical device | |
JP4439291B2 (en) | Piezoelectric vibrator storage package and piezoelectric device | |
JP2020120195A (en) | MEMS oscillator | |
JP4116954B2 (en) | Electronic component sealing substrate and electronic device using the same | |
JP2005212016A (en) | Electronic part sealing substrate, electronic part sealing substrate for installing a large number and method of manufacturing electronic device | |
JP4781098B2 (en) | Electronic equipment | |
JP4731291B2 (en) | Electronic component sealing substrate, electronic device using the same, and method of manufacturing electronic device | |
JP4434870B2 (en) | Multi-cavity electronic component sealing substrate, electronic device, and method of manufacturing electronic device | |
JP4404647B2 (en) | Electronic device and electronic component sealing substrate | |
JP2005153067A (en) | Substrate for sealing of electronic part and manufacturing method of electronic device using it | |
JP2006295213A (en) | Board for sealing electronic component, board of multi-patterned form for sealing electronic component, and electronic apparatus | |
JP2006185968A (en) | Electronic device | |
JP2017212256A (en) | Electronic device package and electronic device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060822 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070222 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070807 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071005 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081104 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081225 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090127 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090220 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120227 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120227 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130227 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140227 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |