JP2630091B2 - Alarm hold circuit - Google Patents
Alarm hold circuitInfo
- Publication number
- JP2630091B2 JP2630091B2 JP5559091A JP5559091A JP2630091B2 JP 2630091 B2 JP2630091 B2 JP 2630091B2 JP 5559091 A JP5559091 A JP 5559091A JP 5559091 A JP5559091 A JP 5559091A JP 2630091 B2 JP2630091 B2 JP 2630091B2
- Authority
- JP
- Japan
- Prior art keywords
- alarm
- binary counter
- clock
- output
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Alarm Systems (AREA)
Description
【0001】[0001]
【産業上の利用分野】本発明は、警報保持回路に関し、
特に、ディジタル回路において警報検出を行う警報保持
回路に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an alarm holding circuit,
In particular, the present invention relates to an alarm holding circuit that performs alarm detection in a digital circuit.
【0002】[0002]
【従来の技術】従来、警報保持回路は、モノステーブル
マルチバイブレータと抵抗とコンデンサを用いて警報解
除を遅らせることにより、警報を保持している。このと
き、遅らせる時間は、抵抗とコンデンサによる時定数で
規定される。2. Description of the Related Art Conventionally, an alarm holding circuit holds an alarm by delaying alarm release using a monostable multivibrator, a resistor and a capacitor. At this time, the time to be delayed is defined by the time constant of the resistor and the capacitor.
【0003】[0003]
【発明が解決しようとする課題】この従来の警報保持回
路では、抵抗とコンデンサを用いて保持時間を設定する
方法のため、保持時間が抵抗値と容量のばらつきにより
異なる。このため、保持時間が一定にならないので、デ
ィジタル回路での処理に不向きな場合がある。In the conventional alarm holding circuit, since the holding time is set by using a resistor and a capacitor, the holding time varies depending on the resistance value and the variation in capacitance. For this reason, the holding time is not constant, which may be unsuitable for processing in a digital circuit.
【0004】本発明の目的は、このような欠点を除去
し、警報の保持時間を一定にする警報保持回路を提供す
ることにある。An object of the present invention is to provide an alarm holding circuit which eliminates such disadvantages and keeps the alarm holding time constant.
【0005】[0005]
【課題を解決するための手段】本発明の警報保持回路
は、クロック入力端子にクロックを入力し、生警報情報
にて初期値を設定するバイナリカウンタと、バイナリカ
ウンタの出力を反転して警報信号を送り出す反転回路
と、反転回路からの警報信号が警報状態の間に、クロッ
クをバイナリカウンタのクロック入力端子に送るゲート
回路とを有している。An alarm holding circuit according to the present invention comprises a binary counter for inputting a clock to a clock input terminal and setting an initial value based on raw alarm information, and an alarm signal by inverting the output of the binary counter. And a gate circuit for sending a clock to the clock input terminal of the binary counter while the alarm signal from the inverting circuit is in the alarm state.
【0006】[0006]
【実施例】次に、本発明の実施例について、図面を参照
して説明する。Next, embodiments of the present invention will be described with reference to the drawings.
【0007】図1は、本発明の一実施例を示す構成図で
ある。図1の警報保持回路は、AND(アンド)ゲート
1と、nビットバイナリカウンタ2と、インバータゲー
ト3とを備えている。FIG. 1 is a block diagram showing one embodiment of the present invention. The alarm holding circuit shown in FIG. 1 includes an AND gate 1, an n-bit binary counter 2, and an inverter gate 3.
【0008】このような警報保持回路では、nビットバ
イナリカウンタ2の初期設定入力(初期設定時“H”)
に生警報b(警報時“H”)を入力し、nビットバイナ
リカウンタ2のクロック入力にはANDゲート1の出力
が接続されている。ANDゲート1の2つの入力のう
ち、一方はクロックaを入力とし、もう一方には、イン
バータゲート3の出力が接続されている。インバータゲ
ート3の入力は、nビットバイナリカウンタ2のi出力
(iをカウントした時点で“H”となり、0≦i≦n)
が接続されている。また、インバータゲート3の出力は
警報出力cとなる。In such an alarm holding circuit, the initial setting input of the n-bit binary counter 2 ("H" at the time of initial setting)
, A raw alarm b (“H” at the time of alarm) is input, and the output of the AND gate 1 is connected to the clock input of the n-bit binary counter 2. One of the two inputs of the AND gate 1 receives the clock a, and the other is connected to the output of the inverter gate 3. The input of the inverter gate 3 is the i output of the n-bit binary counter 2 (it becomes “H” when i is counted, and 0 ≦ i ≦ n).
Is connected. The output of the inverter gate 3 becomes the alarm output c.
【0009】次に、本実施例の動作を、図2のタイムチ
ャートを参照して説明する。Next, the operation of this embodiment will be described with reference to the time chart of FIG.
【0010】ANDゲート1の一方の入力には、クロッ
クaが加えられている。また、nビットバイナリカウン
タ2の初期設定入力には、生警報bが加えられている。
生警報bが“L”から“H”(警報状態)になると、n
ビットバイナリカウンタ2は初期値設定状態となる。こ
のとき、nビットバイナリカウンタ2のi出力は“L”
となる。このi出力からの信号は、インバータゲート3
により反転されて、ANDゲート1の他方の入力に加え
られる。これにより、ANDゲート1が開状態となり、
クロックaは、ANDゲート1を通過して、nビットバ
イナリカウンタ2のクロック入力に加えられる。A clock a is applied to one input of the AND gate 1. A raw alarm b is added to the initial setting input of the n-bit binary counter 2.
When the raw alarm b changes from “L” to “H” (alarm state), n
The bit binary counter 2 enters an initial value setting state. At this time, the i output of the n-bit binary counter 2 is "L".
Becomes The signal from the i output is output from the inverter gate 3
And applied to the other input of AND gate 1. As a result, the AND gate 1 is opened,
Clock a passes through AND gate 1 and is applied to the clock input of n-bit binary counter 2.
【0011】次いて、生警報bが“H”から“L”とな
った時点から、nビットバイナリカウンタ2はカウント
アップを開始する。バイナリカウンタ2が設定値のiを
カウントした時点で、i出力が“L”から“H”に変化
し、インバータゲート3の出力、つまり警報出力cが
“H”から“L”に変化(警報状態解除)する。また同
時に、ANDゲート1によってクロックaが禁止される
ため、nビットバイナリカウンタ2はi出力が“H”の
状態で固定される。これによって、生警報bが次に
“H”(警報状態)となるまで、この状態を維持する。Next, from the time when the raw alarm b changes from "H" to "L", the n-bit binary counter 2 starts counting up. When the binary counter 2 counts the set value i, the i output changes from "L" to "H", and the output of the inverter gate 3, that is, the alarm output c changes from "H" to "L" (alarm State). At the same time, since the clock a is inhibited by the AND gate 1, the output of the n-bit binary counter 2 is fixed at "H". As a result, this state is maintained until the raw alarm b becomes "H" (alarm state) next.
【0012】このように、本実施例は、任意のクロック
をクロック入力端子に入力し、生警報情報にて初期値設
定状態となるnビットバイナリカウンタの出力を警報と
して発し、この警報が復旧したときに、nビットバイナ
リカウンタを停止することを特徴とする。As described above, in this embodiment, an arbitrary clock is input to the clock input terminal, the output of the n-bit binary counter which is set to the initial value setting state by the raw alarm information is issued as an alarm, and the alarm is restored. Sometimes, the n-bit binary counter is stopped.
【0013】これにより、本実施例は、警報解除時の保
持時間を、クロックのi倍で規定でき、また、クロック
に同期した警報出力を得られるため、ディジタル回路で
の処理に適する。As a result, the present embodiment enables the holding time at the time of alarm release to be specified by i times the clock and obtains an alarm output synchronized with the clock, which is suitable for processing in a digital circuit.
【0014】[0014]
【発明の効果】以上説明したように、本発明によれば、
警報の保持時間が一定となり、ディジタル回路での処理
に適するという効果がある。As described above, according to the present invention,
There is an effect that the holding time of the alarm becomes constant and is suitable for processing in a digital circuit.
【図1】本発明の一実施例を示す構成図である。FIG. 1 is a configuration diagram showing one embodiment of the present invention.
【図2】図1の実施例のタイムチャートである。FIG. 2 is a time chart of the embodiment of FIG. 1;
1 nビットバイナリカウンタ 2 ANDゲート 3 インバータゲート a クロック b 生警報 c 警報出力 1 n-bit binary counter 2 AND gate 3 inverter gate a clock b raw alarm c alarm output
Claims (1)
警報情報にて初期値を設定するバイナリカウンタと、バ
イナリカウンタの出力を反転して警報信号を送り出す反
転回路と、反転回路からの警報信号が警報状態の間に、
クロックをバイナリカウンタのクロック入力端子に送る
ゲート回路とを有する警報保持回路。1. A binary counter for inputting a clock to a clock input terminal and setting an initial value based on raw alarm information, an inverting circuit for inverting the output of the binary counter and sending an alarm signal, and an alarm signal from the inverting circuit. Is in the alarm state,
A gate circuit for sending a clock to a clock input terminal of a binary counter.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5559091A JP2630091B2 (en) | 1991-02-28 | 1991-02-28 | Alarm hold circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5559091A JP2630091B2 (en) | 1991-02-28 | 1991-02-28 | Alarm hold circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04274599A JPH04274599A (en) | 1992-09-30 |
JP2630091B2 true JP2630091B2 (en) | 1997-07-16 |
Family
ID=13002968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5559091A Expired - Lifetime JP2630091B2 (en) | 1991-02-28 | 1991-02-28 | Alarm hold circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2630091B2 (en) |
-
1991
- 1991-02-28 JP JP5559091A patent/JP2630091B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH04274599A (en) | 1992-09-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880003238A (en) | Clock player | |
JPH10145197A (en) | Input signal read circuit | |
JP2630091B2 (en) | Alarm hold circuit | |
JP2792261B2 (en) | Alarm start delay circuit | |
GB2287592A (en) | Phase lock detector | |
US5506533A (en) | Apparatus for generating a monostable signal | |
JPH06188872A (en) | Synchronization protective circuit | |
JPS6160623B2 (en) | ||
US5831455A (en) | Polarity detector | |
JPS6348456B2 (en) | ||
JPH0126218B2 (en) | ||
JP2751569B2 (en) | Retiming circuit | |
SU1187099A1 (en) | Apparatus for discrete regulation of phase | |
JP2973613B2 (en) | Programmable counter | |
JPS60164966A (en) | Information reproducing device | |
JPS617718A (en) | Noise eliminating circuit | |
JPH0537573A (en) | Data interruption detection circuit | |
JP2638337B2 (en) | Error counter circuit | |
JP2522312Y2 (en) | Temperature detection circuit | |
JP2641066B2 (en) | Counter device | |
SU1401586A1 (en) | Device for checking pulse trains | |
US3634876A (en) | Signal detecting and latching circuit | |
JPH0369204A (en) | Gain control circuit | |
JPH0537360A (en) | Counting device | |
JPH0554289A (en) | Alarm signal detecting circuit |