JP2014510401A - 高性能チャンネルを有する半導体デバイス - Google Patents
高性能チャンネルを有する半導体デバイス Download PDFInfo
- Publication number
- JP2014510401A JP2014510401A JP2013556620A JP2013556620A JP2014510401A JP 2014510401 A JP2014510401 A JP 2014510401A JP 2013556620 A JP2013556620 A JP 2013556620A JP 2013556620 A JP2013556620 A JP 2013556620A JP 2014510401 A JP2014510401 A JP 2014510401A
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- semiconductor device
- well
- diffusion channel
- insulating layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 114
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 claims abstract description 167
- 229910010271 silicon carbide Inorganic materials 0.000 claims abstract description 163
- 239000000758 substrate Substances 0.000 claims abstract description 135
- 238000009792 diffusion process Methods 0.000 claims abstract description 99
- 238000004519 manufacturing process Methods 0.000 claims abstract description 44
- 229910044991 metal oxide Inorganic materials 0.000 claims abstract description 11
- 150000004706 metal oxides Chemical class 0.000 claims abstract description 8
- 238000000034 method Methods 0.000 claims description 83
- 229910021478 group 5 element Inorganic materials 0.000 claims description 39
- 229910052698 phosphorus Inorganic materials 0.000 claims description 22
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 claims description 21
- 239000002019 doping agent Substances 0.000 claims description 21
- 239000011574 phosphorus Substances 0.000 claims description 21
- 239000012212 insulator Substances 0.000 claims description 17
- 238000000137 annealing Methods 0.000 claims description 15
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 13
- 229910052757 nitrogen Inorganic materials 0.000 claims description 10
- 238000005530 etching Methods 0.000 claims description 6
- 239000000969 carrier Substances 0.000 claims description 2
- QJGQUHMNIGDVPM-UHFFFAOYSA-N nitrogen group Chemical group [N] QJGQUHMNIGDVPM-UHFFFAOYSA-N 0.000 claims 3
- 238000009413 insulation Methods 0.000 claims 1
- 108091006146 Channels Proteins 0.000 description 72
- 230000008569 process Effects 0.000 description 47
- 229910052751 metal Inorganic materials 0.000 description 14
- 239000002184 metal Substances 0.000 description 14
- MWUXSHHQAYIFBG-UHFFFAOYSA-N Nitric oxide Chemical compound O=[N] MWUXSHHQAYIFBG-UHFFFAOYSA-N 0.000 description 10
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 7
- 229920005591 polysilicon Polymers 0.000 description 7
- 229910052785 arsenic Inorganic materials 0.000 description 4
- 230000006872 improvement Effects 0.000 description 4
- 238000005468 ion implantation Methods 0.000 description 4
- -1 silicon carbide (SiC) metal oxide Chemical class 0.000 description 4
- 229910052787 antimony Inorganic materials 0.000 description 3
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 2
- 229910052797 bismuth Inorganic materials 0.000 description 2
- JCXGWMGPZLAOME-UHFFFAOYSA-N bismuth atom Chemical compound [Bi] JCXGWMGPZLAOME-UHFFFAOYSA-N 0.000 description 2
- 239000003989 dielectric material Substances 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 235000012431 wafers Nutrition 0.000 description 2
- 229910052684 Cerium Inorganic materials 0.000 description 1
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 1
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 1
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 239000006227 byproduct Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- GWXLDORMOJMVQZ-UHFFFAOYSA-N cerium Chemical compound [Ce] GWXLDORMOJMVQZ-UHFFFAOYSA-N 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 238000010348 incorporation Methods 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 229910052746 lanthanum Inorganic materials 0.000 description 1
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- RLOWWWKZYUNIDI-UHFFFAOYSA-N phosphinic chloride Chemical group ClP=O RLOWWWKZYUNIDI-UHFFFAOYSA-N 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/107—Substrate region of field-effect devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/22—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
- H01L21/225—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1608—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66053—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
- H01L29/66068—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
Description
Claims (51)
- 半導体デバイスであって、
第1導電型の基板と、
第2導電型であり、前記基板内に設けられる第1ウェルと、
前記第2導電型であり、前記基板内に設けられる第2ウェルと、
前記第2導電型であり、前記基板の前記第1ウェルと前記第2ウェルとの間に形成される表面拡散チャンネルであって、前記表面拡散チャンネルの深さおよびドーピング濃度は、前記半導体デバイスのキャリアの移動度を、前記表面拡散チャンネルの無い半導体デバイスよりも大幅に増加させ、かつ前記半導体デバイスが常時オフの挙動を示すようにさせる深さおよびドーピング濃度である、表面拡散チャンネルと
を含む半導体デバイス。 - 請求項1に記載の半導体デバイスであって、ゼロ・ボルトの制御電圧が前記半導体デバイスの制御接点へ印加されたときに伝導される電流を前記半導体デバイスの定格電流の1/10000以下とすることにより、前記半導体デバイスが常時オフの挙動を示す、半導体デバイス。
- 請求項1に記載の半導体デバイスであって、前記表面拡散チャンネルのドースは5×1011/cm2ないし5×1013/cm2の範囲およびこの範囲を含む範囲である、半導体デバイス。
- 請求項3に記載の半導体デバイスであって、前記表面拡散チャンネルの深さは1000オングストローム以下である、半導体デバイス。
- 請求項4に記載の半導体デバイスであって、前記表面拡散チャンネルのドーピング濃度は少なくとも5×1017/cm3である、半導体デバイス。
- 請求項5に記載の半導体デバイスであって、前記基板内での前記第1ウェルと前記第2ウェルのそれぞれの深さは、2000オングストロームないし3000オングストロームの範囲およびこの範囲を含む範囲であり、ドーピング濃度は、1×1019/cm3ないし1×1021/cm3の範囲およびこの範囲を含む範囲である、半導体デバイス。
- 請求項1に記載の半導体デバイスであって、望ましい制御電圧の範囲内において、前記キャリアの移動度が、前記表面拡散チャンネルの無い前記半導体デバイスよりも少なくとも約10パーセント高い、半導体デバイス。
- 請求項1に記載の半導体デバイスであって、望ましい制御電圧の範囲内において、前記半導体デバイスの前記キャリアの移動度は少なくとも50cm2/Vsである、半導体デバイス。
- 請求項1に記載の半導体デバイスであって、前記半導体デバイスへ印加される2ボルトないし6ボルトの範囲内またはこの範囲を含む範囲内の制御電圧に関して、前記半導体デバイスの前記キャリアの移動度は少なくとも50cm2/Vsである、半導体デバイス。
- 請求項1に記載の半導体デバイスであって、
前記半導体デバイスはnチャンネル半導体デバイスであり、
前記基板はp型炭化ケイ素(SiC)基板であり、
前記表面拡散チャンネルは、前記p型SiC基板の1つの領域であり、前記p型SiC基板の前記領域をp型からn型へとカウンタ・ドープするようにV族元素が拡散されている、
半導体デバイス。 - 請求項10に記載の半導体デバイスであって、前記表面拡散チャンネルを形成するように前記p型SiC基板へ拡散される前記V族元素はリンである、半導体デバイス。
- 請求項11に記載の半導体デバイスであって、前記基板上の前記第1ウェルと前記第2ウェルとの間に制御接点絶縁体を更に含み、1以上のV族元素が前記制御接点絶縁体へ加えられる(incorporated)、半導体デバイス。
- 請求項12に記載の半導体デバイスであって、前記1以上のV族元素は、リン以外の1以上のV族元素である、半導体デバイス。
- 請求項12に記載の半導体デバイスであって、前記1以上のV族元素は、リンを含むV族元素のうちの2以上のV族元素である、半導体デバイス。
- 請求項12に記載の半導体デバイスであって、前記1以上のV族元素は窒素を含む、半導体デバイス。
- 請求項1に記載の半導体デバイスであって、
前記半導体デバイスはpチャンネル半導体デバイスであり、
前記基板はn型炭化ケイ素(SiC)基板であり、
前記表面拡散チャンネルは、前記n型SiC基板の1つの領域であり、前記n型SiC基板の前記領域をn型からp型へとカウンタ・ドープするようにIII族元素が拡散されている、
半導体デバイス。 - 請求項16に記載の半導体デバイスであって、前記基板上の前記第1ウェルと前記第2ウェルとの間に制御接点絶縁体を更に含み、1以上のIII族元素が前記制御接点絶縁体へ加えられる、半導体デバイス。
- 請求項17に記載の半導体デバイスであって、前記1以上のIII族元素は、前記表面拡散チャンネルを形成するために前記n型SiC基板へ拡散された前記III族元素以外の1以上のIII族元素である、半導体デバイス。
- 請求項17に記載の半導体デバイスであって、前記1以上のIII族元素は、前記表面拡散チャンネルを形成するために前記n型SiC基板へ拡散された前記III族元素を含むIII族元素のうちの2以上のIII族元素である、半導体デバイス。
- 請求項1に記載の半導体デバイスであって、前記半導体デバイスは金属酸化物半導体(MOS)デバイスである、半導体デバイス。
- 請求項1に記載の半導体デバイスであって、前記基板上の前記第1ウェルと前記第2ウェルとの間に制御接点絶縁体を更に含む半導体デバイス。
- 第1導電型の基板に半導体デバイスを作る方法であって、
第2導電型である第1ウェルを前記基板内に設けるステップと、
前記第2導電型である第2ウェルを前記基板内に設けるステップと、
前記基板の前記第1ウェルと前記第2ウェルとの間に前記第2導電型の表面拡散チャンネルを形成するために、前記基板の表面内へと所定のドーパントを拡散するステップであって、前記表面拡散チャンネルの深さおよびドーピング濃度は、前記半導体デバイスのキャリアの移動度を、前記表面拡散チャンネルの無い半導体デバイスよりも大幅に増加させ、かつ前記半導体デバイスが常時オフの挙動を示すようにさせる深さおよびドーピング濃度である、ステップと
を含む方法。 - 請求項22に記載の方法であって、ゼロ・ボルトの制御電圧が前記半導体デバイスの制御接点へ印加されたときに伝導される電流を前記半導体デバイスの定格電流の1/10000以下とすることにより、前記半導体デバイスが常時オフの挙動を示す、方法。
- 請求項22に記載の方法であって、
前記基板上の前記第1ウェルと前記第2ウェルとの間に絶縁層を設けるステップ
を更に備え、
前記基板の表面内へと所定のドーパントを拡散する前記ステップは、前記表面拡散チャンネルを形成するために前記絶縁層を通して前記基板の表面内へと前記所定のドーパントを拡散するステップを含む、
方法。 - 請求項24に記載の方法であって、前記表面拡散チャンネルを形成するために前記絶縁層を通して前記基板の表面内へと前記所定のドーパントを拡散する前記ステップは、前記所定のドーパントが豊富な環境において、所定の温度で、所定の時間の間、前記基板上に形成された前記絶縁層を含む前記基板に対してアニールを行うステップを含み、
前記所定の温度および前記所定の時間は、前記所定のドーパントが前記基板の表面内へ望ましい深さおよび望ましいドーピング濃度で拡散するように選択され、前記望ましい深さおよび前記望ましいドーピング濃度は、前記半導体デバイスが、常時オフの挙動を維持しつつも、前記表面拡散チャンネルの無い半導体デバイスよりもキャリアの移動度を大幅に増加させる深さおよびドーピング濃度である、方法。 - 請求項24に記載の方法であって、前記表面拡散チャンネルを形成するために前記絶縁層を通して前記基板の表面内へと前記所定のドーパントを拡散する前記ステップは、
前記所定のドーパントが豊富な環境において、第1の所定の温度で、第1の所定の時間の間、前記基板上に形成された前記絶縁層を含む前記基板に対してアニールを行うステップと、
前記基板上に形成された前記絶縁層を含む前記基板を、前記所定のドーパントが豊富な前記環境から取り出すステップと、
前記第1の所定の温度よりも高い第2の所定の温度で、第2の所定の時間の間、前記基板上に形成された前記絶縁層を含む前記基板に対してアニールを行うステップと
を備え、
前記第1の所定の温度および前記第2の所定の温度と、前記第1の所定の時間および前記第2の所定の時間とは、前記所定のドーパントが前記基板の表面内へ望ましい深さおよび望ましいドーピング濃度で拡散するように選択され、前記望ましい深さおよび前記望ましいドーピング濃度は、前記半導体デバイスが、常時オフの挙動を維持しつつも、前記表面拡散チャンネルの無い半導体デバイスよりもキャリアの移動度を大幅に増加させる深さおよびドーピング濃度である、
方法。 - 請求項24に記載の方法であって、前記半導体デバイスはnチャンネル半導体デバイスであり、前記表面拡散チャンネルを形成するために前記基板の表面内へと拡散される前記所定のドーパントはV族元素である、方法。
- 請求項27に記載の方法であって、前記所定のドーパントはリンである、方法。
- 請求項28に記載の方法であって、前記表面拡散チャンネルを形成するために前記絶縁層を通して前記基板の表面内へと前記所定のドーパントを拡散する前記ステップは、リンが豊富な環境で、前記基板上に形成された前記絶縁層を含む前記基板に対してアニールを行うステップを含む、方法。
- 請求項29に記載の方法であって、前記リンが豊富な環境はP2O5環境である、方法。
- 請求項27に記載の方法であって、
第2のV族元素を前記絶縁層ヘ加えるステップと、
前記基板の前記第1ウェルと前記第2ウェルとの間の表面に制御接点絶縁体を形成するように、前記絶縁層に対してエッチングを行うステップと
を更に含む方法。 - 請求項31に記載の方法であって、前記表面拡散チャンネルを形成するために前記基板の表面内へと拡散される前記所定のドーパントはリンであり、前記第2のV族元素はリン以外のV族元素である、方法。
- 請求項32に記載の方法であって、前記第2のV族元素は窒素であり、第2のV族元素を前記絶縁層ヘ加える前記ステップは、前記基板の表面に形成された前記絶縁層を含む前記基板に対して、窒素の豊富な環境でアニールを行うステップを含む、方法。
- 請求項27に記載の方法であって、
前記表面拡散チャンネルを形成するために前記絶縁層を通して前記基板の表面内へと前記所定のドーパントを拡散した後に、前記絶縁層を取り除くステップと、
前記基板の表面に新たな絶縁層を設けるステップと、
前記基板の前記第1ウェルと前記第2ウェルとの間の表面に制御接点絶縁体を形成するように、前記新たな絶縁層に対してエッチングを行うステップと
方法。 - 請求項34に記載の方法であって、前記所定のドーパントはリンである、方法。
- 請求項27に記載の方法であって、
前記表面拡散チャンネルを形成するために前記絶縁層を通して前記基板の表面内へと前記所定のドーパントを拡散した後に、前記絶縁層を取り除くステップと、
前記基板の表面に新たな絶縁層を設けるステップと、
前記新たな絶縁層へ第2のV族元素を加えるステップと、
前記基板の前記第1ウェルと前記第2ウェルとの間の表面に制御接点絶縁体を形成するように、前記新たな絶縁層に対してエッチングを行うステップと
を更に含む方法。 - 請求項36に記載の方法であって、前記表面拡散チャンネルを形成するために前記基板の表面内へと拡散される前記所定のドーパントはリンであり、前記第2のV族元素はリン以外のV族元素である、方法。
- 請求項37に記載の方法であって、前記第2のV族元素は窒素であり、前記新たな絶縁層へ第2のV族元素を加える前記ステップは、前記基板の表面に形成された前記新たな絶縁層を含む前記基板に対して、窒素の豊富な環境でアニールを行うステップを含む、方法。
- 請求項22に記載の方法であって、前記表面拡散チャンネルのドースは5×1011/cm2ないし5×1013/cm2の範囲およびこの範囲を含む範囲である、方法。
- 請求項39に記載の方法であって、前記表面拡散チャンネルの深さは1000オングストローム以下である、方法。
- 請求項40に記載の方法であって、前記表面拡散チャンネルのドーピング濃度は少なくとも5×1017/cm3である、方法。
- 請求項24に記載の方法であって、前記半導体デバイスはnチャンネル半導体デバイスであり、前記基板の表面内へ拡散させる前記所定のドーパントはリンであり、
前記絶縁層の下の前記基板の前記第1ウェルと前記第2ウェルとの間に前記表面拡散チャンネルを形成するために前記絶縁層を通して前記基板の表面内へ前記リンを拡散させる前に、リン以外の第2のV族元素を前記絶縁層へ加えるステップ
を更に含む方法。 - 請求項42に記載の方法であって、前記第2のV族元素は窒素である、方法。
- 請求項22に記載の方法であって、前記半導体デバイスは金属酸化物半導体(MOS)デバイスである、方法。
- 半導体デバイスであって、
第1導電型の基板と、
第2導電型であり、前記基板内に設けられる第1ウェルと、
前記第2導電型であり、前記基板内に設けられる第2ウェルと、
前記基板の前記第1ウェルと前記第2ウェルとの間の表面に設けられる制御接点絶縁体であって、少なくとも2つのIII−V族元素の組み合わせが、前記制御接点絶縁体全体にわたって、前記制御接点絶縁体と前記基板との界面とに加えられる、制御接点絶縁体と
を含む半導体デバイス。 - 請求項45に記載の半導体デバイスであって、前記半導体デバイスはnチャンネル半導体デバイスであり、前記基板はp型炭化ケイ素(SiC)基板であり、前記少なくとも2つのIII−V族元素の組み合わせは、少なくとも2つのV族元素の組み合わせである、半導体デバイス。
- 請求項45に記載の半導体デバイスであって、前記半導体デバイスはpチャンネル半導体デバイスであり、前記基板はn型炭化ケイ素(SiC)基板であり、前記少なくとも2つのIII−V族元素の組み合わせは、少なくとも2つのIII族元素の組み合わせである、半導体デバイス。
- 請求項45に記載の半導体デバイスであって、前記半導体デバイスは金属酸化物半導体(MOS)デバイスである、半導体デバイス。
- 第1導電型の基板に半導体デバイスを作る方法であって、
第2導電型である第1ウェルを前記基板内に設けるステップと、
前記第2導電型である第2ウェルを前記基板内に設けるステップと、
前記基板の前記第1ウェルと前記第2ウェルとの間の表面に層を設けるステップと、
P2O5源からのリンを前記層へ拡散させるステップであって、少なくとも前記基板と前記層との間の界面まで、前記層へリンを拡散させるステップと、
前記基板の前記第1ウェルと前記第2ウェルとの間の表面に前記半導体デバイスの制御接点絶縁層を形成するように、前記層をエッチングするステップと
を含む方法。 - 請求項49に記載の方法であって、前記基板は炭化ケイ素(SiC)基板である、方法。
- 請求項49に記載の方法であって、前記半導体デバイスは金属酸化物半導体(MOS)デバイスである、方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/039,441 US9478616B2 (en) | 2011-03-03 | 2011-03-03 | Semiconductor device having high performance channel |
US13/039,441 | 2011-03-03 | ||
PCT/US2012/020494 WO2012118566A1 (en) | 2011-03-03 | 2012-01-06 | Semiconductor device having high performance channel |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014510401A true JP2014510401A (ja) | 2014-04-24 |
JP6267514B2 JP6267514B2 (ja) | 2018-01-24 |
Family
ID=45554806
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013556620A Active JP6267514B2 (ja) | 2011-03-03 | 2012-01-06 | 高性能チャンネルを有する半導体デバイス |
Country Status (5)
Country | Link |
---|---|
US (1) | US9478616B2 (ja) |
EP (1) | EP2681769A1 (ja) |
JP (1) | JP6267514B2 (ja) |
TW (1) | TWI502741B (ja) |
WO (1) | WO2012118566A1 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6068042B2 (ja) * | 2012-08-07 | 2017-01-25 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
US9117817B2 (en) | 2012-09-14 | 2015-08-25 | Auburn University | Semiconductor devices including polar insulation layer capped by non-polar insulation layer |
JP5646570B2 (ja) * | 2012-09-26 | 2014-12-24 | 株式会社東芝 | 半導体装置及びその製造方法 |
US9111919B2 (en) | 2013-10-03 | 2015-08-18 | Cree, Inc. | Field effect device with enhanced gate dielectric structure |
JP6158153B2 (ja) * | 2014-09-19 | 2017-07-05 | 株式会社東芝 | 半導体装置及びその製造方法 |
US10910481B2 (en) | 2014-11-05 | 2021-02-02 | Cree, Inc. | Semiconductor device with improved insulated gate |
KR102465353B1 (ko) | 2015-12-02 | 2022-11-10 | 삼성전자주식회사 | 전계 효과 트랜지스터 및 이를 포함하는 반도체 소자 |
US10515969B2 (en) * | 2016-11-17 | 2019-12-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
JP7547795B2 (ja) | 2020-06-04 | 2024-09-10 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
Citations (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04118936A (ja) * | 1990-05-28 | 1992-04-20 | Toshiba Corp | 半導体装置の製造方法 |
US5141895A (en) * | 1991-01-11 | 1992-08-25 | Motorola, Inc. | Semiconductor device process using diffusant penetration and source layers for shallow regions |
JPH06236967A (ja) * | 1992-12-14 | 1994-08-23 | Toshiba Corp | 半導体装置の製造方法 |
US6103580A (en) * | 1999-03-18 | 2000-08-15 | Vanguard International Semiconductor Corporation | Method to form ultra-shallow buried-channel MOSFETs |
JP2001077112A (ja) * | 1999-07-07 | 2001-03-23 | Matsushita Electric Ind Co Ltd | 積層体,積層体の製造方法及び半導体素子 |
JP2001077386A (ja) * | 1999-09-07 | 2001-03-23 | Hitachi Ltd | 太陽電池の製造方法 |
JP2002299471A (ja) * | 2001-04-04 | 2002-10-11 | Seiko Instruments Inc | 半導体装置の製造方法 |
JP2003031802A (ja) * | 2001-07-18 | 2003-01-31 | Nissan Motor Co Ltd | 電界効果トランジスタ及びその製造方法 |
JP2004519842A (ja) * | 2000-10-03 | 2004-07-02 | クリー インコーポレイテッド | 短絡チャネルを有する炭化ケイ素パワー金属酸化物半導体電界効果トランジスタおよび短絡チャネルを有する炭化ケイ素金属酸化物半導体電界効果トランジスタの製造方法 |
JP2004214662A (ja) * | 2002-12-31 | 2004-07-29 | Texas Instruments Inc | ドーパントを用いる高誘電率ゲート誘電体欠陥のゲッタリング |
JP2004327675A (ja) * | 2003-04-24 | 2004-11-18 | Sharp Corp | 半導体デバイスおよびその製造方法 |
JP2005166930A (ja) * | 2003-12-02 | 2005-06-23 | Matsushita Electric Ind Co Ltd | SiC−MISFET及びその製造方法 |
WO2005083796A1 (ja) * | 2004-02-27 | 2005-09-09 | Rohm Co., Ltd. | 半導体装置およびその製造方法 |
JP2006100357A (ja) * | 2004-09-28 | 2006-04-13 | Nissan Motor Co Ltd | 半導体装置の製造方法 |
JP2009043880A (ja) * | 2007-08-08 | 2009-02-26 | Panasonic Corp | 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 |
US20100264506A1 (en) * | 2009-04-17 | 2010-10-21 | Olivier Evrard | Light-Tight Silicon Radiation Detector |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW377508B (en) | 1996-04-20 | 1999-12-21 | United Microelectronics Corp | Structure of components with shallow buried channel and the method of manufacturing the same |
JP3940560B2 (ja) * | 2001-01-25 | 2007-07-04 | 独立行政法人産業技術総合研究所 | 半導体装置の製造方法 |
JP4381807B2 (ja) * | 2001-09-14 | 2009-12-09 | パナソニック株式会社 | 半導体装置 |
TWI294670B (en) * | 2003-06-17 | 2008-03-11 | Ibm | Ultra scalable high speed heterojunction vertical n-channel misfets and methods thereof |
EP2674966B1 (en) * | 2006-06-29 | 2019-10-23 | Cree, Inc. | Silicon carbide switching devices including P-type channels |
-
2011
- 2011-03-03 US US13/039,441 patent/US9478616B2/en active Active
-
2012
- 2012-01-06 EP EP12701557.6A patent/EP2681769A1/en not_active Ceased
- 2012-01-06 JP JP2013556620A patent/JP6267514B2/ja active Active
- 2012-01-06 WO PCT/US2012/020494 patent/WO2012118566A1/en unknown
- 2012-01-13 TW TW101101484A patent/TWI502741B/zh active
Patent Citations (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04118936A (ja) * | 1990-05-28 | 1992-04-20 | Toshiba Corp | 半導体装置の製造方法 |
US5141895A (en) * | 1991-01-11 | 1992-08-25 | Motorola, Inc. | Semiconductor device process using diffusant penetration and source layers for shallow regions |
JPH06236967A (ja) * | 1992-12-14 | 1994-08-23 | Toshiba Corp | 半導体装置の製造方法 |
US6103580A (en) * | 1999-03-18 | 2000-08-15 | Vanguard International Semiconductor Corporation | Method to form ultra-shallow buried-channel MOSFETs |
JP2001077112A (ja) * | 1999-07-07 | 2001-03-23 | Matsushita Electric Ind Co Ltd | 積層体,積層体の製造方法及び半導体素子 |
JP2001077386A (ja) * | 1999-09-07 | 2001-03-23 | Hitachi Ltd | 太陽電池の製造方法 |
JP2004519842A (ja) * | 2000-10-03 | 2004-07-02 | クリー インコーポレイテッド | 短絡チャネルを有する炭化ケイ素パワー金属酸化物半導体電界効果トランジスタおよび短絡チャネルを有する炭化ケイ素金属酸化物半導体電界効果トランジスタの製造方法 |
JP2002299471A (ja) * | 2001-04-04 | 2002-10-11 | Seiko Instruments Inc | 半導体装置の製造方法 |
JP2003031802A (ja) * | 2001-07-18 | 2003-01-31 | Nissan Motor Co Ltd | 電界効果トランジスタ及びその製造方法 |
JP2004214662A (ja) * | 2002-12-31 | 2004-07-29 | Texas Instruments Inc | ドーパントを用いる高誘電率ゲート誘電体欠陥のゲッタリング |
JP2004327675A (ja) * | 2003-04-24 | 2004-11-18 | Sharp Corp | 半導体デバイスおよびその製造方法 |
JP2005166930A (ja) * | 2003-12-02 | 2005-06-23 | Matsushita Electric Ind Co Ltd | SiC−MISFET及びその製造方法 |
WO2005083796A1 (ja) * | 2004-02-27 | 2005-09-09 | Rohm Co., Ltd. | 半導体装置およびその製造方法 |
JP2006100357A (ja) * | 2004-09-28 | 2006-04-13 | Nissan Motor Co Ltd | 半導体装置の製造方法 |
JP2009043880A (ja) * | 2007-08-08 | 2009-02-26 | Panasonic Corp | 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 |
US20100264506A1 (en) * | 2009-04-17 | 2010-10-21 | Olivier Evrard | Light-Tight Silicon Radiation Detector |
Also Published As
Publication number | Publication date |
---|---|
EP2681769A1 (en) | 2014-01-08 |
US20120223330A1 (en) | 2012-09-06 |
US9478616B2 (en) | 2016-10-25 |
TWI502741B (zh) | 2015-10-01 |
TW201238051A (en) | 2012-09-16 |
WO2012118566A1 (en) | 2012-09-07 |
JP6267514B2 (ja) | 2018-01-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6267514B2 (ja) | 高性能チャンネルを有する半導体デバイス | |
JP5202308B2 (ja) | 双方向遮断能力を有する高電圧炭化ケイ素mosバイポーラデバイスおよびその製造方法 | |
JP6255071B2 (ja) | チャンネル移動度を増加させた半導体デバイスを製造するためのドライ・ケミストリー・プロセス | |
JP5584823B2 (ja) | 炭化珪素半導体装置 | |
US9269781B2 (en) | Semiconductor device and method for manufacturing the same | |
WO2013145022A1 (ja) | 炭化珪素半導体装置の製造方法 | |
JP2014090057A (ja) | 炭化珪素半導体装置 | |
JP5646569B2 (ja) | 半導体装置 | |
JP2010027833A (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP4948784B2 (ja) | 半導体装置及びその製造方法 | |
JP7204547B2 (ja) | 半導体装置 | |
KR101983166B1 (ko) | 반도체 소자 및 반도체 소자의 제조 방법 | |
US10910481B2 (en) | Semiconductor device with improved insulated gate | |
JP2010129628A (ja) | 炭化珪素半導体装置の製造方法 | |
JP2007019095A (ja) | 半導体装置の製造方法 | |
JP2024032679A (ja) | サーマルバジェット最適化で電子装置のオーミックコンタクトを製造する方法 | |
JPWO2013145022A1 (ja) | 炭化珪素半導体装置の製造方法 | |
JP2008034449A (ja) | 半導体装置及びその製造方法 | |
JP2015043453A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140710 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150416 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150507 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150806 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20160329 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160729 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20160913 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20161118 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170703 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6267514 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |