JP2013140935A - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP2013140935A JP2013140935A JP2012124020A JP2012124020A JP2013140935A JP 2013140935 A JP2013140935 A JP 2013140935A JP 2012124020 A JP2012124020 A JP 2012124020A JP 2012124020 A JP2012124020 A JP 2012124020A JP 2013140935 A JP2013140935 A JP 2013140935A
- Authority
- JP
- Japan
- Prior art keywords
- trench
- doping region
- doping
- region
- epitaxy layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 82
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 50
- 238000000407 epitaxy Methods 0.000 claims abstract description 95
- 239000000758 substrate Substances 0.000 claims abstract description 30
- 238000000034 method Methods 0.000 claims description 32
- 230000005669 field effect Effects 0.000 description 15
- 229910044991 metal oxide Inorganic materials 0.000 description 15
- 150000004706 metal oxides Chemical class 0.000 description 15
- 239000003989 dielectric material Substances 0.000 description 13
- 239000000463 material Substances 0.000 description 10
- 238000009792 diffusion process Methods 0.000 description 8
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- 230000012010 growth Effects 0.000 description 7
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- 238000005530 etching Methods 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 238000005498 polishing Methods 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
Images
Classifications
-
- H01L29/7802—
-
- H01L29/0634—
-
- H01L29/0878—
-
- H01L29/66712—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26586—Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
-
- H01L29/0649—
-
- H01L29/1095—
Landscapes
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
【解決手段】半導体装置が提供される。装置は、基板、第一および第二エピタキシー、ゲート構造を含む。基板は、第一ドーピング領域とその上の第二ドーピング領域を含む。第一と第二ドーピング領域は、第一導電型を有する。第二ドーピング領域は、少なくとも一つの第一トレンチとそれに隣接する少なくとも一つの第二トレンチを含む。第一エピタキシー層は第一トレンチ内に設置され、第二導電型を有する。第二エピタキシー層は、第二トレンチ内に設置され、第一導電型を有する。第二エピタキシー層は、第二ドーピング領域より高く、第一ドーピング領域より低いドーピング濃度を有する。ゲート構造は、第二トレンチ上に設置される。半導体装置の製造方法も提供される。
【選択図】図2G
Description
100…N型エピタキシードリフト領域
102…P型ベース領域
104…ソース領域
106…ドレイン領域
108…ゲート電極層
110…ゲート電極
112…ソース電極
114…ドレイン電極
20〜半導体装置
200…基板
200a…第一ドーピング領域
200b…第二ドーピング領域
201〜界面
202、210、218…ハードマスク
202a、210a、218a…開口
204…第一トレンチ
206、214、222…絶縁ライナー層
208…第一エピタキシー層
209、217、226…誘電材料層
212…第二トレンチ
216…第二エピタキシー層
216a…延伸部
220…第三トレンチ
224…ドーピング工程
224a…第三ドーピング領域
228…ゲート誘電層
230…ゲート電極
232…ウェル領域
234…ソース領域
A…アクティブ領域
Claims (12)
- 半導体装置であって、
第一ドーピング領域およびその上に位置する第二ドーピング領域を有し、前記第一ドーピング領域及び前記第二ドーピング領域は第一導電型を有し、且つ、前記第二ドーピング領域内に、少なくとも一つの第一トレンチおよびそれと隣接する少なくとも一つの第二トレンチを有する基板と、
前記第一トレンチ内に設置され、且つ、第二導電型を有する第一エピタキシー層と、
前記第二トレンチ内に設置され、且つ、前記第一導電型を有し、前記第二ドーピング領域のドープ濃度より高く、且つ、前記第一ドーピング領域のドープ濃度より低いドープ濃度を有する第二エピタキシー層と、
前記第二トレンチ上方に設置されるゲート構造と、
を備えることを特徴とする半導体装置。 - 前記第二エピタキシー層は、
前記基板上に位置して、前記第二ドーピング領域を被覆する延伸部を含み、
前記延伸部は、
第三トレンチを有して、前記第一エピタキシー層を露出し、且つ、前記第三トレンチの一側壁に隣接する第三ドーピング領域を有し、
前記第三ドーピング領域は、前記第二導電型を有し、
前記第三ドーピング領域のドープ濃度は、
前記第二ドーピング領域のドープ濃度より高く、且つ、前記第一ドーピング領域のドープ濃度より低いことを特徴とする請求項1に記載の半導体装置。 - 前記第二ドーピング領域はエピタキシー層により構成されることを特徴とする請求項1に記載の半導体装置。
- 前記第一トレンチおよび前記第二トレンチは、前記第一ドーピング領域と前記第二ドーピング領域の間の界面を露出することを特徴とする請求項1に記載の半導体装置。
- 前記第一エピタキシー層は、前記第二ドーピング領域のドープ濃度より高く、且つ、前記第一ドーピング領域のドープ濃度より低いドープ濃度を有することを特徴とする請求項1に記載の半導体装置。
- 前記第一エピタキシー層は、前記第一トレンチの側壁および底部上に順応して設置され、且つ、前記第二エピタキシー層は、前記第二トレンチの側壁および底部上に順応して設置されることを特徴とする請求項1に記載の半導体装置。
- 半導体装置の製造方法であって、
第一ドーピング領域及びその上に位置する第二ドーピング領域を有し、前記第一および前記第二ドーピング領域は第一導電型を有する基板を提供する工程と、
前記第二ドーピング領域内に、少なくとも一つの第一トレンチを形成する工程と、
前記第一トレンチ内に、第一エピタキシー層を充填し、前記第一エピタキシー層が第二導電型を有するように形成する工程と、
前記第二ドーピング領域内に、前記第一トレンチと隣接する少なくとも一つの第二トレンチを形成する工程と、
前記第二トレンチ内に、第二エピタキシー層を充填し、前記第二エピタキシー層は第一導電型を有し、且つ、前記第二エピタキシー層は、前記第二ドーピング領域のドープ濃度より高く、且つ、前記第一ドーピング領域のドープ濃度より低いドープ濃度を有するように形成する工程と、
前記第二トレンチ上方にゲート構造を形成する工程と、
を含むことを特徴とする半導体装置の製造方法。 - 前記第二トレンチ内から前記第二エピタキシー層に延伸して、前記基板上に位置し、前記第二ドーピング領域を被覆する工程と、
前記基板上の前記第二エピタキシー層内に、第三トレンチを形成して、前記第一エピタキシー層を露出する工程と、
前記第二エピタキシー層内に、第三ドーピング領域を形成する工程と、
をさらに含み、
前記第三ドーピング領域は前記第三トレンチの一側壁に隣接し、且つ、前記第二導電型を有し、且つ、前記第三ドーピング領域のドープ濃度は前記第二ドーピング領域のドープ濃度より高く、且つ、前記第一ドーピング領域のドープ濃度より低いことを特徴とする請求項7に記載の半導体装置の製造方法。 - 前記第二ドーピング領域はエピタキシー層から構成されることを特徴とする請求項7に記載の半導体装置の製造方法。
- 前記第一トレンチおよび前記第二トレンチは、前記第一ドーピング領域と前記第二ドーピング領域の間の界面を露出することを特徴とする請求項7に記載の半導体装置の製造方法。
- 前記第一エピタキシー層は、前記第二ドーピング領域のドープ濃度より高く、前記第一ドーピング領域のドープ濃度より低いドープ濃度を有することを特徴とする請求項7に記載の半導体装置の製造方法。
- 前記第一エピタキシー層は、前記第一トレンチの側壁および底部上に順応して形成され、且つ、前記第二エピタキシー層は、前記第二トレンチの側壁および底部上に順応して形成されることを特徴とする請求項7に記載の半導体装置の製造方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101100416A TWI487110B (zh) | 2012-01-05 | 2012-01-05 | 半導體裝置及其製造方法 |
TW101100416 | 2012-01-05 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013140935A true JP2013140935A (ja) | 2013-07-18 |
JP5607109B2 JP5607109B2 (ja) | 2014-10-15 |
Family
ID=46052664
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012124020A Active JP5607109B2 (ja) | 2012-01-05 | 2012-05-31 | 半導体装置およびその製造方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8643089B2 (ja) |
EP (1) | EP2613357B1 (ja) |
JP (1) | JP5607109B2 (ja) |
TW (1) | TWI487110B (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109119342A (zh) * | 2018-09-14 | 2019-01-01 | 深圳市心版图科技有限公司 | 一种功率器件及其制备方法 |
CN109119482A (zh) * | 2018-09-14 | 2019-01-01 | 深圳市心版图科技有限公司 | 一种场效应管及其制作方法 |
CN109148305A (zh) * | 2018-09-13 | 2019-01-04 | 深圳市心版图科技有限公司 | 一种功率器件及其制备方法 |
CN109192665A (zh) * | 2018-09-14 | 2019-01-11 | 深圳市心版图科技有限公司 | 一种功率器件及其制备方法 |
CN109192666A (zh) * | 2018-09-14 | 2019-01-11 | 深圳市心版图科技有限公司 | 一种功率器件及其制备方法 |
CN109273522A (zh) * | 2018-09-14 | 2019-01-25 | 深圳市心版图科技有限公司 | 一种场效应管及其制作方法 |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI587503B (zh) * | 2012-01-11 | 2017-06-11 | 世界先進積體電路股份有限公司 | 半導體裝置及其製造方法 |
US8901641B2 (en) * | 2012-02-01 | 2014-12-02 | Vanguard International Semiconductor Corporation | Semiconductor device with super junction structure and method for fabricating the same |
US9614043B2 (en) | 2012-02-09 | 2017-04-04 | Vishay-Siliconix | MOSFET termination trench |
US9842911B2 (en) | 2012-05-30 | 2017-12-12 | Vishay-Siliconix | Adaptive charge balanced edge termination |
TWI524524B (zh) * | 2013-05-06 | 2016-03-01 | 台灣茂矽電子股份有限公司 | 功率半導體元件之製法及結構 |
CN103413823B (zh) * | 2013-08-22 | 2017-03-01 | 上海华虹宏力半导体制造有限公司 | 超级结晶体管及其形成方法 |
US9887259B2 (en) | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
US9564515B2 (en) * | 2014-07-28 | 2017-02-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device having super junction structure and method for manufacturing the same |
CN106575666B (zh) | 2014-08-19 | 2021-08-06 | 维西埃-硅化物公司 | 超结金属氧化物半导体场效应晶体管 |
CN105244369A (zh) * | 2015-09-16 | 2016-01-13 | 重庆平伟实业股份有限公司 | 一种超结vdmosfet制备方法及利用该方法形成的器件 |
CN108010965A (zh) * | 2016-10-30 | 2018-05-08 | 朱江 | 一种沟槽mis半导体装置及其制造方法 |
CN108091683B (zh) * | 2017-12-11 | 2020-09-22 | 深圳迈辽技术转移中心有限公司 | 半导体功率器件的超结结构及其制作方法 |
CN108091695B (zh) * | 2017-12-13 | 2020-08-28 | 南京溧水高新创业投资管理有限公司 | 垂直双扩散场效应晶体管及其制作方法 |
JP7190144B2 (ja) * | 2018-11-29 | 2022-12-15 | 富士電機株式会社 | 超接合炭化珪素半導体装置および超接合炭化珪素半導体装置の製造方法 |
CN111628034B (zh) * | 2020-05-28 | 2023-09-15 | 湖北京邦科技有限公司 | 光电探测装置的制造方法 |
DE102022209802A1 (de) | 2022-09-19 | 2024-03-21 | Robert Bosch Gesellschaft mit beschränkter Haftung | Verfahren zur Herstellung eines vertikalen Halbleiterbauelements, sowie ein Halbleiterbauelement |
TWI852542B (zh) * | 2023-05-08 | 2024-08-11 | 鴻海精密工業股份有限公司 | 半導體裝置與其製造方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001127289A (ja) * | 1999-10-28 | 2001-05-11 | Denso Corp | 半導体装置および半導体装置の製造方法 |
JP2006294968A (ja) * | 2005-04-13 | 2006-10-26 | Shindengen Electric Mfg Co Ltd | 半導体装置およびその製造方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4047384B2 (ja) * | 1996-02-05 | 2008-02-13 | シーメンス アクチエンゲゼルシヤフト | 電界効果により制御可能の半導体デバイス |
JP4524539B2 (ja) * | 2002-08-13 | 2010-08-18 | 富士電機システムズ株式会社 | 半導体素子 |
JP5011881B2 (ja) * | 2006-08-11 | 2012-08-29 | 株式会社デンソー | 半導体装置の製造方法 |
US7651918B2 (en) * | 2006-08-25 | 2010-01-26 | Freescale Semiconductor, Inc. | Strained semiconductor power device and method |
US8022472B2 (en) * | 2007-12-04 | 2011-09-20 | Rohm Co., Ltd. | Semiconductor device and method of manufacturing semiconductor device |
JP5652407B2 (ja) * | 2010-01-29 | 2015-01-14 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
TWI418015B (zh) * | 2010-05-13 | 2013-12-01 | Great Power Semiconductor Corp | 具有場效整流元件之功率半導體結構及其製造方法 |
US8497551B2 (en) * | 2010-06-02 | 2013-07-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned contact for trench MOSFET |
-
2012
- 2012-01-05 TW TW101100416A patent/TWI487110B/zh active
- 2012-03-14 US US13/419,464 patent/US8643089B2/en active Active
- 2012-05-15 EP EP12168146.4A patent/EP2613357B1/en active Active
- 2012-05-31 JP JP2012124020A patent/JP5607109B2/ja active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001127289A (ja) * | 1999-10-28 | 2001-05-11 | Denso Corp | 半導体装置および半導体装置の製造方法 |
JP2006294968A (ja) * | 2005-04-13 | 2006-10-26 | Shindengen Electric Mfg Co Ltd | 半導体装置およびその製造方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109148305A (zh) * | 2018-09-13 | 2019-01-04 | 深圳市心版图科技有限公司 | 一种功率器件及其制备方法 |
CN109119342A (zh) * | 2018-09-14 | 2019-01-01 | 深圳市心版图科技有限公司 | 一种功率器件及其制备方法 |
CN109119482A (zh) * | 2018-09-14 | 2019-01-01 | 深圳市心版图科技有限公司 | 一种场效应管及其制作方法 |
CN109192665A (zh) * | 2018-09-14 | 2019-01-11 | 深圳市心版图科技有限公司 | 一种功率器件及其制备方法 |
CN109192666A (zh) * | 2018-09-14 | 2019-01-11 | 深圳市心版图科技有限公司 | 一种功率器件及其制备方法 |
CN109273522A (zh) * | 2018-09-14 | 2019-01-25 | 深圳市心版图科技有限公司 | 一种场效应管及其制作方法 |
Also Published As
Publication number | Publication date |
---|---|
US8643089B2 (en) | 2014-02-04 |
EP2613357A3 (en) | 2017-05-03 |
EP2613357A2 (en) | 2013-07-10 |
TW201330262A (zh) | 2013-07-16 |
EP2613357B1 (en) | 2020-01-01 |
US20130175607A1 (en) | 2013-07-11 |
TWI487110B (zh) | 2015-06-01 |
JP5607109B2 (ja) | 2014-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5607109B2 (ja) | 半導体装置およびその製造方法 | |
JP5622793B2 (ja) | 半導体装置とその製造方法 | |
US8399921B2 (en) | Metal oxide semiconductor (MOS) structure and manufacturing method thereof | |
JP5551213B2 (ja) | 半導体装置の製造方法 | |
JP5154347B2 (ja) | 超接合半導体ディバイスおよび超接合半導体ディバイスの製造方法 | |
JP4860929B2 (ja) | 半導体装置およびその製造方法 | |
JP5298565B2 (ja) | 半導体装置およびその製造方法 | |
US10510879B2 (en) | Semiconductor device | |
CN111180522B (zh) | 具有超结和嵌氧硅层的半导体器件 | |
KR101832334B1 (ko) | 반도체소자 및 그 제조방법 | |
JP2016021547A (ja) | 半導体装置の製造方法 | |
JP3701227B2 (ja) | 半導体装置及びその製造方法 | |
US20130307064A1 (en) | Power transistor device and fabricating method thereof | |
US8754473B2 (en) | Power transistor device | |
JP2007042954A (ja) | 半導体装置 | |
CN111987143A (zh) | 半导体器件及其形成方法 | |
KR101779384B1 (ko) | 반도체소자 제조방법 | |
CN101924104B (zh) | 金属氧化物半导体的结构及其制造方法 | |
JP2014030050A (ja) | 半導体装置 | |
TWI517393B (zh) | 半導體裝置及其製作方法 | |
TWI548090B (zh) | 半導體裝置及其製作方法 | |
TWI435449B (zh) | 溝槽式功率半導體元件及其製造方法 | |
CN111627984A (zh) | 超结器件及其制造方法 | |
TWI463666B (zh) | 半導體裝置及其製造方法 | |
CN111354644A (zh) | Ldmos器件及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131119 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131121 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140129 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140819 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140827 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5607109 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |