JP2011040888A - Semiconductor electronic circuit, transmission circuit, and flip-flop circuit - Google Patents
Semiconductor electronic circuit, transmission circuit, and flip-flop circuit Download PDFInfo
- Publication number
- JP2011040888A JP2011040888A JP2009184785A JP2009184785A JP2011040888A JP 2011040888 A JP2011040888 A JP 2011040888A JP 2009184785 A JP2009184785 A JP 2009184785A JP 2009184785 A JP2009184785 A JP 2009184785A JP 2011040888 A JP2011040888 A JP 2011040888A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- circuit unit
- circuit
- output
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Logic Circuits (AREA)
Abstract
Description
本発明は、ディプレッション型電解効果FETを用いた半導体電子回路およびそれを用いた発振回路若しくはフリップフロップ回路に関する。 The present invention relates to a semiconductor electronic circuit using a depletion type field effect FET and an oscillation circuit or flip-flop circuit using the same.
近年、半導体素子に関する技術の進歩に伴って、家電製品、通信システムまたはコンピュータなど多くの電子機器においては、アナログまたはデジタル問わず、その用途に合わせて種々の半導体電子回路が用いられている。 2. Description of the Related Art In recent years, with the advancement of technologies related to semiconductor elements, various semiconductor electronic circuits are used in various electronic devices such as home appliances, communication systems, and computers regardless of analog or digital.
また、最近では、上記の各電子機器は、小型化、高度化および各種の処理の高速化が求められているとともに、その低価格化も要求されており、これらの要求は、その電子機器を構成する半導体電子回路にも求められている。 Recently, each of the above electronic devices has been required to be downsized, sophisticated, and speeded up various processes, and the price has been required to be reduced. There is also a demand for the semiconductor electronic circuits that constitute them.
特に、このような半導体電子回路においては、簡易に製造できるとともに優良な出力特性を有するものが望まれており、例えば、ポリシリコンTFT(Thin Film Transistor)や酸化膜TFTによって構成されるものが多くなってきている。 In particular, such a semiconductor electronic circuit is desired to be easily manufactured and to have excellent output characteristics. For example, many semiconductor electronic circuits are constituted by a polysilicon TFT (Thin Film Transistor) or an oxide film TFT. It has become to.
しかしながら、これらのTFTにおいては、ヒステリシスやバイヤスストレスの影響によって、外部電圧が印加されるゲートのしきい値電圧がマイナスになる場合がある。 However, in these TFTs, the threshold voltage of the gate to which an external voltage is applied may be negative due to the influence of hysteresis or bias stress.
通常、半導体電子回路に用いられるTFTは、0Vから電源電圧VDDの最大電圧の間の電圧がそのゲートに印加されることによって駆動するために、ゲートのしきい値電圧がマイナスになると、最小電圧である0Vが印加された場合であってもTFTが駆動することとなり、すなわち、常にTFTがオン状態となり、正常な出力特性を得ることができない。 Usually, a TFT used in a semiconductor electronic circuit is driven by applying a voltage between 0 V and the maximum voltage of the power supply voltage V DD to its gate. Even when a voltage of 0 V is applied, the TFT is driven, that is, the TFT is always turned on, and normal output characteristics cannot be obtained.
このため、最近の半導体電子回路では、ゲートに印加する入力電圧をマイナス側にレベルシフトさせてTFTを的確に駆動させ、正常な回路特性を出力させるようになっている。 For this reason, in recent semiconductor electronic circuits, the input voltage applied to the gate is shifted to the minus side to drive the TFT accurately and output normal circuit characteristics.
従来、このような入力電圧をマイナス側にレベルシフトさせて電界効果トランジスタ(以下、「FET(Field Effect Transistor)」という。)を的確に駆動させる半導体電子回路の一つであるカレントミラー回路が知られている(例えば、特許文献1)。 Conventionally, there is known a current mirror circuit which is one of semiconductor electronic circuits for accurately driving a field effect transistor (hereinafter referred to as “FET (Field Effect Transistor)”) by shifting the level of such an input voltage to the minus side. (For example, Patent Document 1).
このカレントミラー回路は、FETのゲート電圧のしきい値がマイナスとなる場合に、すなわち、ディプレッション型のFET(以下、「ディプレッション型FET」という。)を有する場合に、当該ディプレッション型FETの前段に、FETとダイオードを用いて外部から入力される入力電圧をマイナス側にレベルシフトさせるようになっている。 This current mirror circuit is provided in the preceding stage of the depletion type FET when the gate voltage threshold of the FET becomes negative, that is, when the depletion type FET (hereinafter referred to as “depletion type FET”) is provided. The input voltage input from the outside is level-shifted to the minus side using an FET and a diode.
しかしながら、上述のカレントミラー回路にあっては、ゲートに印加する入力電圧をマイナス側にレベルシフトさせてTFTを動作させることはできるものの、レベルシフトを行うFETにエンハンス型を用いているため、トランジスタ製造技術においては同一プロセスにて生成することができず、当該半導体電子回路を簡易に作成することができない。 However, in the above-described current mirror circuit, although the TFT can be operated by shifting the input voltage applied to the gate to the minus side, the enhanced type is used for the FET that performs the level shift. In manufacturing technology, it cannot be generated in the same process, and the semiconductor electronic circuit cannot be easily created.
すなわち、このような半導体電子回路は、エンハンス型FETとディプレション型FETとを異なるプロセスによって構成させることになり、したがって、当該半導体電子回路を簡易にかつ低価格にて作成することが難しい。 That is, in such a semiconductor electronic circuit, an enhancement type FET and a depletion type FET are configured by different processes. Therefore, it is difficult to produce the semiconductor electronic circuit easily and at low cost.
また、熱酸化膜TFTなど、FETにおけるゲート絶縁膜がスパッタなどによって低温にて生成されている場合に、このゲート絶縁膜の膜質が低下するので、エンハンス型FETとして用いる場合には、ゲート電圧の印加の仕方によっては、正電圧における出力特性が悪くなる場合がある。 In addition, when the gate insulating film in the FET such as a thermal oxide film TFT is generated at a low temperature by sputtering or the like, the film quality of the gate insulating film is deteriorated. Depending on the method of application, output characteristics at a positive voltage may deteriorate.
特に、印刷などによってさらに低温によって酸化膜TFTを生成する場合には、このようなエンハンス型FETは、正電圧における良好な出力特性を得ることがさらに難しくなる。 In particular, when the oxide film TFT is generated at a lower temperature by printing or the like, it is more difficult for such an enhanced FET to obtain good output characteristics at a positive voltage.
本発明は、上記課題を解決するためになされたものであり、その目的は、同一のディプレッション型トランジスタから構成することによって同一プロセスにて簡易に製造できるとともに、低温で生成された場合であっても良好な出力特性を得ることができるFETを有し、高速駆動可能な半導体電子回路並びにそれを用いた発振回路およびフリップフロップ回路を提供することにある。 The present invention has been made in order to solve the above-mentioned problems, and the object thereof is to be able to be easily manufactured in the same process by being composed of the same depletion type transistor and to be produced at a low temperature. Another object of the present invention is to provide a semiconductor electronic circuit having an FET capable of obtaining excellent output characteristics and capable of being driven at high speed, and an oscillation circuit and a flip-flop circuit using the same.
上記課題を解決するため、請求項1に記載の発明は、一以上のトランジスタから構成され、入力電圧の電圧レベルをシフトする一以上のレベルシフト回路ユニットと、一以上のトランジスタから構成され、レベルシフトされた入力電圧を用いて所定の論理演算を実行する電子回路ユニットと、を備え、前記レベルシフト回路ユニットおよび前記電子回路ユニットに設けられた前記トランジスタのすべてがディプレッション型であるとともに、前記レベルシフトされた入力電圧が前記電子回路ユニットの少なくとも一の前記トランジスタのゲートに入力される構成を有している。
In order to solve the above problems, the invention described in
この構成により、請求項1に記載の発明は、すべてのトランジスタをディプレッション型で構成できるとともに、電子回路ユニットにおけるトランジスタのゲートにレベルシフトされた入力電圧を印加することができる。 With this configuration, according to the first aspect of the present invention, all the transistors can be configured as a depletion type, and a level-shifted input voltage can be applied to the gates of the transistors in the electronic circuit unit.
したがって、請求項1に記載の発明は、電子回路ユニットにおけるトランジスタが適切に駆動する範囲に入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型トランジスタを電子回路ユニットに用いたとしても、入力電圧の変化に基づいて的確な論理出力を得ることができる。
Therefore, the invention according to
この結果、請求項1に記載の発明は、同一プロセスにて簡易に製造可能であるとともに、低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることができる。
As a result, the invention described in
また、請求項2に記載の発明は、請求項1に記載の半導体電子回路において、前記レベルシフト回路ユニットが、第1トランジスタおよび第2トランジスタを有し、前記第1トランジスタが、前記入力電圧が印加されるゲートと、所定の値を有する第1電圧が印加されるドレインと、前記第2トランジスタのゲートおよびドレインに接続されるとともに、前記電子回路ユニットの入力に接続されるソースと、から構成され、前記第2トランジスタが、所定の値を有する第2電圧が印加されるソースを有する構成をしている。 According to a second aspect of the present invention, in the semiconductor electronic circuit according to the first aspect, the level shift circuit unit includes a first transistor and a second transistor, and the first transistor has the input voltage of A gate to be applied; a drain to which a first voltage having a predetermined value is applied; and a source connected to the gate and drain of the second transistor and connected to the input of the electronic circuit unit. The second transistor has a source to which a second voltage having a predetermined value is applied.
この構成により、請求項2に記載の発明は、第1電圧と第2電圧とのバランスにより、入力電圧の電圧レベルをシフトすることができるので、例えば、第2電圧の変化に伴って入力電圧の電圧レベルのシフト量を変化させることができる。
With this configuration, the invention according to
したがって、請求項2に記載の発明は、電子回路ユニットにおけるトランジスタのゲートに適切にレベルシフトされた入力電圧を印加することができる。
Therefore, the invention according to
また、請求項3に記載の発明は、請求項2に記載の半導体電子回路において、前記第2トランジスタのソースに印加される前記第2電圧の変化に伴って前記入力電圧の電圧レベルのシフト量が変化する構成を有している。 According to a third aspect of the present invention, in the semiconductor electronic circuit according to the second aspect, the amount of shift of the voltage level of the input voltage accompanying a change in the second voltage applied to the source of the second transistor. Has a configuration that changes.
この構成により、請求項3に記載の発明は、レベルシフト回路ユニットにおけるトランジスタのゲート電圧に製造上のばらつきがあったとしても、第2電圧の電圧レベルの変化に伴って入力電圧の電圧レベルのシフト量を容易に変化させることができるので、電子回路ユニットにおけるトランジスタのゲートに適切にレベルシフトされた入力電圧を印加することができる。 With this configuration, the invention according to claim 3 is configured such that even if there is a manufacturing variation in the gate voltage of the transistor in the level shift circuit unit, the voltage level of the input voltage varies with the change in the voltage level of the second voltage. Since the shift amount can be easily changed, an input voltage appropriately level-shifted can be applied to the gate of the transistor in the electronic circuit unit.
また、請求項4に記載の発明は、請求項3に記載の半導体電子回路において、前記第2トランジスタのソースに前記第2電圧の値を変化させるための複数の抵抗器が接続されている構成を有している。 According to a fourth aspect of the present invention, in the semiconductor electronic circuit according to the third aspect, a plurality of resistors for changing the value of the second voltage are connected to the source of the second transistor. have.
この構成により、請求項4に記載の発明は、例えば、レーザなどにより抵抗器の接続を切断すれば、第2電圧の値を容易に変化させることができるので、製造後に入力電圧のシフト量を容易に変更させることができる。
With this configuration, the invention according to
また、請求項5に記載の発明は、請求項1乃至4の何れか一項に記載の半導体電子回路において、前記電子回路ユニットが、n型のトランジスタによって構成されているとともに、論理出力を反転させるインバータ回路を構成する。 According to a fifth aspect of the present invention, in the semiconductor electronic circuit according to any one of the first to fourth aspects, the electronic circuit unit is composed of an n-type transistor, and the logic output is inverted. An inverter circuit is configured.
この構成により、請求項5に記載の発明は、低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能なインバータ論理回路を提供することができるとともに、n型トランジスタを用いることによってプロセスを更に簡略化することができる。
With this configuration, the invention according to
また、請求項6に記載の発明は、請求項5に記載の半導体電子回路において、前記電子回路ユニットが、前記レベルシフト回路ユニットの出力に接続されるゲートを有し、前記レベルシフト回路ユニットから出力された出力電圧に基づいてドレインに接続された外部出力端子の電位を切り換える第3トランジスタと、ゲートと、当該ゲートと短絡接続されるとともに外部出力端子および前記第3トランジスタのドレインに接続されるソースと、所定の電圧が基準電圧として印加されるドレインと、を有し、前記基準電圧の負荷を調整するための第4トランジスタと、を備える構成を有している。 According to a sixth aspect of the present invention, in the semiconductor electronic circuit according to the fifth aspect, the electronic circuit unit has a gate connected to an output of the level shift circuit unit, and the level shift circuit unit A third transistor that switches the potential of the external output terminal connected to the drain based on the output voltage that is output, a gate, a short circuit connection to the gate, and an external output terminal and the drain of the third transistor It has a configuration including a source, a drain to which a predetermined voltage is applied as a reference voltage, and a fourth transistor for adjusting a load of the reference voltage.
この構成により、請求項6に記載の発明は、インバータ回路における基準電圧の負荷を調整するトランジスタのゲートとソースを短絡することによって当該トランジスタのオン抵抗を高抵抗にすることができるので、この高抵抗のオン抵抗に基づいて外部出力端子の電位を決定することができる。
With this configuration, the invention according to
したがって、請求項6に記載の発明は、第3トランジスタのオン抵抗が基準電圧の負荷を調整する第4トランジスタより極めて低い場合には、第3トランジスタが駆動状態に切り替わった際に、インバータ回路の出力は、HighレベルからLowレベルに急峻するので、良好な論理回路の出力特性を得ることができる。 Therefore, when the on-resistance of the third transistor is extremely lower than that of the fourth transistor that adjusts the load of the reference voltage, the invention according to the sixth aspect of the present invention can be used when the third transistor is switched to the driving state. Since the output is steep from the high level to the low level, it is possible to obtain excellent output characteristics of the logic circuit.
すなわち、請求項6に記載の発明は、インバータ回路における基準電圧の負荷を調整するトランジスタのゲート電圧をソースの電位に連動させることによって
That is, according to the sixth aspect of the present invention, the gate voltage of the transistor for adjusting the load of the reference voltage in the inverter circuit is linked to the source potential.
また、請求項7に記載の発明は、請求項1乃至4の何れか一項に記載の半導体電子回路において、N個(Nは「0」を含まない自然数)の前記レベルシフト回路ユニットが設けられ、前記電子回路ユニットが、n型のトランジスタによって構成されているとともに、N入力の否定論理積出力を行うNAND回路を構成し、前記各レベルシフト回路ユニットの出力が前記電子回路ユニットのN入力にそれぞれに接続されている構成を有している。 According to a seventh aspect of the present invention, in the semiconductor electronic circuit according to any one of the first to fourth aspects, N level shift circuit units (N is a natural number not including “0”) are provided. The electronic circuit unit is composed of an n-type transistor and constitutes a NAND circuit that performs N-input NAND operation, and the output of each level shift circuit unit is the N input of the electronic circuit unit. Are connected to each other.
この構成により、請求項7に記載の発明は、低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能なNAND論理回路を提供することができるとともに、n型トランジスタを用いることによってプロセスを更に簡略化することができる。 With this configuration, the invention described in claim 7 can provide a NAND logic circuit that can be driven at high speed and can obtain good output characteristics even when generated at a low temperature. The process can be further simplified by using n-type transistors.
また、請求項8に記載の発明は、請求項7に記載の半導体電子回路において、前記電子回路ユニットが、前記各レベルシフト回路ユニットの出力にそれぞれ接続されるゲートを有し、前記レベルシフト回路ユニットから出力された出力電圧に基づいてドレインに接続された外部出力端子の電位を切り換えるN個の第3トランジスタと、ゲートと、当該ゲートと短絡接続されるとともに外部出力端子および何れか一の前記第3トランジスタのドレインに接続されるソースと、所定の電圧が基準電圧として印加されるドレインと、を有し、前記基準電圧の負荷を調整するための第4トランジスタと、を備え、前記N個の第3トランジスタが、前記第4トランジスタのソースとグラウンド基準電位との間に直列に配設されている構成を有している。 According to an eighth aspect of the present invention, in the semiconductor electronic circuit according to the seventh aspect, the electronic circuit unit has a gate connected to an output of each level shift circuit unit, and the level shift circuit N third transistors for switching the potential of the external output terminal connected to the drain based on the output voltage output from the unit, the gate, a short circuit connection to the gate, the external output terminal, and any one of the above-mentioned A fourth transistor for adjusting a load of the reference voltage, the source including a source connected to a drain of the third transistor and a drain to which a predetermined voltage is applied as a reference voltage; The third transistor is arranged in series between the source of the fourth transistor and a ground reference potential.
この構成により、請求項8に記載の発明は、電子回路ユニットにおける基準電圧の負荷を調整するトランジスタのゲートとソースを短絡することによって当該トランジスタのオン抵抗を高抵抗にすることができるので、この高抵抗のオン抵抗に基づいて外部出力端子の電位を決定することができる。
With this configuration, the invention according to
したがって、請求項8に記載の発明は、第3トランジスタのオン抵抗が基準電圧の負荷を調整する第4トランジスタより極めて低い場合には、インバータ回路の出力は、第3トランジスタが駆動状態に切り替わった際に、HighレベルからLowレベルに急峻するので、良好な電子回路ユニットの論理回路の出力特性を得ることができる。 Therefore, according to the eighth aspect of the present invention, when the on-resistance of the third transistor is extremely lower than that of the fourth transistor for adjusting the load of the reference voltage, the output of the inverter circuit is switched to the driving state of the third transistor. At this time, the output level of the logic circuit of the electronic circuit unit can be obtained because the output level is steep from the High level to the Low level.
この結果、請求項8に記載の発明は、良好な出力特性を得ることが可能なNAND論理回路を提供することができる。
As a result, the invention according to
また、請求項9に記載の発明は、請求項1乃至4の何れか一項に記載の半導体電子回路において、N個(Nは「0」を含まない自然数)の前記レベルシフト回路ユニットが設けられ、前記電子回路ユニットが、n型のトランジスタによって構成されているとともに、N入力の否定論理和出力を行うNOR回路を構成し、前記各レベルシフト回路ユニットの出力が前記電子回路ユニットのN入力にそれぞれに接続されている構成を有している。 According to a ninth aspect of the present invention, in the semiconductor electronic circuit according to any one of the first to fourth aspects, N (N is a natural number not including “0”) N level shift circuit units are provided. The electronic circuit unit is configured by an n-type transistor and constitutes a NOR circuit that performs a negative OR output of N inputs, and an output of each level shift circuit unit is an N input of the electronic circuit unit. Are connected to each other.
この構成により、請求項9に記載の発明は、低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能なNOR論理回路を提供することができるとともに、n型トランジスタを用いることによってプロセスを更に簡略化することができる。 With this configuration, the invention described in claim 9 can provide a NOR logic circuit that can be driven at high speed and can obtain good output characteristics even when generated at a low temperature. The process can be further simplified by using n-type transistors.
また、請求項10に記載の発明は、請求項9に記載の半導体電子回路において、前記電子回路ユニットが、前記各レベルシフト回路ユニットの出力にそれぞれ接続されるゲートを有し、前記レベルシフト回路ユニットから出力された出力電圧に基づいてドレインに接続された外部出力端子の電位を切り換えるN個の第3トランジスタと、ゲートと、当該ゲートと短絡接続されるとともに外部出力端子およびN個の前記第3トランジスタの各ドレインに接続されるソースと、所定の電圧が基準電圧として印加されるドレインと、を有し、前記基準電圧の負荷を調整するための第4トランジスタと、を備え、前記N個の第3トランジスタが、前記第4トランジスタのドレインとグラウンド基準電位との間に並列に配設されている構成を有している。
The invention according to
この構成により、請求項10に記載の発明は、電子回路ユニットにおける基準電圧の負荷を調整するトランジスタのゲートとソースを短絡することによって当該トランジスタのオン抵抗を高抵抗にすることができるので、この高抵抗のオン抵抗に基づいて外部出力端子の電位を決定することができる。 With this configuration, the invention according to claim 10 can increase the on-resistance of the transistor by short-circuiting the gate and the source of the transistor that adjusts the load of the reference voltage in the electronic circuit unit. The potential of the external output terminal can be determined based on the high on-resistance.
したがって、請求項10に記載の発明は、第3トランジスタのオン抵抗が基準電圧の負荷を調整する第4トランジスタより極めて低い場合には、インバータ回路の出力は、第3トランジスタが駆動状態に切り替わった際に、HighレベルからLowレベルに急峻するので、良好な電子回路ユニットの論理回路の出力特性を得ることができる。
Therefore, in the invention according to
この結果、請求項10に記載の発明は、良好な出力特性を得ることが可能なNOR論理回路を提供することができる。 As a result, the invention according to claim 10 can provide a NOR logic circuit capable of obtaining good output characteristics.
また、上記課題を解決するため、請求項11に記載の発明は、M個(Mは、「0」を含まない奇数の自然数)の半導体論理回路が直列に接続されるとともに、最終段に直列接続されている半導体論理回路の出力が先頭にある半導体論理回路の入力に帰還されている発信回路であって、前記半導体論理回路が、一以上のトランジスタから構成され、入力電圧の電圧レベルをシフトするレベルシフト回路ユニットと、一以上のトランジスタから構成され、レベルシフトされた入力電圧を用いて論理出力を反転させるインバータ回路ユニットと、を備え、前記レベルシフト回路ユニットおよび前記インバータ回路ユニットに設けられた前記トランジスタのすべてがディプレッション型でかつN型であるとともに、前記レベルシフトされた入力電圧が前記インバータ回路ユニットの少なくとも一の前記トランジスタのゲートに入力される構成を有している。 In order to solve the above problem, the invention described in claim 11 is such that M semiconductor logic circuits (M is an odd natural number not including “0”) are connected in series and are connected in series to the final stage. An output circuit in which an output of a connected semiconductor logic circuit is fed back to an input of a leading semiconductor logic circuit, and the semiconductor logic circuit is composed of one or more transistors and shifts the voltage level of the input voltage And a level shift circuit unit that includes one or more transistors, and an inverter circuit unit that inverts the logic output using the level-shifted input voltage, and is provided in the level shift circuit unit and the inverter circuit unit. All of the transistors are depletion type and N type, and the level-shifted input voltage is Serial has a configuration which is input to the gate of at least one said transistor of the inverter circuit unit.
この構成により、請求項11に記載の発明は、すべてのトランジスタをディプレッション型で構成できるとともに、インバータ回路ユニットにおけるトランジスタのゲートにレベルシフトされた入力電圧を印加することができる。 With this configuration, the invention according to claim 11 can configure all the transistors in a depletion type, and can apply a level-shifted input voltage to the gates of the transistors in the inverter circuit unit.
したがって、請求項11に記載の発明は、各インバータ回路ユニットに入力される入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型トランジスタをインバータ回路ユニットに用いたとしても、入力電圧の変化に基づいて的確な出力を得ることができる。 Therefore, the invention according to claim 11 can shift the voltage level of the input voltage input to each inverter circuit unit. Therefore, a depletion type transistor having a negative threshold voltage at the gate is provided in the inverter circuit unit. Even if it is used, an accurate output can be obtained based on the change in the input voltage.
この結果、請求項11に記載の発明は、低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能なリングオシレータを提供することができる。 As a result, the invention according to claim 11 can provide a ring oscillator that can be driven at high speed and can obtain good output characteristics even when generated at a low temperature.
また、上記課題を解決するため、請求項12に記載の発明は、複数のインバータ回路と、複数のNOR回路と、から構成されるフリップフロップ回路であって、前記各インバータ回路が、一以上のトランジスタから構成され、入力電圧の電圧レベルをシフトする第1レベルシフト回路ユニットと、一以上のトランジスタから構成され、レベルシフトされた入力電圧を用いて論理出力を反転させるインバータ回路ユニットと、を備え、前記レベルシフトされた入力電圧が前記インバータ回路ユニットの少なくとも一の前記トランジスタのゲートに入力されるとともに、前記各NOR回路が、入力毎に設けられ、一以上のトランジスタから構成され、入力電圧の電圧レベルをシフトする複数の第2レベルシフト回路ユニットと、N入力(Nは「0」を含まない自然数)の否定論理和出力を行うNOR回路ユニットと、を備え、前記各第2レベルシフト回路ユニットの出力が前記電子回路ユニットのN入力にそれぞれに接続され、前記複数のインバータ回路および前記複数のNOR回路に設けられた前記トランジスタのすべてがディプレッション型でかつN型である構成を有している。
In order to solve the above problem, the invention described in
この構成により、請求項12に記載の発明は、すべてのトランジスタをディプレッション型で構成できるとともに、インバータ回路ユニットおよびNOR回路ユニットにおけるトランジスタのゲートにレベルシフトされた入力電圧を印加することができる。 With this configuration, the invention according to claim 12 can configure all the transistors in a depletion type, and can apply an input voltage level-shifted to the gates of the transistors in the inverter circuit unit and the NOR circuit unit.
したがって、請求項12に記載の発明は、インバータ回路ユニットおよびNOR回路ユニットにおけるトランジスタが適切に駆動する範囲に入力される入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型トランジスタをインバータ回路ユニットおよびNOR回路ユニットに用いたとしても、入力電圧の変化に基づいて的確な論理出力を得ることができる。 Therefore, the invention according to claim 12 can shift the voltage level of the input voltage inputted to the range in which the transistors in the inverter circuit unit and the NOR circuit unit are appropriately driven. Even if a negative depletion type transistor is used in the inverter circuit unit and the NOR circuit unit, an accurate logic output can be obtained based on the change in the input voltage.
この結果、請求項12に記載の発明は、低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能なフリップフロップ回路を提供することができる。
As a result, the invention described in
また、上記課題を解決するため、請求項13に記載の発明は、一以上のトランジスタから構成され、入力電圧の電圧レベルをシフトするレベルシフト回路ユニットと、一以上のトランジスタから構成され、レベルシフトされた入力電圧の反転増幅を行う増幅回路ユニットと、を備え、前記レベルシフト回路ユニットおよび前記増幅回路ユニットに設けられた前記トランジスタのすべてがディプレッション型であるとともに、前記レベルシフトされた入力電圧が前記増幅回路ユニットの少なくとも一の前記トランジスタのゲートに入力される構成を有している。 In order to solve the above-mentioned problem, the invention according to claim 13 is composed of one or more transistors, a level shift circuit unit for shifting the voltage level of the input voltage, and one or more transistors, and the level shift. An amplification circuit unit that performs inverting amplification of the input voltage, and the level shift circuit unit and all of the transistors provided in the amplification circuit unit are depletion type, and the level shifted input voltage is The amplifier circuit unit is configured to be input to the gate of at least one of the transistors.
この構成により、請求項13に記載の発明は、すべてのトランジスタをディプレッション型で構成できるとともに、増幅回路ユニットにおけるトランジスタのゲートにレベルシフトされた入力電圧を印加することができる。 With this configuration, the invention according to claim 13 can configure all the transistors in a depletion type, and can apply a level-shifted input voltage to the gates of the transistors in the amplifier circuit unit.
したがって、請求項13に記載の発明は、増幅回路ユニットにおけるトランジスタが適切に駆動する範囲に入力される入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型トランジスタを増幅回路ユニットに用いたとしても、入力電圧の変化に基づいて的確な出力を得ることができる。 Therefore, the invention according to claim 13 can shift the voltage level of the input voltage that is input to the range in which the transistor in the amplifier circuit unit is appropriately driven. Even if the type transistor is used in the amplifier circuit unit, an accurate output can be obtained based on the change in the input voltage.
この結果、請求項13に記載の発明は、低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能な増幅回路を提供することができる。 As a result, the invention described in claim 13 can provide an amplifier circuit that can be driven at high speed and can obtain good output characteristics even when generated at a low temperature.
本発明は、電子回路ユニットにおけるトランジスタが適切に駆動する範囲に入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型トランジスタを電子回路ユニットに用いたとしても、入力電圧の変化に基づいて的確な論理出力を得ることができる。 Since the present invention can shift the voltage level of the input voltage to a range in which the transistor in the electronic circuit unit is appropriately driven, a depletion type transistor having a negative threshold voltage at the gate is used in the electronic circuit unit. In addition, an accurate logic output can be obtained based on the change of the input voltage.
したがって、同一プロセスにて簡易に製造可能であるとともに、低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることができる。 Therefore, it can be easily manufactured in the same process, and even when it is generated at a low temperature, high-speed driving is possible and good output characteristics can be obtained.
以下、本願の実施形態について、図面を参照しながら説明する。 Hereinafter, embodiments of the present application will be described with reference to the drawings.
なお、以下に説明する実施形態は、レベルシフト回路ユニットとインバータ回路ユニットからなるデジタル回路としての電子回路、当該デジタル回路にて構成されるリングオシレータおよびD型フリップフロップ回路、並びに、増幅回路を構成するアナログ回路としての電子回路に本発明の半導体電子回路、発信回路およびフリップフロップ回路を適用した場合の実施形態である。 The embodiment described below constitutes an electronic circuit as a digital circuit composed of a level shift circuit unit and an inverter circuit unit, a ring oscillator and a D-type flip-flop circuit composed of the digital circuit, and an amplifier circuit. In this embodiment, the semiconductor electronic circuit, the transmission circuit, and the flip-flop circuit of the present invention are applied to an electronic circuit as an analog circuit.
[第1実施形態]
はじめに、図1〜図12の各図を用いて本発明に係る電子回路(デジタル回路)の第1実施形態について説明する。
[First Embodiment]
First, a first embodiment of an electronic circuit (digital circuit) according to the present invention will be described with reference to FIGS.
まず、図1〜図5の各図を用いて本実施形態のレベルシフト回路ユニットとインバータ回路ユニットからなるデジタル回路(インバータ回路)の概略構成とその特徴点について説明する。 First, a schematic configuration and a characteristic point of a digital circuit (inverter circuit) including a level shift circuit unit and an inverter circuit unit according to the present embodiment will be described with reference to FIGS.
なお、図1は、本実施形態におけるレベルシフト回路ユニットとインバータ回路ユニットからなるデジタル回路(インバータ回路)の構成を示すブロック図であり、図2は、一般的なインバータ回路の構成を示すブロック図である。 FIG. 1 is a block diagram illustrating a configuration of a digital circuit (inverter circuit) including a level shift circuit unit and an inverter circuit unit in the present embodiment, and FIG. 2 is a block diagram illustrating a configuration of a general inverter circuit. It is.
また、図3は、一般的なインバータ回路について説明するための図であり、(a)は、一般的なインバータ回路の入力電圧VIN−ドレイン電流IDの特性を示すグラフ、および、(b)は、一般的なインバータ回路における電圧の出力特性を示すグラフである。 FIG. 3 is a diagram for explaining a general inverter circuit. FIG. 3A is a graph showing characteristics of the input voltage V IN −drain current ID of the general inverter circuit, and (b) ) Is a graph showing voltage output characteristics in a general inverter circuit.
さらに、図4は、本発明の課題を説明するための図(I)であり、(a)は、ゲート電圧のしきい値シフトした場合の一般的なインバータ回路の入力電圧VIN−ドレイン電流IDの特性を示すグラフ、および、(b)は、そのときの一般的なインバータ回路における電圧の出力特性を示すグラフである。 FIG. 4 is a diagram (I) for explaining the problem of the present invention. FIG. 4A is a diagram showing an input voltage V IN −drain current of a general inverter circuit when the threshold voltage of the gate voltage is shifted. The graph showing the characteristic of ID and (b) are the graphs showing the output characteristic of the voltage in the general inverter circuit at that time.
またさらに、図5は、本発明の課題を説明するための図(II)であり、(a)は、一般的なインバータ回路における電圧の入出力特性を示すグラフ、および、(b)は、図4にゲート電圧のしきい値がマイナスにシフトした場合において、一般的なインバータ回路における電圧の入出力特性を示すグラフである。 Further, FIG. 5 is a diagram (II) for explaining the problem of the present invention, (a) is a graph showing input / output characteristics of voltage in a general inverter circuit, and (b) is FIG. 4 is a graph showing voltage input / output characteristics in a general inverter circuit when the gate voltage threshold value is shifted to minus.
本実施形態のデジタル回路100は、図1に示すように、2つのディプレッション型FETから構成され、入力電圧の電圧レベルをマイナス方向にシフトするレベルシフト回路ユニット110と、2つのディプレッション型FETから構成され、レベルシフトされた入力電圧を用いて論理出力を反転させるインバータ回路ユニット120と、を備えている。
As shown in FIG. 1, the
なお、例えば、本実施形態のレベルシフト回路ユニット110は、本発明のレベルシフト回路ユニット110を構成し、インバータ回路ユニット120は、本発明の論理回路ユニットを構成する。
For example, the level
通常、エンハンス型FETは、低温にて作製された場合にゲート絶縁膜の膜質が低下するとともに、印加される電圧にあっては、良好な出力特性を得ることができない。 In general, an enhanced FET deteriorates the quality of a gate insulating film when manufactured at a low temperature, and cannot provide good output characteristics at an applied voltage.
このため、このような場合であっても、高速に駆動可能で、かつ、良好な出力特性を備えるディプレッション型FETをインバータ回路などのデジタル回路に用いることが望まれている。 Therefore, even in such a case, it is desired to use a depletion type FET that can be driven at high speed and has good output characteristics for a digital circuit such as an inverter circuit.
しかしながら、ディプレッション型FETは、ゲート電圧のしきい値がマイナスになるので、たとえ、ゲートに的確に入力電圧が印加されたとしても電圧のかけ方によっては、当該FETにおいて良好な出力特性を得ることができない。 However, since the depletion type FET has a negative gate voltage threshold value, even if an input voltage is accurately applied to the gate, depending on how the voltage is applied, good output characteristics can be obtained in the FET. I can't.
例えば、図2に示すインバータ回路において、図3(a)に示すように、FETのゲートにパルス状のプラスの入力電圧(例えば、最低電圧0Vで最高電圧+10Vのパルス電圧。以下、これを「0V−+10V」で表す。)が印加され、当該FETのゲートのしきい値電圧がプラス側に存在する場合には、このインバータ回路は、図3(b)に示すような出力特性を有することになる。 For example, in the inverter circuit shown in FIG. 2, as shown in FIG. 3A, a pulsed positive input voltage (for example, a pulse voltage having a minimum voltage of 0 V and a maximum voltage of +10 V. As shown in FIG. When the threshold voltage of the gate of the FET exists on the positive side, the inverter circuit has an output characteristic as shown in FIG. 3B. become.
しかしながら、ディプレッション型トランジスタにて構成されるなど、図4(a)に示すように、このインバータ回路において、入力電圧が印加されるトランジスタのゲートのしきい値電圧がマイナス側にシフトされると、パルス状のプラスの入力電圧(0V−+10V)が入力されたとしても、FETのゲートにおけるスイッチング動作が適切に可動しなくなるので、このインバータ回路は、図4(b)に示すような出力特性を有することになり、的確に駆動しているとは言えない。 However, when the threshold voltage of the gate of the transistor to which the input voltage is applied is shifted to the negative side in this inverter circuit as shown in FIG. Even if a pulsed positive input voltage (0V− + 10V) is input, the switching operation at the gate of the FET does not move properly, so this inverter circuit has an output characteristic as shown in FIG. Therefore, it cannot be said that it is driving properly.
例えば、図5(a)に示すゲートのしきい値電圧がプラスのときに比べて、図5(b)に示すように、ゲートのしきい値電圧がマイナスになると、パルス状のプラスの入力電圧(0V−+10V)が印加された場合に、通常の場合と比較して良好なインバータの動特性を得ることができない。 For example, as shown in FIG. 5 (b), when the gate threshold voltage becomes negative as shown in FIG. 5 (b), compared to when the gate threshold voltage shown in FIG. When a voltage (0 V− + 10 V) is applied, it is not possible to obtain better inverter dynamic characteristics than in a normal case.
そこで、本実施形態においては、インバータ回路ユニット120を的確に駆動させるために、当該インバータ回路ユニット120への入力電圧をゲートのしきい値電圧に合わせてマイナス側にシフトさせるレベルシフト回路ユニット110を備え、当該インバータ回路ユニット120をディプレッション型FETにて構成して高速に駆動可能で、かつ、良好な出力特性を有するデジタル回路100を提供するようになっている。
Therefore, in this embodiment, in order to drive the
次に、図1とともに図6および図7の各図を用いて本実施形態のレベルシフト回路ユニット110およびインバータ回路ユニット120の具体的な構成およびその動作について説明する。
Next, specific configurations and operations of the level
なお、図6は、本実施形態のデジタル回路100の電圧パルスの流れを説明するための図であり、図7は、本実施形態のデジタル回路100から出力される出力電圧VOUTおよびインバータ回路ユニット120に入力される入力電圧Vmの電圧特性を示すグラフである。
6 is a diagram for explaining the flow of voltage pulses of the
本実施形態のレベルシフト回路ユニット110は、図1に示すように、入力端子10を介して入力された入力電圧の電圧レベルをマイナス方向にシフトさせて、インバータ回路ユニット120に出力するようになっている。
As shown in FIG. 1, the level
また、このレベルシフト回路ユニット110は、同一プロセスにて作製可能な第1n型FET111および第2n型FET112の2つのn型FETから構成される。
The level
第1n型FET111は、ディプレッションタイプのFETであって、ポリシリコンTFT、酸化物TFTまたは有機トランジスタによって構成され、例えば、100μmの幅と、10μmの長さを有するチャンネルを備えている。 The first n-type FET 111 is a depletion type FET, and is constituted by a polysilicon TFT, an oxide TFT, or an organic transistor, and includes a channel having a width of 100 μm and a length of 10 μm, for example.
また、この第1n型FET111は、入力端子10に接続され、入力電圧が印加されるゲートと、電源電圧VDDに接続されるドレインと、第2n型FET112のゲートおよびドレインに接続されるとともに、レベルシフト回路ユニット110における出力端子(すなわち、インバータ回路ユニット120の入力端子)に接続されるソースと、とから構成される。
The first n-type FET 111 is connected to the
なお、本実施形態においては、この電源電圧VDDは、予め定められた所定の電圧値を有し、例えば、第1n型FET111のドレインには+10Vの電圧が印加されるようになっている。 In the present embodiment, the power supply voltage V DD has a predetermined voltage value determined in advance. For example, a voltage of +10 V is applied to the drain of the first n-type FET 111.
第2n型FET112は、第1n型FET111と同様に、ディプレッションタイプのFETであって、ポリシリコンTFT、酸化物TFTまたは有機トランジスタによって構成され、例えば、100μmの幅と、10μmの長さを有するチャンネルを備えている。 Similar to the first n-type FET 111, the second n-type FET 112 is a depletion type FET, and is constituted by a polysilicon TFT, an oxide TFT, or an organic transistor. For example, the channel has a width of 100 μm and a length of 10 μm. It has.
また、この第2n型FET112は、第1n型FETのソースに接続され、レベルシフト回路ユニット110における出力端子20に接続されるゲートと、当該ゲートおよび第1n型FET111のソースと短絡接続されるドレインと、電源電圧VSS(−6V)に接続されるソースと、から構成される。
The second n-type FET 112 is connected to the source of the first n-type FET, connected to the
本実施形態のインバータ回路ユニット120は、レベルシフト回路ユニット110から出力された電圧に基づいて入力端子10から入力された入力電圧に基づく論理出力を反転させて出力端子20に出力するようになっている。
The
また、このインバータ回路ユニット120は、レベル回路ユニットにおける第1n型FET111および第2n型FET112と同一プロセスにて作製可能な第3n型FET121および第4n型FET122の2つのn型FETから構成される。
The
第3n型FET121は、第1n型FET111および第2n型FET112と同様に、ディプレッションタイプのFETであって、ポリシリコンTFT、酸化物TFTまたは有機トランジスタによって構成され、例えば、100μmの幅と、10μmの長さを有するチャンネルを備えている。 The third n-type FET 121 is a depletion type FET, similar to the first n-type FET 111 and the second n-type FET 112, and is composed of a polysilicon TFT, an oxide TFT, or an organic transistor, and has a width of 100 μm and a thickness of 10 μm, for example. A channel having a length is provided.
また、この第3n型FET121は、レベルシフト回路ユニット110から出力された電圧が印加されるゲートと、出力端子20に接続されるドレインと、グランドに接地されるソースと、から構成される。
The third n-type FET 121 includes a gate to which the voltage output from the level
第4n型FET122は、第1n型FET111、第2n型FET112および第3n型FET121と同様に、ディプレッションタイプのFETであって、ポリシリコンTFT、酸化物TFTまたは有機トランジスタによって構成され、例えば、100μmの幅と、10μmの長さを有するチャンネルを備えている。
Similar to the first n-type FET 111, the second n-type FET 112, and the third n-type FET 121, the fourth n-
また、この第4n型FET122は、出力端子20に接続されるゲートと、電源電圧VDDに接続されるドレインと、ゲートに短絡接続され、当該ゲートとともに出力端子20に接続されるソースと、から構成される。
The fourth n-
なお、本実施形態においては、この電源電圧VDDは、レベルシフト回路ユニット110と同様に、予め定められた所定の電圧値を有し、例えば、第4n型FET122のドレインには、+10Vの電圧がに印加されるようになっている。
In the present embodiment, the power supply voltage V DD has a predetermined voltage value as in the level
また、この電源電圧VDDは、同一の電源から印加するようにしてもよいし、異なる電源から印加するようにしてもよい。 Further, the power supply voltage V DD may be applied from the same power source or may be applied from different power sources.
このように、本実施形態のデジタル回路100は、図6に示すように、入力電圧の電圧レベルをマイナス側にシフトさせてインバータ回路ユニット120への入力電圧の電圧レベルを下げるとともに、良好な特性を有する出力電圧パルスを出力するようになっている。
Thus, as shown in FIG. 6, the
なお、図7に示すグラフは、電源電圧VDDが+10V、および、電源電圧VSSが-6Vで、0V−+10Vのパルス状の入力電圧が入力された場合のインバータ回路ユニット120の入力電圧Vmと出力端子20にて得られるデジタル回路100の出力電圧VOUTを示す。
The graph shown in FIG. 7, the power supply voltage V DD + 10V, and the power supply voltage V SS is -6V, 0V- + 10V input voltage Vm of
このグラフは、インバータ回路ユニット120に入力されている入力電圧Vmのレベルがマイナス側にシフトされていること、および、出力電圧VOUTが適切なインバータ出力を有しているので、当該デジタル回路100が適切に駆動していることが示されている。
This graph shows that the level of the input voltage Vm input to the
以上のように、本実施形態のデジタル回路100は、インバータ回路ユニット120におけるFET(具体的には、第3n型FET121)が適切に駆動する範囲に入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型FETをインバータ回路ユニット120に用いたとしても、入力電圧の変化に基づいて的確な出力を得ることができる。
As described above, the
したがって、本実施形態のデジタル回路100は、全てのFETをディプレッション型にて構成することができるので、同一プロセスにて簡易に製造可能であるとともに、高速駆動が可能でかつ良好な出力特性を得ることができる。
Therefore, the
特に、本実施形態のデジタル回路100は、印刷などの低温によって生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能であり、すべてのFETにディプレッション型でかつn型FETを用いることによってプロセスを更に簡略化することができる。
In particular, the
また、本実施形態のデジタル回路100は、インバータ回路ユニット120におけるFET(具体的には、第4n型FET122)のゲートとソースを短絡することによって当該トランジスタのオン抵抗を高抵抗にすることができるので、この高抵抗のオン抵抗に基づいて出力端子20の電位を決定することができる。
Further, the
すなわち、本実施形態のデジタル回路100は、第3n型FETのオン抵抗が基準電圧の負荷を調整する第4nFETより極めて低くなり、デジタル回路100の出力は、第3トランジスタが駆動状態に切り替わった際に、HighレベルからLowレベルに急峻するので、良好な出力特性を得ることができる。
That is, in the
なお、本実施形態のレベルシフト回路ユニットにおける第2FET112のトランジスタサイズを変更することによってデジタル回路100の出力特性を調整することができる。
Note that the output characteristics of the
例えば、図8に示すように、本実施形態において、第2FET112のチャンネルを、(A)50μmの幅と10μmの長さ、(B)100μmの幅と10μm(C)150μmの幅と10μmの長さに設定した場合には、それぞれのグラフに示されるような特性を得ることができるようになっている。 For example, as shown in FIG. 8, in this embodiment, the channel of the second FET 112 is (A) 50 μm wide and 10 μm long, (B) 100 μm wide, 10 μm (C) 150 μm wide, and 10 μm long. When set to this value, the characteristics shown in the respective graphs can be obtained.
次に、図9〜図12の各図を用いて本実施形態のデジタル回路100の変形例について説明する。
Next, a modified example of the
なお、図9は、第1実施形態におけるデジタル回路100のブロック図のその他の例(I)であり、図10は、図9に示すデジタル回路100における入出力電圧の特性を示すグラフである。
FIG. 9 is another example (I) of the block diagram of the
また、図11は、第1実施形態におけるデジタル回路100において、電源電圧VSSが変化した際のレベルシフト回路ユニット110における電圧の入出力特性を示す図であり、図12は、第1実施形態におけるデジタル回路100のブロック図のその他の例(II)である。
FIG. 11 is a diagram showing the input / output characteristics of the voltage in the level
本実施形態のデジタル回路100は、インバータ回路ユニット120におけるFET、具体的には、第4n型FET123のゲートをそのソースに接続するようになっているが、図9に示すように、当該ゲートをドレインに接続してもよい。
In the
この場合であっても、デジタル回路100は、図10に示すように、良好な出力特性を有している。ただし、この場合には、第3n型FET121は、150μmの幅と、10μmの長さを有するチャンネルを備えているとともに、第4n型FET123は、10μmの幅と、10μmの長さを有するチャンネルを備えている。
Even in this case, the
また、本実施形態においては、電源電圧VSSが−6Vに設定されているが、例えば、0V、−5V、−10Vおよび−15Vの各電圧に設定されていてもよい。 Further, in this embodiment, the power supply voltage V SS is set to -6 V, for example, 0V, -5V, may be set to the voltage of -10V and -15V.
すなわち、本実施形態のデジタル回路100は、図11に示すように、第2n型FET112のソースに印加される電源電圧VSSの電圧値に基づいて、レベルシフト回路ユニット110における入出力特性が変わるので、入力電圧、電源電圧VDD並びに第1n型FET111および第2n型FET112の電圧特性に基づいて電源電圧VSSを調整するようにしてもよい。
That is, the
さらに、本実施形態において、電源電圧VSSが第2n型FET112のソースに直接的に印加されるようになっているが、図12に示すように、電源電圧VSSと当該ソースとの間に複数の抵抗器R1、R2を接続し、当該レベルシフト回路ユニット110が生成された後に、生成後のレベルシフト回路ユニット110の特性に基づいて、抵抗器R1、R2における接続を変更して電源電圧VSSを調整、すなわち、抵抗器R1、R2を間引くことによって電源電圧VSSを調整するようにしてもよい。
Further, in the present embodiment, although the power supply voltage V SS is adapted to be directly applied to the source of the 2n-type FET 112, as shown in FIG. 12, between the power supply voltage V SS and the source After the plurality of resistors R1 and R2 are connected and the level
[第2実施形態]
次に、図13を用いて本発明に係る電子回路(デジタル回路)の第2実施形態について説明する。
[Second Embodiment]
Next, a second embodiment of the electronic circuit (digital circuit) according to the present invention will be described with reference to FIG.
本実施形態のデジタル回路は、N入力(Nは「0」を含まない自然数)1出力の否定論理積出力を行うNAND回路であって、第1実施形態におけるレベルシフト回路ユニットが各入力毎に設けられているとともに、インバータ回路ユニットに代えてNAND回路ユニットが設けられている点に特徴がある。 The digital circuit of the present embodiment is a NAND circuit that performs a NAND operation of N inputs (N is a natural number not including “0”) 1 output, and the level shift circuit unit in the first embodiment is provided for each input. There is a feature that a NAND circuit unit is provided instead of the inverter circuit unit.
また、本実施形態のNAND回路ユニットは、第1実施形態の第3n型FETが複数でかつ第4n型FETのソースとグラウンド基準電位との間に直列に配設されている点の他の構成については、第1実施形態のインバータ回路ユニットと同一の構成を有している。 In addition, the NAND circuit unit of the present embodiment has another configuration in which a plurality of the third n-type FETs of the first embodiment are arranged in series between the source of the fourth n-type FET and the ground reference potential. Has the same configuration as the inverter circuit unit of the first embodiment.
なお、本実施形態においては、第1実施形態と同一の部材については、同一の番号を付してその説明を省略する。 In the present embodiment, the same members as those in the first embodiment are denoted by the same reference numerals and description thereof is omitted.
次に、図13を用いて本実施形態のデジタル回路(NAND回路)200の構成について説明する。なお、図13は、本実施形態におけるデジタル回路(NAND回路)200の構成を示すブロック図である。 Next, the configuration of the digital circuit (NAND circuit) 200 of this embodiment will be described with reference to FIG. FIG. 13 is a block diagram showing the configuration of the digital circuit (NAND circuit) 200 in this embodiment.
本実施形態のデジタル回路200は、図13に示すように、例えば3入力1出力の否定論理積出力を行うNAND回路であって、各入力に設けられた第1レベルシフト回路ユニット110−1、第2レベルシフト回路ユニット110−2および第3レベルシフト回路ユニット110−3と、レベルがシフトされた各入力電圧に基づいて否定論理積出力の演算を行うNAND回路ユニット130と、から構成される。
As shown in FIG. 13, the
各第1、第2および第3レベルシフト回路ユニット110は、第1実施形態と同様に、第1入力端子10−1、第2入力端子10−2および第3入力端子10−3のそれぞれを介して入力された各入力電圧の入力レベルをマイナス側にシフトさせてNAND回路ユニット130に出力するようになっている。
As in the first embodiment, each of the first, second, and third level
また、各第1、第2および第3レベルシフト回路ユニット110は、第1実施形態と同様に、それぞれ、同一プロセスにて作製可能な第1n型FET111および第2n型FET112の2つのn型FETから構成される。
Each of the first, second, and third level
NAND回路ユニット130は、第1、第2および第3レベルシフト回路ユニット110から出力された各電圧に基づいて3入力の入力電圧に基づく否定論理積の演算結果を出力端子20に出力するようになっている。
The
また、NAND回路ユニット130は、各入力に対応した3個の第3n型FET121と、電源電圧VDDの負荷を調整するための単一の第4n型FET122と、を有している。
The
各第3n型FET121は、第4n型FET122のソースとグラウンド基準電位との間に直列に配設されている。
Each third n-type FET 121 is arranged in series between the source of the fourth n-
また、この各第3n型FET121は、各レベルシフト回路ユニット110の出力にそれぞれ接続されるゲートを有し、各レベルシフト回路ユニット110から出力された出力電圧に基づいて対応するドレイン−ソース間を通電するようになっている。
Each of the third n-type FETs 121 has a gate connected to the output of each level
第4n型FET122は、ゲートと、当該ゲートと短絡接続されるとともに出力端子20および一の第3n型FET121のドレインに接続されるソースと、電源電圧VDDが基準電圧として印加されるドレインと、を有し、この電源電圧VDDの電圧の負荷を調整するために用いられている。
The fourth n-
以上のように、本実施形態のデジタル回路200は、インバータ回路ユニット120における各FET(具体的には、各第3n型FET121)が適切に駆動する範囲に入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型トランジスタをNAND回路ユニット130に用いたとしても、入力電圧の変化に基づいて的確な論理出力を得ることができる。
As described above, the
したがって、本実施形態のデジタル回路200は、全てのFETをディプレッション型にて構成することができるので、同一プロセスにて簡易に製造可能であるとともに、高速駆動が可能でかつ良好な出力特性を得ることができる。
Therefore, since the
特に、本実施形態のデジタル回路200は、印刷などの低温によって生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能であり、すべてのFETにディプレッション型でかつn型FETを用いることによってプロセスを更に簡略化することができる。
In particular, the
また、本実施形態のデジタル回路200は、インバータ回路ユニット120におけるFET(具体的には、第4n型FET122)のゲートとソースを短絡することによって当該トランジスタのオン抵抗を高抵抗にすることができるので、この高抵抗のオン抵抗に基づいて出力端子20の電位を決定することができる。
Further, the
すなわち、本実施形態のデジタル回路200は、各第3n型FETのオン抵抗が基準電圧の負荷を調整する第4nFETより極めて低くなり、デジタル回路200の出力は、全ての第3トランジスタが駆動状態に切り替わった際に、HighレベルからLowレベルに急峻するので、良好な出力特性を得ることができる。
That is, in the
なお、本実施形態のデジタル回路200は、NAND回路ユニット130におけるFET、具体的には、第4n型FET122のゲートをそのソースに接続するようになっているが、第1実施形態と同様に、当該ゲートをドレインに接続してもよい。
Note that the
[第3実施形態]
次に、図14を用いて本発明に係る電子回路(デジタル回路)の第3実施形態について説明する。
[Third Embodiment]
Next, a third embodiment of the electronic circuit (digital circuit) according to the present invention will be described with reference to FIG.
本実施形態のデジタル回路は、N入力(Nは「0」を含まない自然数)1出力の否定論理和出力を行うNOR回路であって、第1実施形態におけるレベルシフト回路ユニットが各入力毎に設けられているとともに、インバータ回路ユニットに代えてNOR回路ユニットが設けられている点に特徴がある。 The digital circuit of the present embodiment is a NOR circuit that performs a negative OR output of N inputs (N is a natural number not including “0”) 1 output, and the level shift circuit unit in the first embodiment is provided for each input. It is characterized in that a NOR circuit unit is provided instead of the inverter circuit unit.
なお、本実施形態のNOR回路ユニットは、第1実施形態の第3n型FET121が複数でかつ第4n型FET122のソースとグラウンド基準電位との間に並列に配設されている点の他の構成については第1実施形態のインバータ回路ユニット120と同一の構成を有している。
The NOR circuit unit according to the present embodiment has another configuration in which a plurality of third n-type FETs 121 according to the first embodiment are provided in parallel between the source of the fourth n-
また、本実施形態においては、第1実施形態と同一の部材については、同一の番号を付してその説明を省略する。 In the present embodiment, the same members as those in the first embodiment are denoted by the same reference numerals and description thereof is omitted.
次に、図14を用いて本実施形態のデジタル回路(NOR回路)300の構成について説明する。なお、図14は、本実施形態におけるデジタル回路(NOR回路)300の構成を示すブロック図である。 Next, the configuration of the digital circuit (NOR circuit) 300 of this embodiment will be described with reference to FIG. FIG. 14 is a block diagram showing the configuration of the digital circuit (NOR circuit) 300 in this embodiment.
本実施形態のデジタル回路300は、図14に示すように、例えば3入力1出力の否定論理和出力を行うNOR回路であって、各入力に設けられた第1レベルシフト回路ユニット110−1、第2レベルシフト回路ユニット110−2および第3レベルシフト回路ユニット110−3と、レベルがシフトされた入力電圧に基づいて否定論理積出力の演算を行うNOR回路ユニット140と、から構成される。
As shown in FIG. 14, the digital circuit 300 according to the present embodiment is a NOR circuit that performs, for example, a three-input one-output NAND operation, and includes a first level shift circuit unit 110-1 provided at each input, The circuit includes a second level shift circuit unit 110-2 and a third level shift circuit unit 110-3, and a NOR
各第1、第2および第3レベルシフト回路ユニット110は、第1実施形態と同様に、第1入力端子10、第2入力端子10および第3入力端子10のそれぞれを介して入力された各入力電圧の入力レベルをマイナス側にシフトさせてNOR回路ユニット140に出力するようになっている。
Each of the first, second, and third level
また、各第1、第2および第3レベルシフト回路ユニット110は、第1実施形態と同様に、それぞれ、同一プロセスにて作製可能な第1n型FET111および第2n型FET112の2つのn型FETから構成される。
Each of the first, second, and third level
NOR回路ユニット140は、第1、第2および第3レベルシフト回路ユニット110から出力された各電圧に基づいて3入力の入力電圧に基づく否定論理和の演算結果を出力端子20に出力するようになっている。
The NOR
また、このNOR回路ユニット140は、各入力に対応した3個の第3n型FET121と、電源電圧VDDの負荷を調整するための単一の第4n型FET122と、を有している。
The NOR
各第3n型FET121は、第4n型FET122のソースとグラウンド基準電位との間に並列に配設されている。
Each third n-type FET 121 is disposed in parallel between the source of the fourth n-
また、この各第3n型FET121は、各レベルシフト回路ユニット110の出力にそれぞれ接続されるゲートを有し、各レベルシフト回路ユニット110から出力された出力電圧に基づいて出力端子20とグラインド接地間を短絡するようになっている。
Each of the third n-type FETs 121 has a gate connected to the output of each level
また、第4n型FET122は、ゲートと、当該ゲートと短絡接続されるとともに出力端子20および各第3n型FET121のドレインに接続されるソースと、電源電圧VDDが基準電圧として印加されるドレインと、を有し、この電源電圧VDDの電圧の負荷を調整するために用いられている。
The fourth n-
以上のように、本実施形態のデジタル回路300は、NOR回路ユニット140における各FET(具体的には、各第3n型FET121)が適切に駆動する範囲に入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型トランジスタをNOR回路ユニット140に用いたとしても、入力電圧の変化に基づいて的確な論理出力を得ることができる。
As described above, the digital circuit 300 according to the present embodiment can shift the voltage level of the input voltage to a range in which each FET (specifically, each third n-type FET 121) in the NOR
したがって、本実施形態のデジタル回路300は、全てのFETをディプレッション型にて構成することができるので、同一プロセスにて簡易に製造可能であるとともに、高速駆動が可能でかつ良好な出力特性を得ることができる。 Therefore, the digital circuit 300 of the present embodiment can be configured with a depletion type of all the FETs, so that it can be easily manufactured in the same process, can be driven at high speed, and has good output characteristics. be able to.
特に、本実施形態のデジタル回路300は、印刷などの低温によって生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能であり、すべてのFETにディプレッション型でかつn型FETを用いることによってプロセスを更に簡略化することができる。 In particular, the digital circuit 300 according to the present embodiment can be driven at high speed even when it is generated at a low temperature such as printing, and can obtain good output characteristics. The process can be further simplified by using an n-type FET.
また、本実施形態のデジタル回路300は、インバータ回路ユニット120におけるFET(具体的には、第4n型FET122)のゲートとソースを短絡することによって当該トランジスタのオン抵抗を高抵抗にすることができるので、この高抵抗のオン抵抗に基づいて出力端子20の電位を決定することができる。
すなわち、本実施形態のデジタル回路300は、各第3n型FETのオン抵抗が基準電圧の負荷を調整する第4nFETより極めて低くなり、デジタル回路300の出力は、各第3トランジスタが駆動状態に切り替わった際に、HighレベルからLowレベルに急峻するので、良好な出力特性を得ることができる。
Further, the digital circuit 300 of the present embodiment can increase the on-resistance of the transistor by short-circuiting the gate and the source of the FET (specifically, the fourth n-type FET 122) in the
That is, in the digital circuit 300 of this embodiment, the on-resistance of each third n-type FET is extremely lower than that of the fourth nFET that adjusts the load of the reference voltage, and the output of the digital circuit 300 is switched to the driving state of each third transistor. In this case, the output level is steep from the high level to the low level, so that excellent output characteristics can be obtained.
なお、本実施形態のデジタル回路300は、NOR回路ユニット140におけるFET、具体的には、第4n型FET122のゲートをそのソースに接続するようになっているが、第1実施形態と同様に、当該ゲートをドレインに接続してもよい。
Note that the digital circuit 300 of the present embodiment is configured to connect the FET of the NOR
[第4実施形態]
次に、図15および図16の各図を用いて本発明に係るリングオシレータの実施形態(第4実施形態)について説明する。
[Fourth Embodiment]
Next, an embodiment (fourth embodiment) of the ring oscillator according to the present invention will be described with reference to FIGS. 15 and 16.
本実施形態のリングオシレータは、第1実施形態におけるデジタル回路を直列に複数接続することによって構成されている点に特徴があり、各デジタル回路においては第1実施形態と同様の構成を有している。 The ring oscillator of the present embodiment is characterized in that it is configured by connecting a plurality of digital circuits in the first embodiment in series, and each digital circuit has the same configuration as that of the first embodiment. Yes.
なお、本実施形態においては、第1実施形態と同一の部材については、同一の番号を付してその説明を省略する。 In the present embodiment, the same members as those in the first embodiment are denoted by the same reference numerals and description thereof is omitted.
次に、図15および図16を用いて本実施形態のリングオシレータの構成について説明する。 Next, the configuration of the ring oscillator of this embodiment will be described with reference to FIGS. 15 and 16.
なお、図15は、本実施形態におけるリングオシレータ(9段)の構成を示すブロック図であり、図16(a)、(b)および(c)は、5段、7段および9段の複数のデジタル回路(インバータ回路)を接続することによって構成されたリングオシレータの出力特性を示すグラフである。 FIG. 15 is a block diagram showing the configuration of the ring oscillator (9 stages) in this embodiment, and FIGS. 16 (a), (b) and (c) are a plurality of stages of 5, 7, and 9 stages. It is a graph which shows the output characteristic of the ring oscillator comprised by connecting this digital circuit (inverter circuit).
本実施形態のリングオシレータ400回路は、図15に示すように、直列接続された奇数のデジタル回路100から構成される発信回路部410と、バッファ回路部420と、から構成される。
As shown in FIG. 15, the ring oscillator 400 circuit of the present embodiment includes a transmission circuit unit 410 configured by an odd number of
発信回路部410は、例えば、9個の奇数のデジタル回路100が直列に接続されることによって構成されているとともに、最終段に直列接続されているデジタル回路100−9の出力が先頭にあるデジタル回路100−1の入力に帰還されるようになっている。
The transmission circuit unit 410 is configured by, for example, nine odd-numbered
特に、本実施形態の各デジタル回路100には、リングオシレータ400に入力されたまたは前段のデジタル回路100から出力された電圧が入力されるとともに、最終段に直列接続されたデジタル回路100−9は、その出力を先頭のデジタル回路100−1およびバッファ回路部420に出力するようになっている。
In particular, each
なお、本実施形態のリングオシレータ400は、5段または7段など奇数個のデジタル回路100が直列に接続されていればよい。
Note that the ring oscillator 400 of the present embodiment only needs to connect an odd number of
バッファ回路部420は、基本的には、第1実施形態と同様のデジタル回路100から構成されている。ただし、本実施形態のバッファ回路部420の各FETは、チャンネル幅について、第1実施形態のデジタル回路100の各FETよりも10倍程度の大きな値を有している。
The buffer circuit unit 420 basically includes the
なお、本実施形態のバッファ回路のFETは、第1実施形態のデジタル回路100の各FETのチャンネル幅よりも10倍程度の値を有することを必須要件としているが、基本的には、当該FETの各値が第1実施形態のデジタル回路100の各FETのチャンネル幅よりも2倍以上あれば、本実施形態のリングオシレータ400を実施することができる。
Note that the FET of the buffer circuit of the present embodiment is required to have a value about 10 times the channel width of each FET of the
このように、本実施形態では、適切に駆動されたディプレッション型の各n型FETから構成されるインバータ回路を直列に多段接続することによってリングオシレータ400を構成するようになっている。 As described above, in the present embodiment, the ring oscillator 400 is configured by connecting in series a plurality of inverter circuits each composed of an appropriately driven depletion type n-type FET.
なお、図16(a)は、5段のインバータ回路100を接続することによって構成されたリングオシレータ400の出力特性を示すグラフ、図16(b)は、7段のインバータ回路100を接続することによって構成されたリングオシレータ400の出力特性を示すグラフ、および、図16(c)は、9段のインバータ回路100を接続することによって構成されたリングオシレータ400の出力特性を示すグラフである。
16A is a graph showing the output characteristics of the ring oscillator 400 configured by connecting the five-
また、図16(a)、(b)および(c)のそれぞれの図は、リングオシレータ400の出力特性(A)と先頭のインバータ回路に帰還される信号の出力特性(B)を示している。 Each of FIGS. 16A, 16B, and 16C shows the output characteristic (A) of the ring oscillator 400 and the output characteristic (B) of the signal fed back to the leading inverter circuit. .
何れのリングオシレータ400であっても、HighとLowのレベルを上下するパルス波形が的確に出力されているので、本実施形態のリングオシレータが適切に駆動されていることが示されている。 In any ring oscillator 400, since the pulse waveforms that raise and lower the High and Low levels are accurately output, it is indicated that the ring oscillator of this embodiment is driven appropriately.
以上のように、本実施形態のリングオシレータ400は、各デジタル回路100におけるインバータ回路ユニット120のFETが適切に駆動する範囲に各インバータ回路ユニット120に入力される入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型FETをインバータ回路ユニット120に用いたとしても、入力電圧の変化に基づいて的確な論理出力を得ることができる。
As described above, the ring oscillator 400 of the present embodiment shifts the voltage level of the input voltage input to each
したがって、本実施形態のリングオシレータ400は、印刷などによって低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることができる。 Therefore, the ring oscillator 400 according to the present embodiment can be driven at high speed and can have good output characteristics even when generated at a low temperature by printing or the like.
[第5実施形態]
次に、図17および図18の各図を用いて本発明に係るフリップフロップ回路の実施形態(第5実施形態)について説明する。
[Fifth Embodiment]
Next, an embodiment (fifth embodiment) of a flip-flop circuit according to the present invention will be described with reference to FIGS.
本実施形態のフリップフロップ回路は、D型フリップフロップ回路であって、第1実施形態の複数のインバータ回路と第4実施形態における複数のNOR回路によって構成されている点に特徴があり、その他の構成は、第1実施形態または第4実施形態と同様の構成を有している。 The flip-flop circuit of this embodiment is a D-type flip-flop circuit, and is characterized by being configured by a plurality of inverter circuits of the first embodiment and a plurality of NOR circuits of the fourth embodiment. The configuration is the same as that of the first embodiment or the fourth embodiment.
なお、本実施形態においては、第1実施形態または第4実施形態と同一の部材については、同一の番号を付してその説明を省略する。 In the present embodiment, the same members as those in the first embodiment or the fourth embodiment are denoted by the same reference numerals and the description thereof is omitted.
次に、図17および図18を用いて本実施形態のD型フリップフロップ回路の構成について説明する。 Next, the configuration of the D-type flip-flop circuit of this embodiment will be described with reference to FIGS. 17 and 18.
なお、図17は、本実施形態におけるD型フリップフロップ回路の構成を示すブロック図であり、図18は、本実施形態のD型フリップフロップ回路の入出力特性を示すグラフである。 FIG. 17 is a block diagram showing the configuration of the D-type flip-flop circuit in this embodiment, and FIG. 18 is a graph showing the input / output characteristics of the D-type flip-flop circuit in this embodiment.
本実施形態のD型フリップフロップ回路500は、図17に示すように、6つの3入力のNOR回路300と、各入力および出力に設けられた4つのインバータ回路100と、から構成される。
As shown in FIG. 17, the D-type flip-flop circuit 500 of the present embodiment includes six three-input NOR circuits 300 and four
第1インバータ回路100−1には、第1外部入力端子TI−1を介してフリップフロップ回路におけるデータとしての電圧が入力されるようになっており、この第1インバータ回路100−1は、その出力を第3NOR回路300−3に出力するようになっている。 A voltage as data in the flip-flop circuit is input to the first inverter circuit 100-1 via the first external input terminal TI-1, and the first inverter circuit 100-1 The output is output to the third NOR circuit 300-3.
第2インバータ回路100−2には、第2外部入力端子TI−2を介してフリップフロップ回路における同期信号として電圧が入力されるようになっており、この第2インバータ回路100−2は、その出力を第2NOR回路300−2に出力するようになっている。 A voltage is input to the second inverter circuit 100-2 as a synchronization signal in the flip-flop circuit via the second external input terminal TI-2, and the second inverter circuit 100-2 The output is output to the second NOR circuit 300-2.
第3インバータ回路100−3には、第3外部入力端子T−3を介してフリップフロップ回路におけるリセット信号としての電圧が入力されるようになっており、この第3インバータ回路100−3は、その出力を第1NOR回路300−1に出力するようになっている。 The voltage as a reset signal in the flip-flop circuit is input to the third inverter circuit 100-3 via the third external input terminal T-3. The third inverter circuit 100-3 The output is output to the first NOR circuit 300-1.
第1NOR回路300−1には、第1入力用インバータ回路100−1と、第3入力用インバータ回路100−3と、第2NOR回路300−2と、の出力が入力されるようになっている。 The output of the first input inverter circuit 100-1, the third input inverter circuit 100-3, and the second NOR circuit 300-2 is input to the first NOR circuit 300-1. .
また、この第1NOR回路300−1は、第2NOR回路300−2に論理演算の結果を出力するようになっている。 The first NOR circuit 300-1 outputs the result of the logical operation to the second NOR circuit 300-2.
第2NOR回路300−2には、第2入力用インバータ回路100−2と、第1NOR回路300−1と、第3NOR回路300−3との出力が入力されるようになっている。 The output of the second input inverter circuit 100-2, the first NOR circuit 300-1, and the third NOR circuit 300-3 is input to the second NOR circuit 300-2.
また、この第2NOR回路300−2は、第6NOR回路300−6と、第1NOR回路300−1と、に論理演算の結果を出力するようになっている。 The second NOR circuit 300-2 outputs the result of the logical operation to the sixth NOR circuit 300-6 and the first NOR circuit 300-1.
第3NOR回路300−3には、第3入力用インバータ回路100−3と、第2入力用インバータ回路100−2と、第4NOR回路300−4と、の出力が入力されるようになっている。 The output of the third input inverter circuit 100-3, the second input inverter circuit 100-2, and the fourth NOR circuit 300-4 is input to the third NOR circuit 300-3. .
また、この第3NOR回路300−3は、第2NOR回路300−2と、第4NOR回路300−4と、に論理演算の結果を出力するようになっている。 The third NOR circuit 300-3 outputs the result of the logical operation to the second NOR circuit 300-2 and the fourth NOR circuit 300-4.
第4NOR回路300−4は、グランドに接地される入力端子を有するとともに、第4NOR回路300−5には、第1NOR回路300−1と、第3NOR回路300−3との出力が入力されるようになっている。 The fourth NOR circuit 300-4 has an input terminal grounded to the ground, and the fourth NOR circuit 300-5 receives the outputs of the first NOR circuit 300-1 and the third NOR circuit 300-3. It has become.
また、この第4NOR回路300−4は、第3NOR回路300−3に論理演算の結果を出力するようになっている。 Further, the fourth NOR circuit 300-4 outputs the result of the logical operation to the third NOR circuit 300-3.
第5NOR回路300−5は、グランドに接地される入力端子を有するとともに、第5NOR回路300−5には、第3NOR回路300−3と、第6NOR回路300−6との出力が入力されるようになっている。 The fifth NOR circuit 300-5 has an input terminal grounded to the ground, and the fifth NOR circuit 300-5 receives the outputs of the third NOR circuit 300-3 and the sixth NOR circuit 300-6. It has become.
また、この第5NOR回路300−5は、第6NOR回路300−6に論理演算の結果を出力するようになっている。 The fifth NOR circuit 300-5 outputs the result of the logical operation to the sixth NOR circuit 300-6.
第6NOR回路300−6には、第3インバータ回路100−3と、第2NOR回路300−2と、第5NOR回路300−5と、の出力が入力されるようになっている。 The sixth NOR circuit 300-6 receives the outputs of the third inverter circuit 100-3, the second NOR circuit 300-2, and the fifth NOR circuit 300-5.
また、この第6NOR回路300−6は、第5NOR回路300−5と、出力用インバータ回路100−4に論理演算の結果を出力するようになっている。 The sixth NOR circuit 300-6 outputs the result of the logical operation to the fifth NOR circuit 300-5 and the output inverter circuit 100-4.
出力インバータ回路100−4には、第6NOR回路300−6からの出力が入力されるようになっており、この出力インバータ回路100−4は、その出力を外部出力端子TOを介して外部に出力するようになっている。 The output from the sixth NOR circuit 300-6 is input to the output inverter circuit 100-4. The output inverter circuit 100-4 outputs the output to the outside via the external output terminal TO. It is supposed to be.
このように、本実施形態では、各インバータ回路100及び各NOR回路300をディプレッション型の各n型FETによって構成するために、各インバータ回路100及び各NOR回路300の入力電圧の電圧レベルをシフトさせて各インバータ回路100内のインバータ回路ユニット120または各NOR回路300内のNOR回路ユニット140への入力電圧の電圧レベルを下げることができるようになっている。
As described above, in this embodiment, in order to configure each
なお、図18(a)は、同期信号のパルスを示すグラフ、図18(b)は、データのパルスを示すグラフ、図18(c)は、リセット信号のパルスを示すグラフ、および、図18(d)は、出力パルスとインバータ回路に入力されるパルスを示すグラフであり、本実施形態のD型フリップフロップ回路500が適切に駆動していることが示されている。 18A is a graph showing a pulse of a synchronization signal, FIG. 18B is a graph showing a pulse of data, FIG. 18C is a graph showing a pulse of a reset signal, and FIG. (D) is a graph showing an output pulse and a pulse input to the inverter circuit, and shows that the D-type flip-flop circuit 500 of the present embodiment is appropriately driven.
以上のように、本実施形態のD型フリップフロップ回路500は、各インバータ回路100および各NOR回路300におけるインバータ回路ユニット120およびNOR回路ユニット140のFETが適切に駆動する範囲に入力される入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型FETをインバータ回路ユニット120およびNOR回路ユニット140に用いたとしても、入力電圧の変化に基づいて的確な論理出力を得ることができる。
As described above, the D-type flip-flop circuit 500 of the present embodiment has an input voltage that is input within a range in which the FETs of the
したがって、本実施形態のD型フリップフロップ回路500は、印刷などによって低温で生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることできる。 Therefore, the D-type flip-flop circuit 500 of the present embodiment can be driven at high speed and can obtain good output characteristics even when generated at a low temperature by printing or the like.
なお、本実施形態のD型フリップフロップ回路500は、インバータ回路100とNOR回路300によって構成されているが、勿論、第2実施形態のNAN100回路を用いて構成するようにしてもよい。
The D-type flip-flop circuit 500 of the present embodiment is configured by the
[第6実施形態]
次に、図19を用いて本発明に係る増幅回路を構成する電子回路(アナログ回路)の第6実施形態について説明する。
[Sixth Embodiment]
Next, a sixth embodiment of an electronic circuit (analog circuit) constituting the amplifier circuit according to the present invention will be described with reference to FIG.
本実施形態の増幅回路は、第1実施形態においてインバータ回路100における第4n型FET122を抵抗器に変更している点およびデジタルパルスが入力される点に代えてアナログ信号(電圧)が入力される点に特徴があり、その他の構成は、第1実施形態と同様の構成を有している。
In the amplifier circuit of this embodiment, an analog signal (voltage) is input instead of the point that the fourth n-
例えば、本実施形態の増幅回路は、例えば、オペアンプにおける差動増幅回路の後段に接続されるソース接地増幅回路であって、差動増幅された信号の信号レベルを増幅するようになっている。 For example, the amplifier circuit according to the present embodiment is a source-grounded amplifier circuit connected to a subsequent stage of a differential amplifier circuit in an operational amplifier, for example, and amplifies the signal level of the differentially amplified signal.
なお、本実施形態においては、第1実施形態と同一の部材については、同一の番号を付してその説明を省略する。 In the present embodiment, the same members as those in the first embodiment are denoted by the same reference numerals and description thereof is omitted.
次に、図19を用いて本実施形態の増幅回路(ソース接地増幅回路)の構成について説明する。なお、図19は、本実施形態における増幅回路(ソース接地増幅回路)の構成を示すブロック図である。 Next, the configuration of the amplifier circuit (source grounded amplifier circuit) of this embodiment will be described with reference to FIG. FIG. 19 is a block diagram showing the configuration of the amplifier circuit (source grounded amplifier circuit) in this embodiment.
本実施形態のアナログ回路600は、図19に示すように、例えば、オペアンプの増幅部分に用いられるソース接地増幅回路であって、オペアンプの作動増幅回路から出力された電圧が入力されるレベルシフト回路ユニット110と、レベルがシフトされた入力電圧に基づいて反転増幅を行う増幅回路ユニット610と、から構成される。
As shown in FIG. 19, the analog circuit 600 of the present embodiment is, for example, a grounded source amplifier circuit used in an amplification part of an operational amplifier, and a level shift circuit to which a voltage output from an operational amplifier circuit of the operational amplifier is input The
レベルシフト回路ユニット110は、第1実施形態と同様に、入力端子10を介して入力された各入力電圧の入力レベルをマイナス側にシフトさせて増幅回路ユニット610に出力するようになっている。
As in the first embodiment, the level
本実施形態の増幅回路ユニット610は、レベルシフト回路ユニット110における第1n型FET111および第2n型FET112と同一プロセスにて作製可能な第3n型FET611および増幅回路用抵抗器612から構成される。
The amplifier circuit unit 610 of this embodiment includes a third n-type FET 611 and an amplifier circuit resistor 612 that can be manufactured in the same process as the first n-type FET 111 and the second n-type FET 112 in the level
第3n型FET611は、第1n型FET111および第2n型FET112と同様に、ディプレッションタイプのFETであって、ポリシリコンTFT、酸化物TFTまたは有機トランジスタによって構成される。 Similar to the first n-type FET 111 and the second n-type FET 112, the third n-type FET 611 is a depletion type FET, and is configured by a polysilicon TFT, an oxide TFT, or an organic transistor.
この第3n型FET611は、レベルシフト回路ユニット110から出力された電圧が印加されるゲートと、出力端子20に接続されるドレインと、グランドに接地されるソースと、から構成される。
The third n-type FET 611 includes a gate to which the voltage output from the level
また、増幅回路用抵抗器612は、n型拡散抵抗から構成されるとともに、電源電圧VDDと出力端子20間に接続される。
The amplifier circuit resistor 612 is composed of an n-type diffused resistor and is connected between the power supply voltage V DD and the
以上のように、本実施形態のアナログ回路600は、増幅回路ユニット610におけるFET(具体的には、第3n型FET611)が適切に駆動する範囲に入力電圧の電圧レベルをシフトすることができるので、ゲートにおけるしきい値電圧がマイナスとなるディプレッション型トランジスタを増幅回路ユニット610に用いたとしても、入力電圧の変化に基づいて的確な増幅を行うことができる。 As described above, the analog circuit 600 of the present embodiment can shift the voltage level of the input voltage to a range in which the FET (specifically, the third n-type FET 611) in the amplifier circuit unit 610 is appropriately driven. Even if a depletion type transistor having a negative threshold voltage at the gate is used for the amplifier circuit unit 610, accurate amplification can be performed based on a change in the input voltage.
したがって、本実施形態のアナログ回路600は、全てのFETをディプレッション型にて構成することができるので、同一プロセスにて簡易に製造可能であるとともに、高速駆動が可能でかつ良好な出力特性を得ることができる。 Therefore, the analog circuit 600 of the present embodiment can be configured with a depletion type of all FETs, so that it can be easily manufactured in the same process, can be driven at high speed, and has good output characteristics. be able to.
特に、本実施形態アナログ回路600は、印刷などの低温によって生成された場合であっても高速駆動が可能でかつ良好な出力特性を得ることが可能であり、すべてのFETにディプレッション型でかつn型FETを用いることによってプロセスを更に簡略化することができる。 In particular, the analog circuit 600 of the present embodiment can be driven at high speed and can have good output characteristics even when generated by a low temperature such as printing, and is depletion type for all FETs and n The process can be further simplified by using a type FET.
なお、本実施形態のレベルシフト回路ユニット110は、第2n型FET112のゲートをそのドレインに短絡接続しているが、この第2n型FET112のゲートを外部に接続された第2の入力端子10に接続するようにしてもよい。
In the level
例えば、本実施形態のアナログ回路がオペアンプに用いる増幅回路の場合には、外部の任意の電源電圧に接続するようにしてもよい。 For example, when the analog circuit of the present embodiment is an amplifier circuit used for an operational amplifier, it may be connected to an arbitrary external power supply voltage.
この場合には、任意の電源電圧に接続されたトランジスタ自体、すなわち、本実施形態であれば、第1n型FETが可変抵抗としても機能するので、電源電圧VSSを可変することなく増幅回路ユニット610の第3型FET611のゲートに入力される電圧を調整することができる。 In this case, the transistor itself, which is connected to any supply voltage, i.e., if the present embodiment, since the 1n-type FET acts as a variable resistor, the amplifier circuit unit without varying the supply voltage V SS The voltage input to the gate of the third-type FET 611 of 610 can be adjusted.
R1、R2 … 抵抗器
TI … 外部入力端子
TO … 外部出力端子
10 … 入力端子
20 … 出力端子
100 … デジタル回路(インバータ回路)
110 … レベルシフト回路ユニット
111 … 第1n型FET
112 … 第2n型FET
120 … インバータ回路
121 … 第3n型FET
122、123 … 第4n型FET
130 … NAND回路ユニット
140 … NOR回路ユニット
200 … デジタル回路(NAND回路)
300 … デジタル回路(NOR回路)
400 … リングオシレータ
410 … 発信回路部
420 … バッファ回路部
500 … D型フリップフロップ回路
600 … アナログ回路(増幅回路)
R1, R2 ... Resistor TI ... External input terminal TO ...
110 ... Level shift circuit unit 111 ... 1st n-type FET
112 ... 2nd n-type FET
120: Inverter circuit 121: Third n-type FET
122, 123 ... 4th n-type FET
130 ...
300 ... Digital circuit (NOR circuit)
400 ... Ring oscillator 410 ... Transmission circuit section 420 ... Buffer circuit section 500 ... D-type flip-flop circuit 600 ... Analog circuit (amplifier circuit)
Claims (13)
一以上のトランジスタから構成され、レベルシフトされた入力電圧を用いて所定の論理演算を実行する電子回路ユニットと、
を備え、
前記レベルシフト回路ユニットおよび前記電子回路ユニットに設けられた前記トランジスタのすべてがディプレッション型であるとともに、前記レベルシフトされた入力電圧が前記電子回路ユニットの少なくとも一の前記トランジスタのゲートに入力されることを特徴とする半導体電子回路。 One or more level shift circuit units configured by one or more transistors to shift the voltage level of the input voltage;
An electronic circuit unit composed of one or more transistors and performing a predetermined logic operation using a level-shifted input voltage;
With
All of the transistors provided in the level shift circuit unit and the electronic circuit unit are depletion type, and the level-shifted input voltage is input to the gate of at least one of the transistors in the electronic circuit unit. A semiconductor electronic circuit.
前記レベルシフト回路ユニットが、第1トランジスタおよび第2トランジスタを有し、
前記第1トランジスタが、
前記入力電圧が印加されるゲートと、
所定の値を有する第1電圧が印加されるドレインと、
前記第2トランジスタのゲートおよびドレインに接続されるとともに、前記電子回路ユニットの入力に接続されるソースと、
から構成され、
前記第2トランジスタが、所定の値を有する第2電圧が印加されるソースを有することを特徴とする半導体電子回路。 The semiconductor electronic circuit according to claim 1,
The level shift circuit unit includes a first transistor and a second transistor;
The first transistor is
A gate to which the input voltage is applied;
A drain to which a first voltage having a predetermined value is applied;
A source connected to the gate and drain of the second transistor and connected to the input of the electronic circuit unit;
Consisting of
The semiconductor electronic circuit, wherein the second transistor has a source to which a second voltage having a predetermined value is applied.
前記第2トランジスタのソースに印加される前記第2電圧の変化に伴って前記入力電圧の電圧レベルのシフト量が変化することを特徴とする半導体電子回路。 The semiconductor electronic circuit according to claim 2,
A semiconductor electronic circuit, wherein a shift amount of a voltage level of the input voltage changes with a change of the second voltage applied to a source of the second transistor.
前記第2トランジスタのソースに前記第2電圧の値を変化させるための複数の抵抗器が接続されていることを特徴とする半導体電子回路。 The semiconductor electronic circuit according to claim 3.
A semiconductor electronic circuit, wherein a plurality of resistors for changing a value of the second voltage are connected to a source of the second transistor.
前記電子回路ユニットが、n型のトランジスタによって構成されているとともに、論理出力を反転させるインバータ回路を構成することを特徴する半導体電子回路。 The semiconductor electronic circuit according to any one of claims 1 to 4,
A semiconductor electronic circuit, wherein the electronic circuit unit includes an n-type transistor and forms an inverter circuit that inverts a logic output.
前記電子回路ユニットが、
前記レベルシフト回路ユニットの出力に接続されるゲートを有し、前記レベルシフト回路ユニットから出力された出力電圧に基づいてドレインに接続された外部出力端子の電位を切り換える第3トランジスタと、
ゲートと、当該ゲートと短絡接続されるとともに外部出力端子および前記第3トランジスタのドレインに接続されるソースと、所定の電圧が基準電圧として印加されるドレインと、を有し、前記基準電圧の負荷を調整するための第4トランジスタと、
を備えることを特徴とする半導体電子回路。 The semiconductor electronic circuit according to claim 5, wherein
The electronic circuit unit is
A third transistor having a gate connected to the output of the level shift circuit unit and switching the potential of the external output terminal connected to the drain based on the output voltage output from the level shift circuit unit;
A reference voltage load having a gate, a source short-circuited to the gate and connected to the external output terminal and the drain of the third transistor, and a drain to which a predetermined voltage is applied as a reference voltage A fourth transistor for adjusting
A semiconductor electronic circuit comprising:
N個(Nは「0」を含まない自然数)の前記レベルシフト回路ユニットが設けられ、
前記電子回路ユニットが、n型のトランジスタによって構成されているとともに、N入力の否定論理積出力を行うNAND回路を構成し、
前記各レベルシフト回路ユニットの出力が前記電子回路ユニットのN入力にそれぞれに接続されていることを特徴する半導体電子回路。 The semiconductor electronic circuit according to any one of claims 1 to 4,
N level shift circuit units (N is a natural number not including “0”) are provided,
The electronic circuit unit is composed of n-type transistors, and constitutes a NAND circuit that performs N-input NAND operation,
A semiconductor electronic circuit, wherein an output of each level shift circuit unit is connected to an N input of the electronic circuit unit.
前記電子回路ユニットが、
前記各レベルシフト回路ユニットの出力にそれぞれ接続されるゲートを有し、前記レベルシフト回路ユニットから出力された出力電圧に基づいてドレインに接続された外部出力端子の電位を切り換えるN個の第3トランジスタと、
ゲートと、当該ゲートと短絡接続されるとともに外部出力端子および何れか一の前記第3トランジスタのドレインに接続されるソースと、所定の電圧が基準電圧として印加されるドレインと、を有し、前記基準電圧の負荷を調整するための第4トランジスタと、
を備え、
前記N個の第3トランジスタが、前記第4トランジスタのソースとグラウンド基準電位との間に直列に配設されていることを特徴とする半導体電子回路。 The semiconductor electronic circuit according to claim 7,
The electronic circuit unit is
N third transistors each having a gate connected to the output of each level shift circuit unit and switching the potential of the external output terminal connected to the drain based on the output voltage output from the level shift circuit unit When,
A gate, a source short-circuited to the gate and connected to the external output terminal and the drain of any one of the third transistors, and a drain to which a predetermined voltage is applied as a reference voltage, A fourth transistor for adjusting the load of the reference voltage;
With
A semiconductor electronic circuit, wherein the N third transistors are arranged in series between a source of the fourth transistor and a ground reference potential.
N個(Nは「0」を含まない自然数)の前記レベルシフト回路ユニットが設けられ、
前記電子回路ユニットが、n型のトランジスタによって構成されているとともに、N入力の否定論理和出力を行うNOR回路を構成し、
前記各レベルシフト回路ユニットの出力が前記電子回路ユニットのN入力にそれぞれに接続されていることを特徴する半導体電子回路。 The semiconductor electronic circuit according to any one of claims 1 to 4,
N level shift circuit units (N is a natural number not including “0”) are provided,
The electronic circuit unit is composed of an n-type transistor, and constitutes a NOR circuit that performs a negative OR output of N inputs,
A semiconductor electronic circuit, wherein an output of each level shift circuit unit is connected to an N input of the electronic circuit unit.
前記電子回路ユニットが、
前記各レベルシフト回路ユニットの出力にそれぞれ接続されるゲートを有し、前記レベルシフト回路ユニットから出力された出力電圧に基づいてドレインに接続された外部出力端子の電位を切り換えるN個の第3トランジスタと、
ゲートと、当該ゲートと短絡接続されるとともに外部出力端子およびN個の前記第3トランジスタの各ドレインに接続されるソースと、所定の電圧が基準電圧として印加されるドレインと、を有し、前記基準電圧の負荷を調整するための第4トランジスタと、
を備え、
前記N個の第3トランジスタが、前記第4トランジスタのドレインとグラウンド基準電位との間に並列に配設されていることを特徴とする半導体電子回路。 The semiconductor electronic circuit according to claim 9.
The electronic circuit unit is
N third transistors each having a gate connected to the output of each level shift circuit unit and switching the potential of the external output terminal connected to the drain based on the output voltage output from the level shift circuit unit When,
A gate, a source short-circuited to the gate and connected to an external output terminal and each drain of the N third transistors, and a drain to which a predetermined voltage is applied as a reference voltage, A fourth transistor for adjusting the load of the reference voltage;
With
A semiconductor electronic circuit, wherein the N third transistors are arranged in parallel between a drain of the fourth transistor and a ground reference potential.
前記半導体論理回路が、
一以上のトランジスタから構成され、入力電圧の電圧レベルをシフトするレベルシフト回路ユニットと、
一以上のトランジスタから構成され、レベルシフトされた入力電圧を用いて論理出力を反転させるインバータ回路ユニットと、
を備え、
前記レベルシフト回路ユニットおよび前記インバータ回路ユニットに設けられた前記トランジスタのすべてがディプレッション型でかつN型であるとともに、前記レベルシフトされた入力電圧が前記インバータ回路ユニットの少なくとも一の前記トランジスタのゲートに入力されることを特徴とする発信回路。 M semiconductor logic circuits (M is an odd natural number not including “0”) are connected in series, and the output of the semiconductor logic circuit connected in series in the final stage is the input of the semiconductor logic circuit at the head A transmission circuit that has been fed back to
The semiconductor logic circuit is
A level shift circuit unit configured by one or more transistors and shifting a voltage level of an input voltage;
An inverter circuit unit comprising one or more transistors and inverting a logic output using a level-shifted input voltage;
With
All of the transistors provided in the level shift circuit unit and the inverter circuit unit are depletion type and N type, and the level shifted input voltage is applied to the gate of at least one of the transistors in the inverter circuit unit. A transmission circuit characterized by being input.
前記各インバータ回路が、
一以上のトランジスタから構成され、入力電圧の電圧レベルをシフトする第1レベルシフト回路ユニットと、
一以上のトランジスタから構成され、レベルシフトされた入力電圧を用いて論理出力を反転させるインバータ回路ユニットと、
を備え、
前記レベルシフトされた入力電圧が前記インバータ回路ユニットの少なくとも一の前記トランジスタのゲートに入力されるとともに、
前記各NOR回路が、
入力毎に設けられ、一以上のトランジスタから構成され、入力電圧の電圧レベルをシフトする複数の第2レベルシフト回路ユニットと、
N入力(Nは「0」を含まない自然数)の否定論理和出力を行うNOR回路ユニットと、
を備え、
前記各第2レベルシフト回路ユニットの出力が前記電子回路ユニットのN入力にそれぞれに接続され、
前記複数のインバータ回路および前記複数のNOR回路に設けられた前記トランジスタのすべてがディプレッション型でかつN型であることを特徴とするフリップフロップ回路。 A flip-flop circuit composed of a plurality of inverter circuits and a plurality of NOR circuits,
Each inverter circuit is
A first level shift circuit unit configured by one or more transistors to shift the voltage level of the input voltage;
An inverter circuit unit comprising one or more transistors and inverting a logic output using a level-shifted input voltage;
With
The level-shifted input voltage is input to the gate of at least one transistor of the inverter circuit unit;
Each NOR circuit is
A plurality of second level shift circuit units that are provided for each input and are configured of one or more transistors and shift the voltage level of the input voltage;
A NOR circuit unit for performing a NOR operation of N inputs (N is a natural number not including “0”);
With
The output of each second level shift circuit unit is connected to the N input of the electronic circuit unit,
A flip-flop circuit characterized in that all of the transistors provided in the plurality of inverter circuits and the plurality of NOR circuits are depletion type and N type.
一以上のトランジスタから構成され、レベルシフトされた入力電圧の反転増幅を行う増幅回路ユニットと、
を備え、
前記レベルシフト回路ユニットおよび前記増幅回路ユニットに設けられた前記トランジスタのすべてがディプレッション型であるとともに、前記レベルシフトされた入力電圧が前記増幅回路ユニットの少なくとも一の前記トランジスタのゲートに入力されることを特徴とする半導体電子回路。 A level shift circuit unit configured by one or more transistors and shifting the voltage level of the input voltage;
An amplification circuit unit configured by one or more transistors and performing level-shifted input voltage inversion amplification;
With
All of the transistors provided in the level shift circuit unit and the amplifier circuit unit are depletion type, and the level-shifted input voltage is input to the gate of at least one of the transistors in the amplifier circuit unit. A semiconductor electronic circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009184785A JP5375422B2 (en) | 2009-08-07 | 2009-08-07 | Semiconductor electronic circuit, oscillation circuit, and flip-flop circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009184785A JP5375422B2 (en) | 2009-08-07 | 2009-08-07 | Semiconductor electronic circuit, oscillation circuit, and flip-flop circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011040888A true JP2011040888A (en) | 2011-02-24 |
JP5375422B2 JP5375422B2 (en) | 2013-12-25 |
Family
ID=43768232
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009184785A Expired - Fee Related JP5375422B2 (en) | 2009-08-07 | 2009-08-07 | Semiconductor electronic circuit, oscillation circuit, and flip-flop circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5375422B2 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013251892A (en) * | 2012-05-02 | 2013-12-12 | Semiconductor Energy Lab Co Ltd | Semiconductor device |
CN113381735A (en) * | 2021-06-25 | 2021-09-10 | 西交利物浦大学 | D flip-flop circuit |
WO2022118389A1 (en) * | 2020-12-02 | 2022-06-09 | 日本電信電話株式会社 | Sonic wave generator |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56162541A (en) * | 1980-05-20 | 1981-12-14 | Toshiba Corp | Semiconductor circuit |
JPS6390210A (en) * | 1986-10-03 | 1988-04-21 | Toshiba Corp | Semiconductor integrated circuit |
JPH0258263A (en) * | 1988-08-23 | 1990-02-27 | Toshiba Corp | Logic integrated circuit of compound semiconductor |
JPH02215224A (en) * | 1989-02-16 | 1990-08-28 | Toshiba Corp | Semiconductor logic integrated circuit |
JPH0332444U (en) * | 1990-08-15 | 1991-03-29 |
-
2009
- 2009-08-07 JP JP2009184785A patent/JP5375422B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56162541A (en) * | 1980-05-20 | 1981-12-14 | Toshiba Corp | Semiconductor circuit |
JPS6390210A (en) * | 1986-10-03 | 1988-04-21 | Toshiba Corp | Semiconductor integrated circuit |
JPH0258263A (en) * | 1988-08-23 | 1990-02-27 | Toshiba Corp | Logic integrated circuit of compound semiconductor |
JPH02215224A (en) * | 1989-02-16 | 1990-08-28 | Toshiba Corp | Semiconductor logic integrated circuit |
JPH0332444U (en) * | 1990-08-15 | 1991-03-29 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013251892A (en) * | 2012-05-02 | 2013-12-12 | Semiconductor Energy Lab Co Ltd | Semiconductor device |
WO2022118389A1 (en) * | 2020-12-02 | 2022-06-09 | 日本電信電話株式会社 | Sonic wave generator |
JP7556405B2 (en) | 2020-12-02 | 2024-09-26 | 日本電信電話株式会社 | Method for manufacturing a sound wave generating device |
CN113381735A (en) * | 2021-06-25 | 2021-09-10 | 西交利物浦大学 | D flip-flop circuit |
Also Published As
Publication number | Publication date |
---|---|
JP5375422B2 (en) | 2013-12-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5048081B2 (en) | Buffer and display device | |
JP5074914B2 (en) | Output driver circuit | |
JP6782614B2 (en) | Data driver for output circuit and liquid crystal display | |
US8063808B2 (en) | Multi-input operational amplifier circuit, digital/analog converter using same, and driver for display device using same | |
US10270363B2 (en) | CMOS inverter circuit that suppresses leakage currents | |
WO2007043389A1 (en) | Cmos amplifier using 4-terminal dual insulating gate field-effect transistor, multi-input cmos amplifier using the same, high-gain multi-input cmos amplifier, high-gain highly-stable multi-input cmos amplifier, and multi-input cmos differential amplifier | |
JP4851192B2 (en) | Differential signal receiver | |
TWI237947B (en) | Level transducing circuit | |
JP5375422B2 (en) | Semiconductor electronic circuit, oscillation circuit, and flip-flop circuit | |
US8384641B2 (en) | Amplifier circuit and display device including same | |
JP2011004309A (en) | Differential signal receiving circuit and display device | |
KR100453424B1 (en) | Semiconductor integrated circuit | |
JP5288479B2 (en) | Display panel driver | |
JPH1098356A (en) | Voltage controlled oscillator | |
JP2019102891A (en) | Signal level conversion circuit and display drive device | |
JP5598462B2 (en) | Signal transmission circuit | |
JP2004128162A (en) | Semiconductor device | |
JP2005328464A (en) | Amplifier and liquid crystal display device using the same | |
JP5021501B2 (en) | Output driver circuit | |
WO2017057112A1 (en) | Multiplexer and integrated circuit in which same is used | |
JP5338553B2 (en) | Amplifier circuit device, comparison circuit device using the same, and constant voltage output device | |
JP5520192B2 (en) | Voltage-current converter | |
JP4686758B2 (en) | Multi-input CMOS amplifier using insulated gate field effect transistor and high-gain multi-input CMOS amplifier, high-stable multi-input CMOS amplifier, high-gain high-stable multi-input CMOS amplifier, multi-input CMOS differential amplifier using the same | |
US7649382B2 (en) | Apparatus to reduce voltage swing for control signals | |
JP2010232789A (en) | Semiconductor integrated circuit, method of driving semiconductor integrated circuit, display device, and electronic apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120615 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130610 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130618 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130812 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130827 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130909 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |