Nothing Special   »   [go: up one dir, main page]

JP2009047940A - 表示装置における表示制御方法および表示装置 - Google Patents

表示装置における表示制御方法および表示装置 Download PDF

Info

Publication number
JP2009047940A
JP2009047940A JP2007214168A JP2007214168A JP2009047940A JP 2009047940 A JP2009047940 A JP 2009047940A JP 2007214168 A JP2007214168 A JP 2007214168A JP 2007214168 A JP2007214168 A JP 2007214168A JP 2009047940 A JP2009047940 A JP 2009047940A
Authority
JP
Japan
Prior art keywords
signal
analog rgb
analog
digital signal
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007214168A
Other languages
English (en)
Inventor
Yuichi Rikushima
裕一 六島
Makoto Fukada
誠 深田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Fujitsu Peripherals Ltd
Original Assignee
Fujitsu Ltd
Fujitsu Peripherals Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, Fujitsu Peripherals Ltd filed Critical Fujitsu Ltd
Priority to JP2007214168A priority Critical patent/JP2009047940A/ja
Priority to KR1020080040645A priority patent/KR100924056B1/ko
Priority to US12/129,878 priority patent/US20090051693A1/en
Priority to TW097121885A priority patent/TW200910320A/zh
Priority to CNA2008101252127A priority patent/CN101373589A/zh
Publication of JP2009047940A publication Critical patent/JP2009047940A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/20Details of the management of multiple sources of image data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/22Detection of presence or absence of input display information or of connection or disconnection of a corresponding information source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

【課題】アナログRGB信号のためのアナログインタフェースとしてDVI−I型コネクタが用いられていない場合でも、アナログとデジタルとを正確に判断して切り換えること。
【解決手段】アナログインタフェースおよびデジタルインタフェースを備え、アナログRGB信号またはデジタル信号のいずれかを切り換えて表示するように構成される表示装置における表示制御方法であって、アナログRGB信号の有無を判断し、それが有であると判断されたときに、入力をアナログRGB信号に切り換えて表示し、アナログRGB信号が無であると判断されたときに、デジタル信号であるDVI−D信号の有無を判断し、それが有であると判断されたときに、入力をデジタル信号に切り換えて表示し、デジタル信号が無であると判断されたときに、所定の時間が経過したときに節電モードを設定する。
【選択図】 図6

Description

本発明は、アナログRGB信号を入力するためのアナログインタフェースおよびDVIで規定されるデジタル信号を入力するためのデジタルインタフェースを備えた表示装置における表示制御方法、および表示装置に関する。
従来より、コンピュータや映像機器から出力される画像信号(映像信号)を表示するために、CRTディスプレイ、液晶ディスプレイ、またはプラズマディスプレイなどの種々の方式の表示装置が用いられている。
これらの表示装置において、アナログRGB信号を入力するためのアナログインタフェースと、DVI(Digital Visual Interface) で規定されるデジタル信号を入力するためのデジタルインタフェースとの両方を備えたものが多く用いられている。
なお、このようなアナログインタフェースの代表としてアナログRGB端子があり、これにより、R、G、Bの各色成分のアナログ信号(映像信号)と制御信号とが送られる。また、デジタルインタフェースの代表としてDVI−D端子があり、これにより、R、G、Bの各色成分のデジタル信号(映像信号)と制御信号とが送られる。
これら両方のインタフェースを備えた表示装置では、通常、表示装置に入力される信号に応じて、いずれかのインタフェースの側に切り換える必要がある。例えば、コンピュータからの画像信号がデジタルインタフェースを介して入力された場合にはデジタル信号の側に切り換え、アナログインタフェースを介して入力された場合にはアナログRGB信号の側に切り換える必要がある。これらのインタフェースの切り換えは、コンピュータシステムのインストールの際の初期設定とともにSE(システムエンジニア)が行うことが多いが、ユーザ自身が初期設定を行いかつインタフェースの切り換えを行う場合もある。
また、特許文献1には、コネクターがDVI−D型であるかまたはDVI−I型であるかを検出するためのコネクター検出部を設け、その検出結果によって映像信号および同期信号を切り換える装置が開示されている。コネクター検出部は、DVI−I型コネクタのC5ピンがグランドレベルに落ちているときに、アナログインタフェースが接続されていると判断する。
特開2002−169532
ところが、ユーザがインタフェースの切り換えを行う場合には、コンピュータなどに附属するリモコン機器やオペレーションキーを用いて切り換え作業を行うことになるが、慣れないユーザにとって切り換え作業が旨くいかず、システムの電源をオンにしても表示装置に何も表示されないことがある。そのような場合にはユーザは不便を感じることとなり、SEの助けを借りなくてはならない。
また、特許文献1の装置では、DVI−I型コネクタのC5ピンがグランドレベルに落ちているときにアナログ信号の側に切り換えるが、DVI−I型コネクタにコネクタおよびケーブルが接続されていても必ずしもアナログRGB信号が出力されているとは限らないため、正確な切り換えが行われないことがある。例えば、DVI−D型およびDVI−I型の両方のコネクタにケーブルが接続されているが、デジタル信号のみが出力されている場合に、コネクター検出部はアナログであると判断して切り換えるので、表示面には映像が表示されない。
ーまた、特許文献1の装置では、アナログインタフェースとしてDVI−I型コネクタを用いることが前提となっており、例えば15ピンアナログRGB端子を用いた場合には適用できない。
本発明は、上述の問題に鑑みてなされたもので、アナログRGB信号のためのアナログインタフェースとしてDVI−I型コネクタが用いられていない場合でも、アナログとデジタルとを正確に判断して切り換えることのできる表示制御方法および表示装置を提供することを目的とする。
本発明に係る制御方法は、アナログRGB信号を入力するためのアナログインタフェースおよびDVIで規定されるデジタル信号を入力するためのデジタルインタフェースを備え、前記アナログインタフェースから入力されるアナログRGB信号または前記デジタルインタフェースから入力されるデジタル信号のいずれかを切り換えてその画像を表示面に表示するように構成される表示装置における表示制御方法であって、前記アナログRGB信号の有無を判断し、前記アナログRGB信号が有と判断されたときに、入力をアナログRGB信号に切り換えて表示し、前記アナログRGB信号が無と判断されたときに、前記デジタル信号の有無を判断し、前記デジタル信号が有と判断されたときに、入力をデジタル信号に切り換えて表示し、前記アナログRGB信号および前記デジタル信号のいずれもが無と判断されたときに、所定の時間が経過したときに節電モードを設定する。
これによって、アナログRGB信号またはデジタル信号の判断が正確に行われ、自動的に適切な側に切り換えられる。なお、デジタル信号はDVI−D信号であってもよい。
また、好ましくは、前記アナログRGB信号の有無の判断、および前記デジタル信号の有無の判断は、当該表示装置が使用のために最初に電源がオンされたときにのみ行うとともに、それらの判断によって切り換えられた状態をメモリに記憶しておき、2回目以降に電源がオンされたときには、前記メモリに記憶された状態と一致するように切り換えて表示する。
これによって、最小の処理によってアナログRGB信号かデジタル信号かの判断が行われる。
本発明によると、アナログRGB信号のためのアナログインタフェースとしてDVI−I型コネクタが用いられていない場合でも、アナログとデジタルとを正確に判断して切り換えることができる。
図1は本発明に係るコンピュータシステム1の構成の例を示す図、図2は表示装置12の機能構成の例を示すブロック図、図3は表示装置12のスケーラSL(制御部30)の機能構成の例を示すブロック図、図4は同期検出部の動作の様子を説明する図、図5はDDC検出部の構成の例を示す図、図6は表示装置12における表示制御の手順の例を示すフローチャート、図7は節電モードに入る前の処理の他の例を示すフローチャートである。
図1において、コンピュータシステム1は、コンピュータ本体11、表示装置12、キーボード13、およびマウス14などから構成される。コンピュータ本体11には、CPUボード(マザーボード)、メモリボード、グラフィックボード、サウンドボード、インタフェースボード、その他のボード、および電源装置などが内蔵され、また、ハードディスクドライブ、CD−ROMやDVD−ROMなどのディスクドライブ、その他のメディアドライブなどが搭載されている。また、表示装置12、キーボード13、マウス14などとの接続のための、コネクタを含む種々のインタフェース、LANやインターネットなどに接続するためのネットワークインタフェースが備えられる。
本実施形態において、コンピュータ本体11には、表示装置12との接続のために、D−sub15ピンのアナログRGB端子21a、およびDVI−D端子22aが備えられている。また、コンピュータ本体11には電源スイッチ23が設けられている。
表示装置12は、表示面として液晶ディスプレイ(液晶パネル)を用いたものである。表示装置12は、アナログRGB信号を入力するためのアナログインタフェース31、およびDVIで規定されるデジタル信号を入力するためのデジタルインタフェース32を備える。本実施形態では、アナログインタフェースのためのコネクタとして、15ピンのアナログRGB端子31aが備えられており、デジタルインタフェースのためのコネクタとして、DVI−D端子32aが備えられている。
アナログRGB端子31aおよびDVI−D端子32aには、適当なケーブルCVを用いてコンピュータ本体11または他の機器の映像信号出力端子と接続することが可能である。
アナログRGB端子31aは、R(Red)、G(GREEN)、B(Blue) の各色の濃度(階調度) を電圧の大きさで示した信号を受け渡しするものであり、これ以外に垂直同期信号および水平同期信号の授受を行う。
DVI−D端子(DVI−Dコネクタ)32aは、DVI−I端子およびDVI−A端子などとともに、DDWG(Digital Display Working Group)が提案した映像出力インタフェースの標準規格である。DVI規格は、TMDS(Transition Minimized Differential Signaling)というシリアルフォーマットによる技術をベースとする。DVI−D端子はデジタル専用であり、DVI−I端子はデジタルおよびアナログ兼用であり、DVI−A端子はアナログ専用である。シングルモードおよびデュアルモードがある。
表示装置12は、アナログインタフェース31から入力されるアナログRGB信号またはデジタルインタフェース32から入力されるデジタル信号のいずれかを切り換えて、その画像を表示面HGに表示する。
また、表示装置12には、種々の設定または調整のために、複数の操作ボタン37が設けられている。
図2において、表示装置12は、制御部30、アナログインタフェース31、デジタルインタフェース32、切換え部33、駆動回路35、表示パネル36、操作ボタン37、およびメモリMRなどからなる。
制御部30は、アナログRGB信号S1またはデジタル信号S2のいずれかの側に切り換えるための制御信号S3を切換え部33に出力し、これによって表示制御を行う他、表示装置12の全体の制御を行う。制御部30には、アナログインタフェース31から、垂直同期信号VSおよび水平同期信号HSが入力されており、これらの入力に基づいて、アナログRGB信号S1の有無を判定する。また、デジタルインタフェース32から、DVI−D端子32aの14ピン(DDC端子)のDDC信号が入力されており、これに基づいてデジタル信号S2の有無を判定する。
制御部30は、メモリMRに設けられたパワーオンフラグ304および切換メモリ305と接続され、それらに記憶された内容を読み出し、またはそれらにデータを書き込む。メモリMRは、例えば、フラッシュメモリ、EEPROMなどのように、電源がオフであってもデータが消えない書き換え可能なメモリによって構成される。
パワーオンフラグ304は、表示装置12が製品として工場から出荷される段階において、フラグが「1」に設定されており、ユーザによって最初に電源がオンされたときに、フラグが「0」にリセットされる。これによって、表示装置12が使用のために最初に電源がオンされたかどうかが認識される。切換メモリ305は、制御部30が切換え部33に対して出力した制御信号S3の内容を記憶する。2回目以降に電源がオンされたときには、この切換メモリ305の内容にしたがって表示制御が行われる。制御部30の動作については後で詳しく説明する。
アナログインタフェース31およびデジタルインタフェース32は、上に述べたように、アナログRGB信号S1またはデジタル信号S2であるDVI信号を入力するためのインタフェースである。これらは、アナログRGB端子31aまたはDVI−D端子32aを含んでおり、それ自体は公知の回路である。
切換え部33は、制御部30の制御によって、アナログインタフェース31から入力されるアナログRGB信号S1またはデジタルインタフェース32から入力されるデジタル信号S2のいずれかに切り換える。なお、切換え部33は、映像信号および同期信号のいずれをも同時に切り換える。
駆動回路35は、切換え部33から出力された信号に基づいて表示パネル36を駆動する。つまり、駆動回路35は、アナログRGB信号S1またはデジタル信号S2のうちの選択された信号に基づいて、表示パネル36を駆動して映像を表示させる。
操作ボタン37は、表示装置12における画像および音の調整、動作モードの設定などを行うために用いられる。例えば、アナログRGB信号S1とデジタル信号S2との切り換えを手動で行う際に操作ボタン37が用いられる。操作ボタン37として、表示装置12の電源をオンオフするための操作スイッチを含めてもよい。しかし、コンピュータ本体11の制御によって電源がオンオフされるものであってもよく、また、表示装置12の電源がコンピュータ本体11から供給されるものであってもよい。
なお、制御部30、切換え部33、および駆動回路35の機能は、1つのLSIで構成されるスケーラSLにより実現することが可能である。一般に、スケーラSLは、入力された信号(映像信号)をチェックするとともに、信号の解像度や形式を変換する。スケーラSLには、GPIO(General Purpose Input Output) 端子が複数個設けられており、これらの端子に入力された信号の状態を判断して出力することが可能である。例えば、図5に示すように、DVI−D端子32aの14ピンをスケーラSLのGPIO端子の1つに接続しておくことによって、その14ピンに5ボルトの電圧が印加されているか否かが判定され、その判定結果に基づいた出力がスケーラSLで得られる。なお、このようなスケーラSLのGPIO端子の処理動作それ自体については公知である。
図3において、スケーラSL(制御部30)は、同期検出部301、DDC検出部302、入力判定部303、および節電処理部306などを有する。パワーオンフラグ304および切換メモリ305は、メモリMRに設けられている。
同期検出部301は、アナログインタフェース31から入力される垂直同期信号VSおよび水平同期信号HSに基づいて、アナログRGB信号S1の有無を判定する。例えば、図4に示すように、垂直同期信号VSおよび水平同期信号HSのそれぞれの有無を検出するとともに、その両方が有りのときに、アナログRGB信号S1が有ることを示す信号を出力する。
DDC検出部302は、DVI−D端子32aの14ピンに入力されるプラス5ボルトのDDC信号に基づいて、デジタル信号S2の有無を判定する。例えば、DVI−D端子32aの14ピンに接続されるラインの電圧がしきい値よりも大きい場合に、デジタル信号S2が有ることを示す信号を出力する。
入力判定部303は、同期検出部301によってアナログRGB信号S1が有と判断されたときに、切換え部33をアナログRGB信号S1の側に切り換えるための制御信号S3を出力する。また、DDC検出部302によってデジタル信号S2が有と判断されたときに、切換え部33をデジタル信号S2の側に切り換えるための制御信号S3を出力する。切換え部33は、制御信号S3に基づいて、アナログRGB信号S1またはデジタル信号S2のいずれかの側に切り換える。
また、制御信号S3を出力したときに、その内容に基づいて、切換メモリ305の内容を書き変える。また、ユーザによって最初に電源がオンされてパワーオンフラグ304の内容を読み出した後、制御信号S3を出力したときには、パワーオンフラグ304の内容を「0」にリセットする。
また、アナログRGB信号S1およびデジタル信号S2のいずれも無であり、その状態が所定の時間継続した場合に、節電処理部306に対して、節電モードを設定する節電信号S4を出力する。
節電処理部306は、節電信号S4が入力されると、表示装置12の回路のうちの予め設定された処理ブロックについての電源の供給を停止する。したがって、節電モードとなった場合に、電源の供給が停止されて処理が行われない処理ブロックと、電源の供給が継続されて処理が継続される処理ブロックとが併存することとなる。
これら図2、図3、図5およびその説明は、表示装置12における機能を実現するための構成例を説明するものであり、それらを適宜取捨選択しまたは組み合わせて実施することが可能である。
例えば、図5に示すようにDVI−D端子32aの14ピンをLSIであるスケーラSLのGPIO端子に接続した場合には、図3に示すDDC検出部302および入力判定部303は、GPIO端子から入力されたDDC信号に基づいて処理を行うこととなる。
図6において、表示装置12の電源が初めてオンされると(#11)、パワーオンフラグ304が「1」であるか否かの判断が行われる(#12)。フラグが「1」であれば、表示制御についての初期設定を行うために、アナログRGB信号S1の有無をチェックする(#13)。アナログRGB信号S1が有である場合に、節電モードが設定されていればそれを解除し(#17)、アナログRGB信号S1の側に切り換え(#18)、切り換え内容を切換メモリ305に記憶する(#19)。
アナログRGB信号S1が無である場合に、デジタル信号S2の有無をチェックする(#14)。デジタル信号S2が有である場合に、節電モードが設定されていればそれを解除し(#20)、デジタル信号S2の側に切り換え(#21)、切り換え内容を切換メモリ305に記憶する(#22)。なお、ステップ#19または22において切り換え内容を切換メモリ305に記憶したときに、パワーオンフラグ304を「0」にリセットする。
アナログRGB信号S1およびデジタル信号S2がいずれも無である場合に、設定された時間T1が経過すると(#15でイエス)、節電信号S4を出力して節電モードを設定する(#16)。なお、時間T1の間においてアナログRGB信号S1およびデジタル信号S2の有無が繰り返して判断されることとなり、その間にアナログRGB信号S1またはデジタル信号S2が有とならない限り、最初にアナログRGB信号S1およびデジタル信号S2のいずれもが無であると判断されてから時間T1が経過した時点で節電モードが設定される。
パワーオンフラグ304が「0」であれば、初期の表示制御は既に行われているので、切換メモリ305の内容を読み出し、その内容に基づいてアナログRGB信号S1またはデジタル信号S2のいずれかに切り換える(#23)。
図7において、アナログRGB信号S1もデジタル信号S2も無である場合に、設定された時間T2が経過すると(#15Aでイエス)、まず、映像信号が入力されていないことを示すメッセージを表示面HGに表示し(#15B)、さらに設定された時間T3が経過した時点で(#15Cでイエス)、節電モードを設定する(#16)。この場合の時間T2,T3は、それぞれ、例えば、10秒、30秒程度としてよい。
このように、本実施形態において、表示装置12の電源が最初に投入されると、まず、アナログRGB信号S1の有無をチェックする。これと実質的には同時に、デジタル信号S2の有無をチェックする。このチェック結果に基づいて、表示装置12に入力される映像信号の種類を自動的に正確に判断し、適切な切り換えが行われる。
本実施形態では、コンピュータ本体11など、表示装置12の外部から入力される映像信号に実際に現れる信号または電圧を監視してその有無を判断しているので、正確な判断が行える。また、コネクタの形式または種類が異なるものであっても、その判断を正確に行うことが可能である。
本実施形態では、アナログRGB信号S1の同期信号およびデジタル信号S2のDDC信号を監視して判断するので、節電モードが設定された後も、これらの判断を節電モードに入っていない処理ブロックによって実行することができ、節電効果を向上させることができる。また、節電モードの際に実際に節電モードに入る処理ブロックと節電モードに入らない処理ブロックとを設定するための設計の自由度が高い。
上の実施形態において、図6および図7に示すフローチャートの手順を、1つのCPUがプログラムを実行することによって実施してもよい。その場合において、その手順がCPUによる一連の処理の流れの中で行われることとなり、またCPUの処理は高速であるから、ステップ#13と14の処理、つまり、アナログRGB信号S1の有無の判断とデジタル信号S2の有無の判断とが実質的に同時に行われることとなる。
このように、表示装置12における表示制御は、種々の半導体素子によってハードウエア的に、またはCPUがプログラムを実行することによってソウトウエア的に、またはそれらの組み合わせによって、それぞれ実現することが可能である。
上に述べた実施形態において、DVI規格のインタフェースとして、DVI−D端子以外の端子(コネクタ)またはインタフェースを用いることが可能である。上の例では、コンピュータ本体11の映像信号出力端子と表示装置12のアナログRGB端子31aまたはDVI−D端子32aをケーブルCVで接続した例を接続したが、コンピュータ本体11以外の他の機器に接続するようにしてもよい。
上に述べた実施形態の表示装置12またはコンピュータシステム1において、その全体または各部の構成、構造、形状、寸法、個数、処理の内容または順序などは、本発明の趣旨に沿って適宜変更することができる。
本実施形態には次に記載する形態も含まれる。
(付記1)
アナログRGB信号を入力するためのアナログインタフェースおよびDVIで規定されるデジタル信号を入力するためのデジタルインタフェースを備え、前記アナログインタフェースから入力されるアナログRGB信号または前記デジタルインタフェースから入力されるデジタル信号のいずれかを切り換えてその画像を表示面に表示するように構成される表示装置における表示制御方法であって、
前記アナログRGB信号の有無を判断し、前記アナログRGB信号が有と判断されたときに、入力をアナログRGB信号に切り換えて表示し、
前記アナログRGB信号が無と判断されたときに、前記デジタル信号の有無を判断し、前記デジタル信号が有と判断されたときに、入力をデジタル信号に切り換えて表示し、
前記アナログRGB信号および前記デジタル信号のいずれもが無と判断されたときに、所定の時間が経過したときに節電モードを設定する、
ことを特徴とする表示装置における表示制御方法。
(付記2)
前記デジタル信号は、DVI−D信号である、
付記1記載の表示装置における表示制御方法。
(付記3)
前記アナログRGB信号の有無の判断、および前記デジタル信号の有無の判断は、当該表示装置が使用のために最初に電源がオンされたときにのみ行うとともに、
それらの判断によって切り換えられた状態をメモリに記憶しておき、2回目以降に電源がオンされたときには、前記メモリに記憶された状態と一致するように切り換えて表示する、
付記2記載の表示装置における表示制御方法。
(付記4)
前記デジタル信号の有無を判断するに際し、DDC端子に所定の電圧が印加されているときに前記デジタル信号が有であると判断し、DDC端子に所定の電圧が印加されていないときに前記デジタル信号が無であると判断する、
付記3記載の表示装置における表示制御方法。
(付記5)
前記アナログRGB信号の有無を判断するに際し、水平同期信号および垂直同期信号のいずれもが出力されているときに、前記アナログRGB信号が有であると判断する、
付記4記載の表示装置における表示制御方法。
(付記6)
前記アナログRGB信号の有無の判断と、前記デジタル信号の有無の判断とを、CPUにおける一連の処理の流れの中で行うことにより実質的に同時に行う、
付記4または5記載の表示装置における表示制御方法。
(付記7)
アナログRGB信号を入力するためのアナログインタフェースおよびDVIで規定されるデジタル信号を入力するためのデジタルインタフェースを備え、前記アナログインタフェースから入力されるアナログRGB信号または前記デジタルインタフェースから入力されるデジタル信号のいずれかを切り換え手段により切り換えてその画像を表示面に表示するように構成される表示装置であって、
前記アナログRGB信号の有無を判断する手段と、
前記デジタル信号の有無を判断する手段と、
前記アナログRGB信号が有と判断されたときに、前記切り換え手段をアナログRGB信号に切り換える手段と、
前記デジタル信号が有と判断されたときに、前記切り換え手段をデジタル信号の側に切り換える手段と、
前記アナログRGB信号および前記デジタル信号のいずれもが無と判断されたときに、所定の時間が経過した後で節電モードを設定する手段と、
を有することを特徴とする表示装置。
(付記8)
前記デジタル信号は、DVI−D信号である、
付記7記載の表示装置。
(付記9)
前記アナログRGB信号の有無の判断、および前記デジタル信号の有無の判断は、当該表示装置が使用のために最初に電源がオンされたときにのみ行うとともに、
それらの判断によって切り換えられた状態をメモリに記憶しておき、2回目以降に電源がオンされたときには、前記メモリに記憶された状態と一致するように切り換えて表示する、
付記8記載の表示装置。
(付記10)
前記デジタル信号の有無を判断する手段は、DDC端子に所定の電圧が印加されているか否かによって前記デジタル信号の有無を判断する、
付記9記載の表示装置。
(付記11)
前記アナログRGB信号の有無を判断する手段は、水平同期信号および垂直同期信号のいずれもが出力されているときに、前記アナログRGB信号が有であると判断する、
付記10記載の表示装置。
(付記12)
前記アナログRGB信号の有無の判断と、前記デジタル信号の有無の判断とを、CPUにおける一連の処理の流れの中で行うことにより実質的に同時に行う、
付記10または11記載の表示装置。
(付記13)
アナログRGB信号を入力するためのアナログインタフェースおよびDVIで規定されるデジタル信号を入力するためのデジタルインタフェースを備え、前記アナログインタフェースから入力されるアナログRGB信号または前記デジタルインタフェースから入力されるデジタル信号のいずれかを切り換え手段により切り換えてその画像を表示面に表示するように構成される表示装置であって、
前記アナログRGB信号の有無を判断する手段と、
前記デジタル信号の有無を判断する手段と、
前記アナログRGB信号が有と判断されたときに、前記切り換え手段をアナログRGB信号に切り換える手段と、
前記デジタル信号が有と判断されたときに、前記切り換え手段をデジタル信号に切り換える手段と、を有し、
前記アナログRGB信号の有無の判断、および前記デジタル信号の有無の判断は、当該表示装置が使用のために最初に電源がオンされたときにのみ行うとともに、
それらの判断によって切り換えられた状態をメモリに記憶しておき、2回目以降に電源がオンされたときには、前記メモリに記憶された状態と一致するように切り換えて表示する、
ことを特徴とする表示装置。
本発明に係るコンピュータシステムの構成の例を示す図である。 表示装置の機能構成の例を示すブロック図である。 表示装置の制御部の機能構成の例を示すブロック図である。 同期検出部の動作の様子を説明する図である。 DDC検出部の構成の例を示す図である。 表示装置における表示制御の手順の例を示すフローチャートである。 節電モードに入る前の処理の他の例を示すフローチャートである。
符号の説明
1 コンピュータシステム
11 コンピュータ本体
12 表示装置
30 制御部
31 アナログインタフェース
31a アナログRGB端子
32 デジタルインタフェース
32a DVI−D端子
33 切換え部
301 同期検出部
302 DDC検出部
303 入力判定部
304 パワーオンフラグ
305 切換メモリ(メモリ)
306 節電処理部
SL スケーラ
MR メモリ
HG 表示面
S1 アナログRGB信号
S2 デジタル信号

Claims (7)

  1. アナログRGB信号を入力するためのアナログインタフェースおよびDVIで規定されるデジタル信号を入力するためのデジタルインタフェースを備え、前記アナログインタフェースから入力されるアナログRGB信号または前記デジタルインタフェースから入力されるデジタル信号のいずれかを切り換えてその画像を表示面に表示するように構成される表示装置における表示制御方法であって、
    前記アナログRGB信号の有無を判断し、前記アナログRGB信号が有と判断されたときに、入力をアナログRGB信号に切り換えて表示し、
    前記アナログRGB信号が無と判断されたときに、前記デジタル信号の有無を判断し、前記デジタル信号が有と判断されたときに、入力をデジタル信号に切り換えて表示し、
    前記アナログRGB信号および前記デジタル信号のいずれもが無と判断されたときに、所定の時間が経過したときに節電モードを設定する、
    ことを特徴とする表示装置における表示制御方法。
  2. アナログRGB信号を入力するためのアナログインタフェースおよびDVIで規定されるデジタル信号を入力するためのデジタルインタフェースを備え、前記アナログインタフェースから入力されるアナログRGB信号または前記デジタルインタフェースから入力されるデジタル信号のいずれかを切り換え手段により切り換えてその画像を表示面に表示するように構成される表示装置であって、
    前記アナログRGB信号の有無を判断する手段と、
    前記デジタル信号の有無を判断する手段と、
    前記アナログRGB信号が有と判断されたときに、前記切り換え手段をアナログRGB信号に切り換える手段と、
    前記デジタル信号が有と判断されたときに、前記切り換え手段をデジタル信号の側に切り換える手段と、
    前記アナログRGB信号および前記デジタル信号のいずれもが無と判断されたときに、所定の時間が経過した後で節電モードを設定する手段と、
    を有することを特徴とする表示装置。
  3. 前記デジタル信号は、DVI−D信号である、
    請求項2記載の表示装置。
  4. 前記アナログRGB信号の有無の判断、および前記デジタル信号の有無の判断は、当該表示装置が使用のために最初に電源がオンされたときにのみ行うとともに、
    それらの判断によって切り換えられた状態をメモリに記憶しておき、2回目以降に電源がオンされたときには、前記メモリに記憶された状態と一致するように切り換えて表示する、
    請求項3記載の表示装置。
  5. 前記デジタル信号の有無を判断する手段は、DDC端子に所定の電圧が印加されているか否かによって前記デジタル信号の有無を判断する、
    請求項4記載の表示装置。
  6. 前記アナログRGB信号の有無を判断する手段は、水平同期信号および垂直同期信号のいずれもが出力されているときに、前記アナログRGB信号が有であると判断する、
    請求項5記載の表示装置。
  7. アナログRGB信号を入力するためのアナログインタフェースおよびDVIで規定されるデジタル信号を入力するためのデジタルインタフェースを備え、前記アナログインタフェースから入力されるアナログRGB信号または前記デジタルインタフェースから入力されるデジタル信号のいずれかを切り換え手段により切り換えてその画像を表示面に表示するように構成される表示装置であって、
    前記アナログRGB信号の有無を判断する手段と、
    前記デジタル信号の有無を判断する手段と、
    前記アナログRGB信号が有と判断されたときに、前記切り換え手段をアナログRGB信号に切り換える手段と、
    前記デジタル信号が有と判断されたときに、前記切り換え手段をデジタル信号に切り換える手段と、を有し、
    前記アナログRGB信号の有無の判断、および前記デジタル信号の有無の判断は、当該表示装置が使用のために最初に電源がオンされたときにのみ行うとともに、
    それらの判断によって切り換えられた状態をメモリに記憶しておき、2回目以降に電源がオンされたときには、前記メモリに記憶された状態と一致するように切り換えて表示する、
    ことを特徴とする表示装置。
JP2007214168A 2007-08-20 2007-08-20 表示装置における表示制御方法および表示装置 Pending JP2009047940A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2007214168A JP2009047940A (ja) 2007-08-20 2007-08-20 表示装置における表示制御方法および表示装置
KR1020080040645A KR100924056B1 (ko) 2007-08-20 2008-04-30 표시 장치에서의 표시 제어 방법 및 표시 장치
US12/129,878 US20090051693A1 (en) 2007-08-20 2008-05-30 Display control method used in a display apparatus , and display apparatus
TW097121885A TW200910320A (en) 2007-08-20 2008-06-12 Display control method used in a display apparatus, and display apparatus
CNA2008101252127A CN101373589A (zh) 2007-08-20 2008-06-16 在显示装置中使用的显示控制方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007214168A JP2009047940A (ja) 2007-08-20 2007-08-20 表示装置における表示制御方法および表示装置

Publications (1)

Publication Number Publication Date
JP2009047940A true JP2009047940A (ja) 2009-03-05

Family

ID=40381713

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007214168A Pending JP2009047940A (ja) 2007-08-20 2007-08-20 表示装置における表示制御方法および表示装置

Country Status (5)

Country Link
US (1) US20090051693A1 (ja)
JP (1) JP2009047940A (ja)
KR (1) KR100924056B1 (ja)
CN (1) CN101373589A (ja)
TW (1) TW200910320A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020098947A (ja) * 2018-12-17 2020-06-25 カシオ計算機株式会社 信号検出装置、信号検出方法及び信号検出プログラム
JP7514720B2 (ja) 2020-10-06 2024-07-11 株式会社デンソーテン 表示装置及びその制御方法

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101957733B (zh) * 2009-07-16 2015-02-25 赛恩倍吉科技顾问(深圳)有限公司 电脑系统
KR101646778B1 (ko) * 2009-08-21 2016-08-08 엘지전자 주식회사 절전모드 기능을 구비한 영상표시기기 및 그 제어 방법
CN102213974A (zh) * 2010-04-12 2011-10-12 鸿富锦精密工业(深圳)有限公司 电脑主板
KR101702440B1 (ko) * 2010-07-08 2017-02-06 에스프린팅솔루션 주식회사 화상형성장치, 모터 제어 장치 및 그 모터 제어 방법
KR101420472B1 (ko) 2010-12-01 2014-07-16 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법
KR20130006167A (ko) * 2011-07-08 2013-01-16 삼성전자주식회사 영상 표시 장치 및 영상 표시 장치의 제어 방법
CN102999087A (zh) * 2011-09-08 2013-03-27 鸿富锦精密工业(深圳)有限公司 显示装置
TWI456401B (zh) * 2012-02-09 2014-10-11 Quanta Comp Inc 電腦系統
KR102005390B1 (ko) * 2012-10-31 2019-07-30 엘지디스플레이 주식회사 리셋제어부를 포함하는 표시장치 및 그 구동방법
KR101538208B1 (ko) * 2013-02-04 2015-07-22 주식회사 쓰리디팩토리 다중 디스플레이에 입체 영상을 분배하기 위한 영상 분배 장치
TWI565162B (zh) * 2015-07-20 2017-01-01 晨星半導體股份有限公司 應用於數位視訊介面的控制電路及相關的控制方法
KR102429322B1 (ko) * 2015-12-31 2022-08-03 엘지디스플레이 주식회사 유기발광 표시장치
TWI751660B (zh) * 2020-08-26 2022-01-01 龍星顯示科技股份有限公司 影像切換控制方法及影像處理裝置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09134154A (ja) * 1995-11-07 1997-05-20 Sony Corp 映像表示装置
JPH11119756A (ja) * 1997-10-13 1999-04-30 Canon Inc 表示制御装置
JP2003076352A (ja) * 2001-09-07 2003-03-14 Sharp Corp 表示装置及びその省電力制御方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3504202B2 (ja) * 1999-12-21 2004-03-08 株式会社ナナオ 表示装置
KR100349205B1 (ko) * 2000-11-17 2002-08-21 삼성전자 주식회사 디지탈 영상표시기기의 디브이아이 커넥터 검출 장치 및방법
JP3754635B2 (ja) * 2001-07-17 2006-03-15 Necディスプレイソリューションズ株式会社 ディスプレイモニタ用入力チャンネル切替制御装置およびディスプレイモニタの入力チャンネル切替制御方法
KR100418703B1 (ko) * 2001-08-29 2004-02-11 삼성전자주식회사 디스플레이장치 및 그 제어방법
US7327355B2 (en) * 2001-12-08 2008-02-05 Samsung Electronics Co., Ltd. LCD monitor with dual interface and control method thereof
JP2003241724A (ja) * 2002-02-15 2003-08-29 Rohm Co Ltd ディスプレイモニタ装置
KR20050052767A (ko) * 2003-12-01 2005-06-07 삼성전자주식회사 액정 표시 장치 및 그 구동 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09134154A (ja) * 1995-11-07 1997-05-20 Sony Corp 映像表示装置
JPH11119756A (ja) * 1997-10-13 1999-04-30 Canon Inc 表示制御装置
JP2003076352A (ja) * 2001-09-07 2003-03-14 Sharp Corp 表示装置及びその省電力制御方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020098947A (ja) * 2018-12-17 2020-06-25 カシオ計算機株式会社 信号検出装置、信号検出方法及び信号検出プログラム
JP7514720B2 (ja) 2020-10-06 2024-07-11 株式会社デンソーテン 表示装置及びその制御方法

Also Published As

Publication number Publication date
KR20090019676A (ko) 2009-02-25
KR100924056B1 (ko) 2009-10-27
US20090051693A1 (en) 2009-02-26
CN101373589A (zh) 2009-02-25
TW200910320A (en) 2009-03-01

Similar Documents

Publication Publication Date Title
KR100924056B1 (ko) 표시 장치에서의 표시 제어 방법 및 표시 장치
JP3604084B2 (ja) デジタル映像表示機器のdviコネクター検出装置及び方法
KR100702241B1 (ko) 디스플레이장치 및 그 제어방법
KR100690581B1 (ko) 디스플레이장치
JP2001175230A (ja) 表示装置
BRPI0719611A2 (pt) "método para controlar energia de um sistema de computador e sistema para controlar energia de um sistema de computador"
TWI419006B (zh) 快速埠切換之方法與相關裝置
KR20070079831A (ko) 디스플레이장치 및 그 제어방법
US9110624B2 (en) Output restoration with input selection
JP2008276067A (ja) 映像表示装置及びその制御方法
US8427392B2 (en) Circuit for detecting an external display device adapted to notebook computer and detecting method thereof
US20090079687A1 (en) Load sensing forced mode lock
JP2007225980A (ja) モニタ接続手段を有する処理装置およびモニタ検出方法
JP2007206598A (ja) 表示装置、及び表示仕様切り替え方法
WO2018081987A1 (zh) 多媒体信号异常处理方法及显示装置
KR101419490B1 (ko) 모니터 초기 전력 절감 장치를 이용한 컴퓨터 시스템, 그리고 그에 관한 모니터 초기 전력 절감 방법
JP2009294451A (ja) 画像表示装置
KR20090036760A (ko) 디스플레이 해상도 자동 복구 장치 및 방법
CN101615070B (zh) 一种输出装置及其控制方法
KR20130051160A (ko) 전자장치 및 그 제어방법
JP2013064784A (ja) 画像表示装置、入出力切替え方法およびプログラム
JP2007317073A (ja) 情報処理装置および制御方法
JP2004021054A (ja) 映像表示装置
KR20060004410A (ko) 디스플레이 시스템 및 그 제어방법
JP2006146048A (ja) 投射型プロジェクタ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100112

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120516

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120522

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120925