JP2008159641A - 半導体基板および半導体装置の検査方法 - Google Patents
半導体基板および半導体装置の検査方法 Download PDFInfo
- Publication number
- JP2008159641A JP2008159641A JP2006343659A JP2006343659A JP2008159641A JP 2008159641 A JP2008159641 A JP 2008159641A JP 2006343659 A JP2006343659 A JP 2006343659A JP 2006343659 A JP2006343659 A JP 2006343659A JP 2008159641 A JP2008159641 A JP 2008159641A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- pad
- semiconductor device
- semiconductor substrate
- pads
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Measuring Leads Or Probes (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【課題】半導体装置のパッドとプローブの接触不良を解消し、正確な検査を行うことを目的とする。
【解決手段】半導体装置内部で互いに接続された複数の同電位の電源用パッド6,7や接地用パッド8を有する半導体装置のウェーハ状態でのプロービング検査において、あらかじめ、半導体装置に電源用パッドが1つだけ被覆されないダミーパッドを少なくとも全ての電源用パッドについて被覆されないダミーパッドが存在するように設け、ウェーハ状態でのプロービング検査前に全てのダミーパッドに対してコンタクトチェックを行うことにより、電源用パッド6,7と接触状態の悪いプローブを全て検出してプローブを洗浄することができるため、半導体装置の全てのパッドとプローブの接触不良を解消し、正確な検査を行うことができる。
【選択図】図3
【解決手段】半導体装置内部で互いに接続された複数の同電位の電源用パッド6,7や接地用パッド8を有する半導体装置のウェーハ状態でのプロービング検査において、あらかじめ、半導体装置に電源用パッドが1つだけ被覆されないダミーパッドを少なくとも全ての電源用パッドについて被覆されないダミーパッドが存在するように設け、ウェーハ状態でのプロービング検査前に全てのダミーパッドに対してコンタクトチェックを行うことにより、電源用パッド6,7と接触状態の悪いプローブを全て検出してプローブを洗浄することができるため、半導体装置の全てのパッドとプローブの接触不良を解消し、正確な検査を行うことができる。
【選択図】図3
Description
本発明は、ウェーハ上に複数個の半導体装置が形成され、ウェーハ状態で各半導体装置の検査を行う半導体基板および半導体装置の検査方法に関する。
従来のウェーハ状態での半導体装置のプロービング検査における、プローブとパッド間に生じるコンタクト不具合の低減による安定性の確保について図5,図6を用いて説明する。
図5は従来の半導体基板の構造を示す図であり、図6は従来のダミーチップの構造を示す図である。
図5,図6において、1はダミーチップ、4は半導体装置、5は半導体基板であるウェーハ、6は第1の電源用パッド、7は第2の電源用パッド、8は接地用パッド、12は配線層、13は絶縁層である。ダミーチップ1は、半導体基板であるウェーハ5上全面に配線層12を蒸着し、この配線層12にはパターン形成は行わない。また、配線層12の上面には、各種パッド6〜8を除き絶縁層13を塗布した構成であり、配線層12を介して電源用パッド6,7および接地用パッド8は導通している。
図5,図6において、1はダミーチップ、4は半導体装置、5は半導体基板であるウェーハ、6は第1の電源用パッド、7は第2の電源用パッド、8は接地用パッド、12は配線層、13は絶縁層である。ダミーチップ1は、半導体基板であるウェーハ5上全面に配線層12を蒸着し、この配線層12にはパターン形成は行わない。また、配線層12の上面には、各種パッド6〜8を除き絶縁層13を塗布した構成であり、配線層12を介して電源用パッド6,7および接地用パッド8は導通している。
ウェーハ状態でのプロービング検査は、まず、ウェーハ5の周辺部に設けられたダミーチップ1を用い電源用パッド6,7に接触する電気的に共通である電源用プローブから同時に電流を印加し、接地パッド8に接触するプローブへ流し込んで、電源用パッド6,7間の電圧値を測定し、電圧値が印加電圧値近傍であればオープン状態でパッドとプローブの接触不良、電圧値が0V近傍であれば接触良好という判定行うことでパッドとプローブの接触状態をチェックする。
プローブと各パッド間のコンタクト性が確認できれば続けて半導体装置4の検査を開始する。一方プローブと各パッド間が、オープン状態の場合は、プローブ先端の洗浄を行いプローブと各パッド間のコンタクト性を確保した上で、半導体装置4の検査を開始する(例えば、特許文献1参照)。
特開平6−334016号公報
近年の半導体装置では、回路規模及び動作速度により消費電力が増加しており、このため1端子からの電力供給では、その消費電力を全てまかなうことができないと共に1本の電源端子あるいは接地端子であると端子がインピーダンスとして大きく電圧降下等が生じ正常に動作しないため、複数の電源端子と接地端子を有することが一般的である。
しかしながら、十分な数の電源端子や接地端子を備えていても、全ての電源端子や接地端子からの電力供給が正常に行われない場合、半導体装置が所望の動作を行わない場合があった。さらに、半導体装置内部では回路ブロックごとに供給源としての電源端子は有しているが内部的にはつながっており、製品規格上も同一の電源から供給するように設計されていることが多い。したがって、上述したようにインピーダンスとして大きく、電圧降下等が生じ易くなることで所望の動作を行わなくなるという場合があった。
このような電源端子、接地端子を複数有する半導体装置の機能検査をする場合、検査初期において、上記のような従来のプローブと各パッド間のコンタクト性をチェックするためのダミーチップの構成では、一般に複数の電源端子のプローブ針とパッド間のコンタクトのオープン状態を個別にチェックできないため、いずれかの電源端子のプローブ針とパッド間のコンタクトがオープン状態であっても他のコンタクトが正常に接触していれば検出できずに一部の電源端子がオープン状態となったまま機能検査に移り、半導体装置の動作が不安定となり、プロービング検査にて誤って不良と判断されるという問題点があった。個々の電源端子の接触状態を個別にチェックできない理由は、内部では接続されている複数電源端子に外部から1個の電源により電圧を供給する必要があるため、プローブカード上でも電源電圧を与える複数のプローブ針が電気的に共通接続になっているためである。
上記問題点を解決するために、本発明の半導体基板および半導体装置の検査方法は、半導体装置のパッドとプローブの接触不良を解消し、正確な検査を行うことを目的とする。
この目的を達成するために、本発明の請求項1記載の半導体基板は、複数の半導体装置が形成された半導体基板であって、前記半導体基板の非検査領域に複数のダミーチップを設け、前記ダミーチップが、前記半導体装置内部で互いに電気的に接続される接地用パッドおよび電源用パッドを前記半導体装置と同じ位置に有し、1つの前記電源用パッドを除いて他の前記電源用パッドが被覆されており、全ての前記電源用パッドがいずれかの前記ダミーチップで一度は開口されるように前記ダミーチップが設けられていることを特徴とする。
請求項2記載の半導体基板は、請求項1記載の半導体基板において、前記所定の電圧として電源電圧又は接地電圧を用いることを特徴とする。
請求項3記載の半導体基板は、請求項1または請求項2のいずれかに記載の半導体基板において、前記電源用パッドの電気的な接続を前記電源用パッドの下層に形成される導電膜により行うことを特徴とする。
請求項3記載の半導体基板は、請求項1または請求項2のいずれかに記載の半導体基板において、前記電源用パッドの電気的な接続を前記電源用パッドの下層に形成される導電膜により行うことを特徴とする。
請求項4記載の半導体装置の検査方法は、請求項1または請求項2または請求項3のいずれかに記載の半導体基板に形成される半導体装置をウェーハ状態でプロービング検査する半導体装置の検査方法であって、前記半導体装置の検査に先立って、前記半導体基板に形成された各ダミーチップにおける前記各電源用パッドに所定の電圧を印加した状態で開口された電源用パッドと設置用パッドの間の抵抗値を測定するコンタクトチェックを行う工程と、前記コンタクトチェックにて前記抵抗値が所定の抵抗値より高かった場合に前記抵抗値が前記所定の抵抗値より低くなるまでプローブの洗浄と前記コンタクトチェックを繰り返す工程とを行い、全ての前記ダミーセルについてのコンタクトチェックにて前記抵抗値が前記所定の抵抗値より低くなった後に、前記各半導体装置の検査を行うことを特徴とする。
以上により、半導体装置のパッドとプローブの接触不良を解消し、正確な検査を行うことができる。
本発明は、半導体装置内部で互いに接続された複数の同電位の電源用パッドや接地用パッドを有する半導体装置のウェーハ状態でのプロービング検査において、あらかじめ、半導体装置に電源用パッドが1つだけ被覆されないダミーパッドを少なくとも全ての電源用パッドについて被覆されないダミーパッドが存在するように設け、ウェーハ状態でのプロービング検査前に全てのダミーパッドに対してコンタクトチェックを行うことにより、電源用パッドと接触状態の悪いプローブを全て検出してプローブを洗浄することができるため、半導体装置の全てのパッドとプローブの接触不良を解消し、正確な検査を行うことができる。
以下に本発明の実施形態による半導体基板、プローブとパッド間のコンタクト性チェックおよび半導体装置の検査方法の構成について図1〜図3を参照して詳細に説明する。
図1は本発明の半導体基板の構造を示す図、図2は本発明の半導体装置の構造を示す図である。図3は本発明のダミーチップの構造を示す図であり、図3(a),図3(c)は任意のパッドを被覆する状態を示す平面図、図3(b)は被覆されたパッドの形状を示す断面図である。
図1は本発明の半導体基板の構造を示す図、図2は本発明の半導体装置の構造を示す図である。図3は本発明のダミーチップの構造を示す図であり、図3(a),図3(c)は任意のパッドを被覆する状態を示す平面図、図3(b)は被覆されたパッドの形状を示す断面図である。
図1に示すとおり、検査される本発明による半導体基板であるウェーハ5は、周辺部にプローブとパッド間のコンタクトチェック用第1のダミーチップ2及びコンタクトチェック用第2のダミーチップ3と、検査対象となる半導体装置4を有している。
図1に示したウェーハ5上に形成されている半導体装置4は、図2に示すとおり内部で接続された電源用パッド6及び電源用パッド7により電源が供給され、接地用パッド8により接地され、回路ブロック9は主に電源用パッド6からの電源供給を受け、回路ブロック10は主に電源用パッド7からの電源供給を受ける。
図3(a),図3(b)に示すとおり、プローブとパッド間のコンタクトチェック用第1のダミーチップ2は、半導体基板であるウェーハ5上に配線層12が蒸着されている。この配線層12は半導体装置4内部の配線層を構成する金属膜の形成工程と同時に蒸着堆積されるものである。半導体装置4が多層配線構造の場合は複数の配線層のうち1または複数層の金属膜の堆積工程と同時に堆積形成することができる。ここで、ダミーチップの電源用パッド6,電源用パッド7,接地用パッド8はそれぞれ電気的に接続されている。半導体装置4と同様にパッド配線層12上の電源用パッド6,電源用パッド7,接地用パッド8を除いた部分に絶縁層13を積層されるが、具体的には半導体装置4の配線保護膜であるパシベーション用シリコン窒化膜などを用いることができる。また、パッド7は絶縁膜14により被覆されている。この絶縁膜14の材料は、電源電圧の降下を防ぐため、ウエハーレベルバーンインにおいて使用される不良チップの電源端子を被覆する材料と同一のポリイミド材が使用可能である。
図3(c)においては、コンタクトチェック用第1のダミーチップ2ではなくコンタクトチェック用第2のダミーチップ3を被覆した場合の例を示しており、プローブとパッド間のコンタクトチェック用第2のダミーチップ3は、第1のダミーチップ2と同様の方法で作成される。コンタクトチェック用第2のダミーチップ3はコンタクトチェック用第1のダミーチップ2と異なり、電源用パッド6が絶縁膜15に被覆されている。なお、絶縁膜14、15はウェーハ検査工程で用いる不良チップを除外するためのマーカーにより、特定の電源パッドに対しポリイミドの前駆体のような液状の材料を滴下し、高温層で保管し固着させる等の方法で非常に容易に形成できる。また、配線層12は、電源用パッド6,電源用パッド7,接地用パッド8の下層全面に形成される導電膜とすることも可能である。
次に図1〜図3に示す本発明の構成と図4に示す本発明の検査時のフローチャートに基づき、本発明のプローブとパッド間のコンタクトチェック方法、検査方法の実施形態を説明する。
まず、図4に示すフローチャートでは、図1及び図3に示すプローブとパッド間のコンタクトチェック用第1のダミーチップ2を用い、電源用パッド6および7、接地用パッド8上にプローブを同時に接触させ、電源用パッド6および7に電源電圧あるいは接地電圧とは異なる有限値を持つ電圧を印加するとともに接地用パッド8に接地電圧(0V)を印加する。これにより絶縁膜14が形成されていない電源用パッド6と接地用パッド8間のみに電流が流れ、その間の抵抗値を測定することで電源用パッド6と接地用パッド間のS1のコンタクト検査を実施する。S2のコンタクト判定により、コンタクトオープン(パッド6,8間の抵抗値高)時は、S3のプローブ洗浄などを行い再度第1のダミーチップ2に対するS1のコンタクト検査を実施する。1回のプローブ洗浄などで抵抗値が所定の値まで低減しないときは電源用パッド6,接地用パッド8間の抵抗値が0Ω付近になるまでS1−S3を繰り返す。ここで、電源用パッド6および7に印加する電圧は任意の電圧であり、電源電圧または接地電圧でもかまわない。
次に、パッド間のコンタクトチェック用第2のダミーチップ3を用い、電源用パッド6,接地用パッド8間の第1のダミーチップ2を用いた場合と同様な操作によってS4〜S6のコンタクトチェックを実施する。このコンタクトチェックの際にも少なくとも電源用パッド6,電源用パッド7,接地用パッド8の3カ所にプローブ針が接触するようにして、電源用パッド6および7に電源電圧あるいは接地電圧とは異なる有限値を持つ電圧を印加するとともに接地用パッド8に接地電圧(0V)を印加する。このようにして第1のダミーチップ2と同様にして第2のダミーチップ3において電源用パッド7と接地用パッド8間の抵抗値からコンタクト検査を実施する。
電源用パッド6,電源用パッド7,接地用パッド8でのS5のコンタクト判定で、プローブとパッド間の接触抵抗が0Ω付近になった時点、即ち図3に示す半導体装置4の回路ブロック9が電源用パッド6から、回路ブロック10が電源用パッド7からの電源供給を負荷無く受ける状態にし、それぞれの回路ブロックの誤動作発生を防止した上で、S7の半導体装置4の安定した検査を実施することにより、S8において半導体装置4のPASS又はFAILを分別し、半導体装置はS9の良品とS10の不良品に正しく分別される。
以上の説明では、電源用パッドを2つと接地用パッドを1つ備える半導体装置の場合のコンタクトチェックについて説明したが、被検査半導体装置が備える電源用パッド,接地用パッドそれぞれの数は任意であり、電源用パッドの数が2以上の場合、それに応じてダミーチップが少なくとも電源用パッドの数だけ設けられ、そのダミーチップ内には上記2以上の数の電源用パッドが設けられる。そしてそのダミーチップにおいては1つの電源用パッドが開口されそれ以外の電源用パッドが被覆される全ての組み合わせを含んでいれば良く、接地用パッドの被覆については不問であり、各ダミーチップについて少なくとも1つの接地用パッドが開口されていれば良い。これに対応して検査方法においては、図4のフローチャートのS1〜S3あるいはS4〜S6に相当する検査工程が電源用パッド数だけ繰り返し行われることになる。
以上述べたように本発明は、半導体装置内部で互いに接続された複数の同電位の電源用パッドや接地用パッドを有する半導体装置のウェーハ状態でのプロービング検査において、あらかじめ、半導体装置に電源用パッドが1つだけ被覆されないダミーパッドを少なくとも全ての電源用パッドについて被覆されないダミーパッドが存在するように設け、ウェーハ状態でのプロービング検査前に全てのダミーパッドに対して、端子間抵抗を測定することで複数の電源パッド一つ一つについて独立に接触状態を検査してコンタクトチェックを行うことにより、電源用パッドと接触状態の悪いプローブを検出してプローブを洗浄することができるため、半導体装置のパッドと全てのプローブの接触不良を解消し、正確な検査を行うことができる。
本発明は、半導体装置のパッドとプローブの接触不良を解消し、正確な検査を行うことができ、ウェーハ上に複数個の半導体装置が形成され、ウェーハ状態で各半導体装置の検査を行う半導体基板および半導体装置の検査方法等に有用である。
1 ダミーチップ
2 コンタクトチェック用第1のダミーチップ
3 コンタクトチェック用第2のダミーチップ
4 半導体装置
5 ウェーハ
6 電源用パッド
7 電源用パッド
8 接地用パッド
9 回路ブロック
10 回路ブロック
12 配線層
13 絶縁層
14 絶縁膜
15 絶縁膜
2 コンタクトチェック用第1のダミーチップ
3 コンタクトチェック用第2のダミーチップ
4 半導体装置
5 ウェーハ
6 電源用パッド
7 電源用パッド
8 接地用パッド
9 回路ブロック
10 回路ブロック
12 配線層
13 絶縁層
14 絶縁膜
15 絶縁膜
Claims (4)
- 複数の半導体装置が形成された半導体基板であって、
前記半導体基板の非検査領域に複数のダミーチップを設け、
前記ダミーチップが、
接地用パッドおよび前記半導体装置内部で互いに電気的に接続される電源用パッドを前記半導体装置と同じ位置に有し、
1つの前記電源用パッドを除いて他の前記電源用パッドが被覆されており、
全ての前記電源用パッドがいずれかの前記ダミーチップで一度は開口されるように前記ダミーチップが設けられていることを特徴とする半導体基板。 - 前記所定の電圧として電源電圧又は接地電圧を用いることを特徴とする請求項1記載の半導体基板。
- 前記電源用パッドの電気的な接続を前記電源用パッドの下層に形成される導電膜により行うことを特徴とする請求項1または請求項2のいずれかに記載の半導体基板。
- 請求項1または請求項2または請求項3のいずれかに記載の半導体基板に形成される半導体装置をウェーハ状態でプロービング検査する半導体装置の検査方法であって、
前記半導体装置の検査に先立って、
前記半導体基板に形成された各ダミーチップにおける前記各電源用パッドに所定の電圧を印加した状態で開口された電源用パッドと設置用パッドの間の抵抗値を測定するコンタクトチェックを行う工程と、
前記コンタクトチェックにて前記抵抗値が所定の抵抗値より高かった場合に前記抵抗値が前記所定の抵抗値より低くなるまでプローブの洗浄と前記コンタクトチェックを繰り返す工程と
を行い、全ての前記ダミーセルについてのコンタクトチェックにて前記抵抗値が前記所定の抵抗値より低くなった後に、前記各半導体装置の検査を行うことを特徴とする半導体装置の検査方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006343659A JP2008159641A (ja) | 2006-12-21 | 2006-12-21 | 半導体基板および半導体装置の検査方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006343659A JP2008159641A (ja) | 2006-12-21 | 2006-12-21 | 半導体基板および半導体装置の検査方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2008159641A true JP2008159641A (ja) | 2008-07-10 |
Family
ID=39660266
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006343659A Pending JP2008159641A (ja) | 2006-12-21 | 2006-12-21 | 半導体基板および半導体装置の検査方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2008159641A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116581051A (zh) * | 2023-07-12 | 2023-08-11 | 杭州朗迅科技股份有限公司 | 一种晶圆的测试方法及装置 |
-
2006
- 2006-12-21 JP JP2006343659A patent/JP2008159641A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116581051A (zh) * | 2023-07-12 | 2023-08-11 | 杭州朗迅科技股份有限公司 | 一种晶圆的测试方法及装置 |
CN116581051B (zh) * | 2023-07-12 | 2023-09-29 | 杭州朗迅科技股份有限公司 | 一种晶圆的测试方法及装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4774071B2 (ja) | プローブ抵抗値測定方法、プローブ抵抗値測定用パッドを有する半導体装置 | |
US7105856B1 (en) | Test key having a chain circuit and a kelvin structure | |
US9646954B2 (en) | Integrated circuit with test circuit | |
KR101222802B1 (ko) | 기판 검사 장치 및 기판 검사 방법 | |
JPH04309875A (ja) | インサーキット試験装置 | |
JPH09152457A (ja) | 電気的配線検査方法及び装置 | |
JP5463714B2 (ja) | 基板検査方法及び基板検査装置 | |
JP5529611B2 (ja) | 半導体装置及び抵抗測定方法 | |
JP2007027685A (ja) | 半導体装置及び半導体装置の製造方法 | |
EP2385551A1 (en) | Silicon substrate wafer and test method | |
KR102195561B1 (ko) | 전기적 접속 장치 | |
JP2008159641A (ja) | 半導体基板および半導体装置の検査方法 | |
JP2011039023A (ja) | 基板のテスト方法 | |
US20070111340A1 (en) | Method for in-line testing of semiconductor wafers | |
JP2006200973A (ja) | 回路基板検査方法およびその装置 | |
US8519388B2 (en) | Embedded structure for passivation integrity testing | |
JP2008164416A (ja) | 基板検査方法及び基板検査装置 | |
JP2005315775A (ja) | 片面移動式プローブを用いた4端子検査方法及び4端子検査用治具 | |
JP2005017221A (ja) | 基板検査方法及びその装置 | |
JP2004361249A (ja) | 基板検査装置 | |
JP2014020815A (ja) | 基板検査装置および基板検査方法 | |
KR100774623B1 (ko) | 금속배선의 연속성 검사를 위한 pcm 테스트 패턴 | |
KR20090069714A (ko) | 반도체 소자의 tddb 테스트 패턴 및 이를 이용한tddb 테스트 방법 | |
JP2011228491A (ja) | 半導体装置およびその製造方法 | |
JP2008135623A (ja) | 配線基板及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Effective date: 20080430 Free format text: JAPANESE INTERMEDIATE CODE: A7424 |